TWI744515B - 被加工物的加工方法 - Google Patents

被加工物的加工方法 Download PDF

Info

Publication number
TWI744515B
TWI744515B TW107112252A TW107112252A TWI744515B TW I744515 B TWI744515 B TW I744515B TW 107112252 A TW107112252 A TW 107112252A TW 107112252 A TW107112252 A TW 107112252A TW I744515 B TWI744515 B TW I744515B
Authority
TW
Taiwan
Prior art keywords
workpiece
processing method
mask
processed object
film
Prior art date
Application number
TW107112252A
Other languages
English (en)
Other versions
TW201901798A (zh
Inventor
法蘭克 魏
田淵智隆
山銅英之
Original Assignee
日商迪思科股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商迪思科股份有限公司 filed Critical 日商迪思科股份有限公司
Publication of TW201901798A publication Critical patent/TW201901798A/zh
Application granted granted Critical
Publication of TWI744515B publication Critical patent/TWI744515B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/02068Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67028Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like
    • H01L21/6704Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for wet cleaning or washing
    • H01L21/67057Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for wet cleaning or washing with the semiconductor substrates being dipped in baths or vessels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67075Apparatus for fluid treatment for etching for wet etching
    • H01L21/67086Apparatus for fluid treatment for etching for wet etching with the semiconductor substrates being dipped in baths or vessels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67109Apparatus for thermal treatment mainly by convection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/332Coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67132Apparatus for placing on an insulating substrate, e.g. tape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding

Abstract

[課題]提供一種能夠抑制元件的組裝不良、斷線等加工後的破損的加工方法。 [解決手段]一種被加工物的加工方法,包含:遮罩準備步驟,準備覆蓋被加工物正面的元件並且使切割道露出之遮罩;電漿蝕刻步驟,反覆進行下述作法:隔著遮罩對背面配設有保持構件的被加工物供給已電漿化的SF6 以形成溝,接著在隔著遮罩對被加工物供給已電漿化的C4 F8 而使被膜堆積於被加工物之後,隔著遮罩對被加工物供給已電漿化的SF6 ,藉此去除溝底的被膜並蝕刻溝底;及異物去除步驟,在實施電漿蝕刻步驟後,以洗淨液對被加工物進行洗淨,以將在電漿蝕刻步驟中所生成的被膜去除。

Description

被加工物的加工方法
發明區域 本發明是關於一種被加工物的加工方法,該被加工物具有在交叉的複數條切割道所區劃出的各區域中各自形成有元件的正面,且該元件具備有突起電極。
發明背景 作為分割由矽所構成的基板或晶圓的方法,已在使用的有電漿切割(參照例如專利文獻1及專利文獻2)。另一方面,具備倒裝晶片(flip chip)組裝用的元件的晶圓、或具備由WLCSP(晶圓級晶片尺寸封裝,Wafer level Chip Size Package)所構成的元件的晶圓等,會形成有球狀、支柱(柱)狀、或在支柱的上端部呈球狀等的突起電極。 先前技術文獻 專利文獻
專利文獻1:日本專利特開2006-114825號公報 專利文獻2 :日本專利特許第4090492號公報
發明概要 發明欲解決之課題 然而,特別是若對形成有突起電極的晶圓施行使用了專利文獻2所示的波希法(Bosch process)的電漿切割時,會導致所生成的異物(被膜)堆積在突起電極上。當在異物附著於突起電極的狀態下組裝元件時,也會有下述疑慮:發生組裝不良或斷線、或於之後在突起電極上從異物開始產生腐蝕而導致破損。
本發明是有鑒於所述問題點而作成的發明,其目的在於提供一種能夠抑制元件的組裝不良、斷線等加工後的破損的加工方法。 用以解決課題之手段
根據本發明,可提供一種被加工物的加工方法,該被加工物具有在交叉的複數條切割道所區劃出的各區域中各自形成有元件的正面,且該元件具備有突起電極,該被加工物的加工方法的特徵在於具備有: 遮罩準備步驟,準備覆蓋被加工物正面的該元件並且使該切割道露出之遮罩; 電漿蝕刻步驟,反覆進行下述作法:隔著該遮罩對正面的該元件被該遮罩所覆蓋並且於背面配設有保持構件的被加工物供給已電漿化的SF6 以形成溝,接著在隔著該遮罩對被加工物供給已電漿化的C4 F8 而使被膜堆積於被加工物之後,隔著該遮罩對被加工物供給已電漿化的SF6 ,藉此去除該溝底的該被膜並蝕刻該溝底;及 異物去除步驟,在實施該電漿蝕刻步驟後,以洗淨液對被加工物進行洗淨,以將在該電漿蝕刻步驟中所生成的該被膜去除。
較理想的是,前述加工方法更具備保持構件配設步驟,該保持構件配設步驟是在實施該電漿蝕刻步驟之前,在被加工物的背面配設保持構件。
較理想的是,該異物去除步驟是將被加工物浸漬於洗淨液中來實施。
較理想的是,該保持構件是由膠帶及環狀框架所構成,該膠帶是由基材層及配設於該基材層上的糊層所構成,該環狀框架是供該膠帶的外周緣貼附,在該異物去除步驟中,被加工物是將貼附於背面的該膠帶與該環狀框架一起浸漬於該洗淨液中。
較理想的是,該異物去除步驟是對該洗淨液加熱得比常溫更高溫,並賦與超音波振動來實施。 發明效果
本申請之發明的加工方法會發揮下述效果:可以抑制元件的組裝不良、斷線等的加工後的破損。
用以實施發明之形態 針對用於實施本發明之形態(實施形態),參照圖式並且詳細地進行說明。本發明並非因以下的實施形態所記載之內容而受到限定之發明。又,在以下所記載之構成要素中,包含所屬技術領域中具有通常知識者可輕易設想得到的或實質上是相同的。此外,以下所記載之構成是可適當組合的。又,在不脫離本發明之要旨的範圍內,可進行各種構成之省略,置換或變更。
[第1實施形態] 依據圖式來說明本發明之第1實施形態的加工方法。圖1是顯示第1實施形態之加工方法的加工對象的被加工物的一例的立體圖。圖2是將圖1中的II部分放大而顯示的平面圖。圖3是圖2所示之被加工物的突起電極等的截面圖。
第1實施形態之加工方法為圖1所示之被加工物200的加工方法。在第1實施形態中,被加工物200是以矽、藍寶石、鎵等作為基板之圓板狀的半導體晶圓或光元件晶圓。如圖1所示,被加工物200具有在交叉的複數條切割道201所區劃出的各區域中各自形成有元件202的正面203。
如圖2所示,元件202具備複數個突起電極204。又,如圖3所示,被加工物200的基板的正面除了突起電極204之外,還積層有鈍化層(passivation layer)205。鈍化層205是鈍化膜。鈍化膜是作為形成突起電極204之時的遮罩而被使用。又,鈍化膜是積層於基板的正面,可從外部環境保護元件202的電路,而以物理上及化學上的方式對元件202的電路進行保護。鈍化膜是例如由感光性聚醯亞胺所構成。鈍化膜是難以進行電漿蝕刻的膜。雖然在第1實施形態中,鈍化層205是形成在除了突起電極204以外被加工物200的基板的正面,但是在本發明中,亦可為了也發揮保護元件202正面的鈍化的作用而形成在元件202的整個面上。又,在本發明中,亦可僅在對應突起電極204的位置形成由感光性聚醯亞胺所構成的鈍化膜,在這種情況下,元件202上表面是以和遮罩用聚醯亞胺不同的材料所形成的鈍化膜來保護。
突起電極204是設置於元件202上。如圖3所示,在第1實施形態中,突起電極204具備元件202上的焊接電極206、與設置於焊接電極206上的球狀的凸塊207。在第1實施形態中,焊接電極206是由鎳或鎳合金所構成的UBM(凸塊底層金屬,Underbump Meta))。在第1實施形態中,凸塊207是由以Sn-Ag系合金所構成之所謂無鉛焊料所構成。在第1實施形態中,元件202是具備有突起電極204之所謂WLCSP(晶圓級晶片尺寸封裝,Wafer level Chip Size Package)。再者,雖然在第1實施形態中,突起電極204具備球狀的凸塊207,但在本發明中亦可形成為柱狀。
圖4是顯示第1實施形態的加工方法的流程的流程圖。圖5是顯示圖4所示之加工方法的保持構件配設步驟後的被加工物的立體圖。圖6是圖5所示之被加工物及黏著膠帶的一部分的截面圖。圖7是顯示圖4所示之加工方法的遮罩準備步驟的側視圖。圖8是顯示圖4所示之加工方法的電漿蝕刻步驟中所使用的蝕刻裝置的構成的截面圖。圖9是圖4所示之加工方法的電漿蝕刻步驟後的被加工物的主要部位的截面圖。圖10是顯示圖4所示之加工方法的異物去除步驟的説明圖。
第1實施形態之加工方法是將被加工物200沿著切割道201切斷,以分割成一個個的元件202的方法。如圖4所示,加工方法具備保持構件配設步驟ST1、遮罩準備步驟ST2、電漿蝕刻步驟ST3、及異物去除步驟ST4。
保持構件配設步驟ST1是在實施電漿蝕刻步驟ST3之前,將保持構件210配設於被加工物200的正面203之背側的背面208之步驟。如圖5所示,在第1實施形態中,保持構件210是由膠帶即黏著膠帶211、與供黏著膠帶211的外周緣貼附的環狀框架212所構成。如圖6所示,黏著膠帶211是由基材層213與糊層214所構成,該基材層213是由PET(聚對苯二甲酸乙二酯,Polyethylene Terephthalate)、PO(聚烯烴,Polyolefin)、或PVC(聚氯乙烯,Polyvinyl Chloride)等的合成樹脂所構成,該糊層214是配設於基材層213上並由貼附於被加工物200的背面208的丙烯酸系或橡膠系的樹脂所構成。如圖5所示,保持構件配設步驟ST1是將被加工物200的背面208貼附於黏著膠帶211,且該黏著膠帶211於外緣部貼附有環狀框架212。再者,圖6是省略凸塊207,即突起電極204。
再者,在本發明中,亦可在保持構件配設步驟ST1中,將與被加工物200相同大小的保護膠帶貼附於背面208,該保護膠帶是以PET(聚對苯二甲酸乙二酯,Polyethylene Terephthalate)、PO(聚烯烴,Polyolefin)、或PVC(聚氯乙烯,Polyvinyl Chloride)等的合成樹脂所構成的保持構件。又,在本發明中,亦可在保持構件配設步驟ST1中,將玻璃板、矽晶圓、陶瓷板貼附於被加工物200的背面208來作為保持構件。加工方法即進行至遮罩準備步驟ST2。
遮罩準備步驟ST2是準備覆蓋被加工物200的正面203的元件202並且使切割道201露出的遮罩的步驟。如圖7所示,在第1實施形態中,遮罩準備步驟ST2是隔著黏著膠帶211於切割裝置1的工作夾台2進行吸引保持,並且以夾具部3夾持環狀框架212。遮罩準備步驟ST2是使切割裝置1的切割單元4一邊沿著切割道201對被加工物200相對地移動,一邊使切割刀5切入切割道201上的鈍化層205,以將切割道201上的鈍化層205去除,而使切割道201的基板露出。在第1實施形態中,是將鈍化層205去除切割道201上的部分而形成為遮罩。
雖然在第1實施形態中,遮罩準備步驟ST2是於切割道201施行切割加工,來使切割道201的基板露出,但本發明並非限定於此,亦可對切割道201照射雷射光來施行燒蝕加工,以去除切割道201上的鈍化層205,而使切割道201的基板露出。又,在本發明中,亦可在前步驟中切割道201上的鈍化層205為已去除的情況下,藉由遮罩準備步驟ST2是準備貼附有保持構件210的被加工物200之作法,來準備前述之遮罩。加工方法即進行至電漿蝕刻步驟ST3。
電漿蝕刻步驟ST3是反覆進行下述作法之步驟:隔著鈍化層205對正面203的元件202以遮罩即鈍化層205覆蓋並且於背面208配設有保持構件即黏著膠帶211的被加工物200供給已電漿化的SF6 ,以在切割道201形成圖9所示之溝220,接著將已電漿化的C4 F8 隔著鈍化層205供給至被加工物200而使被膜堆積在被加工物200之後,將已電漿化的SF6 隔著鈍化層205供給到被加工物200,藉此將溝220底的被膜去除並對溝220底的底面進行蝕刻。在第1實施形態中,電漿蝕刻步驟ST3是藉由蝕刻而去除切割道201,並將被加工物200分割成一個個的元件202。
電漿蝕刻步驟ST3是使用圖8所示之蝕刻裝置10來實施。圖8所示之蝕刻裝置10具備形成密閉空間11的殼體12。此殼體12的側壁13設有用於將被加工物200搬出搬入用的開口14。在開口14的外側配設有用於將開口14開啟關閉之可朝上下方向移動的閘門20。閘門20是藉由閘門作動單元23而朝上下方向移動,其中該閘門作動單元23是由汽缸21與從汽缸21伸縮自如的活塞桿22所構成。又,於殼體12的底壁15設有連接到氣體排出單元24的排氣口16。
蝕刻裝置10是在密閉空間11内將下部電極30與上部電極40相向而配設。下部電極30是藉由導電性的材料所形成,並由圓盤狀的被加工物保持部31、與從被加工物保持部31的下表面中央部突出之圓柱狀的支撐部32所構成。下部電極30是在將支撐部32插通於殼體12的底壁15所形成的孔17内,且隔著絶緣體33而被密封於底壁15的狀態下受到支撐。下部電極30是透過支撐部32而電連接到高頻電源50。
下部電極30的被加工物保持部31的上部設有吸附保持構件34(靜電夾頭(ESC:Electrostatic chuck)。吸附保持構件34具備從未圖示的電源被施加正電壓的正極電極35、與從電源被施加負電壓的負極電極36。下部電極30是藉由將被加工物200載置於吸附保持構件34上,並對正極電極35施加正電壓,對負極電極36施加負電壓,以藉由在電極35、36間產生的靜電吸附力將被加工物200吸附保持於吸附保持構件34上。
又,於下部電極30的被加工物保持部31的下部形成有冷卻通路37。該冷卻通路37的一端是與形成在支撐部32的冷媒導入通路38相連通,且冷卻通路37的另一端是與形成於支撐部32的冷媒排出通路39相連通。冷媒導入通路38及冷媒排出通路39是連通到冷媒供給單元51。下部電極30可在當冷媒供給單元51作動時,使冷媒即氦氣流通並循環於冷媒導入通路38、冷卻通路37及冷媒排出通路39,而防止下部電極30的異常升溫。
上部電極40是藉由導電性的材料所形成,並由圓盤狀的氣體噴出部41、與從氣體噴出部41的上表面中央部突出之圓柱狀的支撐部42所構成。上部電極40是將氣體噴出部41與構成下部電極30的被加工物保持部31相向而配設,並將支撐部42插通於在殼體12的上壁18所形成的孔19内,且藉由裝設於孔19的密封構件25而以可朝上下方向移動的方式受到支撐。支撐部42的上端部是透過作動構件26而連結於升降驅動單元27。再者,又,上部電極40是從高頻電源50被施加高頻電力。
上部電極40的氣體噴出部41設有複數個開口於下表面的噴出口43。噴出口43是透過形成於氣體噴出部41的連通路44及形成於支撐部42的連通路45而連接於SF6 氣體供給單元52及C4 F8 氣體供給單元53。
蝕刻裝置10具備控制上述閘門作動單元23、氣體排出單元24、高頻電源50、冷媒供給單元51、升降驅動單元27、SF6 氣體供給單元52、C4 F8 氣體供給單元53等的控制單元60。控制單元60是分別控制蝕刻裝置10的構成要素,並於蝕刻裝置10實施對被加工物200進行電漿蝕刻的動作。再者,控制單元60是電腦。控制單元60具有運算處理裝置、儲存裝置及輸入輸出介面裝置,該運算處理裝置具有如CPU(中央處理單元,Central Processing Unit)的微處理器,該儲存裝置具有如ROM(唯讀記憶體,Read Only Memory)或RAM(隨機存取記憶體,Random Access Memory)之記憶體。控制單元60的運算處理裝置是依照儲存於儲存裝置的電腦程式而實施運算處理,並透過輸入輸出介面裝置將用於控制蝕刻裝置10的控制訊號,輸出到蝕刻裝置10的上述之構成要素。
在電漿蝕刻步驟ST3中,控制單元60會作動閘門作動單元23以使閘門20朝圖8中的下方移動,而開啟殼體12的開口14。接著,藉由未圖示的搬出搬入機構讓已實施遮罩準備步驟ST2的被加工物200通過開口14來搬送到殼體12内的密閉空間11,並且隔著黏著膠帶211將被加工物200的背面208載置於構成下部電極30的被加工物保持部31的吸附保持構件34上。此時,控制單元60是預先作動升降驅動單元27而使上部電極40上升。控制單元60會對電極35、36施加電力而將被加工物200吸附保持於吸附保持構件34上。
控制單元60會作動閘門作動單元23以使閘門20朝上方移動,而關閉殼體12的開口14。控制單元60會作動升降驅動單元27以使上部電極40下降,並且將構成上部電極40的氣體噴出部41的下表面、及保持於構成下部電極30的被加工物保持部31的被加工物200之間的距離,定位為適合進行電漿蝕刻處理的規定的電極間距離(例如10mm)。
控制單元60會作動氣體排出單元24以對殼體12内的密閉空間11進行真空排氣,而將密閉空間11的壓力維持在25Pa。控制單元60是交互地反覆進行蝕刻步驟與被膜堆積步驟,該蝕刻步驟是對被加工物200供給已電漿化的SF6 以形成溝220,該被膜堆積步驟是繼蝕刻步驟之後,對被加工物200供給已電漿化的C4 F8 而使被膜堆積於被加工物200。再者,在被膜堆積步驟後的蝕刻步驟是去除溝220底的被膜並對溝220底的底面進行蝕刻。像這樣,電漿蝕刻步驟ST3是以所謂的波希法(Bosch process)來對被加工物200進行電漿蝕刻。
再者,在蝕刻步驟中,控制單元60會作動SF6 氣體供給單元52,而將電漿產生用的SF6 氣體從上部電極40的複數個噴出口43,朝向保持於下部電極30的吸附保持構件34上的被加工物200噴出。並且,控制單元60是在供給電漿產生用的SF6 氣體的狀態下,由高頻電源50對上部電極40施加製作並維持電漿的高頻電力,且由高頻電源50對下部電極30施加用於將離子引入的高頻電力。藉此,在下部電極30與上部電極40之間的空間產生由SF6 氣體所構成之具有等方性的電漿,且將該電漿引入被加工物200,以對從鈍化層205露出的切割道201蝕刻,而形成溝220。
又,在被膜堆積步驟中,控制單元60會作動C4 F8 氣體供給單元53,而將電漿產生用的C4 F8 氣體從上部電極40的複數個噴出口43,朝向保持於下部電極30的吸附保持構件34上的被加工物200噴出。並且,控制單元60是在供給電漿產生用的C4 F8 氣體的狀態下,由高頻電源50對上部電極40施加製作並維持電漿的高頻電力,且由高頻電源50對下部電極30施加用於將離子引入的高頻電力。藉此,在下部電極30與上部電極40之間的空間內產生由C4 F8 氣體所構成的電漿,且將該電漿引入被加工物200,而使被膜堆積於被加工物200。
在蝕刻步驟與被膜堆積步驟之雙方中,控制單元60是在以下的條件下控制蝕刻裝置10的各構成要素。 密閉空間11的壓力:25Pa 高頻電力的頻率:13.56MHz 吸附保持構件34的溫度:10℃ 冷媒供給單元51所供給的氦氣的壓力:2000Pa(計示壓力)
在蝕刻步驟中,控制單元60是在以下的條件下控制蝕刻裝置10的各構成要素。 施加於上部電極40的電功率:2500W 施加於下部電極30的電功率:150W 從上部電極40供給的氣體的種類:SF6 從上部電極40供給的氣體的流量:400sccm(標準狀態下毫升/分,standard cubic centimeter per minute) 步驟時間:5秒
在被膜堆積步驟中,控制單元60是在以下的條件下控制蝕刻裝置10的各構成要素。 施加於上部電極40的電功率:2500W 施加於下部電極30的電功率:50W 從上部電極40供給的氣體的種類:C4 F8 從上部電極40供給的氣體的流量:400sccm(標準狀態下毫升/分,standard cubic centimeter per minute) 步驟時間:3秒
在電漿蝕刻步驟ST3中,控制單元60是相應於溝220的深度(即被加工物200的厚度)來設定反覆進行蝕刻步驟與被膜堆積步驟的次數。雖然在第1實施形態中,控制單元60是反覆進行各50次(即50個循環)的蝕刻步驟與被膜堆積步驟,但在本發明中,循環數並不限定為50次。加工方法在結束電漿蝕刻步驟ST3時,即進行至異物去除步驟ST4。
再者,如圖9所示,在第1實施形態中,是將已實施電漿蝕刻步驟ST3的被加工物200,以溝220貫通於基板而被分割成一個個的元件202的狀態貼附於黏著膠帶211上 。如圖9所示,電漿蝕刻步驟ST3後的元件202會堆積有被膜300,該被膜300是藉由在電漿蝕刻步驟ST3中所生成之異物即氟碳化物(Cx Fy )所構成。在第1實施形態中,被膜300是附著於溝220的截斷面、鈍化層205的表面(特別是凸塊207的附近)、及凸塊207的表面(特別是鈍化層205的附近)。
異物去除步驟ST4是在實施電漿蝕刻步驟ST3後,將被加工物200以圖10所示的洗淨液100洗淨,以去除在電漿蝕刻步驟ST3中所生成的被膜300之步驟。在第1實施形態中,在異物去除步驟ST4中是將已實施過電漿蝕刻步驟ST3的被加工物200貼附於黏著膠帶211,而以被環狀框架212所支撐的狀態於片匣101内收容複數個。
如圖10所示,異物去除步驟ST4是將收容有複數個被加工物200的片匣101,插入收容有被加熱得比常溫更高溫的洗淨液100的洗淨槽102内,而讓被加工物200將黏著膠帶211與環狀框架212一起浸漬在洗淨液100中來實施。又,在第1實施形態中,異物去除步驟ST4是對設置在洗淨槽102的超音波振動單元103施加來自交流電源104的電力,以使其對洗淨槽102内的洗淨液100進行超音波振動,來將被膜300從被加工物200去除。如此進行,雖然在第1實施形態中,在異物去除步驟ST4中是對洗淨液100加熱得比常溫更高溫,並賦與超音波振動來實施,但在本發明中亦可不賦與超音波振動。
又,雖然在第1實施形態中,異物去除步驟ST4是將洗淨液100加熱到45℃以上且50℃以下的溫度,但洗淨液100的溫度並不限定於此。又,雖然在第1實施形態中,異物去除步驟ST4是從交流電源104對超音波振動單元103施加200W的電功率,並一邊對洗淨液100賦與100kHz的超音波振動一邊進行洗淨10分鐘至15分鐘,但從交流電源104施加的電功率、對洗淨液100賦與的超音波振動的頻率、及洗淨時間並不限定於此。加工方法在異物去除步驟ST4後,是將被加工物200取出洗淨槽102,並使被加工物200自然乾燥。
再者,在本發明中,較理想的是使用不使黏著膠帶211與環狀框架212溶解(特別是不使糊層214的黏著力降低)的液體作為洗淨液100,且可以使用氟系的洗淨液、或在將對電漿蝕刻具有耐受性之防護材(resist)去除之時所使用的防護材剝離劑。可以使用HFE(氫氟醚)作為氟系洗淨液,且可以使用有機溶劑基底的防護材剝離劑作為防護材剝離劑。
又,雖然在第1實施形態中,異物去除步驟ST4是實施按每個收容有複數個被加工物200的片匣101來使其浸漬於洗淨液100以進行洗淨之所謂單片式處理,但在本發明中,亦可實施使一片片的被加工物200浸漬於洗淨液100之所謂的批次式處理。
因為第1實施形態之加工方法是在電漿蝕刻步驟ST3後,實施利用洗淨液100來去除異物即被膜300之異物去除步驟ST4,所以可以從元件202去除被膜300。其結果,第1實施形態之加工方法可以抑制元件202的組裝不良、斷線等的加工後的破損。
又,由於第1實施形態之加工方法是在保持構件配設步驟ST1中將保持構件210貼附於被加工物200的背面208,因此可以特別按每個保持構件210來搬送電漿蝕刻步驟ST3後的被加工物200,而能夠容易地搬送被加工物200。
又,第1實施形態之加工方法是在異物去除步驟ST4中使被加工物200浸漬在洗淨液100内。因此,加工方法可以去除在突起電極204的凸塊207的下端,與被加工物200的正面203之間所堆積的被膜300,且在突起電極204形成為圓柱狀的情況下,可以將在突起電極204形成中於電極下端側凹入而產生之所謂的底切(under cut)處所堆積的被膜300去除。
又,第1實施形態之加工方法由於是由黏著膠帶211與環狀框架212構成保持構件210,因此可以按每個環狀框架212來搬送特別是電漿蝕刻步驟ST3後的被加工物200,而能夠容易地搬送被加工物200。
又,第1實施形態之加工方法由於是在異物去除步驟ST4中將洗淨液100加熱得比常溫更高溫,且對洗淨液100賦與超音波振動,因此可以使被賦與了微小的振動的洗淨液100對被膜300衝撞而可以去除被膜300。
又,第1實施形態之加工方法在使用氟系的洗淨液特別是HFE(氫氟醚)作為洗淨液100的情況下,即便使被加工物200浸漬於洗淨液100中,也不會降低各種種類的黏著膠帶211的糊層214的黏著力,而可以從元件202中去除被膜300。其結果,加工方法可以在不使被加工物200脱落的情形下實施異物去除步驟ST4,而可以在不使被加工物200的搬送性降低的情形下去除被膜300。
又,第1實施形態之加工方法在使用防護材剝離劑特別是有機溶劑基底的防護材剝離劑作為洗淨液100的情況下,即便使被加工物200浸漬於洗淨液100中,也不會降低特定種類的黏著膠帶211的糊層214的黏著力,而可以從元件202去除被膜300,且可以抑制殘存於元件202的被膜300之量。其結果,加工方法可以在不使被加工物200脱落的情形下實施異物去除步驟ST4,且可以在不使被加工物200的搬送性降低的情形下抑制殘存於元件202的被膜300之量。
[第2實施形態] 依據圖式來說明本發明之第2實施形態的加工方法。圖11是顯示第2實施形態的加工方法的流程的流程圖。圖11是對與第1實施形態相同的部分附加相同符號而省略說明。
第2實施形態之加工方法除了下述情形以外,與第1實施形態之加工方法相同:在加工對象物即被加工物200上未形成有鈍化層205之情形、遮罩準備步驟ST2-2與第1實施形態的加工方法不同之情形、以及在實施異物去除步驟ST4後實施遮罩去除步驟ST10之情形。
第2實施形態之加工方法的遮罩準備步驟ST2-2是在被加工物200的正面203整體塗佈由聚乙烯醇(PVA)或聚乙烯吡咯烷酮(PVP)等所構成的水溶性樹脂後,對切割道201施行切割加工或照射雷射光的燒蝕加工,以使切割道201露出而形成遮罩。又,雖然在第2實施形態中,遮罩準備步驟ST2-2是由水溶性的樹脂形成遮罩,但在本發明中,亦可將硬化後會具有電漿耐受性的液體即防護材塗佈在被加工物200的正面203整體,且進行曝光、顯影,而將切割道201上的防護材去除來形成遮罩。再者,於塗佈防護材時是例如在將被加工物200保持於繞著軸心旋轉的旋轉台上後,一邊使旋轉台繞著軸心旋轉一邊對正面203供給防護材。
第2實施形態之加工方法的遮罩去除步驟ST10是在實施異物去除步驟ST4後將遮罩去除的步驟。遮罩去除步驟ST10,在藉由水溶性的樹脂構成遮罩的情況下,是對正面供給純水等的洗淨水來去除遮罩,而在藉由防護材構成遮罩的情況下,是實施灰化(ashing)來去除遮罩。再者,在第2實施形態中,藉由防護材來構成遮罩,且使用防護材剝離劑作為異物去除步驟ST4的洗淨液的情況下,亦可不實施遮罩去除步驟ST10,而是在異物去除步驟ST4中將遮罩與被膜300一起去除。
因為第2實施形態之加工方法與第1實施形態同樣,在電漿蝕刻步驟ST3後實施使用洗淨液100將異物即被膜300去除的異物去除步驟ST4,所以可以將被膜300從元件202去除。其結果,第2實施形態之加工方法可以抑制元件202的組裝不良、斷線等的加工後的破損。
[第3實施形態] 依據圖式來說明本發明之第3實施形態的加工方法。圖12是顯示第3實施形態的加工方法的流程的流程圖。圖12是對與第1實施形態相同的部分附加相同符號而省略說明。
第3實施形態之加工方法除了下述情形以外,與第1實施形態之加工方法相同:電漿蝕刻步驟ST3-3與第1實施形態的加工方法不同之情形、以及在實施電漿蝕刻步驟ST3-3後,於實施背面磨削步驟ST11後再實施異物去除步驟ST4之情形。
第3實施形態之加工方法的電漿蝕刻步驟ST3-3,是在未藉由形成於切割道201的溝220來將被加工物200分割成一個個的元件202的情形下,將溝220的深度形成為元件202的成品厚度以上。背面磨削步驟ST11是對被加工物200的背面208施行磨削加工,使溝220露出於背面208側,而將被加工物200分割成一個個的元件202之步驟。
背面磨削步驟ST11是在被加工物200的正面203貼附未圖示的保護構件,並從背面208剝下黏著膠帶211,且隔著保護構件將被加工物200的正面203側吸引保持在未圖示的磨削裝置的工作夾台上,使磨削磨石抵接於被加工物200的背面208,並且以繞著軸心的方式旋轉工作夾台及磨削磨石。背面磨削步驟ST11是對被加工物200的背面208施行磨削加工,並且將被加工物200薄化至成品厚度為止。背面磨削步驟ST11在將被加工物200薄化至成品厚度時,因為溝220的深度為成品厚度以上,因而可使溝220露出於背面208側,而將被加工物200分割成一個個的元件202。
因為第3實施形態之加工方法與第1實施形態同樣,在電漿蝕刻步驟ST3-3後實施使用洗淨液100來將異物即被膜300去除的異物去除步驟ST4,所以可以從元件202去除被膜300。其結果,第3實施形態之加工方法可以抑制元件202的組裝不良、斷線等的加工後的破損。
又,由於第3實施形態之加工方法是在電漿蝕刻步驟ST3-3後實施背面磨削步驟ST11,因此可以將元件202的厚度形成為所期望的成品厚度。
接著,本發明的發明人對前述之第1實施形態及第2實施形態的效果作了確認。將結果顯示於以下的表1及表2。
[表1] (表1)
Figure 107112252-A0304-0001
表1為確認第1實施形態及第2實施形態之加工方法的異物去除步驟ST4的效果的結果,且是使用掃描式電子顯微鏡(Scanning Electron Microscope,SEM)並藉由能量色散型X射線光譜分析(Energy dispersive X-ray spectrometry,EDX),對加工後的特別是突起電極204的周圍的被膜300的殘存狀況進行確認後的結果。表1中的比較例1是實施從圖4所示之第1實施形態之加工方法中移除了異物去除步驟ST4後的加工方法。表1中的比較例2是實施從圖11所示之第2實施形態之加工方法中移除了異物去除步驟ST4後的加工方法。
又,表1中的本發明品1及本發明品2是使用氟系的洗淨液特別是HFE(氫氟醚)作為洗淨液,本發明品3及本發明品4是使用防護材剝離劑特別是有機溶劑基底的防護材剝離劑作為洗淨液100。本發明品1及本發明品3是實施第1實施形態之加工方法,且在異物去除步驟ST4中對洗淨液100賦與了超音波振動。本發明品2及本發明品4是實施第2實施形態之加工方法,且在異物去除步驟ST4中並未對洗淨液100賦與超音波振動。
由於比較例1及比較例2均檢測出氟,所以證實了堆積有被膜300的情形。又,由於本發明品1及本發明品2均無法檢測到氟,所以證實了已將被膜300去除的情形。又,由於本發明品3及本發明品4比起比較例1及比較例2更能抑制檢測到的氟的量,所以證實了能夠抑制殘存的被膜300的量。據此,根據表1可證實下述情形:當實施異物去除步驟ST4,並使用氟系的洗淨液特別是HFE(氫氟醚)作為洗淨液100時,可以去除被膜300。又,根據表1可證實下述情形:當實施異物去除步驟ST4,並使用防護材剝離劑特別是有機溶劑基底的防護材剝離劑作為洗淨液100時,可以抑制被膜300的量。
[表2] (表2)
Figure 107112252-A0304-0002
表2是對第1實施形態及第2實施形態之加工方法的異物去除步驟ST4中的元件202從黏著膠帶211的脱落進行確認的結果,且是確認被加工物200從各種種類的黏著膠帶作為黏著膠帶211的脫落之結果。在表2的確認中所使用的黏著膠帶211是下述之各種厚度的不同的膠帶:基材層213是由PET、PO、或PVC所構成,且糊層214是由丙烯酸系或橡膠系的樹脂所構成。
表2中的本發明品5及本發明品6是使用氟系的洗淨液特別是HFE(氫氟醚)作為洗淨液,本發明品7及本發明品8是使用防護材剝離劑特別是有機溶劑基底的防護材剝離劑作為洗淨液100。本發明品5及本發明品7在異物去除步驟ST4中對洗淨液100賦與了超音波振動。本發明品6及本發明品8是在異物去除步驟ST4中並未對洗淨液100賦與超音波振動。
本發明品5及本發明品6為:元件202未從各種種類的黏著膠帶211上脱落。據此,根據表2可證實下述情形:當實施異物去除步驟ST4,並使用氟系的洗淨液特別是HFE(氫氟醚)作為洗淨液100時,可以在不使各種種類的黏著膠帶211的糊層214的黏著力降低,且不使元件202從各種種類的黏著膠帶211脱落的情形下,去除被膜300。
本發明品7及本發明品8為:元件202未從特定種類的黏著膠帶211上脱落。據此,根據表2可證實下述情形:當實施異物去除步驟ST4,並使用防護材剝離劑特別是有機溶劑基底的防護材剝離劑時,可以在不使特定種類的黏著膠帶211的糊層214的黏著力降低,且不使元件202從特定種類的黏著膠帶211脱落的情形下,抑制殘存於元件202上的被膜300的量。
又,在本發明品5、6、7及8中,元件202未脱落的膠帶是使用由高密度、分子量較高的聚合物所構成的黏著膠帶211。因此可證實下述情形:藉由使用由高密度、分子量較高的聚合物所構成的黏著膠帶211,可抑制因藥品而形成的膨潤,因而被認為較理想。
再者,本發明並非受限於上述實施形態之發明。亦即,在不脫離本發明的主旨的範圍內可進行各種變形而實施。
1‧‧‧切割裝置2‧‧‧工作夾台3‧‧‧夾具部4‧‧‧切割單元5‧‧‧切割刀10‧‧‧蝕刻裝置11‧‧‧密閉空間12‧‧‧殼體13‧‧‧側壁14‧‧‧開口15‧‧‧底壁16‧‧‧排氣口17、19‧‧‧孔18‧‧‧上壁20‧‧‧閘門21‧‧‧汽缸22‧‧‧活塞桿23‧‧‧閘門作動單元24‧‧‧氣體排出單元25‧‧‧密封構件26‧‧‧作動構件27‧‧‧升降驅動單元30‧‧‧下部電極31‧‧‧被加工物保持部32、42‧‧‧支撐部33‧‧‧絶緣體34‧‧‧吸附保持構件35‧‧‧正極電極36‧‧‧負極電極37‧‧‧冷卻通路38‧‧‧冷媒導入通路39‧‧‧冷媒排出通路40‧‧‧上部電極41‧‧‧氣體支撐部43‧‧‧噴出口44、45‧‧‧連通路50‧‧‧高頻電源51‧‧‧冷媒供給單元52‧‧‧SF6氣體供給單元53‧‧‧C4 F8氣體供給單元60‧‧‧控制單元100‧‧‧洗淨液101‧‧‧片匣102‧‧‧洗淨槽103‧‧‧超音波振動單元104‧‧‧交流電源200‧‧‧被加工物201‧‧‧切割道202‧‧‧元件203‧‧‧正面204‧‧‧突起電極205‧‧‧鈍化層206‧‧‧焊接電極207‧‧‧凸塊208‧‧‧背面210‧‧‧保持構件211‧‧‧黏著膠帶212‧‧‧環狀框架213‧‧‧基材層214‧‧‧糊層220‧‧‧溝300‧‧‧被膜ST1~ST4、ST2-2、ST3-3、ST10、ST11‧‧‧步驟
圖1是顯示第1實施形態之加工方法的加工對象的被加工物的一例的立體圖。 圖2是將圖1中的II部分放大而顯示的平面圖。 圖3是圖2所示之被加工物的突起電極等的截面圖。 圖4是顯示第1實施形態的加工方法的流程的流程圖。 圖5是顯示圖4所示之加工方法的保持構件配設步驟後的被加工物的立體圖。 圖6是圖5所示之被加工物及黏著膠帶的一部分的截面圖。 圖7是顯示圖4所示之加工方法的遮罩準備步驟的局部截面側視圖。 圖8是顯示圖4所示之加工方法的電漿蝕刻步驟中所使用的蝕刻裝置的構成的截面圖。 圖9是圖4所示之加工方法的電漿蝕刻步驟後的被加工物的主要部位的截面圖。 圖10是顯示圖4所示之加工方法的異物去除步驟的截面圖。 圖11是顯示第2實施形態之加工方法的流程的流程圖。 圖12是顯示第3實施形態之加工方法的流程的流程圖。
ST1~ST4‧‧‧步驟

Claims (4)

  1. 一種被加工物的加工方法,該被加工物具有在交叉的複數條切割道所區劃出的各區域中各自形成有元件的正面,且該元件具備有突起電極,該加工方法是將該被加工物沿著該切割道切斷以分割成一個個的元件的加工方法,該突起電極具備有該元件上的焊接電極、及設置於該焊接電極上的球狀的凸塊,該被加工物的加工方法具備有:遮罩準備步驟,準備覆蓋被加工物正面的該元件並且使該切割道露出之遮罩;電漿蝕刻步驟,反覆進行下述作法:隔著該遮罩對正面的該元件被該遮罩所覆蓋並且於背面配設有保持構件的被加工物供給已電漿化的SF6以形成溝,接著在隔著該遮罩對被加工物供給已電漿化的C4F8而使被膜堆積於被加工物上之後,隔著該遮罩對被加工物供給已電漿化的SF6,藉此去除該溝底的該被膜並蝕刻該溝底的底面;及異物去除步驟,在實施該電漿蝕刻步驟後,以洗淨液對被加工物進行洗淨,以將在該電漿蝕刻步驟中所生成的該被膜去除,該被加工物的加工方法更具備有保持構件配設步驟,該保持構件配設步驟是在實施該電漿蝕刻步驟之前,在被加工物的背面配設保持構件,該異物去除步驟是將已在該背面配設該保持構件之該被加工物浸漬在洗淨液中而實施,並且對該洗淨液加熱到45℃以上且50℃以下,並賦與超音波振動來實施,以去除在該凸塊的下端與該被加工物的正面之間堆積的被膜。
  2. 如請求項1之被加工物的加工方法,其中,該保持構 件是由膠帶與環狀框架所構成,該膠帶是由基材層與配設於該基材層上的糊層所構成,該環狀框架是供該膠帶的外周緣貼附,在該異物去除步驟中,被加工物是將貼附於背面的該膠帶及該環狀框架一起浸漬於該洗淨液中。
  3. 如請求項1或2之被加工物的加工方法,其中,該洗淨液是氫氟醚。
  4. 如請求項1或2之被加工物的加工方法,其中,該洗淨液是有機溶劑基底的防護材剝離劑。
TW107112252A 2017-05-10 2018-04-10 被加工物的加工方法 TWI744515B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-094115 2017-05-10
JP2017094115A JP6899252B2 (ja) 2017-05-10 2017-05-10 加工方法

Publications (2)

Publication Number Publication Date
TW201901798A TW201901798A (zh) 2019-01-01
TWI744515B true TWI744515B (zh) 2021-11-01

Family

ID=64096838

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107112252A TWI744515B (zh) 2017-05-10 2018-04-10 被加工物的加工方法

Country Status (5)

Country Link
US (1) US20180330957A1 (zh)
JP (1) JP6899252B2 (zh)
KR (1) KR102461442B1 (zh)
CN (1) CN108878284B (zh)
TW (1) TWI744515B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009283652A (ja) * 2008-05-22 2009-12-03 Asahi Glass Co Ltd 洗浄方法
JP2015532008A (ja) * 2012-08-27 2015-11-05 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated レーザ及びプラズマエッチングによる基板のダイシングのためのマスク残留物除去
TW201618181A (zh) * 2014-08-05 2016-05-16 Disco Corp 晶圓之加工方法

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4241045C1 (de) 1992-12-05 1994-05-26 Bosch Gmbh Robert Verfahren zum anisotropen Ätzen von Silicium
US5389182A (en) * 1993-08-02 1995-02-14 Texas Instruments Incorporated Use of a saw frame with tape as a substrate carrier for wafer level backend processing
JP3679871B2 (ja) * 1996-09-04 2005-08-03 株式会社荏原製作所 ポリッシング装置及び搬送ロボット
US6076585A (en) * 1998-03-02 2000-06-20 Motorola, Inc. Method of manufacturing a semiconductor device and apparatus therefor
DE19919469A1 (de) * 1999-04-29 2000-11-02 Bosch Gmbh Robert Verfahren zum Plasmaätzen von Silizium
DE10031252A1 (de) * 2000-06-27 2002-01-10 Bosch Gmbh Robert Verfahren zur Zertrennung eines Substratwafers in eine Anzahl von Substratchips
JP2002208563A (ja) * 2001-01-09 2002-07-26 Ebara Corp 被加工物の加工装置及び加工方法
JP2003257896A (ja) * 2002-02-28 2003-09-12 Disco Abrasive Syst Ltd 半導体ウェーハの分割方法
JP3958080B2 (ja) * 2002-03-18 2007-08-15 東京エレクトロン株式会社 プラズマ処理装置内の被洗浄部材の洗浄方法
US20040058551A1 (en) * 2002-09-23 2004-03-25 Meagley Robert P. Fluorous cleaning solution for lithographic processing
JP2006114825A (ja) 2004-10-18 2006-04-27 Disco Abrasive Syst Ltd ウェーハの分割方法
US7989319B2 (en) * 2007-08-07 2011-08-02 Semiconductor Components Industries, Llc Semiconductor die singulation method
US7531047B1 (en) * 2007-12-12 2009-05-12 Lexmark International, Inc. Method of removing residue from a substrate after a DRIE process
US20090212014A1 (en) * 2008-02-27 2009-08-27 Tokyo Electron Limited Method and system for performing multiple treatments in a dual-chamber batch processing system
WO2009142281A1 (ja) * 2008-05-22 2009-11-26 旭硝子株式会社 フッ素化合物による洗浄方法
JP5048587B2 (ja) * 2008-05-22 2012-10-17 エヌ・ティ・ティ・アドバンステクノロジ株式会社 フッ素化合物による洗浄方法
JP5326404B2 (ja) * 2008-07-29 2013-10-30 富士通株式会社 モールドの製造方法
US8863763B1 (en) * 2009-05-27 2014-10-21 WD Media, LLC Sonication cleaning with a particle counter
US8404056B1 (en) * 2009-05-27 2013-03-26 WD Media, LLC Process control for a sonication cleaning tank
US20110076853A1 (en) * 2009-09-28 2011-03-31 Magic Technologies, Inc. Novel process method for post plasma etch treatment
US8802545B2 (en) * 2011-03-14 2014-08-12 Plasma-Therm Llc Method and apparatus for plasma dicing a semi-conductor wafer
US8598016B2 (en) * 2011-06-15 2013-12-03 Applied Materials, Inc. In-situ deposited mask layer for device singulation by laser scribing and plasma etch
US8993414B2 (en) * 2012-07-13 2015-03-31 Applied Materials, Inc. Laser scribing and plasma etch for high die break strength and clean sidewall
JP6061527B2 (ja) * 2012-07-13 2017-01-18 東京応化工業株式会社 非水系洗浄剤及びケイ素基板のエッチング加工方法
JP2014063866A (ja) * 2012-09-21 2014-04-10 Canon Inc シリコン基板の加工方法及び荷電粒子線レンズの製造方法
JP2014082264A (ja) * 2012-10-15 2014-05-08 Sharp Corp 半導体モジュールの製造方法
US10020448B2 (en) * 2013-09-19 2018-07-10 Joled Inc. Method for manufacturing organic light-emitting device and method of manufacturing display unit
TWI671813B (zh) * 2013-11-13 2019-09-11 東芝股份有限公司 半導體晶片之製造方法
CN105873691B (zh) * 2013-12-06 2018-04-20 富士胶片电子材料美国有限公司 用于去除表面上的残余物的清洗调配物
US20150255349A1 (en) * 2014-03-07 2015-09-10 JAMES Matthew HOLDEN Approaches for cleaning a wafer during hybrid laser scribing and plasma etching wafer dicing processes
US9076860B1 (en) * 2014-04-04 2015-07-07 Applied Materials, Inc. Residue removal from singulated die sidewall
JP6456049B2 (ja) * 2014-06-16 2019-01-23 キヤノン株式会社 貫通基板の形成方法
JP6570910B2 (ja) * 2015-07-24 2019-09-04 株式会社ディスコ ウエーハの加工方法
US9337098B1 (en) * 2015-08-14 2016-05-10 Semiconductor Components Industries, Llc Semiconductor die back layer separation method
JP2017098452A (ja) * 2015-11-26 2017-06-01 株式会社ディスコ 洗浄方法
US11075118B2 (en) * 2016-06-22 2021-07-27 Semiconductor Components Industries, Llc Semiconductor die singulation methods
JP6730891B2 (ja) * 2016-09-15 2020-07-29 株式会社ディスコ ウエーハの加工方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009283652A (ja) * 2008-05-22 2009-12-03 Asahi Glass Co Ltd 洗浄方法
JP2015532008A (ja) * 2012-08-27 2015-11-05 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated レーザ及びプラズマエッチングによる基板のダイシングのためのマスク残留物除去
TW201618181A (zh) * 2014-08-05 2016-05-16 Disco Corp 晶圓之加工方法

Also Published As

Publication number Publication date
CN108878284A (zh) 2018-11-23
US20180330957A1 (en) 2018-11-15
JP6899252B2 (ja) 2021-07-07
KR102461442B1 (ko) 2022-10-31
KR20180123982A (ko) 2018-11-20
JP2018190902A (ja) 2018-11-29
CN108878284B (zh) 2024-02-20
TW201901798A (zh) 2019-01-01

Similar Documents

Publication Publication Date Title
TWI550700B (zh) 用於電漿切割半導體晶圓的方法與設備
US9379015B2 (en) Wafer processing method
TW201643957A (zh) 晶圓的分割方法
TW202018828A (zh) 附金屬膜之半導體器件的製造方法
TW201903955A (zh) 改善晶圓塗覆
CN106340483B (zh) 卡盘工作台和清洗装置
TWI780318B (zh) 晶圓的加工方法
TWI783139B (zh) 晶圓的加工方法
TW202029311A (zh) 載板移除方法
CN115547929A (zh) 芯片的制造方法
TWI744515B (zh) 被加工物的加工方法
JP7104559B2 (ja) 被加工物の加工方法
CN109473352B (zh) 元件芯片的制造方法
JP7104558B2 (ja) 被加工物の加工方法
JP2019096812A (ja) 被加工物の加工方法
JP2020061494A (ja) ウェーハの加工方法
JP7292803B2 (ja) ウェーハの加工方法
JP7096133B2 (ja) 静電チャックの製造方法
JP7128064B2 (ja) 被加工物の加工方法
TW202414548A (zh) 器件晶圓之加工方法
TW202022945A (zh) 晶圓的加工方法
TW202326834A (zh) 被加工物的加工方法
JP2020061500A (ja) ウェーハの加工方法
JP2020061495A (ja) ウェーハの加工方法