TWI724516B - 保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備 - Google Patents

保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備 Download PDF

Info

Publication number
TWI724516B
TWI724516B TW108130832A TW108130832A TWI724516B TW I724516 B TWI724516 B TW I724516B TW 108130832 A TW108130832 A TW 108130832A TW 108130832 A TW108130832 A TW 108130832A TW I724516 B TWI724516 B TW I724516B
Authority
TW
Taiwan
Prior art keywords
layer
substrate
barrier layer
metal
barrier
Prior art date
Application number
TW108130832A
Other languages
English (en)
Other versions
TW202015177A (zh
Inventor
美荷B 那克
伯方 馬
河泰泓
史瑞尼瓦思 古吉拉
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202015177A publication Critical patent/TW202015177A/zh
Application granted granted Critical
Publication of TWI724516B publication Critical patent/TWI724516B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Chemical & Material Sciences (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

提供用於在基材上形成互連件的方法與設備。保護層形成於基材上及介層窗中,該介層窗形成於該基材上,其中該保護層抗含鹵素材料。阻障層形成於該保護層之頂部上。該阻障層包括含鹵素材料。金屬層沉積覆於該阻障層上方。另一實施例中,保護層選擇性沉積於該介層窗中。

Description

保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備
本案揭露內容大體上關於在積體電路與其他電子元件的製造中用於形成互連件與其他導電特徵的方法與設備。詳言之,本案揭露內容關於用於形成保護層的方法與設備,該保護層抗以鹵素為基礎之前驅物。
隨著積體電路(IC)元件之結構尺寸規模縮小至深次微米(sub-quarter micron)尺寸,電阻與電流密度已成為關切及改善的領域。多階互連件技術提供遍及整個IC元件的導電路徑,且形成於高深寬比特徵中,該高深寬比特徵包括接觸件、插塞、介層窗、線(line)、金屬線(wire)、與其他特徵。用於在基材上形成互連件的典型方法包括:沉積一或多層、蝕刻該等層之至少一者以形成一或多個特徵、於該等特徵中沉積阻障層、以及沉積一或多層以填充該特徵。一般而言,特徵形成在介電材料內,該介電材料配置在下導電層與上導電層之間。互連件形成於該特徵內,以連接上導電層與下導電層。可靠地形成這些互連件特徵對於生產電路及增加個別基材上電路密度及品質的持續努力方面是非常重要的。
銅是用於填充次微米高深寬比互連件特徵的候選金屬,這是因為銅及其合金具有比鋁低的電阻率。然而,銅更容易擴散進入周圍的材料,且可改變相鄰層的電子元件特性。擴散的銅可形成層之間的導電路徑,從而減少整體電路的可靠度且可能甚至造成元件失效。因此,在銅金屬鍍覆(metallization)前先沉積阻障層,以防止或阻礙銅原子之擴散。阻障層一般是諸如鎢、鈦、鉭、及前述材料之氮化物之耐火金屬,這些耐火金屬全部都具有比銅大的密度。
相較於非以鹵素為基礎之前驅物,以鹵素為基礎之前驅物(諸如氯與氟)助於沉積均勻的阻障層。然而,以鹵素為基礎之前驅物可能腐蝕填充高深寬比互連件的銅。此舉造成各種銅化合物形成,這些銅化合物因為低揮發性而難以從基材移除。因此,銅可能腐蝕,而造成可靠度減少及良率損失。
因此,需要防止以鹵素為基礎之化合物及構成互連件之銅材料之間的不利反應。
一個實施例中,在本文揭露一種於基材上形成互連件的方法。保護層形成於基材上及介層窗中,該介層窗形成於該基材上。該保護層抗含鹵素材料。阻障層形成於該保護層上。該阻障層包括含鹵素材料。毯覆(blanket)金屬沉積覆於該阻障層上方。
另一實施例中,在本文揭露一種於基材上形成互連件的方法。保護層選擇性形成於介層窗中,該介層窗形成於該基材上。該保護層抗含鹵素材料。阻障層形成於該保護層上。該阻障層包括含鹵素材料。毯覆金屬層沉積覆於該阻障層上方。
另一實施例中,在本文揭露一種於基材上形成互連件的方法。保護層形成於介層窗上,該介層窗形成於該基材上。該保護層由釕形成。使用氯前驅物將阻障層形成於該保護層上。於該阻障層上形成襯裡層。毯覆銅層沉積覆於該襯裡層上方且填充該介層窗。
第1圖繪示用於在基材上形成金屬互連件的方法100的一個實施例。第2A圖至第2G圖繪示第1圖之方法的不同階段的基材的剖面視圖。第2A圖描繪基材200,該基材200具有金屬層202,該金屬層202形成於該基材200上。方法100開始於方塊102,將介電材料204配置於金屬層202上,該金屬層202形成覆於基材200上方,如第2B圖所示。介電材料204可由例如低介電常數材料製成,所述材料諸如氧化矽、摻雜氟的氧化矽、或碳氟。於方塊104,介層窗206形成為穿過介電材料204,如第2B圖所示。介層窗206從介電材料204之頂表面205延伸至金屬層202之頂表面207,而暴露該金屬層202。剩餘的介電材料204之頂表面205界定基材200之場209。
於方塊106,保護層208形成覆於介電材料204之表面上方及於介層窗206中,如第2C圖所示。可可使用物理氣相沉積(PVD)製程、原子層沉積(ALD)製程、化學氣相沉積(CVD)製程、或其他適合的製程沉積保護層208。保護層208由一材料製成,該材料抗含鹵素材料。此類適合的材料包括(但不限於)釕(Ru)、氮化鈦(TiN)、氮化鉭(TaN)、或氮化釕鈦(RuTiN)。保護層208作為阻障物,以防止含鹵素材料與下面的金屬層202之間的反應。
於方塊108,阻障層210沉積覆於保護層208之表面上方,如第2D圖所示。可使用PVD、ALD、CVD、或其他適合的製程沉積阻障層210。可藉由使用含鹵素前驅物沉積阻障層210,該含鹵素前驅物諸如含氯前驅物或含氟前驅物。該等含鹵素前驅物用於沉積阻障層210,所述阻障層210諸如(但不限於)鉭(Ta)、TaN、或合金鉭(例如TiTa、TaAl)。阻障層210防止金屬擴散進入周圍的介電材料204。阻障層210也提供周圍介電材料204上之黏著層,金屬可沉積至該黏著層上。
於方塊110,視情況任選的襯裡層212可沉積覆於阻障層210之表面上方,如第2E圖所示。可使用PVD、ALD、CVD、或其他適合的製程沉積襯裡層212。此外,襯裡層212可於與阻障層210相同的腔室中沉積。襯裡層212可以是銅、釕、或任何其他適合的材料。
於方塊112,以金屬214填充介層窗206,如第2F圖中所繪示。金屬214可藉由PVD、ALD、CVD、或其他適合製程沉積在介層窗206中。金屬214可以是導電金屬,諸如(但不限於)銅(Cu)或鈷(Co)。
於方塊114,金屬214之部分(形成覆於基材200之場209上方)可透過使用任一化學機械研磨移除,如第2G圖中所示。從介電材料204上方的場209移除金屬214之後,留下金屬填充的介層窗206以及襯裡層212、阻障層210、與形成在金屬214及金屬層202之間的保護層208。
第3圖繪示用於形成金屬互連件覆於基材上方的方法300之另一實施例。第4A圖至第4G圖繪示第3圖之方法的不同階段的基材之剖面視圖。第4A圖描繪基材400,該基材400上形成有金屬層402。方法300開始於方塊302,將介電材料404配置在金屬層402上,該金屬層402形成覆於基材400上方,如第4B圖所示。介電材料404可由例如低介電常數材料製成,該材料諸如含碳之氧化矽(SiOC),所述含碳之氧化矽諸如Black Diamond® 以及Black Diamond® II,可由美國加州Santa Clara的應用材料公司購得。於方塊304,介層窗406形成穿過介電材料404,如第4B圖所示。介層窗406從介電材料404之頂表面405延伸至金屬層402之頂表面407而暴露金屬層402。剩餘的介電材料404之頂表面405界定基材400之場409。
於方塊306,保護層408選擇性沉積在介層窗406中覆於金屬層402之表面上方,如第4C圖所示。可使用CVD、ALD、或其他適合的製程沉積保護層408。一個實施例中,保護層408可由一材料製成,該材料抗含鹵素材料。此類適合的材料包括(但不限於)釕(Ru)、氮化鈦(TiN)、氮化鉭(TaN)、或氮化釕鈦(RuTiN)。保護層408作為阻障物,以防止含鹵素材料與下面的金屬層402之間的反應。
於方塊308,阻障層410沉積覆於保護層408之表面上方且覆於介電材料404之表面上方,如第4D圖所示。可使用PVD、ALD、CVD、或其他適合製程沉積阻障層410。可藉由使用含鹵素前驅物沉積阻障層410,該含鹵素前驅物諸如含氯前驅物或含氟前驅物。使用含鹵素前驅物沉積的阻障層410可包括諸如(但不限於)Ta、TaN、或合金鉭(例如TiTa、TaAl)之材料。阻障層410防止金屬擴散進入周圍的介電材料404。阻障層410也提供周圍介電材料404上之黏著層,金屬可沉積至該黏著層上。
於方塊310,視情況任選的襯裡層412可沉積覆於阻障層410之表面上方,如第4E圖所示。可使用PVD、ALD、CVD、或其他適合的製程沉積襯裡層412。此外,襯裡層412可於與阻障層410相同的腔室中沉積。襯裡層412可以是銅、釕、或任何其他適合的材料。
於方塊312,以金屬414填充介層窗406,如第4F圖中所繪示。金屬414可藉由PVD、ALD、CVD、ECD、或其他適合製程沉積在介層窗406中。金屬414可以是導電金屬,諸如(但不限於)銅(Cu)或鈷(Co)。
於方塊314,形成覆於基材400之場409上方的金屬414之部分可使用任一化學機械研磨移除,如第4G圖所示。從介電材料404之場上方移除金屬414之後,留下金屬填充的介層窗406以及襯裡層412、阻障層410、與形成在金屬414及金屬層402之間的保護層408。
第5圖描繪多腔室處理系統500。處理系統500可包括裝載閘(load lock)腔室502、504、機器人506、移送室508、處理腔室510、512、514、516、518、528、與控制器520。裝載閘腔室502、504容許基材(圖中未示)移送進出處理系統500。裝載閘腔室502、504可抽吸降壓(pump down)引入至處理系統500之基材以維持真空密封。機器人506可於裝載閘腔室502、504與處理腔室510、512、514、516、518、及528之間移送基材。機器人506也可在裝載閘腔室502、504與移送室508之間移送基材。
每一處理腔室512、514、516、518、與528可裝備成執行許多基材操作,諸如ALD、CVD、PVD、蝕刻、預清潔、去氣、加熱、定向、與其他基材製程。此外,每一處理腔室512、514、516、518、與528可裝備成各別沉積保護層、阻障層、襯裡層、與金屬層。
控制器520可用於操作處理系統500之所有態樣,諸如第1圖與第3圖中所揭露的該等方法。例如,控制器520可裝設成控制在基材上形成金屬互連件的方法。控制器520包括可編程式的中央處理單元(CPU)522,該中央處理單元522可與下述裝置一併操作:記憶體524與大量儲存裝置、輸入控制單元、與顯示單元(圖中未示),諸如電源供應器、時鐘、高速緩衝存儲器、輸入/輸出(I/O)電路、與類似裝置;上述裝置耦接處理系統500之各種部件,以助於控制基材處理。控制器520也包括用於透過處理系統500中之感測器監視基材處理的硬體,該感測器包括監視前驅物、處理氣體、與淨化氣流之感測器。測量系統參數(諸如基材溫度、腔室氛圍壓力、與類似參數)的其他感測器也可提供資訊給控制器520。
為了助於控制上述之處理系統500,CPU522可以是可用在工業設施中的任何形式的通用電腦處理器之一,諸如可編程式邏輯控制器(PLC),以用於控制各種腔室與次處理器。記憶體524耦接CPU522,且記憶體524為非暫態,且可以是易於取得之記憶體之一或多者,所述易於取得之記憶體諸如為隨機存取記憶體(RAM)、唯讀記憶體(ROM)、軟碟機、硬碟機、或任何其他形式的本地端或遠端數位儲存裝置。支援電路526耦接CPU522以用習知方式支援處理器。帶電荷物種的生成、加熱、與其他製程大體上儲存在記憶體524中,一般是作為軟體排程。該軟體排程也可儲存於第二CPU(圖中未示)中及/或由該第二CPU執行,該第二CPU位在離由CPU522控制之硬體的遠端。
記憶體524為含有指令的電腦可讀之儲存媒體形式,當由CPU522執行該等指令時,該等指令助於處理系統500之操作。記憶體524中的指令為程式產品形式,諸如實施本案揭露內容之方法的程式。程式碼可順應許多不同程式語言之任何一者。一個範例中,可將本案揭露內容實施為儲存於電腦可讀儲存媒體上的程式產品,而與電腦系統一併使用。程式產品的程式界定實施例(包括本文所述之方法)的功能。所繪示的電腦可讀儲存媒體包括(但不限於):(i)非可寫儲存媒體(例如,電腦內的唯讀記憶體裝置,諸如可由CD-ROM驅動器讀取的CD-ROM碟、快閃記憶體、ROM晶片或任何類型的固態非揮發半導體記憶體),資訊永久地儲存於該媒體上;以及(ii)可寫儲存媒體(例如磁碟片驅動器或硬碟驅動器內的磁碟片,或是任何類型的固態隨機存取半導體記憶體),可改變的資訊儲存於該媒體上。這樣的電腦可讀儲存媒體在搭載引導本文所述之方法之功能的電腦可讀指令時也是本案揭露內容的實施例。範例 1
下文中的範例可使用第5圖中所述的處理腔室執行。含碳氧化矽層形成覆於導電層上方的基材用於形成根據一個實施例的互連件。此範例中的導電層由銅製造。介層窗從含碳氧化矽層的頂表面至銅層之頂表面蝕刻穿過含碳氧化矽層,而暴露銅層。機器人將基材從裝載閘腔室移動到第一處理腔室以進行去氣。機器人將基材從去氣腔室移動到第二處理腔室以於去氣製程後進行預清潔製程。該去氣與預清潔製程確保基材無任何原生的氧化物。
機器人將基材輸送到第二處理腔室以沉積保護層。在保護層處理腔室中,釕層沉積在介層窗中及介電層表面上。釕層作為保護層以防止氯前驅物(用於阻障層的沉積中)與底下的銅金屬的反應。釕層防止此類非期望反應,這是因為釕抗與氯之間的反應。釕層是使用CVD製程沉積。釕層之厚度可介於1nm與5nm之間。
完成釕保護層的沉積後,機器人將基材從保護層處理腔室移動到阻障層處理腔室。使用CVD製程將阻障層沉積覆於釕保護層之表面上方。使用氯前驅物氣體沉積阻障層,其中該阻障層為Ta膜。基材可留在阻障層處理腔室中以將襯裡層沉積在阻障層之頂表面上。
機器人可將基材從阻障層處理腔室移動到用於沉積銅種晶的處理腔室。可使用CVD製程沉積銅以填充介層窗。介電材料頂部上的襯裡層之頂表面也可用銅材料堆層。
基材可移動至化學機械研磨系統,以平整化銅層回到襯裡層、平整化襯裡層回到阻障層、平整化阻障層回到保護層、且平整化保護層回到介電材料。範例 2
下文中的範例可使用第5圖中所述的處理腔室執行。含碳氧化矽層形成覆於導電層上方的基材用於形成根據一個實施例的互連件。此範例中的導電層由銅製造。介層窗從含碳氧化矽層的頂表面至銅層之頂表面蝕刻穿過含碳氧化矽層,而暴露銅層。機器人將基材從裝載閘腔室移動到第一處理腔室以進行去氣。於去氣製程完成後,機器人將基材從去氣腔室移動到第二處理腔室以進行預清潔製程。該去氣與預清潔製程確保基材無任何原生的氧化物。
機器人將基材輸送到第二處理腔室以沉積保護層。在保護層處理腔室中,氮化鈦(TiN)層沉積在介層窗中及介電層表面上。TiN層作為保護層以防止氟前驅物(用於阻障層的沉積中)與底下的銅金屬的反應。TiN層防止此類非期望反應,這是因為TiN抗與氟之間的反應。TiN層是使用CVD製程沉積於基材上。TiN層之厚度可介於1nm與5nm之間。
完成TiN保護層的沉積後,機器人將基材從保護層處理腔室移動到阻障層處理腔室。使用CVD製程將阻障層沉積覆於TiN保護層之表面上方。使用氟前驅物氣體沉積阻障層,其中該阻障層為Ta膜。基材可留在阻障層處理腔室中以將襯裡層沉積在阻障層之頂表面上。
機器人可將基材從阻障層處理腔室移動到用於沉積銅種晶的處理腔室。可使用CVD製程沉積銅以填充介層窗。介電材料頂部上的襯裡層之頂表面也可用銅材料堆層。
基材可移動至化學機械研磨系統,以平整化銅層回到襯裡層、平整化襯裡層回到阻障層、平整化阻障層回到保護層、且平整化保護層回到介電材料。範例 3
下文中的範例可使用第5圖中所述的處理腔室執行。有含碳氧化矽層形成覆於導電層上方的基材用於形成根據一個實施例的互連件。此範例中的導電層由鈷製造。介層窗從含碳氧化矽層的頂表面至鈷層之頂表面蝕刻穿過含碳氧化矽層,而暴露鈷層。機器人將基材從裝載閘腔室移動到第一處理腔室以進行去氣。於去氣製程完成後,機器人將基材從去氣腔室移動到第二處理腔室以進行預清潔製程。該去氣與預清潔製程確保基材無任何原生的氧化物。
機器人將基材輸送到第二處理腔室以沉積保護層。在保護層處理腔室中,釕層選擇性沉積在介層窗中鈷層表面上。釕層作為保護層以防止氯前驅物(用於阻障層的沉積中)與底下的鈷金屬的反應。釕層防止此類非期望反應,這是因為釕抗與氯之間的反應。選擇性沉積增加鈷的體積,因為介層窗之側壁上的保護材料透過選擇性沉積而減少。釕層是使用CVD製程沉積於基材上。釕層之厚度可介於1nm與5nm之間。
完成釕保護層的沉積後,機器人將基材從保護層處理腔室移動到阻障層處理腔室。使用CVD製程將阻障層沉積覆於釕保護層之表面上方以及覆於介電材料之表面上方。使用氯前驅物氣體沉積阻障層,其中該阻障層為Ta膜。基材可留在阻障層處理腔室中以將襯裡層沉積在阻障層之頂表面上。
機器人可將基材從阻障層處理腔室移動到用於沉積鈷種晶的處理腔室。可使用CVD製程沉積鈷以填充介層窗。介電材料頂部上的襯裡層之頂表面也可用鈷材料堆層。
基材可移動至化學機械研磨系統,以平整化鈷層回到襯裡層、平整化襯裡層回到阻障層、平整化阻障層回到保護層、且平整化保護層回到介電材料。範例 4
下文中的範例可使用第5圖中所述的處理腔室執行。有含碳氧化矽層形成覆於導電層上方的基材用於形成根據一個實施例的互連件。此範例中的導電層是銅。介層窗從含碳氧化矽層的頂表面至銅層之頂表面蝕刻穿過含碳氧化矽層,而暴露銅層。機器人將基材從裝載閘腔室移動到第一處理腔室以進行去氣。於去氣製程完成後,機器人將基材從去氣腔室移動到第二處理腔室以進行預清潔製程。該去氣與預清潔製程確保基材無任何原生的氧化物。
機器人將基材輸送到第二處理腔室以沉積保護層。在保護層處理腔室中,釕層選擇性沉積在介層窗中暴露的銅金屬層的表面上。釕層作為保護層以防止氯前驅物(用於阻障層的沉積中)與底下的銅金屬的反應。釕層防止此類非期望反應,這是因為釕抗與氯之間的反應。釕層是使用PVD製程沉積。準直儀配置在PVD腔室中,使得釕可選擇性沉積在暴露的銅表面上。銅的體積因此增加,這是因為介層窗之側壁上的保護材料減少。釕層之厚度可介於1nm與5nm之間。
當完成釕保護層的沉積時,機器人將基材從保護層處理腔室移動到阻障層處理腔室。使用CVD製程將阻障層沉積覆於釕保護層之表面上方以及覆於介電材料之表面上方。使用氯前驅物氣體沉積阻障層,其中該阻障層為Ta膜。基材可留在阻障層處理腔室中以將襯裡層沉積在阻障層之頂表面上。
機器人可將基材從阻障層處理腔室移動到用於沉積銅種晶的處理腔室。可使用CVD製程沉積銅以填充介層窗。介電材料頂部上的襯裡層之頂表面也可用銅材料堆層。
基材可移動至化學機械研磨系統,以平整化銅層回到襯裡層、平整化襯裡層回到阻障層、平整化阻障層回到保護層、且平整化保護層回到介電材料。範例 5
下文中的範例可使用第5圖中所述的處理腔室執行。有含碳氧化矽層形成覆於導電層上方的基材用於形成根據一個實施例的互連件。此範例中的導電層是銅。介層窗從含碳氧化矽層的頂表面至銅層之頂表面蝕刻穿過含碳氧化矽層,而暴露銅層。機器人將基材從裝載閘腔室移動到第一處理腔室以進行去氣。於去氣製程完成後,機器人將基材從去氣腔室移動到第二處理腔室以進行預清潔製程。該去氣與預清潔製程確保基材無任何原生的氧化物。
機器人將基材輸送到第二處理腔室以沉積保護層。在保護層處理腔室中,釕層選擇性沉積在介層窗中暴露的銅金屬層的表面上。釕層作為保護層以防止氯前驅物(用於阻障層的沉積中)與底下的銅金屬的反應。釕層防止此類非期望反應,這是因為釕抗與氯之間的反應。釕層是使用PVD製程沉積。準直儀配置在PVD腔室中,使得銅可選擇性沉積在暴露的銅表面上。銅的體積因此增加,這是因為介層窗之側壁上的保護材料減少。釕層之厚度可介於1nm與5nm之間。
當完成釕保護層的沉積時,機器人將基材從保護層處理腔室移動到阻障層處理腔室。使用CVD製程將阻障層沉積覆於釕保護層之表面上方以及覆於介電材料之表面上方。使用氯前驅物氣體沉積阻障層,其中該阻障層為Ta膜。基材可留在阻障層處理腔室中以將襯裡層沉積在阻障層之頂表面上。
機器人可將基材從阻障層處理腔室移動到用於沉積鈷種晶的處理腔室。可使用CVD製程沉積鈷以填充介層窗。介電材料頂部上的襯裡層之頂表面也可用鈷材料堆層。
基材可移動至化學機械研磨系統,以平整化鈷層回到襯裡層、平整化襯裡層回到阻障層、平整化阻障層回到保護層、且平整化保護層回到介電材料。範例 6
下文中的範例可使用第5圖中所述的處理腔室執行。有含碳氧化矽層形成覆於導電層上方的基材用於形成根據一個實施例的互連件。此範例中的導電層是鈷。介層窗從含碳氧化矽層的頂表面至銅層之頂表面蝕刻穿過含碳氧化矽層,而暴露鈷層。機器人將基材從裝載閘腔室移動到第一處理腔室以進行去氣。於去氣製程完成後,機器人將基材從去氣腔室移動到第二處理腔室以進行預清潔製程。該去氣與預清潔製程確保基材無任何原生的氧化物。
機器人將基材輸送到第二處理腔室以沉積保護層。在保護層處理腔室中,釕層選擇性沉積在介層窗中暴露的銅金屬層的表面上。釕層作為保護層以防止氯前驅物(用於阻障層的沉積中)與底下的鈷金屬的反應。釕層防止此類非期望反應,這是因為釕抗與氯之間的反應。釕層是使用PVD製程沉積。準直儀配置在PVD腔室中,使得釕可選擇性沉積在暴露的鈷表面上。鈷的體積因此增加,這是因為介層窗之側壁上的保護材料減少。釕層之厚度可介於1nm與5nm之間。
當完成釕保護層的沉積時,機器人將基材從保護層處理腔室移動到阻障層處理腔室。使用CVD製程將阻障層沉積覆於釕保護層之表面上方以及覆於介電材料之表面上方。使用氯前驅物氣體沉積阻障層,其中該阻障層為Ta膜。基材可留在阻障層處理腔室中以將襯裡層沉積在阻障層之頂表面上。
機器人可將基材從阻障層處理腔室移動到用於沉積銅種晶的處理腔室。可使用CVD製程沉積銅以填充介層窗。介電材料頂部上的襯裡層之頂表面也可用銅材料堆層。
基材可移動至化學機械研磨系統,以平整化銅層回到襯裡層、平整化襯裡層回到阻障層、平整化阻障層回到保護層、且平整化保護層回到介電材料。
前述實施例描繪實施單一鑲嵌結構的製程流程。也考慮,可實施單一製程流程以用於雙鑲嵌結構。第6圖描繪雙鑲嵌結構的一個實施例。
雙鑲嵌結構實施一製程,其中介層窗606及/或溝槽616蝕刻至介電材料604中。介電材料604沉積至金屬層602上。金屬層602形成於基材600上。保護層608可沉積覆於介電材料604上方及進入金屬層602之頂表面607上的介層窗606與溝槽616中。阻障層610可沉積覆於保護層608上方。視情況任選的襯裡層612可沉積覆於阻障層610上方。金屬層可沉積覆於視情況任選的襯裡層612上方。金屬層614用於填充介層窗606與溝槽616。可使用化學機械製程從介電材料604之頂表面605、介層窗606、與溝槽616移除層608至614。
雖前述內容涉及特定實施例,但可不背離本案之基本範疇而設計其他與進一步之實施例,本案之範疇由隨後的申請專利範圍決定。
100:方法 102-114:方塊 200:基材 202:金屬層 204:介電材料 205:頂表面 207:頂表面 208:保護層 209:場 210:阻障層 212:襯裡層 214:金屬 300:方法 302-314:方塊 400:基材 402:金屬層 404:介電材料 405:頂表面 407:頂表面 408:保護層 409:場 410:阻障層 412:襯裡層 414:金屬 500:處理系統 502、504:裝載閘腔室 506:機器人 508:移送室 510-518:處理腔室 520:控制器 522:CPU 524:記憶體 526:支援電路 528:處理腔室 600:基材 602:金屬層 604:介電材料 605:頂表面 606:介層窗 607:頂表面 608:保護層 610:阻障層 612:襯裡層 614:金屬層 616:溝槽
可透過參考其中一些繪示於附圖中的實施例,可得到上文簡要總結的本案揭露內容之更詳細之敘述,如此可得到詳細地瞭解本案揭露內容之上述特徵的方式。然而,應注意附圖僅繪示本案揭露內容的典型實施例,因此不應被視為限制本案揭露內容之範疇,因為本案揭露內容可容許其他等效實施例。
第1圖繪示用於在基材上形成金屬互連件的方法之一個實施例。
第2A圖至第2G圖繪示第1圖之方法的不同階段的基材之剖面視圖。
第3圖繪示用於在基材上形成金屬互連件的方法之一個實施例。
第4A圖至第4G圖繪示第3圖之方法的不同階段的基材的剖面視圖。
第5圖繪示處理系統之一個實施例的概略視圖,該處理系統裝設成執行根據第1圖與第3圖之方法。
第6圖繪示根據一個實施例的基材上的金屬互連件的剖面視圖。
為了明確起見,在可應用之處已使用相同的元件符號指定各圖共通的相同元件。此外,一個實施例的元件可有利地適於用在本文所述之其他實施例。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
100:方法
102-114:方塊

Claims (9)

  1. 一種在基材上的互連件,該互連件包括:一第一金屬層,配置在一基材上;一介電層,配置在該第一金屬層上,該介電層具有穿過該介電層的一介層窗(via)且暴露出該第一金屬層的一部分;一保護層,與該第一金屬層之暴露的該部分以及該介電層直接接觸,其中該保護層包括釕,且抗一基於鹵素的前驅物;一阻障層,與該保護層直接接觸,且不與該介層窗直接接觸,其中該阻障層包括含鹵素材料;一襯裡層,與該阻障層直接接觸,該襯裡層包括銅或是釕;及一第二金屬層,填充該介層窗且與該襯裡層直接接觸,其中該介電層的一頂表面暴露,且與該第二金屬層的一頂表面對齊,且該第二金屬層包括銅。
  2. 如請求項1所述之互連件,其中該阻障層包括一材料,該材料選自由鉭、氮化鉭、氮化鈦、及氮化鋁鈦所組成的群組。
  3. 如請求項1所述之互連件,其中該介電層包括一材料,該材料選自由氧化矽、氟摻雜的氧化矽、 及碳氟所組成的群組。
  4. 一種在基材上的互連件,該互連件包括:一第一金屬層,配置在該基材上;一介電層,配置在該第一金屬層上,該介電層具有穿過該介電層的一介層窗且暴露出該第一金屬層的一表面的一部分;一保護層,與該第一金屬層的該表面的暴露的該部分以及該介層窗的整個內側壁直接接觸,其中該保護層包括釕,且抗一基於鹵素的前驅物;一阻障層,與該保護層直接接觸,其中該阻障層包括含鹵素材料;一襯裡層,與該阻障層直接接觸;及一第二金屬層,填充該介層窗且與該襯裡層直接接觸且不與該介層窗直接接觸,其中該介電層的一頂表面暴露,且與該第二金屬層的一頂表面對齊。
  5. 如請求項4所述之互連件,其中該第二金屬層填充一溝槽或介層窗。
  6. 如請求項4所述之互連件,其中該阻障層包括一材料,該材料選自由鉭、氮化鉭、氮化鈦、及氮化鋁鈦所組成的群組。
  7. 如請求項4所述之互連件,其中該介電層包 括一材料,該材料選自由氧化矽、氟摻雜的氧化矽、及碳氟所組成的群組。
  8. 如請求項4所述之互連件,其中該第二金屬層包括銅。
  9. 如請求項4所述之互連件,其中該襯裡層包括銅。
TW108130832A 2015-03-11 2016-02-18 保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備 TWI724516B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201562131742P 2015-03-11 2015-03-11
US62/131,742 2015-03-11
US14/711,135 US10002834B2 (en) 2015-03-11 2015-05-13 Method and apparatus for protecting metal interconnect from halogen based precursors
US14/711,135 2015-05-13

Publications (2)

Publication Number Publication Date
TW202015177A TW202015177A (zh) 2020-04-16
TWI724516B true TWI724516B (zh) 2021-04-11

Family

ID=56879258

Family Applications (2)

Application Number Title Priority Date Filing Date
TW105104783A TWI673827B (zh) 2015-03-11 2016-02-18 保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備
TW108130832A TWI724516B (zh) 2015-03-11 2016-02-18 保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW105104783A TWI673827B (zh) 2015-03-11 2016-02-18 保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備

Country Status (6)

Country Link
US (1) US10002834B2 (zh)
JP (1) JP6695351B2 (zh)
KR (1) KR20170136527A (zh)
CN (1) CN107431041A (zh)
TW (2) TWI673827B (zh)
WO (1) WO2016144433A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI758398B (zh) * 2017-01-24 2022-03-21 美商應用材料股份有限公司 用於在基板上形成鈷層的方法
US10332787B2 (en) * 2017-06-27 2019-06-25 Taiwan Semiconductor Manufacturing Co., Ltd. Formation method of interconnection structure of semiconductor device
US10847463B2 (en) * 2017-08-22 2020-11-24 Applied Materials, Inc. Seed layers for copper interconnects
US10170322B1 (en) * 2017-11-16 2019-01-01 Taiwan Semiconductor Manufacturing Co., Ltd. Atomic layer deposition based process for contact barrier layer
JP2019106538A (ja) * 2017-12-07 2019-06-27 マイクロマテリアルズ エルエルシー 制御可能な金属およびバリアライナー凹部のための方法
US20190348369A1 (en) * 2018-05-10 2019-11-14 Mehul B. Naik Method and apparatus for protecting metal interconnect from halogen based precursors
JP7182970B2 (ja) * 2018-09-20 2022-12-05 東京エレクトロン株式会社 埋め込み方法及び処理システム
KR102686799B1 (ko) * 2018-11-08 2024-07-22 엔테그리스, 아이엔씨. 루테늄 전구체 및 환원 가스를 사용하는 화학 증착 공정
US11282745B2 (en) * 2019-04-28 2022-03-22 Applied Materials, Inc. Methods for filling features with ruthenium
JP7278164B2 (ja) * 2019-07-11 2023-05-19 東京エレクトロン株式会社 ルテニウム膜の形成方法及び基板処理システム
US20210125862A1 (en) * 2019-10-25 2021-04-29 Qualcomm Incorporated Super via integration in integrated circuits
US11270911B2 (en) * 2020-05-06 2022-03-08 Applied Materials Inc. Doping of metal barrier layers
US20220108917A1 (en) * 2020-10-06 2022-04-07 Applied Materials, Inc. Low resistance and high reliability metallization module

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010022398A1 (en) * 1998-08-11 2001-09-20 Alfred Grill Method and materials for integration of fluorine-containing low-k dielectrics
US20050009325A1 (en) * 2003-06-18 2005-01-13 Hua Chung Atomic layer deposition of barrier materials
US20100151676A1 (en) * 2008-12-16 2010-06-17 Applied Materials, Inc. Densification process for titanium nitride layer for submicron applications

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6153519A (en) * 1997-03-31 2000-11-28 Motorola, Inc. Method of forming a barrier layer
KR100274603B1 (ko) * 1997-10-01 2001-01-15 윤종용 반도체장치의제조방법및그의제조장치
US6372633B1 (en) 1998-07-08 2002-04-16 Applied Materials, Inc. Method and apparatus for forming metal interconnects
US6133136A (en) * 1999-05-19 2000-10-17 International Business Machines Corporation Robust interconnect structure
US20030027427A1 (en) * 2001-08-06 2003-02-06 Applied Materials, Inc. Integrated system for oxide etching and metal liner deposition
US6576543B2 (en) * 2001-08-20 2003-06-10 Taiwan Semiconductor Manufacturing Co., Ltd. Method for selectively depositing diffusion barriers
US7049226B2 (en) 2001-09-26 2006-05-23 Applied Materials, Inc. Integration of ALD tantalum nitride for copper metallization
KR100440261B1 (ko) 2001-12-22 2004-07-15 주식회사 하이닉스반도체 반도체 소자의 금속 배선 형성 방법
US6661098B2 (en) * 2002-01-18 2003-12-09 International Business Machines Corporation High density area array solder microjoining interconnect structure and fabrication method
KR100724181B1 (ko) * 2003-06-16 2007-05-31 동경 엘렉트론 주식회사 성막 방법, 반도체 장치의 제조 방법, 반도체 장치 및 성막장치
US7208427B2 (en) * 2003-08-18 2007-04-24 Advanced Technology Materials, Inc. Precursor compositions and processes for MOCVD of barrier materials in semiconductor manufacturing
KR100571417B1 (ko) 2003-12-31 2006-04-14 동부아남반도체 주식회사 반도체 소자의 듀얼 다마신 배선 및 그 제조 방법
US7207096B2 (en) * 2004-01-22 2007-04-24 International Business Machines Corporation Method of manufacturing high performance copper inductors with bond pads
JP4945937B2 (ja) 2005-07-01 2012-06-06 東京エレクトロン株式会社 タングステン膜の形成方法、成膜装置及び記憶媒体
TW200814156A (en) * 2006-07-21 2008-03-16 Toshiba Kk Method for manufacturing semiconductor device and semiconductor device
US7521379B2 (en) * 2006-10-09 2009-04-21 Applied Materials, Inc. Deposition and densification process for titanium nitride barrier layers
US8287647B2 (en) * 2007-04-17 2012-10-16 Lam Research Corporation Apparatus and method for atomic layer deposition
KR100939773B1 (ko) * 2007-06-29 2010-01-29 주식회사 하이닉스반도체 반도체 소자의 금속배선 및 그의 형성방법
US7829454B2 (en) * 2007-09-11 2010-11-09 Tokyo Electron Limited Method for integrating selective ruthenium deposition into manufacturing of a semiconductior device
US8022543B2 (en) * 2008-03-25 2011-09-20 International Business Machines Corporation Underbump metallurgy for enhanced electromigration resistance
US20100244252A1 (en) 2009-03-31 2010-09-30 Jezewski Christopher J Self Forming Metal Fluoride Barriers for Fluorinated Low-K Dielectrics
JP5487748B2 (ja) * 2009-06-16 2014-05-07 東京エレクトロン株式会社 バリヤ層、成膜方法及び処理システム
JP2013004539A (ja) * 2011-06-10 2013-01-07 Toshiba Corp 半導体装置、金属膜の製造方法及び半導体装置の製造方法
JP5808623B2 (ja) * 2011-09-07 2015-11-10 株式会社アルバック バリアメタル層の形成方法
EP2761663B1 (en) * 2011-09-29 2016-09-14 Intel Corporation Method of depositing electropositive metal containing layers for semiconductor applications
US8659156B2 (en) * 2011-10-18 2014-02-25 International Business Machines Corporation Interconnect structure with an electromigration and stress migration enhancement liner

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010022398A1 (en) * 1998-08-11 2001-09-20 Alfred Grill Method and materials for integration of fluorine-containing low-k dielectrics
US20050009325A1 (en) * 2003-06-18 2005-01-13 Hua Chung Atomic layer deposition of barrier materials
US20100151676A1 (en) * 2008-12-16 2010-06-17 Applied Materials, Inc. Densification process for titanium nitride layer for submicron applications

Also Published As

Publication number Publication date
WO2016144433A1 (en) 2016-09-15
TW201701405A (zh) 2017-01-01
JP6695351B2 (ja) 2020-05-20
TW202015177A (zh) 2020-04-16
KR20170136527A (ko) 2017-12-11
TWI673827B (zh) 2019-10-01
JP2018512731A (ja) 2018-05-17
US20160268207A1 (en) 2016-09-15
CN107431041A (zh) 2017-12-01
US10002834B2 (en) 2018-06-19

Similar Documents

Publication Publication Date Title
TWI724516B (zh) 保護金屬互連件隔絕以鹵素為基礎之前驅物的方法與設備
US7737028B2 (en) Selective ruthenium deposition on copper materials
US7365005B1 (en) Method for filling of a recessed structure of a semiconductor device
TWI837348B (zh) 用於形成雙重金屬內連線的方法及設備
US20020024142A1 (en) Semiconductor device and manufacturing method of the same
CN101308810B (zh) 集成电路结构及其制作方法
JP2008117853A (ja) 半導体装置およびその製造方法
CN101965635A (zh) 将选择性钌沉积集成到半导体器件的制造中的方法
JP2001144181A (ja) メッキを用いた金属配線形成方法及びそれにより製造された半導体素子
US20120168949A1 (en) Semiconductor device with a line and method of fabrication thereof
TWI843858B (zh) 用於選擇性金屬通孔填充的製程整合方法
US7589021B2 (en) Copper metal interconnection with a local barrier metal layer
US20190348369A1 (en) Method and apparatus for protecting metal interconnect from halogen based precursors
TW202135148A (zh) 低電阻接觸互連的方法與設備
US7629239B2 (en) Method of fabricating a semiconductor device with a dopant region in a lower wire
TWI564422B (zh) 釕薄膜的化學氣相沉積及其應用
CN104241197A (zh) 在具有高薄层电阻的工件上的电化学沉积
KR100778855B1 (ko) 구리 금속 배선의 힐락 방지 방법
CN114946018A (zh) 在低温下的选择性钨沉积
JP2001077195A (ja) 半導体装置
US20230005844A1 (en) Structures with copper doped hybrid metallization for line and via
JP2018117065A (ja) 金属膜の埋め込み方法
JP2009130211A (ja) 半導体装置及びその製造方法
TW411565B (en) Process of using the passivation layer for preventing the oxidation of copper
TW202316572A (zh) 用於線路及通孔之銅摻雜混合金屬化方法