TWI659613B - 用於功率效率驅動電路之裝置與方法 - Google Patents

用於功率效率驅動電路之裝置與方法 Download PDF

Info

Publication number
TWI659613B
TWI659613B TW106128903A TW106128903A TWI659613B TW I659613 B TWI659613 B TW I659613B TW 106128903 A TW106128903 A TW 106128903A TW 106128903 A TW106128903 A TW 106128903A TW I659613 B TWI659613 B TW I659613B
Authority
TW
Taiwan
Prior art keywords
pull
signal
driving
supply voltage
circuit
Prior art date
Application number
TW106128903A
Other languages
English (en)
Other versions
TW201818662A (zh
Inventor
提摩西 M 荷利斯
狄恩 D 甘斯
南倫 G 韋伯
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW201818662A publication Critical patent/TW201818662A/zh
Application granted granted Critical
Publication of TWI659613B publication Critical patent/TWI659613B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4093Input/output [I/O] data interface arrangements, e.g. data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5642Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1045Read-write mode select circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1048Data bus control circuits, e.g. precharging, presetting, equalising
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1069I/O lines read out arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Databases & Information Systems (AREA)
  • Dram (AREA)
  • Logic Circuits (AREA)

Abstract

本發明揭示一種裝置。該裝置包括一驅動電路,該驅動電路經組態以基於一或多個啟用信號,在一第一操作模式中將一第一供應電壓選擇性地提供至一輸出節點且在一第二操作模式中將一第二供應電壓選擇性地提供至該輸出節點。

Description

用於功率效率驅動電路之裝置與方法
積體電路通常包含用於與額外電路通信之數個輸入/輸出(I/O)接針。舉例而言,諸如一動態隨機存取記憶體(DRAM)之一積體記憶體器件包含在I/O接針處用於與一外部系統或處理器之雙向資料通信之輸出節點。積體電路亦通常包含用於在耦合至I/O接針之介面匯流排上驅動信號之一或多個驅動電路。驅動電路將一供應電壓選擇性地耦合至一輸出節點以在耦合至輸出節點之介面匯流排上驅動一輸出信號。隨著時脈速度增大,亦期望更快速地提供輸出信號以匹配時脈速度之增大。增大供應電壓係增大傳輸速度之一個方式,但此導致功率消耗之一非所要增大。
根據本發明之一實施例之一例示性裝置可包含:一驅動電路,其可基於一或多個啟用信號,在一第一操作模式中將一第一供應電壓選擇性地提供至一輸出節點且可進一步在一第二操作模式中將一第二供應電壓選擇性地提供至該輸出節點。
根據本發明之一實施例之另一例示性裝置可包含:一驅動電路,其可基於一或多個啟用信號使用一第一供應電壓或一第二供應電壓驅動一輸 出信號;及一信號模式電路,其可基於一記憶體之一操作速度提供該一或多個啟用信號。
根據本發明之一實施例之一例示性方法可包含:在一驅動電路處接收具有一第一值之一或多個啟用信號;回應於接收具有該第一值之該一或多個啟用信號,使用耦合至一第一供應電壓之一第一組上拉驅動接腳驅動一輸出信號;在該驅動電路處接收具有一第二值之一或多個啟用信號;及回應於接收具有該第二值之該一或多個啟用信號,使用耦合至一第二供應電壓之一第二組上拉驅動接腳驅動該輸出信號,其中該第二供應電壓不同於該第一供應電壓。
100‧‧‧裝置
102‧‧‧驅動電路
104‧‧‧信號模式電路
106‧‧‧輸出節點
200‧‧‧記憶體器件
202‧‧‧驅動電路
204‧‧‧信號模式電路
206‧‧‧輸出節點
208‧‧‧記憶體陣列
210‧‧‧串列器電路
402‧‧‧驅動電路
404‧‧‧上拉驅動接腳
406‧‧‧上拉驅動接腳
408‧‧‧下拉驅動接腳
410‧‧‧上拉N通道場效電晶體(NFET)
412‧‧‧上拉P通道場效電晶體(PFET)
414‧‧‧下拉N通道場效電晶體(NFET)
416‧‧‧上拉P通道場效電晶體(PFET)之第一子集
418‧‧‧上拉P通道場效電晶體(PFET)之第二子集
502‧‧‧驅動電路
504‧‧‧上拉驅動接腳
506‧‧‧上拉驅動接腳
508‧‧‧下拉驅動接腳
510‧‧‧上拉P通道場效電晶體(PFET)
512‧‧‧上拉P通道場效電晶體(PFET)
514‧‧‧下拉N通道場效電晶體(NFET)
516‧‧‧上拉接腳電晶體
518‧‧‧上拉電晶體之第一子集
520‧‧‧上拉電晶體之第二子集
602‧‧‧驅動電路
604‧‧‧上拉驅動接腳
606‧‧‧上拉驅動接腳
608‧‧‧下拉驅動接腳
610‧‧‧上拉N通道場效電晶體(NFET)
612‧‧‧上拉P通道場效電晶體(PFET)
614‧‧‧下拉N通道場效電晶體(NFET)
616‧‧‧上拉P通道場效電晶體(PFET)之第一子集
618‧‧‧上拉P通道場效電晶體(PFET)之第二子集
702‧‧‧驅動電路
704‧‧‧第一上拉驅動接腳
706‧‧‧第二上拉驅動接腳
708‧‧‧下拉驅動接腳
710‧‧‧上拉N通道場效電晶體(NFET)
712‧‧‧上拉P通道場效電晶體(PFET)
714‧‧‧下拉N通道場效電晶體(NFET)
716‧‧‧開關
718‧‧‧開關
720‧‧‧開關
722‧‧‧節點
800‧‧‧記憶體
802‧‧‧記憶體單元陣列
806‧‧‧命令解碼器
808‧‧‧命令匯流排
810‧‧‧位址鎖存器
820‧‧‧位址匯流排
822‧‧‧列位址解碼器
824‧‧‧字線驅動器
828‧‧‧行位址解碼器
830‧‧‧讀取/寫入電路
834‧‧‧輸出資料緩衝器
836‧‧‧驅動電路
840‧‧‧輸入-輸出資料路徑
844‧‧‧輸入資料緩衝器
圖1係根據本發明之一實施例之包含一驅動電路之一裝置之一方塊圖。
圖2係根據本發明之一實施例之包含一驅動電路之一記憶體器件之一方塊圖。
圖3A係描繪根據本發明之一實施例之具有一二進位信號之一輸出信號之一圖表。
圖3B係描繪根據本發明之一實施例之具有一多位準信號之一輸出信號之一圖表。
圖4係根據本發明之一實施例之一驅動電路之一示意圖。
圖5係根據本發明之一實施例之一驅動電路之一示意圖。
圖6係根據本發明之一實施例之一驅動電路之一示意圖。
圖7係根據本發明之一實施例之具有串聯開關之一驅動電路之一示意圖。
圖8係根據本發明之一實施例之一記憶體之一方塊圖。
下文闡述特定細節以提供本發明之實施例之一充分理解。然而,熟習此項技術者將明白,可在無此等特定細節之情況下實踐本發明之實施例。再者,本文中描述之本發明之特定實施例係藉由實例提供且不應用於將本發明之範疇限於此等特定實施例。在其他例項中,未詳細展示眾所周知的電路、控制信號、時序協定及軟體操作以避免不必要地使本發明不清楚。
本文中揭示之實施例係關於用於藉由使用一單一驅動電路而運用不同供應電壓選擇性地驅動一輸出信號而改良功率效率之驅動電路。選擇可係基於一記憶體器件之所要操作速度。舉例而言,當記憶體按一較低速度操作時,驅動電路可將一較低供應電壓選擇性地耦合至一輸出終端以驅動輸出信號。當記憶體按一較高速度操作時,驅動電路可將一較高供應電壓選擇性地耦合至輸出終端以驅動輸出信號。藉由基於記憶體器件之操作速度將輸出終端選擇性地耦合至一較低或較高供應電壓,可僅藉由在需要時以較高供應電壓操作而改良功率效率。
圖1係根據本發明之一實施例之包含一驅動電路102之一裝置(大體標示為100)之一方塊圖。除了驅動電路102之外,裝置100亦包含一信號模式電路104及一輸出節點106。裝置100可係單一積體電路晶片(或單一半導體晶粒)之一部分,使得輸出節點106可充當單一積體電路晶片(或單一半導體晶粒)之一I/O接針以與諸如處理器或控制器之一外部系統通信。
驅動電路102將不同供應電壓選擇性地耦合至輸出節點106。驅動電路102可耦合至輸出節點106及信號模式電路104。驅動電路102可耦合至 經組態以提供一第一供應電壓VDDQ1之一第一電壓源且耦合至經組態以提供一第二供應電壓VDDQ2之一第二電壓源。第一供應電壓VDDQ1及第二供應電壓VDDQ2可提供不同電壓位準。舉例而言,第一供應電壓VDDQ1可提供低於第二供應電壓VDDQ2之一電壓。在一項實施例中,第一供應電壓VDDQ1可提供0.6V之一電壓,且第二供應電壓VDDQ2可提供0.9V之一電壓。然而,在各項實施例中亦可使用其他電壓位準。驅動電路102亦可耦合至接地或小於第一電壓供應及第二電壓供應之可充當一參考電壓或一第三供應電壓之一第三電壓供應。驅動電路102可包含平行驅動接腳組(圖1中未展示),該等平行驅動接腳組各經組態以接收啟用信號EN1至EN3之一者且基於啟用信號EN1至EN3將第一供應電壓VDDQ1、第二供應電壓VDDQ2或接地選擇性地耦合至輸出節點106以提供OUTPUT信號。
信號模式電路104提供用於將第一供應電壓VDDQ1、第二供應電壓VDDQ2及接地之哪一者耦合至輸出節點106以提供OUTPUT信號之啟用信號EN1至EN3。信號模式電路104可經組態以接收一第一資料信號LO_SPD_DATA、一第二資料信號HI_SPD_DATA及一SIGNAL_MODE信號。基於SIGNAL_MODE信號之值,信號模式電路104自第一資料信號LO_SPD_DATA及第二資料信號HI_SPD_DATA導出啟用信號EN1至EN3且將啟用信號EN1至EN3提供至驅動電路102。在各項實施例中,各啟用信號EN1至EN3可經組態以藉由將第一供應電壓VDDQ1、第二供應電壓VDDQ2及接地之一者耦合至輸出節點106而選擇性地啟用/停用該一者。舉例而言,啟用信號EN1可經組態以將第一供應電壓VDDQ1選擇性地耦合至輸出節點106。啟用信號EN2可經組態以將第二供應電壓VDDQ2選擇性地耦合至輸出節點106。啟用信號EN3可經組態以將接地選擇性地耦合至輸出 節點106。
在各項實施例中,SIGNAL_MODE信號係基於與驅動電路102相關聯之電路、區塊、模組等內之資源使用。舉例而言,驅動電路102可包含於經組態以驅動來自一記憶體器件(未展示)之一OUTPUT信號之記憶體器件中。在此等實施例中,SIGNAL_MODE信號可指示記憶體器件之操作速度及/或頻寬要求。當操作速度/頻寬要求相對低時,SIGNAL_MODE信號可具有一第一值。當操作速度/頻寬要求相對高時,SIGNAL_MODE信號可具有一第二值。基於SIGNAL_MODE信號是否具有第一值或第二值,信號模式電路104可提供啟用信號EN1至EN3以基於第一供應電壓VDDQ1或第二供應電壓VDDQ2驅動OUTPUT信號。舉例而言,當SIGNAL_MODE信號具有指示低操作速度/頻寬要求之第一值時,信號模式電路104可提供具有使得驅動電路102藉由將第一供應電壓VDDQ1(例如,較低供應電壓)選擇性地耦合至輸出節點106而提供OUTPUT信號之值之啟用信號EN1至EN3。替代地,當SIGNAL_MODE信號具有指示高操作速度/頻寬要求之第二值時,信號模式電路104提供具有使得驅動電路102藉由將第二供應電壓VDDQ2(例如,較高供應電壓)選擇性地耦合至輸出節點106而提供OUTPUT信號之值之啟用信號EN1至EN3。
第一資料信號LO_SPD_DATA及第二資料信號HI_SPD_DATA可含有使用不同線碼編碼之相同資料。一線碼係經選取用於沿著一線傳輸一數位信號之一碼。舉例而言,可使用一二進位不歸零(NRZ)碼(諸如NRZ位準、NRZ反相、NRZ標記或NRZ空間)傳輸第一資料信號LO_SPD_DATA。由於NRZ碼係二進位的,故每一資料窗傳達一個位元。資料窗表示在其期間傳輸一或多個資料位元之一取樣週期,其由一電壓位 準表示。可使用諸如脈衝-振幅調變(PAM)之一多位準信號(MLS)傳輸第二資料信號HI_SPD_DATA。在MLS編碼中,多個位元(例如,2個位元)被編碼在一起且由一單一電壓位準表示,從而容許在一單一資料窗中傳輸更多資訊。雖然MLS編碼增大資料傳送之頻寬,但其通常增大輸出驅動電路處之功率消耗,此係因為必須提供更高電壓以產生信號之多個位準。在各項實施例中,第一資料信號LO_SPD_DATA及第二資料信號HI_SPD_DATA可係自一記憶體陣列(未展示)接收之讀取資料。
圖2係根據本發明之一實施例之包含一驅動電路202之一記憶體器件(大體標示為200)之一方塊圖。記憶體器件200進一步包含一信號模式電路204、一輸出節點206、一記憶體陣列208及一串列器電路210。驅動電路202、信號模式電路204及輸出節點206可與上文關於圖1論述之驅動電路102、信號模式電路104及輸出節點106實質上相同。
記憶體陣列208包含經組態以儲存且提供資料之一記憶體單元陣列。記憶體陣列208可大體係揮發性或非揮發性記憶體,其包含(但不限於)動態隨機存取記憶體(DRAM)、同步隨機存取記憶體(SRAM)、閘流體隨機存取記憶體(T-RAM)、零電容器隨機存取記憶體(Z-RAM)、NAND快閃、NOR快閃、相變記憶體(PCM)或任何其他類型之記憶體。回應於一讀取操作,記憶體陣列208可經組態以提供平行攜載自記憶體陣列208讀取之資料位元之兩個或兩個以上信號。如圖2中展示,兩個信號可係最高有效位元(MSB)及最低有效位元(LSB)。在各項實施例中,MSB信號及LSB信號可各係用於每一資料窗提供一單一資料位元之二進位信號。可(例如)藉由格雷(Gray)編碼或資料匯流排反相而進一步編碼信號以減少全擺動轉變、最小化功率消耗等。
串列器電路210自記憶體陣列208接收平行MSB及LSB信號且按串列順序配置資料。串列器電路210可係(例如)一多工器電路。接著藉由信號模式電路204將串列資料提供為NRZ資料(例如,與圖1中之LO_SPD_DATA信號實質上相同)。亦可將MSB及LSB信號提供至信號模式電路204。組合地,MSB及LSB信號可組合以構成一PAM信號(例如,與圖1中之HI_SPD_DATA信號實質上相同)。
在圖2之實施例中,可將SIGNAL_MODE信號提供至信號模式電路204。可(例如)藉由與記憶體陣列208相關聯之控制邏輯(未展示)而提供SIGNAL_MODE信號。SIGNAL_MODE信號可具有指示記憶體陣列208之操作速度/所需頻寬之一值。信號模式電路204可基於SIGNAL_MODE信號選擇性地設定或更改啟用信號EN1至EN3之值以控制哪一供應電壓耦合至輸出節點206以驅動OUTPUT信號。
圖3A係描繪根據本發明之一實施例之具有一二進位信號之一OUTPUT信號之一圖表。參考圖2,當記憶體陣列208依相對低速度/頻寬要求操作時,信號模式電路204基於NRZ信號提供啟用信號EN1至EN3,且驅動電路202使用第一供應電壓VDDQ1將OUTPUT信號作為一二進位信號驅動。圖3A將二進位OUTPUT信號之位準展示為具有近似0V之一低位準及介於約0.35V與約0.40V之間之一高位準。
圖3B係描繪根據本發明之一實施例之具有一多位準信號之一OUTPUT信號之一圖表。參考圖2,當記憶體陣列208依相對高速度/頻寬要求操作時,信號模式電路204基於PAM信號(例如,MSB及LSB)提供啟用信號EN1至EN3,且驅動電路202使用第二供應電壓VDDQ2將OUTPUT信號作為一多位準信號驅動。圖3B將多位準OUTPUT信號之位準展示為具 有近似0V、0.15V、0.30V及0.5V之四個相異信號位準。此等位準之各者可對應於一對位元。舉例而言,0V可對應於「00」;0.15V可對應於「01」;0.30V可對應於「10」;且0.50V可對應於「11」。應注意,圖3A及圖3B繪示在相同時間框內之一OUTPUT信號之一樣本。因此,藉由切換至較高第二供應電壓VDDQ2且使用一多位準信號驅動OUTPUT信號,可增大OUTPUT信號之頻寬。
圖4係根據本發明之一實施例之一驅動電路(大體標示為402)之一示意圖。驅動電路402可實施為圖1及圖2之驅動電路102及202。驅動電路402包含並聯耦合至輸出節點106之一第一組上拉驅動接腳404、並聯耦合至輸出節點106之一第二組上拉驅動接腳406及並聯耦合至輸出節點106之一組下拉驅動接腳408。
第一組上拉驅動接腳404之各上拉驅動接腳404包含耦合於第一供應電壓VDDQ1與輸出節點106之間之一上拉NFET(N通道場效電晶體)410。NFET 410可全部係相同大小(例如,具有相同閘極寬度)或係不同大小(例如,具有不同閘極寬度)。上拉NFET 410之閘極耦合至啟用信號EN1<0:5>。啟用信號EN1<0:5>可係包含針對上拉驅動接腳404之各者之一個啟用信號之一匯流排傳送信號。舉例而言,一第一上拉NFET 410之閘極耦合至啟用信號EN1<0>,一第二上拉NFET 410之閘極耦合至啟用信號EN1<1>等。因此,各上拉驅動接腳404可由啟用信號EN1<0:5>之構成啟用信號獨立地控制。藉由選擇性地啟動或撤銷啟動上拉NFET 410之一或多者,第一供應電壓VDDQ1可耦合至輸出節點106以驅動OUTPUT信號。藉由增加經啟動上拉NFET 410之數目,可增大OUTPUT信號之驅動強度。替代地,藉由減少經啟動上拉NFET 410之數目,可減小OUTPUT 信號之驅動強度。當啟動上拉驅動接腳404之一或多者時,可撤銷啟動全部上拉驅動接腳406以確保OUTPUT信號由一單一供應電壓(例如,第一供應電壓VDDQ1)驅動。
驅動電路402可透過一或多個上拉驅動接腳404而將第一供應電壓VDDQ1選擇性地耦合至輸出節點106以驅動OUTPUT信號。當裝置具有一相對低操作速度/頻寬要求時,可啟用啟用信號EN1<0:5>之組成信號之一或多者。舉例而言,參考圖2,當SIGNAL_MODE信號指示記憶體陣列208按一相對低速度操作或不需要增大之頻寬時,信號模式電路204可基於自串列器電路210接收之NRZ信號選擇性地啟動啟用信號EN1之一或多個組成信號。由於在相對低操作速度及低頻寬要求期間使用第一供應電壓VDDQ1,故可使用一相對低電壓(例如,0.6V)。
第二組上拉驅動接腳406之各上拉驅動接腳406包含耦合於第二供應電壓VDDQ2與輸出節點106之間之一上拉PFET(P通道場效電晶體)412。上拉PFET 412之閘極耦合至一啟用信號EN2<0:5>。啟用信號EN2<0:5>可係提供針對上拉驅動接腳406之各者之一個啟用信號之一匯流排傳送信號。舉例而言,一第一上拉PFET 412之閘極耦合至啟用信號EN2<0>,一第二上拉PFET 412之閘極耦合至啟用信號EN2<1>等。因此,各上拉驅動接腳406可由啟用信號EN2<0:5>之構成啟用信號獨立地控制。藉由選擇性地啟動或撤銷啟動上拉PFET 412之一或多者,第二供應電壓VDDQ2可耦合至輸出節點106以驅動OUTPUT信號。藉由增加經啟動上拉PFET 412之數目,可增大OUTPUT信號之驅動強度。替代地,藉由減少經啟動上拉PFET 412之數目,可減小OUTPUT信號之驅動強度。當啟動上拉驅動接腳406之一或多者時,可撤銷啟動全部上拉驅動接腳404以確保OUTPUT 信號由一單一供應電壓(例如,第二供應電壓VDDQ2)驅動。
驅動電路402可透過一或多個上拉驅動接腳406而將第二供應電壓VDDQ2選擇性地耦合至輸出節點106以驅動OUTPUT信號。當裝置具有一相對高操作速度/頻寬要求時,可啟用啟用信號EN2<0:5>之組成信號之一或多者。舉例而言,參考圖2,當SIGNAL_MODE信號指示記憶體陣列208按一相對高速度操作或需要增大之頻寬時,信號模式電路204可基於自記憶體陣列208接收之PAM信號(例如,MSB及LSB信號)選擇性地啟動啟用信號EN2之一或多個組成信號。
如圖4中展示,可將啟用信號EN2<0:5>提供為兩個啟用信號:EN2<0:3>及EN2<4:5>。可藉由信號模式電路204基於自記憶體陣列208接收之MSB信號將啟用信號EN2<0:3>提供至PFET 412之一第一子集416。可藉由信號模式電路204基於自記憶體陣列208接收之LSB信號將啟用信號EN2<4:5>提供至PFET 412之一第二子集418。藉由使用MSB及LSB信號獨立地啟動上拉驅動接腳406,可控制驅動強度以提供一多位準OUTPUT信號。將OUTPUT信號作為一MLS驅動增大所提供資料之頻寬而不需要增大裝置之時脈速度。一MLS可需要比一傳統二進位信號更高之電壓(例如,0.9V)。藉由僅在適應更高操作速度/頻寬要求所需時啟動上拉PFET 412,驅動電路402可增大功率效率。亦即,驅動電路402可預設為在按較緩慢速度操作期間使用較低第一供應電壓VDDQ1驅動OUTPUT信號,且僅在較高需求操作期間使用較高第二供應電壓VDDQ2驅動OUTPUT信號,從而增大功率效率。
下拉驅動接腳408之各者包含耦合於接地與輸出節點106之間之一n通道場效電晶體(NFET)414。下拉NFET 414之閘極可耦合至一啟用信號 EN3<0:5>。取決於驅動電路402是否係使用第一供應電壓VDDQ1或第二供應電壓VDDQ2驅動OUTPUT信號,可在選定模式中針對各經撤銷啟動上拉驅動接腳404、406啟動下拉驅動接腳408之一者。舉例而言,當驅動電路402使用第一供應電壓VDDQ1驅動OUTPUT信號(例如,上拉NFET 410之一或多者係作用中的)時,則針對各非作用中的上拉NFET 410,啟動下拉NFET 414之一者。作為一特定實例,若啟用信號EN1<0:4>係作用中的且啟用信號EN1<5>係非作用中的,則可(例如,藉由啟用信號EN3<5>)啟動下拉NFET 414之一者且可(例如,藉由啟用信號EN3<0:4>)撤銷啟動下拉NFET 414之剩餘部分。由於上拉驅動接腳404及下拉驅動接腳408兩者係使用NFET實施,故此可藉由提供啟用信號EN3<0:5>作為啟用信號EN1<0:5>之補數而完成。在另一實施例中,可藉由同時撤銷啟動一或多個上拉驅動接腳404及406以及下拉驅動接腳408而調整OUTPUT信號之驅動強度。舉例而言,可將上拉驅動接腳404及406以及下拉驅動接腳408之一子集保持為非作用中的,藉此設定可用於驅動OUTPUT信號之可用驅動接腳之一最大數目。另外,可存在不同數目個上拉驅動接腳404及406以及下拉驅動接腳408。
作為另一實例,當驅動電路402使用第二供應電壓VDDQ2驅動OUTPUT信號(例如,上拉PFET 412之一或多者係作用中的)時,則針對各非作用中的上拉PFET 412,啟動下拉NFET 414之一者。作為一特定實例,若啟用信號EN2<0:4>係作用中的且啟用信號EN2<5>係非作用中的,則(例如,藉由啟用信號EN3<5>)啟動下拉NFET 414之一者且(例如,藉由啟用信號EN3<0:4>)撤銷啟動下拉NFET 414之剩餘部分。由於上拉驅動接腳406係使用PFET實施且下拉驅動接腳408係使用NFET實施,故此 可藉由將啟用信號EN3<0:5>之值設定為與啟用信號EN2<0:5>相同而完成。
使用PFET實施上拉驅動接腳406且使用NFET實施下拉驅動接腳408可在使用第二組上拉驅動接腳406來驅動OUTPUT信號時,容許接地與峰值電壓之間之一更大電壓擺動。僅將NFET用於上拉及下拉驅動接腳兩者之許多傳統驅動電路在可用於驅動OUTPUT信號之電壓方面受限於NFET之閘極至源極電壓,因此限制可達成電壓擺動。當驅動MLS OUTPUT信號時,可期望增大電壓擺動,此係因為一更大電壓擺動容許更相異定義之信號位準。
作為一特定實例,驅動電路402可藉由選擇性地啟動上拉PFET 412之第一子集416及/或第二子集418而驅動一MLS OUTPUT信號。舉例而言,為了提供具有00值之一2位元OUTPUT信號,驅動電路402可藉由提供全部六個啟用信號EN2<0:5>上之一邏輯高信號而撤銷啟動第一子集416及第二子集418之全部上拉PFET 412且藉由提供全部六個啟用信號EN3<0:5>上之一邏輯高信號而啟動全部下拉NFET 414。為了提供具有01值之一OUTPUT信號,驅動電路可藉由提供第二啟用信號EN2<4:5>上之一邏輯低信號而選擇性地啟動上拉PFET 412之第二子集418。驅動電路藉由提供一邏輯低啟用信號EN3<4:5>而撤銷啟動對應下拉NFET 314。為了提供具有01值之OUTPUT信號,藉由第二啟用信號EN2<0:3>而保持撤銷啟動上拉PFET 412之第一子集416。為了提供具有10值之一OUTPUT信號,驅動電路402可使用一邏輯低第二啟用信號EN2<0:3>啟用上拉PFET 412之第一子集416同時使用一邏輯高第二啟用信號EN2<4:5>撤銷啟動上拉PFET 412之第二子集418。使用一邏輯低第三啟用信號EN3<0:3>撤銷 啟動對應於上拉PFET 412之第一子集416之下拉NFET 414之一子集。可藉由一邏輯高第三啟用信號EN3<4:5>啟動下拉NFET 414之一子集。為了提供具有11值之一OUTPUT信號,可藉由邏輯低第二啟用信號EN2<0:5>啟動上拉PFET 412之第一子集416及第二子集418兩者且可藉由邏輯低第三啟用信號EN2<0:5>撤銷啟動全部下拉NFET 414。
圖5係根據本發明之一實施例之一驅動電路(大體標示為502)之一示意圖。驅動電路502可實施為圖1及圖2之驅動電路102及202。驅動電路502包含一第一組上拉驅動接腳504、一第二組上拉驅動接腳506及一組下拉驅動接腳508。驅動電路502進一步包含一組上拉接腳電晶體516。
下拉驅動接腳508包含將接地選擇性地耦合至輸出節點之下拉NFET 514。下拉NFET之閘極耦合至啟用信號EN3<0:5>。下拉驅動接腳508以與上文關於圖4描述之下拉驅動接腳408實質上相同之方式操作。
各上拉驅動接腳504與上拉驅動接腳506之一者並聯地耦合至一上拉接腳電晶體516。上拉接腳電晶體516耦合至輸出節點106。各上拉驅動接腳504包含用於將第一供應電壓VDDQ1選擇性地耦合至上拉電晶體516之一PFET 510。各上拉驅動接腳506包含用於將第二供應電壓VDDQ2選擇性地耦合至上拉電晶體516之一PFET 512。PFET 510及512之閘極分別耦合至啟用信號EN1<0:5>及EN2<0:5>。可自信號模式電路104或204接收啟用信號EN1<0:5>及EN2<0:5>,如上文描述。上拉電晶體516之閘極可經組態以接收啟用信號EN3<0:3>之補數。因此,針對由下拉NFET 514啟動之各下拉驅動接腳508,存在由上拉電晶體516撤銷啟動之對應對之上拉驅動接腳504、506。類似地,針對被啟動之各上拉電晶體516,存在被撤銷啟動之一對應下拉驅動接腳508。
參考圖2及圖5,當記憶體器件200在相對低速度/頻寬要求下操作時,記憶體器件200可將SIGNAL_MODE信號提供至信號模式電路204,該信號模式電路204基於NRZ信號提供啟用信號EN1<0:5>以啟動上拉PFET 510之一或多者以將第一供應電壓VDDQ1提供至上拉電晶體516。當一或多個上拉PFET 510係作用中時,信號模式電路204亦提供啟用信號EN2<0:5>以撤銷啟動上拉PFET 512以將第二供應電壓VDDQ2與上拉電晶體516解耦。為了調整驅動強度,信號模式電路204可調整啟用信號EN3<0:5>以選擇性地啟動一或多個下拉NFET 514,且啟用信號EN3<0:5>之補數可選擇性地撤銷啟動一或多個對應上拉電晶體516。
當記憶體器件200在相對高速度/頻寬要求下操作時,記憶體陣列208可將SIGNAL_MODE信號提供至信號模式電路204,該信號模式電路204基於PAM信號提供啟用信號EN2<0:5>以啟動上拉PFET 512之一或多者以將第二供應電壓VDDQ2提供至上拉電晶體516。當一或多個上拉PFET 512係作用中時,信號模式電路204亦提供啟用信號EN1<0:5>以撤銷啟動上拉PFET 510以將第一供應電壓VDDQ1與上拉電晶體516解耦。為了調整驅動強度,信號模式電路204可調整啟用信號EN3<0:5>以選擇性地啟動一或多個下拉NFET 514,且啟用信號EN3<0:5>之補數可選擇性地撤銷啟動一或多個對應上拉電晶體516。另外,可調整啟用信號EN3<0:5>之值以藉由選擇性地啟動上拉電晶體之一第一子集518及/或一第二子集520而在輸出節點106處驅動一MLS OUTPUT信號。舉例而言,與啟用信號EN3<4:5>不同地驅動啟用信號EN3<0:3>按接地與第二供應電壓VDDQ2之間之一中間位準驅動OUTPUT信號。熟習此項技術者將瞭解,藉由調整啟用信號EN3<0:5>,可啟動/撤銷啟動不同數目個上拉電晶體516及下拉NFET 514 以按不同位準驅動OUTPUT信號。
圖6係根據本發明之一實施例之一驅動電路(大體標示為602)之一示意圖。驅動電路602包含一第一組上拉驅動接腳604、一第二組上拉驅動接腳606及一組下拉驅動接腳608,其等全部耦合至輸出節點106。第一組上拉驅動接腳604包含耦合於第一供應電壓VDDQ1與輸出節點106之間之上拉NFET 610。第二組上拉驅動接腳606包含耦合於第二供應電壓VDDQ2與輸出節點106之間之上拉PFET 612。該組下拉驅動接腳608包含耦合於接地與輸出節點106之間之下拉NFET 614。可藉由如上文關於圖4描述般選擇性地啟動上拉PFET 612之一第一子集616及/或一第二子集618而驅動一MLS OUTPUT信號。驅動電路602不同於驅動電路402在於其包含比上拉驅動接腳606更少之上拉驅動接腳604。圖6之實施例認識到,由於第一供應電壓VDDQ1用於按相對低速度驅動OUTPUT信號,故與當驅動電路602使用第二供應電壓VDDQ2驅動OUTPUT信號時相比,可能需要較少上拉驅動接腳604。藉由使用較少上拉驅動接腳604,可進一步改良功率效率。由於存在較少上拉驅動接腳604,故啟用信號EN1<0:1>亦可具有比圖4之啟用信號EN1<0:5>更少之組成信號。
圖7係根據本發明之一實施例之具有串聯開關之一驅動電路(大體標示為702)之一部分之一示意圖。驅動電路702包含一第一上拉驅動接腳704、一第二上拉驅動接腳706及一下拉驅動接腳708。第一上拉驅動接腳704包含耦合於第一供應電壓VDDQ1與一節點722之間之一上拉NFET 710,該節點722可耦合至諸如輸出節點106之一輸出節點。第二上拉驅動接腳706包含耦合於第二供應電壓VDDQ2與節點722之間之一上拉PFET 712。下拉驅動接腳708包含耦合於接地與節點722之間之一下拉NFET 714。驅動電路702可與驅動電路402實質上相同,惟各驅動接腳包含一開關除外。舉例而言,第一上拉驅動接腳704包含耦合於上拉NFET 710與第一供應電壓VDDQ1之間之一開關716;第二上拉驅動接腳706包含耦合於上拉PFET 712與第二供應電壓VDDQ2之間之一開關718;且下拉驅動接腳708包含耦合於下拉NFET 714與接地之間之一開關720。熟習此項技術者將瞭解,在各項實施例中可省略開關716、718及720之一或多者。與驅動接腳串聯地使用開關716、718及720可使啟用信號EN1至EN3能夠在操作期間保持靜態同時動態地啟用開關,從而藉由避免重新路由NRZ及PAM信號以由信號模式電路(例如,信號模式電路104、204)產生啟用信號EN1至EN3而節省時間及功率。然而,包含開關716、718及720將佔據可用空間之額外組件添加至驅動電路702,隨著裝置變得更小,此可能係不期望的。
圖8係根據本發明之一實施例之一記憶體之一方塊圖。記憶體800可包含一記憶體單元陣列802,該記憶體單元陣列802可係(例如)揮發性記憶體單元(例如,動態隨機存取記憶體(DRAM)記憶體單元、靜態隨機存取記憶體(SRAM)記憶體單元)、非揮發性記憶體單元(例如,快閃記憶體單元)或一些其他類型之記憶體單元。記憶體800包含一命令解碼器806,該命令解碼器806可透過一命令匯流排808接收記憶體命令且在記憶體800內提供(例如,產生)用以執行各種記憶體操作之對應控制信號。舉例而言,命令解碼器806可回應於提供至命令匯流排808之記憶體命令以對記憶體陣列802執行各種操作。特定言之,命令解碼器806可用於提供用以自記憶體陣列802讀取資料且將資料寫入至記憶體陣列802之內部控制信號。可透過一位址匯流排820將列及行位址信號提供(例如,供應)至記憶體800 中之一位址鎖存器810。接著位址鎖存器810可提供(例如,輸出)一單獨行位址及一單獨列位址。
位址鎖存器810可分別將列位址及行位址提供至一列位址解碼器822及一行位址解碼器828。行位址解碼器828可選擇延伸通過陣列802之對應於各自行位址之位元線。列位址解碼器822可連接至一字線驅動器824,該字線驅動器824啟動陣列802中對應於經接收列位址之記憶體單元之各自列。對應於一經接收行位址之選定資料線(例如,一位元線或若干位元線)可耦合至一讀取/寫入電路830以經由一輸入-輸出資料路徑840將讀取資料提供至一輸出資料緩衝器834。輸出資料緩衝器834可包含一驅動電路836。驅動電路836可實施為上文關於圖1至圖5論述之驅動電路102、202、402、502及602之任何者。可透過一輸入資料緩衝器844及記憶體陣列讀取/寫入電路830將寫入資料提供至記憶體陣列802。
一般技術者將進一步瞭解,結合本文中揭示之實施例描述之各種闡釋性邏輯區塊、組態、模組、電路及演算法步驟可實施為電子硬體、由一處理器執行之電腦軟體或兩者之組合。各種闡釋性組件、區塊、組態、模組、電路及步驟已在上文中大體相對於其等之功能性被描述。熟習此項技術者可針對各特定應用以變化的方式實施所描述功能性,但此等實施方案決策不應解譯為導致脫離本發明之範疇。

Claims (20)

  1. 一種裝置,其包括:一驅動電路,其經組態以在一第一操作模式中基於個別由一第一組上拉驅動接腳提供之複數個第一啟用信號,將一第一供應電壓選擇性地提供至耦接至該第一組上拉驅動接腳之一輸出節點,且進一步經組態以在一第二操作模式中基於個別由一第二組上拉驅動接腳提供之複數個第二啟用信號,將一第二供應電壓選擇性地提供至耦接至該第二組上拉驅動接腳之該輸出節點。
  2. 如請求項1之裝置,其中該驅動電路包括:一組下拉驅動接腳,其等經組態以基於複數個第三啟用信號將接地選擇性地提供至該輸出節點。
  3. 如請求項2之裝置,其中該第一組上拉驅動接腳之各上拉驅動接腳包括耦合於該第一電壓源與該輸出節點之間之一N通道場效電晶體。
  4. 如請求項2之裝置,其中該第二組上拉驅動接腳之各上拉驅動接腳包括耦合於該第二電壓源與該輸出節點之間之一P通道場效電晶體。
  5. 如請求項2之裝置,其中該組下拉驅動接腳之各下拉驅動接腳包括耦合於接地與該輸出節點之間之一N通道場效電晶體。
  6. 如請求項2之裝置,其中該第一組上拉驅動接腳並聯耦合至該輸出節點,該第二組上拉驅動接腳並聯耦合至該輸出節點,且該組下拉驅動接腳並聯耦合至該輸出節點。
  7. 如請求項2之裝置,其中該第一組上拉驅動接腳及該第二組上拉驅動接腳之各上拉驅動接腳及各下拉驅動接腳包括用於選擇性地啟動一對應上拉驅動接腳或下拉驅動接腳之一開關。
  8. 如請求項2之裝置,其進一步包括:複數個上拉電晶體,該複數個上拉電晶體之各上拉電晶體耦合至該第一組上拉驅動接腳之一上拉驅動接腳、該第二組上拉驅動接腳之一上拉驅動接腳及該輸出節點,其中該複數個上拉電晶體經組態以基於該複數個第三啟用信號將該第一供應電壓及該第二供應電壓之一者選擇性地提供至該輸出節點。
  9. 如請求項2之裝置,其中該驅動電路進一步經組態以當在該第一操作模式中操作時提供一二進位信號且當在該第二操作模式中操作時提供一多位準信號。
  10. 如請求項1之裝置,其中該第二供應電壓大於該第一供應電壓。
  11. 一種裝置,其包括:一信號模式電路,其經組態以基於一記憶體之一操作速度將一或多個啟用信號提供至一驅動電路;及該驅動電路,其經組態以基於自該信號模式電路接收之該一或多個啟用信號使用一第一供應電壓、一第二供應電壓及接地來選擇性地驅動一輸出信號。
  12. 如請求項11之裝置,其中該信號模式電路經組態以接收指示該記憶體之該操作速度之一信號模式命令。
  13. 如請求項12之裝置,其進一步包括:一串列器電路,其耦合至該記憶體陣列及該信號模式電路,該串列器電路經組態以接收平行資料且將串列資料提供至該信號模式電路。
  14. 如請求項13之裝置,其中該信號模式電路進一步經組態以基於該平行資料及該串列資料提供該等啟用信號。
  15. 如請求項14之裝置,其中該信號模式電路進一步經組態以回應於指示該記憶體陣列具有一第一操作速度之該信號模式命令而基於該串列資料提供具有一第一值之啟用信號且回應於指示該記憶體陣列具有一第二操作速度之該信號模式命令而基於該平行資料提供具有一第二值之啟用信號。
  16. 如請求項15之裝置,其中該驅動電路經組態以回應於具有該第一值之該等啟用信號而使用該第一供應電壓驅動該輸出信號且回應於具有該第二值之該等啟用信號使用該第二供應電壓驅動該輸出信號。
  17. 一種方法,其包括:在一驅動電路處接收具有一第一值之一或多個啟用信號;回應於接收具有該第一值之該一或多個啟用信號,使用耦合至一第一供應電壓之一第一複數個上拉(pull-up)驅動接腳驅動一輸出節點之一輸出信號;在該驅動電路處接收具有一第二值之一或多個啟用信號;回應於接收具有該第二值之該一或多個啟用信號,使用耦合至一第二供應電壓之一第二複數個上拉驅動接腳驅動該輸出節點之該輸出信號,其中該第二供應電壓不同於該第一供應電壓。
  18. 如請求項17之方法,其中使用該第一複數個上拉驅動接腳及該第二複數個上拉驅動接腳驅動該輸出信號產生一多位準信號。
  19. 如請求項18之方法,其中使用該第二供應電壓驅動該輸出信號進一步包括使用該一或多個啟用信號選擇性地撤銷啟動一或多個上拉驅動接腳且選擇性地啟動一或多個下拉驅動接腳。
  20. 如請求項17之方法,其中使用該第一供應電壓驅動該輸出信號包括藉由使用該一或多個啟用信號選擇性地啟動一或多個上拉驅動接腳而產生一二進位信號。
TW106128903A 2016-11-10 2017-08-25 用於功率效率驅動電路之裝置與方法 TWI659613B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/348,578 2016-11-10
US15/348,578 US9911469B1 (en) 2016-11-10 2016-11-10 Apparatuses and methods for power efficient driver circuits

Publications (2)

Publication Number Publication Date
TW201818662A TW201818662A (zh) 2018-05-16
TWI659613B true TWI659613B (zh) 2019-05-11

Family

ID=61257259

Family Applications (3)

Application Number Title Priority Date Filing Date
TW106128903A TWI659613B (zh) 2016-11-10 2017-08-25 用於功率效率驅動電路之裝置與方法
TW108112493A TWI723372B (zh) 2016-11-10 2017-08-25 用於功率效率驅動電路之裝置
TW110108246A TWI760136B (zh) 2016-11-10 2017-08-25 用於功率效率驅動電路之裝置及方法

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW108112493A TWI723372B (zh) 2016-11-10 2017-08-25 用於功率效率驅動電路之裝置
TW110108246A TWI760136B (zh) 2016-11-10 2017-08-25 用於功率效率驅動電路之裝置及方法

Country Status (6)

Country Link
US (3) US9911469B1 (zh)
EP (1) EP3539129A4 (zh)
KR (2) KR102230115B1 (zh)
CN (1) CN109923611B (zh)
TW (3) TWI659613B (zh)
WO (1) WO2018089064A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10015027B2 (en) 2014-10-22 2018-07-03 Micron Technology, Inc. Apparatuses and methods for adding offset delays to signal lines of multi-level communication architectures
US9911469B1 (en) * 2016-11-10 2018-03-06 Micron Technology, Inc. Apparatuses and methods for power efficient driver circuits
KR101900467B1 (ko) * 2017-02-02 2018-11-02 연세대학교 산학협력단 토글 직렬 변환기를 이용하여 pam-4 신호의 진폭을 변조하는 데이터 송신 장치 및 그 동작 방법
US11114171B2 (en) 2017-11-08 2021-09-07 Samsung Electronics Co., Ltd. Non-volatile memory device
KR102491576B1 (ko) * 2017-11-08 2023-01-25 삼성전자주식회사 비휘발성 메모리 장치
US10491436B1 (en) * 2018-06-20 2019-11-26 Xilinx, Inc. Method and system for generating a modulated signal in a transmitter
WO2020242793A1 (en) 2019-05-30 2020-12-03 Micron Technology, Inc. Apparatuses and methods including multilevel command and address signals
US11587598B2 (en) 2020-09-09 2023-02-21 Samsung Electronics Co., Ltd. Memory device for generating pulse amplitude modulation-based DQ signal and memory system including the same
US11551730B2 (en) 2021-01-26 2023-01-10 Qualcomm Incorporated Low power memory system using dual input-output voltage supplies
US20230032010A1 (en) * 2021-07-30 2023-02-02 Renesas Electronics America Inc. Apparatus for multi-driver architecture with high voltage protection and impedance control

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6043681A (en) * 1997-06-04 2000-03-28 Oak Technology, Inc. CMOS I/O circuit with high-voltage input tolerance
US20040027163A1 (en) * 2002-08-08 2004-02-12 International Business Machines Corporation Low power low voltage transistor-transistor logic I/O driver
US20090267641A1 (en) * 2008-04-24 2009-10-29 International Business Machines Corporation I/O Driver For Integrated Circuit With Output Impedance Control
US20110249520A1 (en) * 2010-04-12 2011-10-13 Hynix Semiconductor Inc. Data strobe signal output driver for a semiconductor memory apparatus
TW201602990A (zh) * 2014-05-30 2016-01-16 高通微機電系統科技公司 具有多階輸出之堅固驅動器
CN105337616A (zh) * 2015-12-04 2016-02-17 上海兆芯集成电路有限公司 数字转模拟转换器以及高压容差电路

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5973634A (en) 1996-12-10 1999-10-26 The Regents Of The University Of California Method and apparatus for reducing range ambiguity in synthetic aperture radar
US5802009A (en) * 1997-04-28 1998-09-01 Micron Technology, Inc. Voltage compensating output driver circuit
US5796651A (en) * 1997-05-19 1998-08-18 Advanced Micro Devices, Inc. Memory device using a reduced word line voltage during read operations and a method of accessing such a memory device
US6028449A (en) 1997-08-05 2000-02-22 Lsi Logic Corporation Integrated circuit I/O buffer having pull-up to voltages greater than transistor tolerance
US5973534A (en) 1998-01-29 1999-10-26 Sun Microsystems, Inc. Dynamic bias circuit for driving low voltage I/O transistors
US6998892B1 (en) 2002-02-13 2006-02-14 Rambus Inc. Method and apparatus for accommodating delay variations among multiple signals
US6982587B2 (en) * 2002-07-12 2006-01-03 Rambus Inc. Equalizing transceiver with reduced parasitic capacitance
US7095245B2 (en) * 2003-11-14 2006-08-22 Intel Corporation Internal voltage reference for memory interface
US7308048B2 (en) 2004-03-09 2007-12-11 Rambus Inc. System and method for selecting optimal data transition types for clock and data recovery
US7219319B2 (en) 2004-03-12 2007-05-15 Sensory Networks, Inc. Apparatus and method for generating state transition rules for memory efficient programmable pattern matching finite state machine hardware
JP4536449B2 (ja) * 2004-07-29 2010-09-01 富士通株式会社 ドライバ回路、半導体装置、及び電子機器
US7164998B2 (en) 2005-02-22 2007-01-16 Freescale Semiconductor, Inc. Method for determining programmable coefficients to replicate frequency and supply voltage correlation in an integrated circuit
JP4255082B2 (ja) * 2005-06-27 2009-04-15 富士通マイクロエレクトロニクス株式会社 電圧供給回路および半導体メモリ
US7525337B2 (en) * 2005-12-27 2009-04-28 Hynix Semiconductor Inc. On-die termination circuit and method for semiconductor memory apparatus
US7511534B1 (en) * 2007-10-05 2009-03-31 Micron Technology, Inc. Circuits, devices, systems, and methods of operation for a linear output driver
KR100911866B1 (ko) * 2008-04-14 2009-08-11 주식회사 하이닉스반도체 내부전압 생성회로를 포함하는 반도체 메모리장치
JP2009289308A (ja) * 2008-05-28 2009-12-10 Toshiba Corp 半導体記憶装置
KR100940854B1 (ko) * 2008-09-10 2010-02-09 주식회사 하이닉스반도체 데이터 출력 장치 및 이를 포함하는 반도체 메모리 장치
US7714617B2 (en) * 2008-09-11 2010-05-11 Micron Technology, Inc. Signal driver circuit having an adjustable output voltage
KR101605463B1 (ko) * 2009-03-04 2016-03-22 삼성전자 주식회사 피브이티 변동에 둔감한 딜레이 라인을 갖는 지연 고정 루프회로
US8180007B2 (en) 2010-01-14 2012-05-15 Freescale Semiconductor, Inc. Method for clock and data recovery
US8013648B1 (en) 2010-07-13 2011-09-06 Himax Technologies Limited Output slew-rate controlled interface and method for controlling the output slew-rate of an interface
US9484891B2 (en) * 2011-01-25 2016-11-01 Rambus Inc. Multi-modal communication interface
US20130276296A1 (en) 2011-03-25 2013-10-24 Toyota Jidosha Kabushiki Kaisha Stator core manufacturing method
US8497706B2 (en) 2011-08-15 2013-07-30 Micron Technology, Inc. Adjustable data drivers and methods for driving data signals
US8854236B2 (en) * 2012-05-18 2014-10-07 Micron Technology, Inc. Methods and apparatuses for low-power multi-level encoded signals
US8437343B1 (en) 2012-05-22 2013-05-07 Intel Corporation Optimized link training and management mechanism
KR101989571B1 (ko) * 2012-06-27 2019-06-14 삼성전자주식회사 고전압 및 와이드 랜지 전압 동작을 위한 출력 드라이버 및 그것을 사용한 데이터 출력 드라이빙 회로
MY169964A (en) 2012-06-29 2019-06-19 Intel Corp An architected protocol for changing link operating mode
US9390792B2 (en) * 2013-12-23 2016-07-12 Micron Technology, Inc. Apparatuses, memories, and methods for address decoding and selecting an access line
KR102126384B1 (ko) * 2014-03-03 2020-06-25 에스케이하이닉스 주식회사 반도체 장치의 데이터 출력 회로
US9337807B2 (en) * 2014-09-30 2016-05-10 Qualcomm Incorporated Output driver circuit with auto-equalization based on drive strength calibration
US10015027B2 (en) 2014-10-22 2018-07-03 Micron Technology, Inc. Apparatuses and methods for adding offset delays to signal lines of multi-level communication architectures
KR102529968B1 (ko) * 2016-05-11 2023-05-08 삼성전자주식회사 반도체 메모리 장치의 임피던스 조정 회로, 반도체 메모리 장치 및 반도체 메모리 장치의 동작 방법
US9911469B1 (en) * 2016-11-10 2018-03-06 Micron Technology, Inc. Apparatuses and methods for power efficient driver circuits

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6043681A (en) * 1997-06-04 2000-03-28 Oak Technology, Inc. CMOS I/O circuit with high-voltage input tolerance
US20040027163A1 (en) * 2002-08-08 2004-02-12 International Business Machines Corporation Low power low voltage transistor-transistor logic I/O driver
US20090267641A1 (en) * 2008-04-24 2009-10-29 International Business Machines Corporation I/O Driver For Integrated Circuit With Output Impedance Control
US20110249520A1 (en) * 2010-04-12 2011-10-13 Hynix Semiconductor Inc. Data strobe signal output driver for a semiconductor memory apparatus
TW201602990A (zh) * 2014-05-30 2016-01-16 高通微機電系統科技公司 具有多階輸出之堅固驅動器
CN105337616A (zh) * 2015-12-04 2016-02-17 上海兆芯集成电路有限公司 数字转模拟转换器以及高压容差电路

Also Published As

Publication number Publication date
WO2018089064A1 (en) 2018-05-17
TWI723372B (zh) 2021-04-01
TWI760136B (zh) 2022-04-01
CN109923611B (zh) 2023-08-08
US20190295607A1 (en) 2019-09-26
US9911469B1 (en) 2018-03-06
US10825485B2 (en) 2020-11-03
CN109923611A (zh) 2019-06-21
US10381050B2 (en) 2019-08-13
EP3539129A4 (en) 2020-07-08
KR20190067940A (ko) 2019-06-17
KR102360669B1 (ko) 2022-02-09
EP3539129A1 (en) 2019-09-18
TW201931139A (zh) 2019-08-01
KR20210033060A (ko) 2021-03-25
TW202131198A (zh) 2021-08-16
US20180130508A1 (en) 2018-05-10
KR102230115B1 (ko) 2021-03-23
TW201818662A (zh) 2018-05-16

Similar Documents

Publication Publication Date Title
TWI659613B (zh) 用於功率效率驅動電路之裝置與方法
KR102364761B1 (ko) 멀티-레벨 통신 아키텍처를 위한 신호 라인의 인코딩 및 디코딩 장치 및 방법
US9148170B2 (en) Methods and apparatuses for low-power multi-level encoded signals
CN109154919B (zh) 用以执行内部模块数据总线反相的设备和方法
US10700918B2 (en) Methods and apparatuses for signal translation in a buffered memory
US10566968B1 (en) Output driver, and semiconductor memory device and memory system having the same
KR102430328B1 (ko) 데이터를 나타내는 다중 레벨 신호에 추가 구동을 제공하기 위한 장치 및 방법
KR100238247B1 (ko) 고속 저전력 신호라인 드라이버 및 이를 이용한 반도체메모리장치
US8299831B2 (en) Semiconductor device
TW201803272A (zh) 包括緩衝器電路之半導體裝置
US20160260470A1 (en) Semiconductor device and semiconductor system
US8717064B2 (en) Semiconductor integrated circuit
JP2006286100A (ja) 半導体メモリ
US20230170013A1 (en) Apparatuses including output drivers and methods for providing output data signals