TWI479471B - 顯示器裝置,驅動顯示器裝置之方法,及具有顯示器裝置之電子設備 - Google Patents

顯示器裝置,驅動顯示器裝置之方法,及具有顯示器裝置之電子設備 Download PDF

Info

Publication number
TWI479471B
TWI479471B TW101141625A TW101141625A TWI479471B TW I479471 B TWI479471 B TW I479471B TW 101141625 A TW101141625 A TW 101141625A TW 101141625 A TW101141625 A TW 101141625A TW I479471 B TWI479471 B TW I479471B
Authority
TW
Taiwan
Prior art keywords
pixel
display device
driving
dimming level
line
Prior art date
Application number
TW101141625A
Other languages
English (en)
Other versions
TW201337891A (zh
Inventor
Yasuyuki Teranishi
Takayuki Nakanishi
Toshihiko Tanaka
Hayato Kurasawa
Original Assignee
Japan Display West Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display West Inc filed Critical Japan Display West Inc
Publication of TW201337891A publication Critical patent/TW201337891A/zh
Application granted granted Critical
Publication of TWI479471B publication Critical patent/TWI479471B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)

Description

顯示器裝置,驅動顯示器裝置之方法,及具有顯示器裝置之電子設備
本發明係關於一種顯示器裝置、一種驅動顯示器裝置之方法及一種電子設備。
在一顯示器裝置中,作為一種升高可顯示(可表達)調光層次(gradation)之數目之技術,已知一種藉由在複數個圖框之一個週期中按時間改變每一像素之調光層次而獲得一中間調光層次之驅動方法(舉例而言,參見第2007-147932號日本未審查專利申請公開案)。此處,採用複數個圖框作為一個週期可被認為係將一個圖框之影像產生劃分成複數個子圖框(所謂的分時驅動方法)。
此驅動方法(亦即,分時驅動方法)亦可稱作FRC(圖框速率控制)驅動。FRC驅動係以下之一驅動方法:藉由以高速改變一子圖框單元中之不同複數個調光層次照度使用人眼之後像性質(後像效應)來顯示複數個調光層次照度之一中間調光層次照度,且與採用一個圖框作為一個週期之一正常驅動相比,可升高顯示調光層次之數目。
若應用FRC驅動來升高顯示調光層次之數目,則與採用一個圖框作為一個週期之一正常驅動相比,需要對應於圖框(子圖框)之數目之一高速驅動,且因此可出現一驅動單元之一操作速度不能夠支援此高速之情況。若降低總體驅動頻率以防止此一情況之出現,則在調光層次資料之位元 之改變時序中,螢幕閃爍變得可易於在視覺上辨識出。
已做出本發明來滿足以上要求且期望提供一種顯示器裝置、一種驅動顯示器裝置之方法及一種電子設備,此可實現FRC驅動同時減少調光層次資料之位元之改變時序中之螢幕閃爍。
根據本發明之一實施例,提供一種其中配置有具有一記憶功能之像素之顯示器裝置,且該顯示器裝置包含一驅動單元,該驅動單元以藉由在其中採用複數個圖框之一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執行顯示驅動,其中該驅動單元經組態而以一條線或複數條線之一單位沿一掃描方向關於該等像素不連續地寫入調光層次資料之較低位元及較高位元。根據該實施例之顯示器裝置可適於用作各種電子設備中之一顯示單元。
根據本發明之另一實施例,提供一種驅動一顯示器裝置之方法,該顯示器裝置中配置有具有一記憶功能之像素且該顯示器裝置以藉由在其中採用複數個圖框之一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執行顯示驅動,該驅動方法包含以一條線或複數條線之一單位沿一掃描方向關於該等像素不連續地寫入調光層次資料之較低位元及較高位元。
在執行藉由在其中採用複數個圖框之一個週期中按時間改變該等像素中之每一者之調光層次而獲得中間調光層次之該驅動方法時,亦即,在執行FRC驅動時,以一條線或 複數條線之單位執行掃描。此外,藉由沿該掃描方向關於該等像素不連續地寫入該調光層次資料之該等較低位元及該等較高位元,將該調光層次資料之該等位元之該改變時序分散。因此,可減少該調光層次資料之該等位元之該改變時序中之該螢幕閃爍。
根據本發明,由於將該調光層次資料之該等位元之該改變時序分散,因此可實現FRC驅動同時減少該調光層次資料之該等位元之該改變時序中之該螢幕閃爍。
在下文中,將參考附圖闡述用於實施本發明之技術之實例(下文中闡述為「實施例」)。本發明不限於該等實施例,且該等實施例中之各種數值僅係例示性的。在以下說明中,相同元件符號用於相同元件或具有相同功能之元件,且將不重複其之重複性說明。此外,將按以下順序做出闡釋。
1. 關於根據本發明之一顯示器裝置、驅動顯示器裝置之一方法及一電子設備之全部之闡釋
2. 本發明之技術所適用之顯示器裝置(一液晶顯示器裝置之實例)
2-1. 系統組態
2-2. MIP類型像素
2-3. 面積調光層次方法
2-4. 面積調光層次+FRC驅動
3. 實施例之闡釋
3-1. 參考實例1(雙位元面積調光層次+雙位元FRC驅動之實例)
3-2. 實例1(雙位元面積調光層次+雙位元FRC驅動之實例)
3-3. 參考實例2(雙位元面積調光層次+單位元FRC驅動之實例)
3-4. 實例2(雙位元面積調光層次+單位元FRC驅動之實例)
3-5. 實例3(分時1:2之FRC驅動之實例)
3-6. 實例4(分時1:4之FRC驅動之實例)
4. 電子設備
5. 本發明之組態
1. 關於根據本發明之一顯示器裝置、驅動顯示器裝置之一方法及一電子設備之全部之闡釋
根據本發明之一顯示器裝置係其中配置有具有一記憶功能之像素之一顯示器裝置。舉例而言,作為此顯示器裝置,可舉例說明具有可將資料儲存於一像素中之一記憶體單元之一所謂的MIP(像素記憶體)類型顯示器裝置。
作為該顯示器裝置,可使用一現有顯示器裝置,諸如,一電致發光顯示器裝置、一電漿顯示器裝置或諸如此類,更特定而言,一平板類型顯示器裝置。此處,在其中根據本發明之顯示器裝置係一液晶顯示器裝置之情形中,可藉由針對像素使用記憶體相關液晶來提供在一像素中具有一記憶功能之一顯示器裝置。該顯示器裝置可係對應於單色 顯示之一顯示器裝置或對應於彩色顯示之一顯示器裝置。
由於在像素中具有一記憶功能之顯示器裝置可將資料儲存於像素中,因此其可透過一模式改變切換器實現以一類比顯示模式進行一顯示及以一記憶體顯示模式進行一顯示。此處,「類比顯示模式」係其中以類比方式顯示像素之調光層次之一顯示模式。此外,「記憶體顯示模式」係其中基於儲存於像素中之二值資料(邏輯「1」/邏輯「0」)而以數位方式顯示像素之調光層次之一顯示模式。
於在一像素中具有一記憶功能之顯示器裝置中,舉例而言,在MIP類型顯示器裝置中,由於構建於像素中之電路規模因解析度之限制而受限,因此顯示調光層次之數目往往減小。因此,在MIP類型顯示器裝置中,透過藉由採用複數個圖框作為一個週期、將單圖框影像產生劃分成複數個子圖框及在一個週期(單圖框影像產生週期)中按時間改變每一像素之調光層次而獲得中間調光層次之FRC驅動來執行顯示驅動。
如上文所闡述,「FRC驅動」係以下之一驅動方法:藉由以高速改變一子圖框單元中之不同複數個調光層次照度使用人眼之後像性質(後像效應)來顯示複數個調光層次照度之一中間調光層次照度。此處,當採用複數個圖框作為一個週期(單圖框影像產生週期)時,「子圖框」意指每一圖框。藉由執行FRC驅動,與採用一個圖框作為一個週期(單圖框影像產生週期)之一圖框之單元中之驅動相比,升高可顯示(可表達)調光層次之數目。
如上文所闡述,根據本發明之一顯示器裝置、驅動顯示器裝置之一方法及一電子設備採用其中配置有具有一記憶功能之像素之組態,且透過FRC驅動來執行顯示驅動。在透過FRC驅動來執行顯示驅動時,以一條線或複數條線之一單位沿一掃描方向關於像素不連續地執行調光層次資料之較低位元及較高位元之寫入。
如上文所闡述,藉由沿掃描方向關於像素不連續地寫入調光層次資料之較低位元及較高位元,將調光層次資料之位元之改變時序分散,且因此可減少調光層次資料之位元之改變時序中之螢幕閃爍。因此,可實現FRC驅動同時可減少調光層次資料之位元之改變時序中之螢幕閃爍。
此外,包含上文所闡述較佳組態的根據本發明之顯示器裝置、驅動顯示器裝置之方法及電子設備可經組態以在關於較低位元及較高位元之資料之一方完成全部線之寫入之前插入較低位元及較高位元之另一方資料之寫入。
此時,較佳地藉由以一條線或複數條線之一單位進行交錯掃描來執行較低位元及較高位元之資料之該一方之寫入,且然後藉由關於與資料之該一方相同之線進行交錯掃描來執行較低位元及較高位元之另一方資料之寫入。此外,在以下掃描中,較佳地藉由關於交錯線進行交錯掃描來順序地執行資料之該一方及另一方資料之寫入。
另一方面,包含上文所闡述較佳組態的根據本發明之顯示器裝置、驅動顯示器裝置之方法及電子設備可經組態以沿掃描方向在某一圖框中執行較低位元及較高位元之資料 之一方之不連續寫入及沿掃描方向在下一圖框中執行較低位元及較高位元之另一方資料之不連續寫入。
此時,較佳地首先藉由關於一奇數線或一奇數線群組進行交錯掃描而在一個圖框中執行較低位元及較高位元之各別資料之寫入,且然後藉由關於一偶數線或一偶數線群組進行交錯掃描來執行寫入。
在MIP類型顯示器裝置中,可針對每一像素由一個位元表達僅兩個調光層次。由於此,在驅動像素時,在調光層次表達方法中,較佳地一個像素由複數個子像素構成,且使用藉由複數個子像素之電極之面積之一組合來顯示調光層次之一面積調光層次方法。
此處,「面積調光層次方法」係藉由對應於一面積比(亦即,諸如,20 、21 、22 、...、及2N-1 )之濃密度(heaviness)所適用之N個子像素電極來表達2N 個調光層次之一調光層次表達方法。出於改良由構成一像素電路之TFT(薄膜電晶體)之特性偏差所致之一品質之不均勻性之目的而選用此面積調光層次方法。
在藉由該面積調光層次方法驅動之一像素之像素電極中,較佳地將該像素之一像素電極劃分成用於複數個子像素之複數個電極,且藉由複數個電極之面積之一組合來執行調光層次顯示。此時,較佳地複數個電極包含三個電極,且藉由中間電極及跨越該中間電極之兩個電極之面積之一組合來執行調光層次顯示。此外,較佳地其之間插入有中間電極之兩個電極彼此電連接且經組態以藉由一個驅 動電路驅動。
2. 本發明之技術所適用之顯示器裝置
在闡述本發明之實施例之前,將闡述根據本發明之技術所適用之一顯示器裝置。此處,作為根據本發明之技術所適用之顯示器裝置,將闡述一主動矩陣類型液晶顯示器裝置作為一實例。然而,根據本發明之技術所適用之顯示器裝置不限於此。
2-1. 系統組態
圖1係示意性地圖解說明本發明之一技術所適用之一主動矩陣類型液晶顯示器裝置之組態之一系統組態圖。該液晶顯示器裝置具有一面板結構,其中兩個基板薄片(未圖解說明)(兩個基板薄片中之至少一者係透明的)經配置而以一預定間隔面向彼此且液晶包封於兩個基板薄片之間。
根據本發明之液晶顯示器裝置10經組態以具有:一像素陣列單元30,其中包含液晶容量之複數個像素20以二維方式配置成一矩陣之形式;及一驅動單元,其配置於像素陣列單元30附近。該驅動單元包含一信號線驅動單元40、一控制線驅動單元50及一驅動時序產生單元60,且舉例而言,該驅動單元整合於與像素陣列單元30相同之液晶顯示器面板(基板)11上以驅動像素陣列單元30之各別像素20。
此處,在其中液晶顯示器裝置10支援彩色顯示之情形中,一個像素由複數個子像素構成,且各別子像素對應於一像素20。更特定而言,在用於彩色顯示之液晶顯示器裝置中,一個像素包含紅色(R)光、綠色(G)光及藍色(B)光之 三個子像素。
然而,一個像素不限於RGB之三種原色之子像素之一組合,而是亦可能藉由將一種色彩或複數種色彩之子像素添加至三種原色之子像素來組態一個像素。更特定而言,舉例而言,亦可能透過白色光之一子像素之添加來組態一個像素以便改良照度,或透過互補彩色光之至少一個子像素之添加來組態一個像素以便擴展色彩再現範圍。
根據本發明之液晶顯示器裝置10經組態以使用具有一記憶功能之一像素作為像素20(舉例而言,包含可針對每一像素記憶資料之一記憶體單元之一MIP類型像素)而對應於以一類比顯示模式顯示及以一記憶體顯示模式顯示兩者。在使用MIP類型像素之液晶顯示器裝置10中,將一恆定電壓連續地施加至像素20,且因此可解決取決於由於一像素電晶體之光洩漏所致之一歷時電壓改變之一陰影問題。
在圖1中,關於具有像素陣列單元30之m個列及n個行之像素陣列,針對每一像素行沿行方向線連接信號線311 至31n (在下文中,可僅闡述為「信號線31」)。此外,針對每一像素列沿列方向線連接控制線321 至32m (在下文中,可僅闡述為「控制線32」)。此處,「行方向」意指像素行之像素之一陣列方向(亦即,垂直方向),且「列方向」意指像素列之像素之一陣列方向(亦即,水平方向)。
信號線31(311 至31n )之每一端連接至對應於信號線驅動單元40之像素行之每一輸出端子。信號線驅動單元40操作以將反映某一調光層次之一信號電位(一類比顯示模式中 之類比電位及一記憶體顯示模式中之二值電位)輸出至對應信號線31。此外,在替換維持於像素20中之信號電位之邏輯位準之情形中,舉例而言,甚至在記憶體顯示模式中,信號線驅動單元40亦操作以將對應於反映所需調光層次之信號電位之信號電位輸出至信號線31。
在圖1中,控制線321 至32m 展示為一個佈線,但不限於一個佈線。實際上,控制線321 至32m 由複數個佈線構成。控制線321 至32m 之每一端連接至對應於控制線驅動單元50之像素列之每一輸出端子。舉例而言,在類比顯示模式中,控制線驅動單元50執行對反映關於像素20之調光層次且自信號線驅動單元40輸出至信號線311 至31n 之信號電位之一寫入操作之控制。
驅動時序產生單元(TG:時序產生器)60產生用於驅動信號線驅動單元40及控制線驅動單元50之各種驅動脈衝(時序信號)且將該等驅動脈衝供應至驅動單元40及50。
2-2. MIP類型像素
然後,將闡述用作像素20之MIP類型像素。該MIP類型像素經組態以對應於以類比顯示模式顯示及以記憶體顯示模式顯示兩者。如上文所闡述,類比顯示模式係其中以類比方式顯示像素調光層次之一顯示模式。此外,記憶體顯示模式係其中基於儲存於像素中之記憶體中之二值資訊(邏輯「1」/「0」)而以數位方式顯示像素調光層次之一顯示模式。
在記憶體顯示模式中,不需要在圖框週期中執行反映調 光層次之信號電位之寫入操作以便使用維持於記憶體單元中之資訊。由於此,在記憶體顯示模式之情形中,與其中需要在一圖框週期中執行反映調光層次之信號電位之寫入操作之類比顯示模式相比,減小電力消耗。換言之,可尋求顯示器裝置之低電力消耗。
圖2係圖解說明MIP類型像素20之一電路組態之一實例之一方塊圖。此外,圖3圖解說明經提供以闡釋MIP類型像素20之操作之一時序圖。
儘管為簡化圖式而省略圖解說明,但像素20經組態(舉例而言)以具有由一薄膜電晶體(TFT)構成之一像素電晶體及除液晶容量21以外之保持容量。液晶容量21意指在像素電極與經形成以面向像素電極之一面向電極之間出現之一液晶材料之一容量組件。一共同電壓VCOM 施加至液晶容量21之面向電極作為用於整個像素之共同電壓。
此外,像素20組態為具有三個切換元件22至24及一鎖存器單元25之一SRAM功能像素。切換元件22連接至信號線31(對應於圖1之信號線311 至31n )之一端。切換元件22藉由透過控制線32(對應於圖1之控制線321 至32m )自圖1之控制線驅動單元50給出一掃描信號ΦV而處於一「接通(ON)」(「關斷(OFF)」)狀態中,且接收透過信號線31自圖1之信號線驅動單元40供應之資料SIG。在此情形中,控制線32變為掃描線。鎖存器單元25由沿反向方向並聯連接之換流器251及252組態且根據由切換元件22接收之資料SIG而維持(鎖存)電位。
將具有與共同電壓VCOM 相同之相位之一電壓FRP及係一反相電壓之一電壓XFRP給出至切換元件23及24之各別側之端子。切換元件23及24之其他側之端子經共同連接以變為像素電路之一輸出節點Nout 。取決於鎖存器單元25之保持電位之極性,切換元件23及24中之任一者處於一「接通」狀態中。透過此,將具有相同相位之電壓FRP或具有反相相位之電壓XFRP施加至共同電壓VCOM 所施加至之液晶容量21之像素電極。
如自圖3明瞭,在一正常黑色(當不施加電壓時之黑色顯示)液晶面板之情形中,若鎖存器單元25之保持電位具有一負極性,則液晶容量21之像素電位具有與共同電壓VCOM 相同之相位,且其變為黑色顯示。此外,若鎖存器單元25之保持電位具有一正極性,則液晶容量21之像素電位具有與共同電壓VCOM 反相之相位,且其變為白色顯示。
如自以上說明明瞭,在MIP類型像素20中,取決於鎖存器單元25之保持電位之極性而接通切換元件23及24中之任一者,且將具有相同相位之電壓FRP或具有反相相位之電壓XFRP施加至液晶容量21之像素電極。透過此,如上文所闡述,將一恆定電壓連續地施加至像素20,且不必擔心出現陰影。
圖4係圖解說明像素20之具體電路組態之一實例之一電路圖。在該圖式中,將相同元件符號賦予對應於圖2之部分。
在圖4中,舉例而言,切換元件22包含一NchMOS電晶體 Qn10 。NchMOS電晶體Qn10 之源極/汲極電極之一側連接至信號線31,且其一閘極電極連接至控制線(掃描線)32。
切換元件23及24兩者係其中一NchMOS電晶體與一PchMOS電晶體並聯連接之轉換切換器。特定而言,切換元件23具有其中一NchMOS電晶體Qn11 與一PchMOS電晶體Qp11 並聯連接之一組態。切換元件24具有其中一NchMOS電晶體Qn12 與一PchMOS電晶體Qp12 並聯連接之一組態。
不需要切換元件23及24係其中一NchMOS電晶體與一PchMOS電晶體並聯連接之轉換切換器。亦即,亦可能使用單傳導類型MOS電晶體(亦即,NchMOS電晶體或PchMOS電晶體)來組態切換元件23及24。切換元件23及24之一共同連接節點變為像素電路之輸出節點Nout
舉例而言,換流器251及252兩者皆係CMOS換流器。特定而言,換流器251經組態以便分別共同連接一NchMOS電晶體Qn13 及一PchMOS電晶體Qp13 之閘極電極及汲極電極。換流器252經組態以便分別共同連接一NchMOS電晶體Qn14 及一PchMOS電晶體Qp14 之閘極電極及汲極電極。
基於上文所闡述電路組態之像素20沿列方向(水平方向)及沿行方向(垂直方向)散佈且配置成一矩陣之形式。關於像素20之矩陣形陣列,除每一像素行之信號線31及每一像素列之控制線32以外,針對每一像素行亦線連接用於傳送具有相同相位之電壓FRP及具有一反相相位之電壓XFRP之佈線33及34以及用於一正電源供應電壓VDD 及一負電源供應電壓VSS 之電力線35及36。
如上文所闡述,根據應用實例之顯示器裝置(亦即,主動矩陣類型液晶顯示器裝置)10經組態以使得具有根據顯示資料而保持電位之鎖存器單元25之SRAM功能像素(MIP)20配置成一矩陣之形式。此外,在此應用實例中,舉例說明,一SRAM用作構建於像素20中之一記憶體單元。然而,SRAM僅係例示性的,且該記憶體單元可具有其他組態,且舉例而言使用一DRAM之一組態。
由於MIP類型液晶顯示器裝置10針對每一像素20具有一記憶功能(記憶體單元),如上文所闡述,因此其可實現以類比顯示模式顯示及以記憶體顯示模式顯示。此外,在記憶體顯示模式之情形中,由於使用維持於記憶體單元中之像素資料來執行顯示,因此不需要在一規則圖框週期中執行反映調光層次之信號電位之寫入操作以便一次執行寫入操作,且因此可減少液晶顯示器裝置10之電力消耗。
此外,存在對顯示螢幕之部分更新(亦即,對顯示螢幕之僅一部分之更新)之一需求。在此情形中,可部分地更新像素資料。可部分地更新顯示螢幕。若部分地更新像素資料,則不需要關於未經更新之像素傳輸資料。因此,可減少資料傳輸之量,且因此可尋求液晶顯示器裝置10之進一步電力節省。
2-3. 面積調光層次方法
於在像素中具有記憶功能之顯示器裝置(舉例而言,MIP類型液晶顯示器裝置)之情形中,可針對每一像素20由一個位元表達僅兩個調光層次。因此,在根據應用實例之液 晶顯示器裝置10中,較佳地在選用MIP方法時使用面積調光層次方法。
特定而言,使用將變為像素20之顯示面積之像素電極劃分成濃密度在面積上所適用之複數個像素(子像素)電極之面積調光層次方法。像素電極可係一透明電極或一反射電極。此外,藉由將藉由鎖存器單元25之保持電位選擇之像素電位發送至濃密度在面積上所適用之像素電極,藉由濃密度所適用之面積之一組合來執行調光層次顯示。
此處,為易於理解,將作為一實例詳細闡述藉由將2:1之濃密度應用於像素電極(子像素電極)之面積(像素面積)而由兩個位元表達四個調光層次之面積調光層次方法。
作為將2:1之濃密度應用於像素面積之一結構,如圖5A中所展示,將像素20之像素電極劃分成具有一面積1之一子像素電極201及具有兩倍大於子像素電極201之一面積(面積2)之一子像素電極202之一結構係常見的。然而,在如圖5A中所展示之結構之情形中,每一調光層次(顯示影像)之中心(重心)不匹配(不重合)一個像素之中心(重心),且因此其在該調光層次表達方面係不利的。
作為匹配每一調光層次之中心與一個像素之中心之結構,如圖5B中所展示,可考量其中面積2之子像素電極204之中心部分(舉例而言)以一矩形形狀被挖出且面積1之一子像素電極203配置於矩形面積之經挖出中心部分中之一結構。然而,在圖5B之結構之情形中,由於定位於子像素電極203之兩側上之子像素電極204之連接部分204A 及204B 之 寬度較窄,因此整個子像素電極204之反射面積變得較小,且連接部分204A 及204B 附近之液晶對準變得困難。
如上文所闡述,若液晶分子意欲處於其中液晶分子在無電場時在面積調光層次上幾乎垂直於基板之一VA(垂直對準)模式中(電壓所施加至之液晶分子之側由於電極形狀或電極大小而改變),則難以良好地執行液晶對準。此外,由於子像素電極之面積比可未必係反射比,因此調光層次設計變得困難。藉由子像素電極之面積或液晶對準來判定反射比。在圖5A之結構之情形中,儘管面積比係1:2,但圍繞電極之長度之比不會變為1:2。因此,子像素電極之面積比可未必係反射比。
由此來看,在選用面積調光層次方法時,考量到調光層次之表達特性及反射面積之有效利用,如圖5C中所展示,較佳地將像素電極劃分成(舉例而言)具有相同面積(大小)之三個子像素電極205、206A 及206B (所謂的三分電極構造)。
在三分電極構造之情形中,採用其之間插入有中心子像素電極205之兩個上部及下部子像素電極206A 及206B 作為一群組,同時驅動構成該群組之兩個子像素電極206A 及206B 。此時,較低位元連接至面積1之子像素電極205,且較高位元連接至面積2之子像素電極206A 及206B 。透過此,可將2:1之濃密度應用於兩個子像素電極206A 及206B 與中心子像素電極205之間的像素面積。此外,藉由將較高位元之面積2之子像素電極206A 及206B 劃分成兩個且將中 心子像素電極205插入經劃分子像素電極206A 與206B 之間以使得經劃分子像素電極206A 及206B 上下配置,每一調光層次之中心(重心)可匹配一個像素之中心(重心)。
此處,若三個子像素電極205、206A 及206B 與驅動電路電接觸,則與圖5A及圖5B之結構相比,金屬佈線之觸點之數目增加,且增加像素大小以妨礙高準確度。特定而言,在針對每一像素20具有一記憶體單元之MIP類型像素組態之情形中,如自圖4明瞭,一個像素20中存在諸多電路組成元件(諸如,電晶體及觸點部分),且佈局面積不足以致使一個觸點部分極大地影響像素大小。
為減少觸點之數目,可選用其中由於在其間插入一個子像素電極205而彼此進一步間隔開之兩個子像素電極206A 及206B 彼此電耦合(線連接)之像素結構。此外,如圖6中所展示,一個子像素電極205藉由一個驅動電路207A 驅動,且兩個其餘子像素電極206A 及206B 藉由其他驅動電路207B 同時驅動。此處,驅動電路207A 及207B 對應於圖4中所圖解說明之像素電路。
如上文所闡述,與其中兩個子像素電極206A 及206B 藉由單獨驅動電路驅動之情形相比,藉由透過一個驅動電路207B 驅動兩個子像素電極206A 及206B ,可簡化像素20之電路組態。
此處,舉例說明,將針對每一像素具有可儲存資料之一記憶體單元之MIP類型像素用作具有記憶功能之像素。然而,此僅係例示性的。除MIP類型像素以外,具有記憶功 能之像素亦可係(舉例而言)使用現有記憶體相關液晶之一像素。
2-4. 面積調光層次+FRC驅動
然而,根據MIP技術,由於可依據設計規則之限制整合之一個像素之記憶體之數目受限,因此表達色彩之數目亦受限。舉例而言,在180 PPI(對應於7英吋XGA)之顯示器裝置之情形中,針對RGB之每一色彩,記憶體之整合數目之限制係兩個位元,且在使用面積調光層次之一正常驅動中,針對每一色彩,記憶體之整合數目之限制係四個調光層次,以使得表達色彩之數目變為總共64個。透過此,藉由引入FRC驅動及執行面積調光層次之驅動+FRC驅動,可增加表達調光層次之數目。
雙位元面積調光層次+單位元FRC驅動
此處,將使用圖7A至圖7B闡述其中關於雙位元面積調光層次(面積比=1:2)執行單位元FRC驅動之一情形。在雙位元面積調光層次+單位元FRC驅動之情形中,執行7個調光層次顯示。
首先,將使用圖7A闡述僅雙位元面積調光層次之情形。在僅雙位元面積調光層次之情形中,在一個圖框之週期中構成一個螢幕。如圖7A中所展示,總共執行四調光層次顯示,其中:其中三個子像素全部處於一撤消照明(lights-out)狀態中之一狀態由0表示、其中僅中心子像素處於一照明狀態中之一狀態由1表示、其中兩個上部及下部子像素處於一照明狀態中之一狀態由2表示且其中三個子像素全 部處於一照明狀態中之一狀態由3表示。
相比而言,在雙位元面積調光層次+單位元FRC驅動之情形中,在兩個圖框(子圖框)之週期中構成一個螢幕。此外,藉助兩個圖框執行相同照明驅動,且將如圖7B中所圖解說明之0.5、1.5及2.5之三個調光層次添加至上文所闡述之四個調光層次。
在0.5之調光層次之情形中,在第一圖框中三個子像素全部處於一撤消照明狀態中,且在第二圖框中僅中心子像素處於一照明狀態中。在1.5之調光層次之情形中,在第一圖框中僅中心子像素處於一照明狀態中,且在第二圖框中兩個上部及下部子像素處於一照明狀態中。在2.5之調光層次之情形中,在第一圖框中兩個上部及下部子像素處於一照明狀態中,且在第二圖框中三個子像素全部處於一照明狀態中。
如自以上說明明瞭,藉由使用係用於一起顯示複數個調光層次照度之一中間調光層次照度之驅動方法之FRC驅動,顯示調光層次之數目可增加至如FRC驅動位元一樣大。在此連接中,若僅採用三位元像素組態,則對應電路封裝至像素(子像素)20中,且因此,除非佈線規則經做出具有高準確度,否則像素大小變大且其變得不利於尋求顯示器裝置之高準確度。
此外,根據其中像素20具有三分電極組態且同時驅動在其間插入有子像素電極205之兩個上部及下部子像素電極206A 及206B 之像素結構中之面積調光層次,調光層次顯示 之像素之中心與複數個圖框之間的顯示影像(調光層次)之中心可彼此重合。此處,除其中該等中心彼此嚴格地重合之情形以外,「重合」亦包含其中調光層次顯示之像素之中心與複數個圖框之間的顯示影像(調光層次)之中心實質上彼此重合之一情形。准許在一設計或生產中出現之不均勻性之存在。
此外,由於透過使像素之中心與圖框(子圖框)之間的調光層次(顯示影像)之中心重合而不在所顯示影像中出現圖框週期中之波動,因此可改良顯示特性。此外,由於在所顯示影像中不出現圖框週期中之波動,因此可能減慢圖框週期之時間(圖框速率),且因此可減少FRC驅動下之電力消耗。
雙位元面積調光層次+雙位元FRC驅動
接下來,將使用圖8闡述其中關於雙位元面積調光層次(面積比=1:2)執行雙位元FRC驅動之一情形。
如圖8中所展示,在雙位元面積調光層次+雙位元FRC驅動之情形中,可藉由將用於表達一個調光層次之時間(待用於調光層次表達之時間)劃分成1:4來實現對應於空間上之兩個位元及時間上之兩個位元之四個位元(=16調光層次)之調光層次表達。此處,將用於表達一個調光層次之時間劃分成1:4意指藉助五個圖框(子圖框)表達一個調光層次。
如上文所闡述,在雙位元面積調光層次+雙位元FRC驅動之情形中,針對調光層次表達需要五個圖框,且因此將 一個調光層次表達為一個圖框。亦即,關於採用一個圖框作為一個週期之正常驅動需要5速驅動。5速驅動意指以5速驅動更新像素20之記憶體單元之內容。
在其中需要高速驅動之FRC驅動中,可出現驅動單元之操作速度不能夠支援此一高速之一情況。若降低總體驅動頻率以防止此一情況之出現,則在調光層次資料之位元之改變時序中,螢幕閃爍變得可易於在視覺上辨識出。此處,儘管舉例說明雙位元面積調光層次+雙位元FRC驅動之情形以闡釋該問題,但關於所關注之問題,甚至在單獨FRC驅動之情形中亦能夠同樣解釋。
3. 實施例之闡釋
在此實施例中,出於升高調光層次之數目之目的,選用以下組態來解決應用FRC驅動之情形中之高操作速度之問題。亦即,在透過FRC驅動來執行顯示驅動中,以一條線或複數條線之單位沿掃描方向關於像素20不連續地執行調光層次資料之較低位元及較高位元之寫入。在液晶顯示器裝置10之驅動單元(亦即,信號線驅動單元40、控制線驅動單元50及驅動時序產生單元60)之驅動下執行此驅動。
如上文所闡述,藉由沿掃描方向關於像素20不連續地寫入調光層次資料之較低位元及較高位元,將調光層次資料之位元之改變時序分散,且因此可減少調光層次資料之位元之改變時序中之螢幕閃爍。因此,可實現FRC驅動同時減少調光層次資料之位元之改變時序中之螢幕閃爍。
在下文中,將闡述用於執行上文所闡述驅動之詳細實 例。
3-1. 參考實例1
在闡述實施例之前,將使用圖9之一時序圖闡述需要5速驅動的雙位元面積調光層次+雙位元FRC驅動之情形中之相關技術驅動方法作為根據參考實例1之驅動方法。
如上文所闡述,在雙位元面積調光層次+雙位元FRC驅動之情形中,針對調光層次表達需要總共五個圖框(亦即,一個圖框+四個圖框)。此外,在將調光層次資料寫入至像素20上時,如圖9中所展示,關於一初始第一圖框處之較低位元,關於自液晶顯示器面板11之一上部部分(下文中僅闡述為「上部面板部分」)至液晶顯示器面板11之一下部部分(下文中僅闡述為「下部面板部分」)之全部線執行連續掃描。
接下來,關於第二圖框中之較高位元,自上部面板部分至下部面板部分執行掃描。然後,若通過三個圖框之週期,亦即,若通過採用五個圖框作為一單位之一個週期,則重複上文所闡述操作,亦即,按較低位元及較高位元之次序以一圖框之單位關於自上部面板部分至下部面板部分之全部線連續寫入地資料。然後,在5速驅動下執行此系列之操作。
如上文所闡述,在根據參考實例1之驅動方法之情形中,在關於自上部面板部分至下部面板部分之全部線連續地寫入較低位元之資料之後,關於自上部面板部分至下部面板部分之全部線執行下一圖框中之較高位元之資料之連 續寫入。因此,在完成較高位元之寫入之後直至執行下一較低位元之寫入為止的三個圖框之週期變為一保持週期。此保持週期係其中不執行操作之一週期,且因此對驅動而言係無用的。
3-2. 實例1
圖10係經提供以闡釋用於影響雙位元面積調光層次+雙位元FRC驅動之情形中之一實例1之一驅動方法之操作之一時序圖。
在根據實例1之驅動方法中,當藉由FRC驅動來執行顯示驅動時,以一條線或複數條線之單位執行掃描。因此,在圖10中,一個水平線對應於以一條線或複數條線為單位之一個區塊。
在下文中,為易於理解,舉例說明其中以一條線之單位執行掃描之一情形。在圖10中,為簡化圖式,圖解說明六條線。第一線係最高面板線之一線且第六線係最低面板線之一線。
在根據實例1之驅動方法中,在關於全部線完成調光層次資料之較低位元及較高位元之資料之一方之寫入之前,執行較低位元及較高位元之另一方資料之寫入之插入。
特定而言,藉由以一條線(或複數條線)之單位進行交錯掃描來執行較低位元及較高位元之資料之一方之寫入,且然後藉由關於與資料之該一方相同之線進行交錯掃描來執行較低位元及較高位元之另一方資料之寫入。接下來,藉由關於交錯線進行交錯掃描來順序地執行資料之該一方及 另一方資料之寫入。
此將使用圖10更詳細地闡述。首先,藉由關於奇數線(亦即,第一線、第三線及第五線)進行交錯掃描來執行較低位元之資料之寫入,且然後藉由關於與較低位元之資料相同之奇數線進行交錯掃描來執行較高位元之資料之寫入。
然後,在一初始寫入期間藉由關於交錯偶數線(亦即,第二線、第四線及第六線)進行交錯掃描來執行較低位元之資料之寫入,且然後藉由關於與較低位元之資料相同之偶數線進行交錯掃描來執行較高位元之資料之寫入。
藉由上文所闡述系列之交錯掃描之寫入驅動變為所謂的交錯驅動。藉由交錯驅動,如自圖9與圖10之比較可見,可執行使用圖9中之三個圖框之大部分保持週期之寫入驅動,且可將此保持週期縮短至一個圖框之一週期。
此外,由於藉由交錯掃描來執行寫入,因此寫入每一圖框所需之時間變為其中在單圖框週期中關於全部線執行連續寫入之情形之1/2。因此,在雙位元面積調光層次+雙位元FRC驅動之情形中,可將驅動頻率自5倍減少至2.5倍。
如上文所闡述,藉由在關於全部線完成調光層次資料之較低位元及較高位元之資料之一方之寫入之前插入較低位元及較高位元之另一方資料之寫入,可實現2.5速FRC驅動。此外,即使將驅動頻率自5倍降低至2.5倍,調光層次資料之位元之改變時序亦由於交錯驅動而被分散,且因此可減少調光層次資料之位元之改變時序中之螢幕閃爍。因 此,可能實現FRC驅動同時減少調光層次資料之位元之改變時序中之螢幕閃爍。
3-3. 參考實例2
接下來,將闡述雙位元面積調光層次+單位元FRC驅動之情形中之驅動方法作為根據實例2之驅動方法,在此之前,將使用圖11闡述相關技術中之驅動方法作為參考實例2。
在雙位元面積調光層次+單位元FRC驅動之情形中,在用於調光層次表達之總共兩個圖框(亦即,一個圖框+一個圖框)中,替代地針對每一圖框自上部面板部分至下部面板部分執行較低位元及較高位元之資料之連續掃描及寫入。因此,調光層次資料之位元之改變時序匹配單圖框週期。由於此,調光層次資料之位元之改變時序中之螢幕閃爍容易變得顯著。
3-4. 實例2
圖12係經提供以闡釋用於影響雙位元面積調光層次+單位元FRC驅動之情形中之一實例2之一驅動方法之操作之一時序圖。
甚至在根據實例2之驅動方法中,當藉由FRC驅動來執行顯示驅動時,以一條線或複數條線之單位執行掃描。因此,在圖12中,一個水平線對應於以一條線或複數條線為單位之一個區塊。
在下文中,為易於理解,舉例說明其中以一條線之單位執行掃描之一情形。在圖12中,為簡化圖式,圖解說明六 條線。第一線係最高面板線之一線且第六線係最低面板線之一線。
在根據實例2之驅動方法中,沿掃描方向在某一圖框中關於調光層次資料之較低位元及較高位元之資料之一方執行不連續寫入,且然後沿掃描方向執行下一圖框中之較低位元及較高位元之另一方資料之不連續寫入。
特定而言,如圖12中所展示,藉由關於奇數線(亦即,第一線、第三線及第五線)進行交錯掃描而執行某一圖框中之較低位元之資料之寫入。然後,在一初始寫入期間藉由關於交錯偶數線(亦即,第二線、第四線及第六線)進行交錯掃描來執行較低位元之相同資料之寫入。
在下一圖框中,藉由關於奇數線(亦即,第一線、第三線及第五線)進行交錯掃描來執行較高位元之資料之寫入。然後,在初始寫入期間藉由關於交錯偶數線(亦即,第二線、第四線及第六線)進行交錯掃描來執行較高位元之相同資料之寫入。重複上文所闡述系列之寫入驅動。
如上文所闡述,藉由沿掃描方向在某一圖框中執行較低位元及較高位元之資料之一方之不連續寫入及沿掃描方向在下一圖框中執行另一方資料之不連續寫入,將調光層次資料之位元之改變時序分散。透過此,可減少調光層次資料之位元之改變時序中之螢幕閃爍。
此外,在實例2中,由於採用一條線作為單位,因此按一奇數線及一偶數線執行交錯掃描。然而,若採用複數條線作為單位,則按一奇數線群組(奇數區塊)及一偶數線群 組(偶數區塊)執行交錯掃描。
如上文所闡述,在實例1及實例2中,使用面積調光層次及FRC驅動兩者。然而,根據本發明之驅動方法不限於此,而是可適用於單獨FRC驅動之一情形。在下文中,將闡述適用於單獨FRC驅動之驅動方法作為根據實例3及實例4之驅動方法。
3-5. 實例3
圖13係經提供以闡釋用於影響1:2之分時之FRC驅動之情形中之一實例3之一驅動方法之操作之一時序圖。
根據實例3之驅動方法係1:2之分時之FRC驅動。在1:2之分時之FRC驅動之情形中,如圖13中所展示,第一線具有1:2之分時比,其中對應於(舉例而言)自第一像素至第13像素之13個像素之一週期係1,且對應於自第14像素至第40像素之27個像素之一週期係2。此處,為簡化圖式,舉例說明,提供20個水平線。實際上並非1:2之分時比,且若存在大量線,則可採用該分時比作為誤差範圍。
作為具體驅動,如圖13中所展示,在第一線中,在第一像素、第41像素及諸如此類處寫入較低位元且在第14像素、第54像素及諸如此類處寫入較高位元。此時,在第一線中,自第二像素至第13像素之週期變為較低位元之一顯示週期,且自第15像素至第40像素之週期變為較高位元之一顯示週期。
在第二線中,在第15像素、第55像素及諸如此類處寫入較低位元,且在第28像素、第68像素及諸如此類處寫入較 高位元。此時,在第二線中,自第16像素至第27像素之週期變為較低位元之一顯示週期,且自第29像素至第54像素之週期變為較高位元之一顯示週期。
在第三線中,在第二像素、第42像素及諸如此類處寫入較高位元,且在第29像素、第69像素及諸如此類處寫入較低位元。此時,在第三線中,自第三像素至第28像素之週期變為較高位元之一顯示週期,且自第30像素至第41像素之週期變為較低位元之一顯示週期。
在第四線中,在第三像素、第43像素及諸如此類處寫入較低位元,且在第16像素、第56像素及諸如此類處寫入較高位元。此時,在第四線中,自第四像素至第15像素之週期變為較低位元之一顯示週期,且自第17像素至第42像素之週期變為較高位元之一顯示週期。
此後,考量到自第一線至第四線之上文所闡述驅動作為基本驅動,自最後一線執行較低位元及較高位元之寫入驅動。
甚至在根據實例3之驅動方法中,以與根據實例1及實例2之驅動方法相同之方式,以一條線之單位沿掃描方向關於像素不連續地執行調光層次資料之較低位元及較高位元之寫入驅動。透過此,由於將調光層次資料之位元之改變時序分散,因此可減少調光層次資料之位元之改變時序中之螢幕閃爍。此外,如自圖13可見,由於線之間的較低位元及較高位元之寫入不重疊且保持週期不存在,因此可在不浪費驅動之情況下實現FRC驅動。
3-6. 實例4
圖14係經提供以闡釋用於影響1:4之分時之FRC驅動之情形中之一實例4之一驅動方法之操作之一時序圖。
根據實例4之驅動方法係1:4之分時之FRC驅動。在1:4之分時之FRC驅動之情形中,如圖14中所展示,第一線具有1:4之分時比,其中對應於(舉例而言)自第一像素至第9像素之9個像素之一週期係1,且對應於自第10像素至第48像素之39個像素之一週期係4。此處,為簡化圖式,舉例說明,提供24個水平線。實際上並非1:4之分時比,且若存在大量線,則可採用該分時比作為誤差範圍。
作為具體驅動,如圖14中所展示,在第一線中,在第一像素、第49像素及諸如此類處寫入較低位元,且在第10像素、第58像素及諸如此類處寫入較高位元。此時,在第一線中,自第二像素至第9像素之週期變為較低位元之一顯示週期,且自第11像素至第48像素之週期變為較高位元之一顯示週期。
在第二線中,在第11像素、第59像素及諸如此類處寫入較低位元,且在第20像素、第68像素及諸如此類處寫入較高位元。此時,在第二線中,自第12像素至第19像素之週期變為較低位元之一顯示週期,且自第21像素至第58像素之週期變為較高位元之一顯示週期。
在第三線中,在第21像素及諸如此類處寫入較低位元,且在第30像素及諸如此類處寫入較高位元。此時,在第三線中,自第22像素至第29像素之週期變為較低位元之一顯 示週期,且自第31像素至第68像素之週期變為較高位元之一顯示週期。
在第四線中,在第31像素及諸如此類處寫入較低位元,且在第40像素及諸如此類處寫入較高位元。此時,在第四線中,自第32像素至第39像素之週期變為較低位元之一顯示週期,且自第41像素至第78像素之週期變為較高位元之一顯示週期。
在第五線中,在第二像素、第50像素及諸如此類處寫入較高位元,且在第41像素、第89像素及諸如此類處寫入較低位元。此時,在第五線中,自第三像素至第40像素之週期變為較高位元之一顯示週期,且自第42像素至第49像素之週期變為較低位元之一顯示週期。
此後,考量到自第一線至第五線之上文所闡述驅動作為基本驅動,自最後一線執行較低位元及較高位元之寫入驅動。
甚至在根據實例4之驅動方法中,以與根據實例1及實例2之驅動方法相同之方式,以一條線之單位沿掃描方向關於像素不連續地執行調光層次資料之較低位元及較高位元之寫入驅動。透過此,由於將調光層次資料之位元之改變時序分散,因此可減少調光層次資料之位元之改變時序中之螢幕閃爍。此外,如自圖13可見,由於線之間的較低位元及較高位元之寫入不重疊且保持週期不存在,因此可在不浪費驅動之情況下實現FRC驅動。
4. 電子設備
如上文根據本發明所闡述之顯示器裝置可用作以下所有領域中之電子設備之一顯示單元(顯示器裝置):將輸入至一電子設備之一影像信號或產生於電子設備中之一影像信號顯示為一影像或一圖像。
如自上文所闡述實施例可見,根據本發明之顯示器裝置具有以下特性:其可實現FRC驅動同時減少調光層次資料之位元之改變時序中之螢幕閃爍。因此,藉由使用根據本發明之顯示器裝置作為顯示單元,所有領域中之電子設備可實現在其中螢幕閃爍不顯著之一狀態中具有大量顯示調光層次之影像顯示。
使用根據本發明之顯示器裝置作為其顯示單元之電子設備可係(舉例而言)一數位相機、一視訊攝影機、一遊戲機、一筆記型個人電腦或諸如此類。特定而言,根據本發明之顯示器裝置可適於用作電子設備中之顯示單元,諸如一可攜式資訊設備(諸如一電子書設備或一電子錶)或一可攜式通信設備(諸如一可攜式電話或一PDA(個人數位助理))。
5. 本發明之組態
本發明可採取以下組態。
(1)一種其中配置有具有一記憶功能之像素之顯示器裝置,其包含:一驅動單元,其以藉由在其中採用複數個圖框之一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執行顯示驅動, 其中該驅動單元經組態而以一條線或複數條線之一單位沿一掃描方向關於該等像素不連續地寫入調光層次資料之較低位元及較高位元。
(2)如(1)之顯示器裝置,其中在關於該等較低位元及該等較高位元之資料之一方完成全部線之寫入之前,該驅動單元插入該等較低位元及該等較高位元之另一方資料之寫入。
(3)如(2)之顯示器裝置,其中該驅動單元藉由以一條線或複數條線之一單位進行交錯掃描來執行該等較低位元及該等較高位元之資料之該一方之寫入、藉由關於與資料之該一方相同之線進行交錯掃描來執行該等較低位元及該等較高位元之另一方資料之寫入且然後藉由關於由一初始寫入交錯之該等線進行交錯掃描來順序地執行資料之該一方及另一方資料之寫入。
(4)如(1)之顯示器裝置,其中該驅動單元沿該掃描方向在某一圖框中執行該等較低位元及該等較高位元之資料之一方之不連續寫入,且沿該掃描方向在下一圖框中執行該等較低位元及該等較高位元之另一方資料之不連續寫入。
(5)如(4)之顯示器裝置,其中該驅動單元首先藉由關於一奇數線或一奇數線群組進行交錯掃描而在一個圖框中執行該等較低位元及該等較高位元之各別資料之寫入,且然後藉由關於一偶數線或一偶數線群組進行交錯掃描來執行寫入。
(6)如(1)至(5)中任一項之顯示器裝置,其中該像素包含 複數個子像素,且該調光層次藉由該複數個子像素之面積之一組合來顯示。
(7)如(6)之顯示器裝置,其中該像素之一像素電極劃分成用於該複數個子像素之複數個電極,且該調光層次顯示藉由該複數個電極之面積之一組合來執行。
(8)如(7)之顯示器裝置,其中該複數個電極包含三個電極,且該調光層次顯示藉由中間電極及跨越該中間電極之兩個電極之面積之一組合來執行。
(9)如(8)之顯示器裝置,其中該兩個電極具有相同面積。
(10)如(8)之顯示器裝置,其中該兩個電極彼此電連接且藉由一個驅動電路驅動。
(11)一種驅動一顯示器裝置之方法,該顯示器裝置中配置有具有一記憶功能之像素且該顯示器裝置以藉由在其中採用複數個圖框之一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執行顯示驅動,該方法包含:以一條線或複數條線之一單位沿一掃描方向關於該等像素不連續地寫入調光層次資料之較低位元及較高位元。
(12)一種電子設備,其包含:一顯示器裝置,其中配置有具有一記憶功能之像素,且該顯示器裝置包含一驅動單元,該驅動單元以藉由在其中採用複數個圖框之一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執 行顯示驅動,其中該顯示器裝置以一條線或複數條線之一單位沿一掃描方向關於該等像素不連續地寫入調光層次資料之較低位元及較高位元。
本發明含有與2012年3月1日在日本專利局提出申請之日本優先權專利申請案JP 2012-045287中所揭示之彼標的物相關之標的物,該專利申請案之全部內容藉此皆以引用方式併入。
熟習此項技術者應理解,可取決於設計要求及其他因素而作出各種修改、組合、子組合及更改,只要其在隨附申請專利範圍或其等效物之範疇內即可。
10‧‧‧液晶顯示器裝置/顯示器裝置(主動矩陣類型液晶顯示器裝置)/像素記憶體類型液晶 顯示器裝置
11‧‧‧液晶顯示器面板(基板)
20‧‧‧像素記憶體類型像素/SRAM功能像素(像素記憶體)/像素(子像素)
21‧‧‧液晶容量
22‧‧‧切換元件
23‧‧‧切換元件
24‧‧‧切換元件
25‧‧‧鎖存器單元
30‧‧‧像素陣列單元
31‧‧‧信號線/對應信號線
311 至31n ‧‧‧信號線
32‧‧‧控制線(掃描線)
321 至32m ‧‧‧控制線
33‧‧‧佈線
34‧‧‧佈線
35‧‧‧電力線
36‧‧‧電力線
40‧‧‧信號線驅動單元/驅動單元
50‧‧‧控制線驅動單元/驅動單元
60‧‧‧驅動時序產生單元(時序產生器)
201‧‧‧子像素電極
202‧‧‧子像素電極
203‧‧‧子像素電極
204‧‧‧子像素電極
204A ‧‧‧連接部分
204B ‧‧‧連接部分
205‧‧‧子像素電極/中心子像素電極
206A ‧‧‧子像素電極/上部子像素電極/經劃分子像素電極
206B ‧‧‧子像素電極/下部子像素電極/經劃分子像素電極
207A ‧‧‧驅動電路
207B ‧‧‧驅動電路
251‧‧‧換流器
252‧‧‧換流器
FRP‧‧‧電壓
Nout ‧‧‧輸出節點
Qn10 ‧‧‧NchMOS電晶體
Qn11 ‧‧‧NchMOS電晶體
Qn12 ‧‧‧NchMOS電晶體
Qn13 ‧‧‧NchMOS電晶體
Qn14 ‧‧‧NchMOS電晶體
Qp11 ‧‧‧PchMOS電晶體
Qp12 ‧‧‧PchMOS電晶體
Qp13 ‧‧‧PchMOS電晶體
Qp14 ‧‧‧PchMOS電晶體
SIG‧‧‧資料
VCOM ‧‧‧共同電壓
VDD ‧‧‧正電源供應電壓
VSS ‧‧‧負電源供應電壓
XFRP‧‧‧電壓
ΦV‧‧‧掃描信號
圖1係示意性地圖解說明本發明之一技術所適用之一主動矩陣類型液晶顯示器裝置之組態之一系統組態圖;圖2係圖解說明一MIP類型像素之電路組態之一實例之一方塊圖;圖3係經提供以闡釋一MIP類型像素之操作之一時序圖;圖4係圖解說明一MIP類型之一像素之電路組態之一特定實例之一電路圖;圖5A至圖5C係以一面積調光層次方法進行之像素劃分之闡釋性圖式;圖6係圖解說明一個三分像素結構中之三個子像素電極與兩組驅動電路之間的對應關係之一電路圖; 圖7A及圖7B係在一個雙位元面積調光層次之情形中及在雙位元面積調光層次+單位元FRC驅動之情形中之闡釋性圖式;圖8係在雙位元面積調光層次+雙位元FRC驅動之情形中之一闡釋性圖式;圖9係經提供以闡釋用於影響雙位元面積調光層次+雙位元FRC驅動之情形中之一參考實例1之一驅動方法之操作之一時序圖;圖10係經提供以闡釋用於影響雙位元面積調光層次+雙位元FRC驅動之情形中之一實例1之一驅動方法之操作一時序圖;圖11係經提供以闡釋用於影響雙位元面積調光層次+雙位元FRC驅動之情形中之一參考實例2之一驅動方法之操作之一時序圖;圖12係經提供以闡釋用於影響雙位元面積調光層次+單位元FRC驅動之情形中之一實例2之一驅動方法之操作之一時序圖;圖13係經提供以闡釋用於影響1:2之分時之FRC驅動之情形中之一實例3之一驅動方法之操作之一時序圖;且圖14係經提供以闡釋用於影響1:4之分時之FRC驅動之情形中之一實例3之一驅動方法之操作之一時序圖。
10‧‧‧液晶顯示器裝置/顯示器裝置(主動矩陣類型液晶顯示器裝置)/像素記憶體類型液晶顯示器裝置
11‧‧‧液晶顯示器面板(基板)
20‧‧‧像素記憶體類型像素/SRAM功能像素(像素記憶體)/像素(子像素)
30‧‧‧像素陣列單元
311 至31n ‧‧‧信號線
321 至32m ‧‧‧控制線
40‧‧‧信號線驅動單元/驅動單元
50‧‧‧控制線驅動單元/驅動單元
60‧‧‧驅動時序產生單元(時序產生器)

Claims (12)

  1. 一種其中配置有具有一記憶功能之像素之顯示器裝置,其包括:一驅動單元,其以藉由在一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執行顯示驅動,於該一個週期中設有複數之圖框;其中該驅動單元經組態以一條線(line)或複數條線作為一單位於一掃描方向,對該等像素不連續地寫入調光層次資料之較低位元及較高位元。
  2. 如請求項1之顯示器裝置,其中在針對該等較低位元及該等較高位元之一方之資料,完成全部線之寫入之前,該驅動單元插入該等較低位元及該等較高位元之另一方資料之寫入。
  3. 如請求項2之顯示器裝置,其中該驅動單元藉由以一條線或複數條線之一單位進行交錯掃描來執行該等較低位元及該等較高位元之該資料之寫入、藉由關於與資料之該一方相同之線進行交錯掃描來執行該等較低位元及該等較高位元之另一方資料之寫入且然後藉由關於由一初始寫入交錯之線進行交錯掃描來順序地執行資料之該一方及另一方資料之寫入。
  4. 如請求項1之顯示器裝置,其中該驅動單元沿該掃描方向在某一圖框中執行該等較低位元及該等較高位元之資料之一方之不連續寫入,且沿該掃描方向在下一圖框中 執行該等較低位元及該等較高位元之另一方資料之不連續寫入。
  5. 如請求項4之顯示器裝置,其中該驅動單元首先藉由關於一奇數線或一奇數線群組進行交錯掃描而在一個圖框中執行該等較低位元及該等較高位元之各別資料之寫入,且然後藉由關於一偶數線或一偶數線群組進行交錯掃描來執行寫入。
  6. 如請求項1之顯示器裝置,其中該像素包含複數個子像素,且該調光層次藉由該複數個子像素之面積之一組合來顯示。
  7. 如請求項6之顯示器裝置,其中該像素之一像素電極劃分成用於該複數個子像素之複數個電極,且該調光層次顯示藉由該複數個電極之面積之一組合來執行。
  8. 如請求項7之顯示器裝置,其中該複數個電極包含三個電極,且該調光層次顯示藉由中間電極及跨越該中間電極之兩個電極之面積之一組合來執行。
  9. 如請求項8之顯示器裝置,其中該兩個電極具有相同面積。
  10. 如請求項8之顯示器裝置,其中該兩個電極彼此電連接且藉由一個驅動電路驅動。
  11. 一種驅動一顯示器裝置之方法,該顯示器裝置中配置有具有一記憶功能之像素且該顯示器裝置以藉由在一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執行顯示驅動,於該一 個週期中設有複數之圖框,該方法包括:以一條線或複數條線做為一單位於一掃描方向,對該等像素不連續地寫入調光層次資料之較低位元及較高位元。
  12. 一種具有顯示器裝置之電子設備,其中該顯示器裝置配置有具有一記憶功能之像素,且該顯示器裝置包含一驅動單元,該驅動單元以藉由在一個週期中按時間改變該等像素中之每一者之調光層次而獲得一中間調光層次之一驅動方法來執行顯示驅動,於該一個週期中設有複數之圖框;其中該顯示器裝置以一條線或複數條線做為一單位於一掃描方向,對該等像素不連續地寫入調光層次資料之較低位元及較高位元。
TW101141625A 2012-03-01 2012-11-08 顯示器裝置,驅動顯示器裝置之方法,及具有顯示器裝置之電子設備 TWI479471B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012045287A JP5923343B2 (ja) 2012-03-01 2012-03-01 表示装置、表示装置の駆動方法、及び、電子機器

Publications (2)

Publication Number Publication Date
TW201337891A TW201337891A (zh) 2013-09-16
TWI479471B true TWI479471B (zh) 2015-04-01

Family

ID=49042597

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101141625A TWI479471B (zh) 2012-03-01 2012-11-08 顯示器裝置,驅動顯示器裝置之方法,及具有顯示器裝置之電子設備

Country Status (5)

Country Link
US (2) US9064446B2 (zh)
JP (1) JP5923343B2 (zh)
KR (1) KR20130100679A (zh)
CN (1) CN103295546B (zh)
TW (1) TWI479471B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5923343B2 (ja) * 2012-03-01 2016-05-24 株式会社ジャパンディスプレイ 表示装置、表示装置の駆動方法、及び、電子機器
CN103165057B (zh) * 2013-03-12 2015-04-08 合肥京东方光电科技有限公司 一种确定显示器残像等级的方法及装置
EP2860720A1 (en) * 2013-10-10 2015-04-15 Nederlandse Organisatie voor toegepast- natuurwetenschappelijk onderzoek TNO Electro-optical unit for a picture element that can be programmed by electromagnetic radiation
TWI560495B (en) 2016-01-28 2016-12-01 Au Optronics Corp Display apparatus and display control method thereof
CN108932932A (zh) 2017-05-24 2018-12-04 京东方科技集团股份有限公司 锁存单元、像素电路、像素驱动方法和显示装置
KR102395792B1 (ko) 2017-10-18 2022-05-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP2019078848A (ja) * 2017-10-23 2019-05-23 株式会社ジャパンディスプレイ 表示装置
JP7187792B2 (ja) * 2018-03-22 2022-12-13 カシオ計算機株式会社 電子機器、電子時計、液晶制御方法およびプログラム
CN108877711B (zh) * 2018-07-06 2021-11-09 京东方科技集团股份有限公司 像素电路、显示面板和显示器
WO2020021653A1 (ja) * 2018-07-25 2020-01-30 シャープ株式会社 表示デバイス、表示デバイスの製造方法、表示デバイスの製造装置
CN109545137B (zh) * 2019-01-04 2021-09-17 京东方科技集团股份有限公司 子像素单元、显示面板、显示装置及其驱动方法
CN110930928B (zh) 2019-12-13 2021-09-21 京东方科技集团股份有限公司 像素电路、显示面板、显示装置及驱动方法
CN114822251B (zh) * 2020-12-28 2023-06-02 武汉天马微电子有限公司 一种显示面板及显示装置
US11624525B2 (en) * 2021-03-30 2023-04-11 Mitsubishi Electric Us, Inc. Low-power HVAC remote controller and method of operating the same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020030620A1 (en) * 2000-09-05 2002-03-14 Cairns Graham Andrew Multi-format active matrix displays
TW200402684A (en) * 2002-07-06 2004-02-16 Koninkl Philips Electronics Nv Matrix display and method of driving a matrix display

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3238718B2 (ja) * 1991-03-28 2001-12-17 日本放送協会 メモリ型表示パネルの駆動方法および装置
JP3591129B2 (ja) * 1996-05-16 2004-11-17 ブラザー工業株式会社 ディスプレイの表示特性関数決定方法と、ディスプレイの表示特性関数決定装置、γ値決定装置及びプリンタシステム
JP3678940B2 (ja) * 1999-05-27 2005-08-03 パイオニア株式会社 ディスプレイパネルの駆動方法
JP3638130B2 (ja) * 2001-05-15 2005-04-13 シャープ株式会社 表示装置
JP2003216106A (ja) * 2002-01-21 2003-07-30 Seiko Epson Corp 電気光学素子の駆動方法、電気光学素子の駆動回路、電気光学装置および電子機器
JP3710131B2 (ja) * 2002-05-29 2005-10-26 シャープ株式会社 画像処理装置および画像処理方法、並びに画像表示装置、携帯電子機器
JP2005164814A (ja) * 2003-12-01 2005-06-23 Sony Corp 表示装置及び表示装置の駆動方法
KR100607144B1 (ko) * 2003-12-29 2006-08-01 엘지.필립스 엘시디 주식회사 액정 디스플레이 장치
KR101090247B1 (ko) * 2004-04-19 2011-12-06 삼성전자주식회사 4색 표시 장치의 구동 장치 및 방법
JP5002914B2 (ja) * 2005-06-10 2012-08-15 ソニー株式会社 表示装置および表示装置の駆動方法
JP5121136B2 (ja) * 2005-11-28 2013-01-16 株式会社ジャパンディスプレイウェスト 画像表示装置、電子機器、携帯機器及び画像表示方法
US8111271B2 (en) * 2006-04-27 2012-02-07 Jasper Display Corporation Gray scale drive sequences for pulse width modulated displays
CN100533538C (zh) * 2006-06-09 2009-08-26 瀚宇彩晶股份有限公司 液晶显示器像素结构及其驱动方法
JP5508662B2 (ja) * 2007-01-12 2014-06-04 株式会社半導体エネルギー研究所 表示装置
JPWO2008114658A1 (ja) * 2007-03-16 2010-07-01 ソニー株式会社 画像処理装置、画像表示装置および画像処理方法
WO2008139693A1 (ja) * 2007-04-26 2008-11-20 Sharp Kabushiki Kaisha 液晶表示装置
JP5923343B2 (ja) * 2012-03-01 2016-05-24 株式会社ジャパンディスプレイ 表示装置、表示装置の駆動方法、及び、電子機器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020030620A1 (en) * 2000-09-05 2002-03-14 Cairns Graham Andrew Multi-format active matrix displays
TW200402684A (en) * 2002-07-06 2004-02-16 Koninkl Philips Electronics Nv Matrix display and method of driving a matrix display

Also Published As

Publication number Publication date
JP5923343B2 (ja) 2016-05-24
KR20130100679A (ko) 2013-09-11
CN103295546A (zh) 2013-09-11
US9064446B2 (en) 2015-06-23
US9495897B2 (en) 2016-11-15
TW201337891A (zh) 2013-09-16
US20150262523A1 (en) 2015-09-17
CN103295546B (zh) 2017-10-13
US20130229444A1 (en) 2013-09-05
JP2013182101A (ja) 2013-09-12

Similar Documents

Publication Publication Date Title
TWI479471B (zh) 顯示器裝置,驅動顯示器裝置之方法,及具有顯示器裝置之電子設備
JP4560275B2 (ja) アクティブマトリクス型表示装置とその駆動方法
CN101645244B (zh) 液晶显示器件及其驱动方法
KR100570317B1 (ko) 표시장치와, 표시시스템 및 표시장치의 구동방법
CN102842300B (zh) 电光装置、电光装置的驱动方法、电子设备
US10013932B2 (en) Liquid crystal display device, driving method of liquid crystal display device and electronic apparatus
US20130063499A1 (en) Display device, driving method of display device, and electronic apparatus
JP2011018020A (ja) 表示パネルの駆動方法、ゲートドライバ及び表示装置
US10997933B2 (en) Display device
JP2013186294A (ja) 表示装置及び電子機器
KR20130100682A (ko) 액정 표시 장치, 액정 표시 장치의 구동 방법 및 전자 기기
JP5332485B2 (ja) 電気光学装置
JP4543632B2 (ja) 液晶表示装置及び液晶表示装置駆動方法
JP2018180412A (ja) 表示装置
JP2005338152A (ja) 表示装置および表示装置の駆動方法
KR20200020328A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
WO2009148006A1 (ja) 表示装置
JP2019012262A (ja) 表示装置
KR20130028595A (ko) 액정표시장치 및 이의 도트 인버전 구동방법
CN114170983B (zh) 显示装置、显示驱动方法及电子设备
JP3773206B2 (ja) 液晶表示装置及びその駆動方法並びに走査線駆動回路
JP4086089B2 (ja) 表示装置および表示装置の駆動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees