TWI476765B - 包含減少潛時迴路復原的硬碟機資料儲存的系統及方法 - Google Patents
包含減少潛時迴路復原的硬碟機資料儲存的系統及方法 Download PDFInfo
- Publication number
- TWI476765B TWI476765B TW098128399A TW98128399A TWI476765B TW I476765 B TWI476765 B TW I476765B TW 098128399 A TW098128399 A TW 098128399A TW 98128399 A TW98128399 A TW 98128399A TW I476765 B TWI476765 B TW I476765B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- output
- low frequency
- frequency offset
- derivative
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10046—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10222—Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B21/00—Head arrangements not specific to the method of recording or reproducing
- G11B21/02—Driving or moving of heads
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
- G11B2220/25—Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
- G11B2220/2508—Magnetic discs
- G11B2220/2516—Hard disks
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Digital Magnetic Recording (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Recording Or Reproducing By Magnetic Means (AREA)
- Measurement And Recording Of Electrical Phenomena And Electrical Characteristics Of The Living Body (AREA)
Description
本發明係相關於用以儲存資訊之系統及方法,尤其是相關於用以減少儲存裝置中的廻路復原潛時之系統及方法。
典型資料處理系統接收使用可變增益放大器放大的類比輸入信號。將放大信號轉換成數位信號,及使用各種數位處理技術的其中之一來處理。將來自數位處理的反饋提供回到加總元件,以調整低頻偏移。隨著位元週期減少,已發展越來越快的資料處理。因為如此,關於位元週期的數目方面的反饋潛時已成長。此潛時對廻路穩定性產生負面影響。
回到圖1,圖示包括習知技術低頻偏移反饋廻路之資料偵測系統100。資料偵測系統100包括可變增益放大器110,其接收類比輸入信號105,及提供放大輸出112。放大輸出112被提供到加總元件199,其加總類比反饋信號197與放大輸出112,以提供加總輸出115。類比反饋信號197是下面將更完整說明之低頻偏移校正,及加總輸出115是放大輸出112減去低頻偏移。加總輸出115被提供到產生校正輸出125的抗磁非對稱校正電路120。使用連續時間濾波器130過濾校正輸出125,及最後的過濾輸出135被提供到類比至數位轉換器140。類比至數位轉換器140提供對應於過濾輸出135的一連串數位樣本145。一連串數位樣本145被提供到數位濾波器150,其提供數位式過濾輸出155。由資料偵測器160將資料偵測演算法應用到數位式過濾輸出155,以復原Yideal
輸出165。
Yideal
輸出165被提供到局部回應目標濾波器180,其使Yideal
符合局部回應目標且提供目標輸出185。數位式過濾輸出155被提供到延遲電路170,其提供延遲信號175,此延遲信號係對應於以足夠校準其與目標輸出185的時間所延遲之數位化過濾輸出155。加總元件192從延遲信號175減去目標輸出185,及提供結果當作誤差信號189。將誤差信號189儲存到偏移更新暫存器190。使用數位至類比轉換器195將偏移更新暫存器190的輸出轉換成類比反饋信號197。如上述,類比反饋信號197被提供到從放大輸出112減去的加總元件199。
在加總元件199提供加總輸出115的時間和當可利用對應於加總輸出115的類比反饋信號197時之間具有大量的潛時。隨著此潛時成長到幾位元週期,當在類比反饋信號197將校正的條件已靠本身解決之後能夠狀況良好的應用時,其會導致大量的廻路不穩定。事實上,在一些例子中,類比反饋信號197,而不是操作成負面反饋,可操作成正面反饋,使不理想的操作條件更明顯。
因此,就至少上述原因,在技藝中存在有用於減少潛時資料處理之改良系統及方法的需要。
本發明係相關於用以儲存資訊之系統及方法,尤其是相關於用以減少儲存裝置中的廻路復原潛時之系統及方法。
本發明的各種實施例提供儲存裝置,其包括儲存媒體、讀/寫頭組件、類比處理電路、和數位處理電路。讀/寫頭組件可操作成存取儲存在儲存媒體上的資訊,與將資訊傳送到類比處理電路。類比處理電路包括加總電路和類比至數位轉換器。加總電路從資訊的導數減去低頻偏移反饋,以產生處理輸出。類比至數位轉換器將處理輸出的導數轉換成一運串數位樣本。數位處理電路包括資料偵測器電路、誤差反饋電路、誤差計算電路、和數位至類比轉換器。資料偵測器電路將資料偵測演算法應用到處理輸出的導數,與提供理想輸出。誤差反饋電路包括條件減法電路,其有條件地從一連串數位樣本的導數之延遲版減去臨時低頻偏移校正信號,以產生臨時因數。誤差計算電路至少部分依據臨時因數和理想輸出的導數來產生臨時低頻偏移校正信號。數位至類比轉換器轉換臨時低頻偏移校正信號的導數,以產生低頻偏移反饋。
在上述實施例的一些實例中,類比處理電路另外包括抗磁非對稱校正電路和濾波器。抗磁非對稱校正電路接收處理輸出與提供校正輸出,及濾波器接收校正輸出與提供處理輸出的導數。在上述實施例的各種實例中,數位處理電路另外包括數位濾波器,其接收一連串數位樣本,與提供一連串數位樣本的導數。
在上述實施例的一些實例中,加總電路是第一加總電路,及條件減法電路包括延遲電路和第二加總電路。延遲電路提供臨時低頻偏移校正信號的延遲版。第二加總電路從臨時低頻偏移校正信號減去臨時低頻偏移校正信號的延遲版,以產生補償因數。在一些例子中,上述延遲電路是第一延遲電路,及條件減法電路另外包括第二延遲電路和第三加總電路。第二延遲電路接收一連串數位樣本的導數,與提供一連串數位樣本的導數之延遲版。第三加總電路從臨時低頻偏移校正信號的延遲版減去補償因數,以產生臨時因數。
在上述實施例的一或多個實例中,加總電路是第一加總電路,及誤差計算電路包括第二家總電路,其從臨時因數減去理想輸出的導數,以產生臨時低頻偏移校正信號。在上述實施例的特別實例中,數位處理電路另外包括乘法電路,其將臨時低頻偏移校正信號乘以增益因數,以產生臨時低頻偏移校正信號的導數。在一些例子中,增益因數產生單位為一的廻路增益。在上述實施例的特別實例中,誤差計算電路包括局部回應目標電路,其接收理想輸出與產生理想輸出的導數。
本發明的其他實施例提供資料處理電路。此種資料處理電路包括加總電路、資料偵測器電路、誤差反饋電路、和誤差計算電路。加總電路從輸入信號減去低頻偏移反饋,以產生處理輸出。資料偵測器電路將資料偵測演算法應用到處理輸出的導數,與提供理想輸出。誤差反饋電路包括條件減法電路,其有條件地從處理輸出的導數之延遲版減去臨時低頻偏移校正信號,以產生臨時因數。誤差計算電路至少部分依據臨時因數和理想輸出的導數來產生臨時低頻偏移校正信號。在此種實施例中,低頻偏移反饋導出自臨時低頻偏移校正信號。
本發明的其他實施例提供用於減少潛時資料處理的方法。此種方法包括設置加總電路;從輸入信號減去低頻偏移反饋,以產生處理輸出;將資料偵測演算法應用到處理輸出的導數,以產生理想輸出;實施條件減法,其中從處理輸出的導數減去臨時低頻偏移校正信號,以在臨時低頻偏移校正信號變成可用之後的有限週期期間產生臨時因數;及從臨時因數減去理想輸出的導數,以產生臨時低頻偏移校正信號。低頻偏移反饋是臨時低頻偏移校正信號的導數。在上述實施例的一些實例中,處理輸出的導數是處理輸出的第一導數,及方法另外包括將臨時低頻偏移校正信號乘以增益因數,以產生臨時低頻偏移校正信號的導數;執行處理輸出的第二導數之類比至數位轉換,以產生處理輸出的第一導數;及執行臨時低頻偏移校正信號的導數之數位至類比轉換,以產生低頻偏移反饋。
此摘要僅提供本發明的一些實施例之一般概要。從下面詳細說明、附錄的申請專利範圍、以及附圖將能夠更加完整瞭解本發明的許多其他目標、特徵、優點、和其他實施例。
本發明係相關於用以儲存資訊之系統及方法,尤其是相關於用以減少儲存裝置中的廻路復原潛時之系統及方法。
低頻校正反饋廻路的適當功能對確保讀取通道裝置中的合理性能是重要的。不理想的低頻誤差源自於輸入信號及/或稍候處理輸入信號所使用之類比處理電路系統。本發明的各種實施例設置低頻偏移校正電路,其在與現存的偏移校正電路比較時提供減少潛時。此種實施例有賴於誤差計算路徑中的加總元件,其能夠早期利用預先校正反饋信號,以及一旦校正反饋信號已經由廻路傳播則用以抵消預先校正反饋信號。藉由預先利用校正反饋信號,可在資料處理系統中校正不理想的低頻偏移,而不需要現存廻路的潛時。
回到圖2,根據本發明的各種電施例圖示包括減少潛時低頻偏移校正廻路電路的資料偵測系統200。資料偵測系統200包括可變增益放大器210,其接收類比輸入信號205,及提供可變放大輸出212。可變增益放大器210可以是任何技藝中已知的放大器,其能夠提供可變放大輸出,並且放大量係依據反饋信號(未圖示)。依據此處所提供的揭示,精於本技藝之人士將可識別關於本發明的不同實施例所使用之各種可變增益放大器。類比輸入信號205可導出自各種來源。例如,資料偵測系統200被用於處理資料時則從儲存媒體接收,類比輸入信號205可導出自與磁性儲存媒體(未圖示)有關地配置之讀/寫頭組件(未圖示)。依據此處所提供的揭示,精於本技藝之人士將能夠識別用於類比輸入信號205的各種來源。
可變放大輸出212被提供到加總元件,其從可變放大輸出212減去類比反饋信號297,以產生處理輸出215。如下面進一步揭示一般,類比反饋信號297對應於低頻偏移校正值。如此,處理輸出215表示減去低頻偏移的可變放大輸出212。處理輸出215被提供到產生校正輸出225之抗磁非對稱校正電路220。抗磁非對稱校正電路220可以是技藝中已知的任何校正電路,其能夠減輕MR非對稱的影響。使用連續時間濾波器230過濾校正輸出225。在一些例子中,運續時間濾波器230是技藝中已知的RC濾波器電路,其被調諧以操作成帶通濾波器、高通濾波器、或低通濾波器。依據此處所提供的揭示,精於本技藝之人士將能夠識別可被用於當作連續時間濾波器230的各種濾波器。也應注意,依據電路的特定操作,可與連續時間濾波器230一起包括其他類比處理電路。依據此處所提供的揭示,精於本技藝之人士將能夠識別可與資料偵測系統200結合之各種類比處理電路系統。
將過濾輸出235從連續時間濾波器230提供到類比至數位轉換器240。類比至數位轉換器240可以是技藝中已知的任何電路,其能夠將類比輸入信號轉換成對應的一連串數位樣本。類比至數位轉換器240抽樣過濾輸出235,與在各自抽樣點提供對應於過濾輸出235的大小的一連串數位樣本245。數位樣本245被提供到數位濾波器250。數位濾波器250提供數位化過濾輸出255。在本發明的一些實施例中,數位濾波器250是技藝中已知的數位有限脈衝回應濾波器。在本發明的一特定實施例中,數位濾波器250是十分接頭有限脈衝回應濾波器。
數位化過濾輸出225被提供到資料偵測器電路260。資料偵測器電路260可以是技藝中已知的任何偵測器/解碼器。例如,資料偵測器電路260可結合低密度同位檢查解碼器。當作另一例子,資料偵測器電路260可以結合Viterbi(維特比)演算法解碼器。依據此處所提供的揭示,精於本技藝之人士將能夠識別可用於本發明的不同實施例之各種偵測器電路。使用數位化過濾輸出255,資料偵測器電路260產生Yideal
輸出265。Yideal
輸出265表示具有資料偵測處理所施加的各種誤差校正之信號輸入205。使Yideal
輸出265可用於下游處理。
此外,Yideal
輸出265被提供到局部回應目標電路280,其將輸出符合已知目標。局部回應目標電路280可以是技藝中已知的任何目標濾波器。在本發明的一些實施例中,局部回應目標電路是技藝中已知的數位有限脈衝回應濾波器。在本發明的一特定實施例中,局部回應目標電路280是三分接頭數位有限脈衝回應濾波器。
局部回應目標電路280提供目標輸出285到加總元件292。加總元件292從調整輸出279減去目標輸出285,及結果被提供當作誤差信號289,儲存在偏移更新暫存器290。如下面討論一般,調整輸出279導出自數位化過濾輸出255。從偏移更新暫存器290提供預先低頻偏移校正輸出291。使用乘法器電路293將預先低頻偏移校正輸出291乘以增益因數288,以產生低頻偏移校正輸出294。使用數位至類比轉換器295將低頻偏移校正輸出294轉換成類比反饋信號297。如上述,使用加總元件299從可變放大輸出212減去類比反饋信號297,以產生處理輸出215。
藉由施加臨時校正來減少加總元件299提供處理輸出215時和當對應於可變放大輸出212的類比反饋信號297可利用時之間的潛時。可藉由饋送預先低頻偏移校正輸出291到誤差信號289的計算內來達成臨時校正,而不必等待透過加總元件299的低頻偏移調整以經由廻路傳播回去。當作概述,在與目標輸出285比較之前,臨時校正從數位化過濾輸出255有效減去預先低頻偏移校正輸出291,以產生誤差信號289。就其本身而論,對應於誤差信號289的任何低頻偏移校正可快速用於計算誤差信號289的新值。結果減少處理輸出215的可利用性和應用自此導出的信號到誤差信號289(及因此的預先低頻偏移校正輸出291)之間的潛時。經由資料偵測系統200,潛時的此種減少增加廻路穩定性,且能夠減少位元週期和對應的較高頻寬。
尤其是,預先低頻偏移校正輸出291被提供到延遲電路213。來自延遲電路213的延遲輸出217被提供到加總元件210,在其中從預先低頻偏移校正輸出291將其減去,以產生輸出211。延遲電路213將延遲應用到預先低頻偏移校正輸出291,其說明透過經由加總元件299(即、預先低頻偏移校正輸出291到數位至類比轉換器295、抗磁非對稱校正電路220、連續時間濾波器230、類比至數位轉換器240、數位濾波器250、資料偵測器260、局部回應目標電路280、和加總元件292)的路徑將反映在誤差信號289中之預先低頻偏移校正輸出291所使用的時間。此廻路在此處意指從屬廻路。延遲輸出217被提供到加總元件210,其從預先低頻偏移校正輸出291的目前版減去預先低頻偏移校正輸出291之延遲版,以產生加總輸出211。加總輸出211被提供到加總元件277,在其中從延遲電路270所提供之數位化過濾輸出255的延遲輸出275將其減去。來自加總元件277的結果被提供當作調整輸出279。從誤差信號289經由偏移更新暫存器290、延遲電路213、加總元件210、加總元件277、和加總元件292的廻路在此處被稱作主廻路。
加總輸出211最初反映預先低頻偏移校正輸出291的值,但是在由延遲電路213施加的延遲週期期滿之後,當由加總元件210減掉預先低頻偏移校正輸出291時,加總輸出211是零。下面虛擬碼說明加總輸出211的值:
在此方式中,由預先低頻偏移校正輸出291所反映的任何偏移可被快速施加到誤差信號289的產生,當作主廻路的一部分,但是施加到較慢的從屬廻路之由預先低頻偏移校正輸出291所反映的偏移當被施加到誤差信號289時可被取消。此防止雙重計數預先低頻偏移校正輸出291,同時能夠臨時使用預先低頻偏移校正輸出291。事實上,透過主廻路一段低頻偏移校正仍經由從屬廻路傳播的最初週期,將預先低頻偏移校正輸出291加速成誤差信號289,然後在其經由從屬廻路傳播之後,對加總元件299施加預先低頻偏移校正輸出291的真正影響。
數位化過濾輸出255被提供到延遲電路270,其提供延遲的過濾輸出信號275。由延遲電路270所施加之延遲的週期對應於信號經由資料偵測器260和局部回應目標電路280加以傳播所需的時間,減掉經由加總元件277傳播所需的時間量。藉由施加此延遲,調整輸出279與目標輸出285及時校準(即、對應的數位化過濾輸出255被用於產生目標輸出285和調整輸出279二者)。
回到圖3,流程圖300圖示根據本發明的一或多個實施例之減少資料偵測系統中的低頻偏移校正潛時之方法。隨著流程圖300,接收資料輸入(方塊305)。此資料輸入可以例如是源自於磁性儲存媒體的類比輸入信號。在資料輸入上執行可變增益放大(方塊310)。在一些例子中,使用類比可變增益放大器進行可變放大。可變增益放大提供可變放大輸出。從可變放大輸出減去低頻偏移(方塊312),及將類比處理應用到最後的處理輸出(方塊315)。此類比處理可包括如技藝中所知之連續時間過濾處理及/或抗磁非對稱校正,但是並不侷限於此。然後經由類比至數位轉換處理將類比處理輸出轉換成一或多個數位樣本(方塊320)。
將最後的數位樣本數位化過濾,以產生Y輸出(方塊325)。在一些例子中,使用技藝中已知的數位有限脈衝回應濾波器進行數位過濾。在Y輸出上執行資料偵測處理,以產生Yideal
輸出(方塊330)。可使用技藝中已知的任何資料偵測器/解碼器來執行資料偵測處理。此外,將局部回應過濾應用到Yideal
輸出,以產生目標輸出(方塊335)。在一些例子中,使用數位有限脈衝回應濾波器進行局部回應過濾,在其中如技藝中所知一般,將濾波器的分接頭耦合至目標組。
及時延遲Y輸出,以將其與目標輸出校準(方塊340)。一旦Y輸出與目標輸出校準(或者將在乘法處理之後校準)(方塊340),其決定目前的低頻偏移校正輸出是否已經由產生反饋誤差信號而傳播(方塊345)。若目前的低頻偏移校正輸出尚未經由反饋誤差信號的產生而傳播回去(方塊345),則從Y輸出減去低頻偏移校正輸出,以產生Y反饋值(方塊350)。另一方面,若目前的低頻偏移校正輸出已經由產生反饋誤差信號而傳播(方塊345),則通過Y輸出當作Y反饋信號(方塊355)。在兩例子中,從Y反饋信號減去目標輸出(來自方塊335),以更新低頻偏移校正輸出(方塊360)。此低頻偏移校正輸出(方塊365)乘以增益因數,及將乘積轉換成類比低頻偏移信號(方塊370)。在方塊312的減法中使用此類比低頻偏移信號。增益因數被選擇成用於低頻校正廻路之廻路增益的單位為一。
回到圖4,根據本發明的各種實施例圖示包括具有低潛時廻路復原的讀取通道410之儲存系統400。儲存系統400可以例如是硬碟機。低潛時廻路復原包括資料偵測器,其可以是技藝中已知的任何資料偵測器,包括例如Viterbi演算資料偵測器。儲存系統400又包括預置放大器470、介面控制器420、硬碟控制器466、馬達控制器468、心軸馬達472、磁碟盤478、及讀/寫頭476。介面控制器420控制至/從磁碟盤478之資料的定址和時序。磁碟盤478上的資料係由幾群磁性信號所組成,當組件被適當定位在磁碟盤478上方時可由讀/寫頭組件476偵測這些磁性信號。在一實施例中磁碟盤478包括根據縱向或垂直記錄規劃所記錄的磁性信號。
在典型讀取操作中,藉由馬達控制器468將讀/寫頭組件476準確地定位在想要的磁碟盤478之資料磁軌上。馬達控制器468相對於磁碟盤478來定位讀/寫頭組件476,並且在硬碟控制器466的引導之下,藉由移動讀/寫頭組件到磁碟盤478上的適當資料磁軌來驅動心軸馬達472。心軸馬達472以預定的旋轉率(RPM)來旋轉磁碟盤478。一旦讀/寫頭組件476被定位在適當資料磁軌附近,則當以心軸馬達472轉動磁碟盤478時,由讀/寫頭組件476感測表示磁碟盤478上的資料之磁性信號。感測的磁性信號被提供當作表示磁碟盤478上的磁性資料之連續、精密的類比信號。透過預置放大器470將此精密的類比信號從讀/寫頭組件476傳送到讀取通道模組464。預置放大器470可操作成放大從磁碟盤478存取之精密的類比信號。接著,讀取通道模組410解碼和數位化所接收的類比信號,以重建原先寫入到磁碟盤478的資訊。將此資料當作讀取資料403而提供到接收電路。當作解碼接收的資訊之一部分,讀取通道410依據增益調整反饋電路來執行可變增益放大。增益調整反饋電路包括主廻路和從屬廻路。在一些例子中,讀取通道410包括類似於上面有關圖2的討論之電路系統。在一些例子中,增益調整處理係根據上面有關圖3的討論來執行。利用將寫入資料401提供到讀取通道模組410,寫入操作大體上與先前的讀取操作相反。然後將此資料編碼和寫入到磁碟盤478。
總之,本發明設置用以執行資料處理之新的系統、裝置、方法、及配置。儘管上面已詳細說明本發明的一或多個實施例,但是在不違背本發明的精神之下,精於本技藝之人士將知道各種選擇、修正、和同等物。因此,上述說明不應被視作本發明的範疇之限制,本發明的範疇係由附錄於後的申請專利範圍所定義。
100...資料偵測系統
105...類比輸入信號
110...可變增益放大器
112...放大輸出
115...加總輸出
120...抗磁非對稱校正電路
125...校正輸出
130...運續時間濾波器
135...過濾輸出
140...類比至數位轉換器
145...數位樣本
150...數位濾波器
155...數位式過濾輸出
160...資料偵測器
165...Yideal
輸出
170...延遲電路
175...延遲信號
180...局部回應目標濾波器
185...目標輸出
189...誤差信號
190...偏移更新暫存器
192...加總元件
195...數位至類比轉換器
197...類比反饋信號
199...加總元件
200...資料偵測系統
205...類比輸入信號
210...可變增益放大器
211...加總輸出
212...可變放大輸出
213...延遲電路
215...處理輸出
217...延遲輸出
220...抗磁非對稱校正電路
225...校正輸出
230...連續時間濾波器
235...過濾輸出
240...類比至數位轉換器
245...數位樣本
250...數位濾波器
255...數位化過濾輸出
260...資料偵測器電路
265...Yideal
輸出
270...延遲電路
275...延遲輸出
277...加總元件
279...調整輸出
280...局部回應目標電路
285...目標輸出
288...增益因數
289...誤差信號
290...偏移更新暫存器
291...預先低頻偏移校正輸出
292...加總元件
293...乘法器電路
294...低頻偏移校正輸出
295...數位至類比轉換器
297...類比反饋信號
299...加總元件
400...儲存系統
401...寫入資料
403...讀取資料
410...讀取通道
420...介面控制器
466...硬碟控制器
468...馬達控制器
470...預置放大器
472...心軸馬達
476...讀/寫頭組件
478...磁碟盤
參考說明書的其餘部分所說明之圖式將可進一步瞭解本發明的各種實施例。在圖式中,相同參考號碼用在所有幾個圖式中,以表示類似組件。在一些實例中,由小寫字母所組成的副標與參考號碼結合,以表示多個類似組件的其中之一。當對參考號碼進行參考而未特別指明是現存的副標時,將表示所有此種多個類似組件。
圖1為包括習知技術低頻偏移校正廻路的資料偵測系統圖;
圖2為根據本發明的一或多個實施例之包括減少潛時低頻偏移校正廻路電路的資料偵測系統圖;
圖3為根據本發明的一或多個實施例之用以減少資料偵測系統中的低頻偏移校正潛時之方法的流程圖;及
圖4為根據本發明的一些實施例之包括減少潛時低頻偏移校正廻路電路的儲存系統圖。
200...資料偵測系統
205...類比輸入信號
210...可變增益放大器
211...加總輸出
212...可變放大輸出
213...延遲電路
215...處理輸出
217...延遲輸出
220...抗磁非對稱校正電路
225...校正輸出
230...連續時間濾波器
235...過濾輸出
240...類比至數位轉換器
245...數位樣本
250...數位濾波器
255...數位化過濾輸出
260...資料偵測器電路
265...Yideal
輸出
270...延遲電路
275...延遲輸出
277...加總元件
279...調整輸出
280...局部回應目標電路
285...目標輸出
289...誤差信號
290...偏移更新暫存器
291...預先低頻偏移校正輸出
292...加總元件
293...乘法器電路
294...低頻偏移校正輸出
295...數位至類比轉換器
297...類比反饋信號
298...增益
299...加總元件
Claims (14)
- 一種儲存裝置,該儲存裝置包含:一儲存媒體;一讀/寫頭組件,其中該讀/寫頭組件可操作成存取儲存在該儲存媒體上的資訊,與將該資訊傳送到一類比處理電路,及其中該類比處理電路包括:一加總電路,其中該加總電路從該資訊的一導數減去一低頻偏移反饋,以產生一處理輸出;一類比至數位轉換器,其中該類比至數位轉換器將該處理輸出的一導數轉換成一連串數位樣本;以及一數位處理電路,其中該數位處理電路包括:一資料偵測器電路,其中該資料偵測器電路將一資料偵測演算法應用到該等連串數位樣本的一導數,與提供一理想輸出;一誤差反饋電路,其中該誤差反饋電路包括一條件減法電路,其有條件地從該等連串數位樣本的該導數之一延遲版減去一臨時低頻偏移校正信號,以產生一臨時因數;一誤差計算電路,其中該誤差計算電路至少部分依據該臨時因數和該理想輸出的一導數來產生一臨時低頻偏移校正信號;及一數位至類比轉換器,其中該數位至類比轉換器轉換該臨時低頻偏移校正信號的一導數,以產生該低頻偏移反饋。
- 根據申請專利範圍第1項之儲存裝置,其中該類比處理電路另外包括一抗磁非對稱校正電路和一濾波器,其中該抗磁非對稱校正電路接收該處理輸出與提供一校正輸出,及其中該濾波器接收該校正輸出與提供該處理輸出的該導數。
- 根據申請專利範圍第1項之儲存裝置,其中該數位處理電路另外包括一數位濾波器,及其中該數位濾波器接收該等連串數位樣本,與提供該等連串數位樣本的該導數。
- 根據申請專利範圍第1項之儲存裝置,其中該加總電路是一第一加總電路,及其中該條件減法電路包括:一延遲電路,其中該延遲電路提供該臨時低頻偏移校正信號的一延遲版;以及一第二加總電路,其中該第二加總電路從該臨時低頻偏移校正信號減去該臨時低頻偏移校正信號的該延遲版,以產生一補償因數。
- 根據申請專利範圍第4項之儲存裝置,其中該延遲電路是一第一延遲電路,及其中該條件減法電路另外包括:一第二延遲電路,其中該第二延遲電路接收該等連串數位樣本的該導數,與提供該等連串數位樣本的該導數之該延遲版;及一第三加總電路,其中該第三加總電路從該臨時低頻偏移校正信號的該延遲版減去該補償因數,以產生該臨時 因數。
- 根據申請專利範圍第1項之儲存裝置,其中該加總電路是一第一加總電路,其中該誤差計算電路包括:一第二加總電路,其中該第二加總電路從該臨時因數減去該理想輸出的該導數,以產生該臨時低頻偏移校正信號。
- 根據申請專利範圍第1項之儲存裝置,其中該增益因數產生單位為一的廻路增益。
- 一種資料處理電路,該電路包含:一加總電路,其中該加總電路從一輸入信號減去一低頻偏移反饋,以產生一處理輸出;一資料偵測器電路,其中該資料偵測器電路將一資料偵測演算法應用到該處理輸出的一導數,與提供一理想輸出;一誤差反饋電路,其中該誤差反饋電路包括一條件減法電路,其有條件地從該處理輸出的該導數之一延遲版減去一臨時低頻偏移校正信號,以產生一臨時因數;一誤差計算電路,其中該誤差計算電路至少部分依據該臨時因數和該理想輸出的一導數來產生一臨時低頻偏移校正信號;及其中該低頻偏移反饋係導出自該臨時低頻偏移校正信號。
- 根據申請專利範圍第8項之電路,其中該處理輸出的該導數是該處理輸出的一第一導數,及其中該電路另外 包含:一類比至數位轉換器,其中該類比至數位轉換器轉換該處理輸出的一第二導數,以產生該處理輸出的該第一導數;以及一數位至類比轉換器,其中該數位至類比轉換器轉換該臨時低頻偏移校正信號的一導數,以產生該低頻偏移反饋。
- 根據申請專利範圍第9項之電路,其中該電路另外包含:一乘法電路,及其中該乘法電路將該臨時低頻偏移校正信號乘以增益因數,以產生該臨時低頻偏移校正信號的該導數。
- 根據申請專利範圍第9項之電路,其中該電路另外包含:一可變增益放大器,其中該可變增益放大器接收導出自一儲存媒體的資訊,與提供該輸入信號;一抗磁非對稱校正電路,其中該抗磁非對稱校正電路接收該處理輸出,與提供一校正輸出;及一濾波器,其中該濾波器接收該校正輸出,與提供該處理輸出的該第二導數。
- 根據申請專利範圍第8項之電路,其中該處理輸出的該導數是該處理輸出的一第一導數,及其中該電路另外包含:一濾波器,其中該濾波器接收該處理輸出的一第二導 數,與提供該處理輸出的該第一導數。
- 根據申請專利範圍第8項之電路,其中該誤差計算電路包括:一局部回應目標電路,其中該局部回應目標電路接收該理想輸出,與產生該理想輸出的該導數。
- 一種用於減少潛時資料處理之方法,該方法包含:設置一加總電路;從一輸入信號減去一低頻偏移反饋,以產生一處理輸出;將一資料偵測演算法應用到該處理輸出的一導數,以產生一理想輸出;實施一條件減法,其中從該處理輸出的該導數減去一臨時低頻偏移校正信號,以在該臨時低頻偏移校正信號變成可用之後的有限週期期間產生一臨時因數;從該臨時因數減去該理想輸出的一導數,以產生該臨時低頻偏移校正信號,其中該低頻偏移反饋是該臨時低頻偏移校正信號的一導數;及藉由乘法電路將該臨時低頻偏移校正信號乘以增益因數,以產生該臨時低頻偏移校正信號的該導數。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/491,179 US8154972B2 (en) | 2009-06-24 | 2009-06-24 | Systems and methods for hard disk drive data storage including reduced latency loop recovery |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201101297A TW201101297A (en) | 2011-01-01 |
TWI476765B true TWI476765B (zh) | 2015-03-11 |
Family
ID=42236566
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098128399A TWI476765B (zh) | 2009-06-24 | 2009-08-24 | 包含減少潛時迴路復原的硬碟機資料儲存的系統及方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8154972B2 (zh) |
EP (1) | EP2267712A1 (zh) |
JP (1) | JP5444013B2 (zh) |
KR (1) | KR101580330B1 (zh) |
CN (1) | CN101930750B (zh) |
TW (1) | TWI476765B (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8565047B2 (en) | 2011-04-28 | 2013-10-22 | Lsi Corporation | Systems and methods for data write loopback based timing control |
US8862972B2 (en) * | 2011-06-29 | 2014-10-14 | Lsi Corporation | Low latency multi-detector noise cancellation |
US8730077B2 (en) * | 2011-08-23 | 2014-05-20 | Lsi Corporation | Read channel with selective oversampled analog to digital conversion |
US8773811B2 (en) | 2011-12-12 | 2014-07-08 | Lsi Corporation | Systems and methods for zone servo timing gain recovery |
US8625216B2 (en) | 2012-06-07 | 2014-01-07 | Lsi Corporation | Servo zone detector |
US8681444B2 (en) | 2012-06-07 | 2014-03-25 | Lsi Corporation | Multi-zone servo processor |
US8564897B1 (en) | 2012-06-21 | 2013-10-22 | Lsi Corporation | Systems and methods for enhanced sync mark detection |
US8711502B1 (en) | 2012-10-12 | 2014-04-29 | Lsi Corporation | Preamplifier-to-channel communication in a storage device |
US9019641B2 (en) | 2012-12-13 | 2015-04-28 | Lsi Corporation | Systems and methods for adaptive threshold pattern detection |
US9053217B2 (en) | 2013-02-17 | 2015-06-09 | Lsi Corporation | Ratio-adjustable sync mark detection system |
US9424876B2 (en) | 2013-03-14 | 2016-08-23 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for sync mark mis-detection protection |
US9275655B2 (en) | 2013-06-11 | 2016-03-01 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Timing error detector with diversity loop detector decision feedback |
US10152999B2 (en) | 2013-07-03 | 2018-12-11 | Avago Technologies International Sales Pte. Limited | Systems and methods for correlation based data alignment |
US9129650B2 (en) | 2013-07-25 | 2015-09-08 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Array-reader based magnetic recording systems with frequency division multiplexing |
US9129646B2 (en) | 2013-09-07 | 2015-09-08 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Array-reader based magnetic recording systems with mixed synchronization |
US9323625B2 (en) | 2013-11-12 | 2016-04-26 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for lost synchronization data set reprocessing |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5848048A (en) * | 1996-07-31 | 1998-12-08 | Sony Corporation | Optical disc reproducing apparatus, signal processing apparatus and method of the same |
US20060239655A1 (en) * | 2005-02-04 | 2006-10-26 | Youichi Ogura | Optical disc playback apparatus |
US7262928B1 (en) * | 2003-03-25 | 2007-08-28 | Marvell International Ltd. | Dc-offset compensation loops for magnetic recording system |
TW200746099A (en) * | 2006-06-05 | 2007-12-16 | Mediatek Inc | Wobble detection circuit and method for processing a wobble signal |
TW200805340A (en) * | 2006-06-05 | 2008-01-16 | Mediatek Inc | Apparatus and methods for light spot servo signal detection |
TW200809807A (en) * | 2006-06-05 | 2008-02-16 | Mediatek Inc | Automatic gain controller and method thereof |
Family Cites Families (99)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3973182A (en) | 1971-08-20 | 1976-08-03 | Agency Of Industrial Science & Technology | Method and apparatus for detecting uneven magnetic field by hall effect in semiconductor |
US3973183A (en) | 1971-08-20 | 1976-08-03 | Agency Of Industrial Science & Technology | Method and apparatus for detecting uneven magnetic field by a change in resistance of semiconductor element |
US4024571A (en) | 1975-08-14 | 1977-05-17 | Rca Corporation | Synchronizing system employing burst crossover detection |
US4777544A (en) | 1986-08-15 | 1988-10-11 | International Business Machine Corporation | Method and apparatus for in-situ measurement of head/recording medium clearance |
DE3938520A1 (de) | 1989-11-21 | 1991-05-29 | Teves Gmbh Alfred | Verfahren und system zur messdatenerfassung und -auswertung |
US5130866A (en) | 1990-07-17 | 1992-07-14 | International Business Machines Corporation | Method and circuitry for in-situ measurement of transducer/recording medium clearance and transducer magnetic instability |
US5278703A (en) | 1991-06-21 | 1994-01-11 | Digital Equipment Corp. | Embedded servo banded format for magnetic disks for use with a data processing system |
US5309357A (en) | 1992-01-28 | 1994-05-03 | Independent Scintillation Imaging Systems (Isis) Inc. | Scintillation data collecting apparatus and method |
US5341249A (en) | 1992-08-27 | 1994-08-23 | Quantum Corporation | Disk drive using PRML class IV sampling data detection with digital adaptive equalization |
US5377058A (en) | 1992-12-31 | 1994-12-27 | International Business Machines Corporation | Fly height servo control of read/write head suspension |
US5400201A (en) | 1993-10-25 | 1995-03-21 | Syquest Technology, Inc. | Servo burst pattern for removing offset caused by magnetic distortion and method associated therewith |
JPH07302938A (ja) | 1994-04-28 | 1995-11-14 | Sony Corp | 圧電セラミックトランス及びその製造方法 |
US5798885A (en) | 1994-06-06 | 1998-08-25 | Fujitsu Limited | Head positioning control for disk apparatus using peak detection, polarity detection and sector mark detection |
US5862005A (en) | 1994-10-11 | 1999-01-19 | Quantum Corporation | Synchronous detection of wide bi-phase coded servo information for disk drive |
US5796535A (en) | 1995-05-12 | 1998-08-18 | Cirrus Logic, Inc. | Sampled amplitude read channel employing a user data frequency synthesizer and a servo data frequency synthesizer |
US5696639A (en) | 1995-05-12 | 1997-12-09 | Cirrus Logic, Inc. | Sampled amplitude read channel employing interpolated timing recovery |
US5668679A (en) | 1995-12-21 | 1997-09-16 | Quantum Corporation | System for self-servowriting a disk drive |
US5987562A (en) | 1996-03-08 | 1999-11-16 | Texas Instruments Incorporated | Waveform sampler and method for sampling a signal from a read channel |
US6023383A (en) | 1996-03-19 | 2000-02-08 | Texas Instruments Incorporated | Error estimation circuit and method for providing a read channel error signal |
FR2748571B1 (fr) | 1996-05-09 | 1998-08-07 | Europ Agence Spatiale | Dispositif de recepteur pour systeme de navigation notamment par satellite |
US5844920A (en) | 1996-11-07 | 1998-12-01 | Cirrus Logic, Inc. | Thermal asperity compensation using multiple sync marks for retroactive and split segment data synchronization in a magnetic disk storage system |
US5835295A (en) | 1996-11-18 | 1998-11-10 | Cirrus Logice, Inc. | Zero phase restart interpolated timing recovery in a sampled amplitude read channel |
US5901010A (en) | 1997-02-07 | 1999-05-04 | Cirrus Logic, Inc. | Magnetic disc recording system employing two stage actuators for simultaneous accesses through multiple recording heads |
US5781129A (en) | 1997-03-03 | 1998-07-14 | Motorola, Inc. | Adaptive encoder circuit for multiple data channels and method of encoding |
US6081397A (en) | 1997-04-08 | 2000-06-27 | International Business Machines Corporation | Method and apparatus for SID-to-SID period estimation |
US6009549A (en) | 1997-05-15 | 1999-12-28 | Cirrus Logic, Inc. | Disk storage system employing error detection and correction of channel coded data, interpolated timing recovery, and retroactive/split-segment symbol synchronization |
US5986830A (en) | 1997-07-30 | 1999-11-16 | Cirrus Logic, Inc. | Read/write channel write precompensation system and method using one or more delay clocks |
US6493162B1 (en) | 1997-12-05 | 2002-12-10 | Seagate Technology Llc | Frame synchronization for viterbi detector |
US6111712A (en) | 1998-03-06 | 2000-08-29 | Cirrus Logic, Inc. | Method to improve the jitter of high frequency phase locked loops used in read channels |
US6158107A (en) | 1998-04-02 | 2000-12-12 | International Business Machines Corporation | Inverted merged MR head with plated notched first pole tip and self-aligned second pole tip |
US6441661B1 (en) | 1998-06-30 | 2002-08-27 | Asahi Kasei Kabushiki Kaisha | PLL circuit |
US6208478B1 (en) | 1998-07-07 | 2001-03-27 | Texas Instruments Incorporated | Read clock interface for read channel device |
US6657802B1 (en) | 1999-04-16 | 2003-12-02 | Infineon Technologies Corporation | Phase assisted synchronization detector |
US6404829B1 (en) | 1999-06-29 | 2002-06-11 | Oak Technology, Inc. | DC insensitive AGC circuit for optical PRML read channel |
US6530060B1 (en) | 2000-02-08 | 2003-03-04 | Cirrus Logic, Inc. | Sampled amplitude read channel employing a post processor with a boundary error compensator which compensates for boundary error events in a split-field data sector |
US6519102B1 (en) | 2000-04-27 | 2003-02-11 | International Business Machines Corporation | Method and apparatus for implementing an in-situ digital harmonic computation facility for direct access storage device (DASD) |
US6775529B1 (en) | 2000-07-31 | 2004-08-10 | Marvell International Ltd. | Active resistive summer for a transformer hybrid |
US6717764B2 (en) | 2000-06-02 | 2004-04-06 | Seagate Technology Llc | Method and apparatus for head fly height measurement |
US6816328B2 (en) | 2000-06-20 | 2004-11-09 | Infineon Technologies North America Corp. | Pseudo-synchronous interpolated timing recovery for a sampled amplitude read channel |
US6400518B1 (en) | 2000-11-01 | 2002-06-04 | International Business Machines Corporation | Magneto-resistive asymmetry correction circuit |
US6606048B1 (en) | 2000-11-16 | 2003-08-12 | Marvell International, Ltd. | Method and apparatus for equalizing the digital performance of multiple ADC's |
US6490110B2 (en) | 2000-12-05 | 2002-12-03 | Cirrus Logic, Inc. | Servo data detection with improved phase shift tolerance |
JP2002175673A (ja) | 2000-12-07 | 2002-06-21 | Nec Corp | Pll回路、データ検出回路及びディスク装置 |
JP4112809B2 (ja) | 2001-01-31 | 2008-07-02 | 株式会社東芝 | 垂直磁気記録方式の磁気ディスク装置及びディスク製造方法 |
US6603622B1 (en) | 2001-02-28 | 2003-08-05 | Western Digital Technologies, Inc. | Disk drive employing a sync mark detector comprising a matched filter and a dual polarity correlator |
US6963521B2 (en) | 2001-03-30 | 2005-11-08 | Sony Corporation | Disc drive apparatus |
JP2002329329A (ja) | 2001-04-27 | 2002-11-15 | Sony Corp | 相変化記録方式の光ディスク及び光ディスク装置 |
US6865040B2 (en) | 2001-05-22 | 2005-03-08 | Seagate Technology, Llc | Method and system for measuring fly height |
US6633447B2 (en) | 2001-05-25 | 2003-10-14 | Infineon Technologies Ag | Method and apparatus for compensation of second order distortion |
JP4726337B2 (ja) | 2001-06-27 | 2011-07-20 | ルネサスエレクトロニクス株式会社 | ワンチップマイクロコンピュータ |
US6856183B2 (en) | 2001-10-12 | 2005-02-15 | Agere Systems Inc. | Scheme to improve performance of timing recovery systems for read channels in a disk drive |
US7082005B2 (en) | 2001-10-24 | 2006-07-25 | Agere Systems Inc. | Servo data detection in the presence or absence of radial incoherence using digital interpolators |
US6813108B2 (en) | 2001-10-24 | 2004-11-02 | Agere Systems Inc. | Servo data detection in presence of radial incoherence using multiple data detectors |
US7126776B1 (en) | 2002-04-17 | 2006-10-24 | Western Digital Technologies, Inc. | Disk drive having a sector clock that is synchronized to the angular speed of the spindle motor |
US7088533B1 (en) | 2002-04-23 | 2006-08-08 | Maxtor Corporation | Method of self-servo writing in a disk drive using a spiral pattern |
TW563318B (en) | 2002-05-20 | 2003-11-21 | Via Optical Solution Inc | Timing recovery circuit and method |
JP2004014090A (ja) | 2002-06-11 | 2004-01-15 | Fujitsu Ltd | データ再生装置、再生方法、及び再生装置の制御を行う回路 |
JP2004095047A (ja) | 2002-08-30 | 2004-03-25 | Toshiba Corp | ディスク記憶装置及び同装置におけるサーボアドレスマーク検出方法 |
US7180696B2 (en) | 2002-12-27 | 2007-02-20 | Matsushita Electric Industrial Co., Ltd. | Methods for selective multi-pass servowriting and self-servowriting |
US7092462B2 (en) | 2003-01-14 | 2006-08-15 | Agere Systems Inc. | Asynchronous servo RRO detection employing interpolation |
US7136250B1 (en) | 2003-03-25 | 2006-11-14 | Marvell International Ltd. | Detecting fly height of a head over a storage medium |
US7199961B1 (en) | 2003-03-25 | 2007-04-03 | Marvell International Ltd. | Detecting fly height of a head over a storage medium |
US6912099B2 (en) | 2003-05-13 | 2005-06-28 | Agere Systems Inc. | Maximum likelihood detection of asynchronous servo data employing interpolation |
US7191382B2 (en) | 2003-06-02 | 2007-03-13 | Fujitsu Limited | Methods and apparatus for correcting data and error detection codes on the fly |
US7308057B1 (en) | 2003-06-05 | 2007-12-11 | Maxtor Corporation | Baseline wander compensation for perpendicular recording |
US7038875B2 (en) | 2003-07-31 | 2006-05-02 | Seagate Technology Llc | Dynamic measurement of head media spacing modulation |
US7016131B2 (en) | 2003-08-29 | 2006-03-21 | Agency For Science, Technology And Research | Method and implementation of in-situ absolute head medium spacing measurement |
US7203017B1 (en) | 2003-09-23 | 2007-04-10 | Marvell International Ltd. | Timing recovery for data storage channels with buffered sectors |
US7620101B1 (en) | 2003-09-24 | 2009-11-17 | Cypress Semiconductor Corporation | Equalizer circuit, communication system, and method that is adaptive to varying launch amplitudes for reducing receiver error |
US7002767B2 (en) | 2003-09-30 | 2006-02-21 | Agere Systems Inc. | Detection of recorded data employing interpolation with gain compensation |
US7133227B2 (en) | 2004-01-21 | 2006-11-07 | Seagate Technology Llc | Head polarity detection algorithm and apparatus |
US7154689B1 (en) | 2004-02-05 | 2006-12-26 | Maxtor Corporation | Apparatus for writing servo bursts on a disk with servo track pitch based on read element width and methods of manufacturing same |
US7230789B1 (en) | 2004-04-08 | 2007-06-12 | Maxtor Corporation | Method and apparatus for performing a self-servo write operation in a disk drive using spiral servo information |
US7180693B2 (en) | 2004-04-14 | 2007-02-20 | Agere Systems Inc. | Method and apparatus for maximum likelihood detection of data employing interpolation with compensation of signal asymmetry |
US8405924B2 (en) | 2004-04-30 | 2013-03-26 | Agere Systems Llc | Method and apparatus for improved address mark detection |
JP4427392B2 (ja) | 2004-06-22 | 2010-03-03 | 株式会社東芝 | 磁気記録媒体、その製造方法及び磁気記録再生装置 |
US7079342B1 (en) | 2004-07-26 | 2006-07-18 | Marvell International Ltd. | Method and apparatus for asymmetry correction in magnetic recording channels |
US7248426B1 (en) | 2004-07-30 | 2007-07-24 | Western Digital Technologies, Inc. | Servo writing a disk drive from spiral tracks by shifting a demodulation window an integer number of sync mark intervals |
US7253984B1 (en) | 2004-09-02 | 2007-08-07 | Maxtor Corporation | Disk drive that generates a position error signal and a fly height signal from a servo burst pattern |
US7193544B1 (en) | 2004-09-08 | 2007-03-20 | Northrop Grumman Corporation | Parallel, adaptive delta sigma ADC |
US7206146B2 (en) | 2004-10-27 | 2007-04-17 | Hitachi Global Storage Technologies Netherlands B.V. | Biphase magnetic pattern detector using multiple matched filters for hard disk drive |
US7167328B2 (en) | 2004-12-17 | 2007-01-23 | Agere Systems Inc. | Synchronizing an asynchronously detected servo signal to synchronous servo demodulation |
US7193798B2 (en) | 2005-01-12 | 2007-03-20 | Agere Systems, Inc. | Method and apparatus for encoding and decoding a runout correction bit pattern of servo field |
US7362536B1 (en) | 2005-07-08 | 2008-04-22 | Maxtor Corporation | Disk drive that compensates for phase incoherence between radially adjacent servo tracks and methods thereof |
JP2007087537A (ja) | 2005-09-22 | 2007-04-05 | Rohm Co Ltd | 信号処理装置、信号処理方法、および記憶システム |
US7693243B2 (en) | 2005-09-26 | 2010-04-06 | Via Technologies, Inc. | Method and circuit for timing recovery |
JP4379814B2 (ja) | 2006-03-28 | 2009-12-09 | 富士通株式会社 | 記憶装置、制御方法、制御装置及びプログラム |
US7423827B2 (en) | 2006-04-20 | 2008-09-09 | Agere Systems Inc. | Systems and methods for accessing data from a variable polarity head assembly |
US7679850B2 (en) | 2006-05-11 | 2010-03-16 | Seagate Technology Llc | Position determination using circular shift codes |
US7796480B2 (en) * | 2006-06-05 | 2010-09-14 | Mediatek Inc. | Apparatus and methods for light spot servo signal detection |
US7411531B2 (en) | 2006-06-30 | 2008-08-12 | Agere Systems Inc. | Methods and apparatus for asynchronous sampling of a received signal at a downsampled rate |
US7499238B2 (en) | 2006-09-22 | 2009-03-03 | Agere Systems Inc. | Systems and methods for improving disk drive synchronization |
US7643235B2 (en) | 2006-09-28 | 2010-01-05 | Seagate Technology Llc | Synchronization for data communication |
TWI392297B (zh) | 2006-10-06 | 2013-04-01 | Realtek Semiconductor Corp | 補償基線游離的裝置及方法 |
US7446690B2 (en) | 2006-11-06 | 2008-11-04 | Atmel Corporation | Apparatus and method for implementing an analog-to-digital converter in programmable logic devices |
US7420498B2 (en) | 2006-11-22 | 2008-09-02 | Infineon Technologies Ag | Signal converter performing a role |
US7768730B2 (en) | 2007-04-30 | 2010-08-03 | Broadcom Corporation | Base line control electronics architecture |
US7602567B2 (en) * | 2007-06-28 | 2009-10-13 | Lsi Corporation | Feed-forward DC restoration in a perpendicular magnetic read channel |
CN101743690B (zh) * | 2008-05-19 | 2014-05-28 | 艾格瑞系统有限公司 | 用于缩减数据检测器反馈回路中等待时间的系统和方法 |
-
2009
- 2009-06-24 US US12/491,179 patent/US8154972B2/en not_active Expired - Fee Related
- 2009-08-24 TW TW098128399A patent/TWI476765B/zh not_active IP Right Cessation
- 2009-09-10 CN CN200910173668.5A patent/CN101930750B/zh active Active
- 2009-09-11 EP EP09170125A patent/EP2267712A1/en not_active Withdrawn
- 2009-09-15 KR KR1020090086956A patent/KR101580330B1/ko active IP Right Grant
-
2010
- 2010-01-07 JP JP2010001622A patent/JP5444013B2/ja not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5848048A (en) * | 1996-07-31 | 1998-12-08 | Sony Corporation | Optical disc reproducing apparatus, signal processing apparatus and method of the same |
US7262928B1 (en) * | 2003-03-25 | 2007-08-28 | Marvell International Ltd. | Dc-offset compensation loops for magnetic recording system |
US20060239655A1 (en) * | 2005-02-04 | 2006-10-26 | Youichi Ogura | Optical disc playback apparatus |
TW200746099A (en) * | 2006-06-05 | 2007-12-16 | Mediatek Inc | Wobble detection circuit and method for processing a wobble signal |
TW200805340A (en) * | 2006-06-05 | 2008-01-16 | Mediatek Inc | Apparatus and methods for light spot servo signal detection |
TW200809807A (en) * | 2006-06-05 | 2008-02-16 | Mediatek Inc | Automatic gain controller and method thereof |
Also Published As
Publication number | Publication date |
---|---|
EP2267712A1 (en) | 2010-12-29 |
TW201101297A (en) | 2011-01-01 |
CN101930750A (zh) | 2010-12-29 |
US8154972B2 (en) | 2012-04-10 |
US20100329096A1 (en) | 2010-12-30 |
JP2011008900A (ja) | 2011-01-13 |
KR20100138694A (ko) | 2010-12-31 |
JP5444013B2 (ja) | 2014-03-19 |
KR101580330B1 (ko) | 2015-12-24 |
CN101930750B (zh) | 2015-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI476765B (zh) | 包含減少潛時迴路復原的硬碟機資料儲存的系統及方法 | |
US7957251B2 (en) | Systems and methods for reduced latency loop recovery | |
TWI446340B (zh) | 用於在儲存裝置中之適應性通道位元密度(cbd)估計的系統及方法 | |
TWI433141B (zh) | 適應性基線補償之系統及方法 | |
US8237597B2 (en) | Systems and methods for semi-independent loop processing | |
JP4812586B2 (ja) | 非対称性キャンセル・コンポーネント、ストレージ・ドライブ | |
JP4109003B2 (ja) | 情報記録再生装置、信号復号回路及び方法 | |
US8837068B1 (en) | Two dimensional magnetic recording servo system adaptive combination | |
EP2191569B1 (en) | Systems and methods for mitigating latency in a data detector feedback loop | |
US8413020B2 (en) | Systems and methods for retimed virtual data processing | |
US8861112B1 (en) | Two dimensional magnetic recording system head separation estimator | |
JP2011030204A (ja) | データ処理回路での2ティア・サンプリング補正のシステムおよび方法 | |
TW516023B (en) | Semiconductor device having decision feedback equalizer | |
US20120124454A1 (en) | Systems and Methods for ADC Sample Based Timing Recovery | |
JP2003016734A (ja) | 情報記録再生装置、信号復号回路、情報記録媒体の記録構造及び方法 | |
US8610608B2 (en) | Systems and methods for reduced latency loop correction | |
US8477581B1 (en) | Asymmetry compensation system | |
JP4244351B2 (ja) | 信号処理装置および信号記憶システム | |
US8970976B1 (en) | Systems and methods for data dependent inter-track interference cancellation | |
US8669891B2 (en) | Systems and methods for ADC based timing and gain control | |
US8063802B1 (en) | Filter for adjusting ADC samples | |
JP2011060369A (ja) | フィルタ係数制御器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |