TWI420653B - 記憶體裝置,記憶體裝置構造,構造,形成記憶體裝置之方法,電流傳導裝置及記憶體單元程式化方法 - Google Patents

記憶體裝置,記憶體裝置構造,構造,形成記憶體裝置之方法,電流傳導裝置及記憶體單元程式化方法 Download PDF

Info

Publication number
TWI420653B
TWI420653B TW098115904A TW98115904A TWI420653B TW I420653 B TWI420653 B TW I420653B TW 098115904 A TW098115904 A TW 098115904A TW 98115904 A TW98115904 A TW 98115904A TW I420653 B TWI420653 B TW I420653B
Authority
TW
Taiwan
Prior art keywords
voltage
diode
layers
current
electrode
Prior art date
Application number
TW098115904A
Other languages
English (en)
Other versions
TW201003900A (en
Inventor
Chandra Mouli
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of TW201003900A publication Critical patent/TW201003900A/zh
Application granted granted Critical
Publication of TWI420653B publication Critical patent/TWI420653B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/22Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the metal-insulator-metal type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/39Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using thyristors or the avalanche or negative resistance type, e.g. PNPN, SCR, SCS, UJT
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/402Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration individual to each memory cell, i.e. internal refresh
    • G11C11/4026Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration individual to each memory cell, i.e. internal refresh using bipolar transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5664Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using organic memory material storage elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5678Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using amorphous/crystalline phase transition storage elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5685Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using storage elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0007Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0009RRAM elements whose operation depends upon chemical change
    • G11C13/0014RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0009RRAM elements whose operation depends upon chemical change
    • G11C13/0014RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material
    • G11C13/0016RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material comprising polymers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/009Write using potential difference applied between cell electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/72Array wherein the access device being a diode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/74Array wherein each memory cell has more than one access device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/76Array using an access device for each cell which being not a transistor and not a diode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2216/00Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
    • G11C2216/02Structural aspects of erasable programmable read-only memories
    • G11C2216/08Nonvolatile memory wherein data storage is accomplished by storing relatively few electrons in the storage layer, i.e. single electron memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Description

記憶體裝置,記憶體裝置構造,構造,形成記憶體裝置之方法,電流傳導裝置及記憶體單元程式化方法
記憶體裝置、記憶體裝置構造、構造、形成記憶體裝置之方法、電流傳導裝置及記憶體單元程式化方法。
積體電路製造之一持續目標係減小由積體電路裝置消耗之半導體佔用面積,且藉此增加整合程度。
記憶體可利用一較大記憶體裝置陣列。因此,個別記憶體裝置大小之減小可轉譯成位元密度之一較大增加。普通記憶體裝置係動態隨機存取記憶體(DRAM)裝置、靜態隨機存取記憶體(SRAM)裝置及非揮發性裝置(所謂的快閃裝置)。非揮發性裝置可併入至NAND或NOR記憶體陣列架構中。
可根據在記憶體裝置之製造中利用之最小特徵大小表達一記憶體裝置之大小。具體而言,若以「F」表示最小特徵大小,則可以單位F2 表達記憶體裝置尺寸。習用DRAM記憶體常常包括至少6F2 之尺寸,而SRAM可需要甚至更大之半導體佔用面積。
一種類型之潛在地消耗極小半導體佔用面積之記憶體係所謂的交叉點記憶體。在交叉點記憶體中,一記憶體單元出現在一字線與一位元線之間的重疊處。具體而言,在該字線與位元線之間提供在暴露於電流中時經歷一穩定且可偵測改變之一材料。舉例而言,該材料可係一鈣鈦礦材料、一硫族化物材料、一離子傳輸材料、一電阻切換材料、一聚合物材料及/或一相變材料。由於該記憶體單元可侷限於一位元線與字線重疊之一區域中,因此該記憶體單元理論上可形成為4F2 或更小之尺寸。
在緊密封裝交叉點記憶體過程中遇到的問題可包含當至或自一個記憶體單元之資料傳送影響一相鄰記憶體單元時出現之干擾機制(或所謂的串擾)。
期望開發用於形成高度積體化電路之經改良之方法及開發經改良之高度積體化電路構造。
在某些實施例中,形成包含二極體之交叉點記憶體單元。該等二極體可經組態以使電流能夠傳遞至該記憶體單元之一部分或自該記憶體單元之一部分傳遞,同時亦減輕且可能地防止毗鄰裝置之間的串擾。該等二極體可含有經堆疊之薄介電膜,其中該等介電膜經帶結構設計以達成針對特定記憶體單元之經修整之二極體特性。
利用用於二極體之經堆疊介電材料而不利用習用基於矽之n-p接面二極體可係有利的。習用基於矽之接面二極體可相對於帶隙、Shockley-Read-Hall(SRH)產生及重組速率、有效摻雜濃度、注入速度、載流子壽命及崩潰強度(或其他高場特性,例如離子化速率等)而受限。
可將交叉點記憶體單元配置為垂直堆疊。堆疊記憶體單元可實質減少由個別記憶體單元所致的佔用面積消耗。舉例而言,若將兩個4F2 之記憶體單元堆疊以使一者直接位於另一者上方,則每一記憶體單元所消耗之半導體佔用面積量有效地減半以使個別記憶體單元實質上僅消耗2F2 之半導體佔用面積。有效佔用面積消耗之減少與經垂直堆疊之記憶體單元之數目成比例地增加。因此,可藉由垂直堆疊一記憶體單元陣列中之至少某些記憶體單元達成整合之顯著進步。
經堆疊之記憶體單元可用作非揮發性記憶體且可對應於單層級單元(SLC)或多層級單元(MLC)。此非揮發性記憶體可併入至NAND記憶體陣列中。在其中形成經多重堆疊之多層級單元(MS-MLC)之實施例中,記憶體可證明係尤其低成本、高效能且高密度。可透過多層級互連路由經堆疊之單元。
在某些實施例中,利用低溫沈積製程且藉助甚少(若存在)高溫摻雜劑活化步驟在一矽基板上方實施記憶體單元之製造。避免高溫處理可減輕對積體電路裝置之熱致毀壞。而且,有希望用作交叉點記憶體單元中之記憶體元件之材料中的諸多材料(舉例而言,Ge2 Se2 Te5 及其他硫族化物、各種金屬氧化物等)缺乏高溫穩定性。
參照圖1至圖14闡述例示性實施例。
參照圖1,圖解闡釋二極體構造2之一片段。該片段包括一基底12及一位於基底12上方之二極體26。
基底12可包括半導體材料,且在某些實施例中可包括單晶矽、基本上由單晶矽組成或由單晶矽組成。該基底可稱作一半導體基板。術語「半導電基板(semiconductive substrate)」、「半導體構造(semiconductor construction)」及「半導體基板(semiconductor substrate)」意指包括半導電材料之任一構造,該半導電材料包含(但並不侷限於):體半導電材料,例如一半導電晶圓(單獨或在包括其他材料之總成中);及半導電材料層(單獨或在包括其他材料之總成中)。術語「基板(substrate)」係指任一支撐結構,其包含(但並不侷限於)上文所闡述之半導電基板。
雖然將基底12顯示為同質的,但在某些實施例中其可包括眾多層。舉例而言,基底12可對應於一含有與積體電路製造相關聯之一個或多個層之半導體基板。在此等實施例中,此等層可對應於金屬互連層、障壁層、漫射層、絕緣體層等中之一者或多者。在某些實施例中,該基底之一最上區域可包括一電絕緣材料以使二極體26之一導電層直接抵靠此絕緣材料。在某些實施例中,基底12可包括一絕緣體上半導體(SOI)構造。
二極體26包括導電材料22及32以及絕緣材料34。在某些實施例中,導電材料22及32可稱作導電二極體材料(或換言之,稱作二極體電極)。導電材料22及32可包括任一合適組合物或組合物之組合,且可(舉例而言)包括以下材料中之一者或多者、基本上由該一者或多者組成或由該一者或多者組成:各種金屬(舉例而言,鉭、鉑、鎢、鋁、銅、金、鎳、鈦、鉬等)、含有金屬之組合物(舉例而言,金屬氮化物、金屬矽化物(例如,矽化鎢或矽化鉭等))及經導電摻雜之半導體材料(舉例而言,經導電摻雜之矽)。在某些實施例中,導電材料22及32可各自具有一自大約2奈米至大約20奈米之厚度。
在某些實施例中,材料22可包含鋁、鎢、鉬、鉑、鎳、鉭、銅、鈦、矽化鎢或矽化鉭中之一者且材料32可包含鋁、鎢、鉬、鉑、鎳、鉭、銅、鈦、矽化鎢或矽化鉭中之一不同者。
絕緣材料34可稱作二極體介電材料,且可包括任一合適組合物或組合物之組合。如圖1所圖解闡釋,絕緣材料34可直接實體接觸於材料22及材料34兩者。
在某些實施例中,絕緣材料34包括電絕緣層之一堆疊,其中個別層具有適合於二極體之特定應用之帶隙及/或帶對準特性。該等層可具有自大約0.7奈米至大約5奈米之個別厚度且可包括選自由以下材料組成之群組之一種或多種組合物、基本上由該一種或多種組合物組成或由該一種或多種組合物組成:氮化鋁、氧化鋁、氧化鉿、氧化鎂、氧化鈮、氮化矽、氧化矽、氧化鉭、氧化鈦、氧化釔及氧化鋯。該等氧化物及氮化物係指就主要分量而言,而非就特定化學計量而言。因此,矽之氧化物稱作氧化矽,其包括二氧化矽之化學計量。
二極體26可經組態以在跨越材料32與材料22施加一第一電壓(其中材料32處於高於材料22之一電位)時將電流自材料32傳導至材料22。二極體26亦可經組態以在跨越材料32與材料22施加一第二電壓(其中材料22處於高於材料32之一電位)時抑制電流自材料22流動至材料34。因此,第二電壓可具有一與第一電壓之一極性相反之極性。在某些實施例中,第一電壓可係在大約0.5伏與1.5伏之間且第二電壓可係在大約0伏與-15伏之間。因此,二極體26可表徵為一選擇性傳導裝置,其傳導電流之能力取決於一所施加之偏壓電壓。
在某些實施例中,第一電壓可具有與第二電壓相同之量值。因此,當以一電壓加正向偏壓於二極體26時,該二極體可允許電流自材料32流動至材料22,但當以相同電壓加反向偏壓於二極體26時,該二極體可抑制電流自材料22流動至材料32。
材料34之隧穿特性及/或導電材料22及32之載流子注入特性可經修整以將所期望之特性設計至二極體26中。舉例而言,材料22、32及34可經設計以使得二極體26在跨越材料32與材料22施加上文所闡述之第一電壓時允許電子自材料22隧穿穿過材料34至材料32,但在跨越材料32與材料22施加上文所闡述之第二電壓時抑制電子自材料32隧穿至材料22。
參照圖2,圖解闡釋二極體構造4之一片段。在參照圖2時,在適當位置處使用與上文在闡述圖1時所使用之編號類似之編號。片段4繪示二極體26之另一實施例。片段4包含基底12及位於基底12上方之二極體26。
在所示之實施例中,二極體介電材料34包括三種不同介電材料54、56及58之一堆疊。可相對於彼此修整此等材料以使該等材料之間的帶隙及/或傳導帶邊緣及/或價帶邊緣使載流子能夠沿一個方向而非沿一相反方向隧穿通過該等材料。
介電材料54、56及58可包括任何合適材料,且可(舉例而言)包括選自由以下材料組成之群組之一種或多種組合物:氮化鋁、氧化鋁、氧化鉿、氧化鎂、氧化鈮、氮化矽、氧化矽、氧化鉭、氧化鈦、氧化釔及氧化鋯。
雖然圖2之例示性二極體26具有三種不同介電材料(54、56及58),但在其他實施例中二極體26可包括除三種不同介電材料以外之介電材料。具體而言,在某些實施例中,二極體26可包括三種以上不同介電材料,而在其他實施例中,二極體26可包括三種以下不同介電材料。在二極體26中使用之不同介電材料之數目可影響該二極體對一電壓作出反應之速度。舉例而言,隨著不同介電材料之數目增加,當以一電壓加偏壓於二極體26時之一時間與當回應於該電壓而使電流開始流動穿過二極體26時之一時間之間的一差可減小。然而,隨著不同介電材料之數目增加,用於加正向偏壓於二極體26之一電壓之一量值亦可增加。
可如下製造圖2之實施例。最初,可在基底12上方形成材料22。可藉由利用微影處理及一個或多個蝕刻圖案化材料22。隨後,可在材料22上方形成材料54。在某些實施例中,可在材料22上沈積材料54且可使用微影處理及一個或多個蝕刻將材料54圖案化。可藉助包含(舉例而言)原子層沈積(ALD)等任一合適方法沈積材料54。隨後,可使用上文結合材料54闡述之技術中之一者或多者在材料54上方沈積材料56及58。
在某些實施例中,可選擇在形成材料54、56及58中所使用之方法以使得該等方法實質不改變材料22之尺寸或以其他方式致使材料22不可作為二極體26之一電極運作。舉例而言,在形成材料54、56及58中所使用之一最大溫度可係低於材料22之一熔化溫度以使材料22不因材料54、56及58之形成而改變尺寸或形狀。作為另一實例,材料54、56及58可係未經摻雜的。因此,在形成材料54、56及58中可不使用退火。不藉助退火形成此等材料可係有利的,此乃因退火可涉及因在退火期間所使用之高溫而不合需要地變動材料22之尺寸。
隨後,可在材料58上方形成材料32。可藉由利用微影處理及一個或多個蝕刻而圖案化材料32。材料32可係未經摻雜的且材料32之形成可不使用一高於材料22之一熔化溫度之溫度。
圖3顯示二極體26在一未加偏壓條件下(圖示60)、在一加正向偏壓條件下(圖示62)及在一加反向偏壓條件下(圖示64)之帶隙圖示。圖示60及64顯示,在一未加偏壓條件下及在一加反向偏壓條件下,來自介電材料58、56及54之帶阻止載流子在導電材料22與32之間的遷移。相比之下,圖62顯示,在一加正向偏壓條件下可發生隧穿以使得載流子(具體而言,所示實施例中之電子)可自導電材料22經由量子井66隧穿至導電材料32。圖3中用一虛線箭頭63以圖解法圖解闡釋載流子之流動。應注意,圖1及2中所示之二極體針對自導電材料32至導電材料22之電流而定向。此與圖3中圖解闡釋自導電材料22至導電材料32之電子流(換言之,沿一與電流相反之方向)之圖示一致。在其他實施例中,可反轉材料54、56及58之配置以使得在加正向偏壓條件下電子流係自導電材料32至導電材料22。
圖3之帶結構可視為經設計之帶結構。可藉由III/V材料之分子束磊晶(MBE)生長形成異質結構。在介電材料中,可透過熱處理(例如,對氧化鋁之熱處理)設計一帶隙,此對於非揮發性記憶體單元(例如,「頂障壁」單元及VARIOT快閃單元)係已知的。經帶隙設計之結構可採用在半導體中之載流子傳輸中帶邊緣不連續之特性,及/或可採用在電介質之電荷儲存中帶邊緣不連續之特性。對於非揮發性記憶體單元而言,此可實現保持及持久特性之最佳化。
介電材料薄層之沈積可形成局部量子井66,量子井66可在本文中所闡述之二極體結構中予以採用。可藉由材料選擇及/或熱處理設計電介質之傳導帶及價帶邊緣。可藉由修整二極體之頂部及底部處導電材料之組合物來設計金屬區域中之費米能階(Fermi-level)釘紮。沿電介質厚度之障壁高度可確定結構之隧穿特性。
圖1及2中所闡述之二極體可視為經帶隙設計,此乃因材料22、32、54、56及58之組合物經選擇以使得圖示62之加正向偏壓之隧穿發生。在選擇材料22及32中,應考量功函數。一功函數可與用於自一金屬移除一電子之一能量相關。在圖3中,對應於材料22及32之條之高度可表示材料22及32之功函數。如圖3中所圖解闡釋,材料22可具有高於材料32之一功函數(由一較高條表示)。因此,用於自材料22移除一電子之一能量可大於用於自材料32移除一電子之一能量。將材料22設計為具有高於材料32之一功函數可有助於使電子能夠自材料22隧穿穿過材料54、56及58至材料32。
在選擇材料54、56及58中,應考量障壁高度。一障壁高度可與一材料之一傳導帶與該材料之一價帶之間的一能量差相關。在圖3中,對應於材料54、56及58之條之高度可表示材料54、56及58之障壁高度。在某些實施例中,如圖3之圖示60所圖解闡釋,材料54、56及58之障壁高度可大於材料22及32之功函數。
帶隙設計二極體26可包含選擇材料54、56及58以使材料54、56及58之障壁高度具有一特定關係。舉例而言,材料54、56及58中之每一者可具有一不同障壁高度。另外,如圖示60中所圖解闡釋,材料54、56及58可以增加之障壁高度之次序配置於材料22與32之間。因此,材料54(其最靠近材料22)可具有材料54、56、58中之最低障壁高度,材料56可具有一大於材料54之障壁高度,且材料58可具有一大於材料56之障壁高度。
材料54、56及58可經選擇以具有相對於彼此對準之價帶能階。作為實例,若材料54、56及58之價帶能階係大致相同,則材料54、56及58之價帶能階可係對準的。另一選擇係,材料54、56及58可經選擇以具有相對於彼此對準之傳導帶能階。作為實例,若材料54、56及58之傳導帶能階係大致相同,則材料54、56及58之傳導帶能階可係對準的。
材料54、56及58可經選擇以便當加正向偏壓於二極體26時可在材料54與材料56之間的接面處及在材料56與58之間的接面處形成量子井66。如上文所闡述,可藉由一跨越材料32與22施加之電壓加正向偏壓於二極體26以使材料32處於高於材料22之一電位。此外,在一加正向偏壓條件下,可在二極體之頂部與底部處之導電材料(其中此等導電材料係該等二極體之電極)之間形成量子井。
在某些實施例中,在二極體26之形成期間,材料54、56及58之特性可因形成二極體26所進行之處理步驟而在材料54、56與58之間的介面處稍微改變。舉例而言,在處理期間,即使在小於550℃之相對低處理溫度下,材料54及56中在材料54與56之間的介面處之一小部分仍可彼此混合。材料54及56之部分之混合可使圖3中所圖解闡釋之材料54與56之間的障壁高度之驟然改變降級,此可影響一量子井在材料54與56之間的形成。
為抑制材料54及56之部分之混合及材料56及58之部分之混合,可在材料54與56之間形成一第一絕緣材料極薄層。該第一極薄絕緣層可係一單層且可防止材料54與56之間的混合,藉此保持材料54與56之間的障壁高度之驟然改變。當加正向偏壓於二極體26時,載流子因本文中所闡述之載流子隧穿效應可自由移動通過該第一極薄絕緣層。可在材料56與58之間形成一類似第二極薄絕緣層以防止材料56之部分與材料58之部分之間的混合。舉例而言,可藉由使用ALD之沈積形成該第一及/或第二極薄絕緣層。另一選擇係,可(例如)在一氮環境中藉由鈍化電介質及/或退火形成該第一及/或第二極薄絕緣層。
量子井將具有離散能階。一個電極與一毗鄰電介質之間的接觸將具有一第一費米能階。當提供能量時,該狀態可上升為一第一允許量子能階,該第一允許量子能階可顯著增加載流子隧穿之概率。此可導致電介質中電位障壁之一有效降低。
在一反向偏壓條件(例如,圖示64所繪示之條件)下,電位障壁係高且任一量子井之形成皆受到抑制。因此,存在一傳導電流自一種金屬流動至另一金屬之低概率-此乃因減少之隧穿,其接近零-若適當修整電介質厚度。
跨越例如二極體26之結構之隧穿特性指示當費米能階對應於一最低允許量子能階時可存在一突然接通特性。該等結果可在較高溫度下存在聲子之情形下加以修改,但可自此結構產生一非線性特性。
隧穿可係一極快過程,且可在毫微微秒中發生。隧穿亦可相對地獨立於溫度。因此,本文中所闡述類型之薄膜二極體能夠被極快地切換,且滿足高溫可靠性準則。舉例而言,可加正向偏壓於二極體26且電流可流動穿過二極體26。隨後,可加反向偏壓於二極體26以便抑制電流流動穿過二極體26。可以此方式以一高速率重複地加正向偏壓於二極體26且然後加反向偏壓於二極體26。在某些實施例中,該速率可超過10 Ghz。
適合於經帶隙設計之二極體之某些例示性組合物係用於材料22之鋁、用於材料58之氧化鋁、用於材料56之二氧化矽、用於材料54之氮化矽及用於材料32之鎢。另一組例示性組合物係用於材料22之鉬、用於材料58之二氧化矽、用於材料56之氮化矽、用於材料54之氧化鉿及用於材料32之鉑。另一組例示性組合物係用於材料22之鉑、用於材料58之二氧化矽、用於材料56之氧化鉿、用於材料54之氧化鋯及用於材料32之鎳。
參照圖4,圖解闡釋一構造6之一片段。在參照圖4時,在適當位置處使用與上文在闡述圖1至圖3時所使用之編號類似之編號。該片段包括一基底12及一位於該基底上方之記憶體單元10。
毗鄰片段6顯示一示意性電路圖8以圖解闡釋該片段之電組件中之某些組件。該電路圖顯示:記憶體單元10包括一位元線22、一字線24、一個二極體26及一記憶體元件28。
構造6中將字線24及位元線22顯示為包括導電材料。此導電材料可包括包含以下材料中之一者或多者之任一合適組合物或組合物之組合:各種金屬(舉例而言,鉭、鉑、鎢、鋁、銅、金等)、含有金屬之組合物(舉例而言,金屬氮化物、金屬矽化物等)及經導電摻雜之半導體材料(舉例而言,經導電摻雜之矽)。個別字線及位元線可具有自大約2奈米至大約20奈米之厚度。
記憶體元件28、導電材料32及字線24共同形成記憶體組件35。記憶體元件28可包括任一合適組合物或組合物之組合,且可(舉例而言)包括以下材料中之一者或多者、基本上由該一者或多者組成或由該一者或多者組成:鈣鈦礦材料、硫族化物材料、離子傳輸材料、電阻切換材料、聚合物材料及相變材料。
可利用記憶體組件35之導電材料32及24中之一者或兩者內之電流在一程式化作業中改變記憶體元件28之一狀態,或在一讀取作業中查明記憶體元件28之一狀態。在某些實施例中,在已使用一電流改變記憶體元件28在一程式化作業中之一狀態且已終止該電流之後,記憶體元件28可在缺乏一電流或一電壓之情況下保持處於該新狀態中。
導電材料32、絕緣材料34及位元線22共同形成二極體26,如上文結合圖1至圖3詳細闡述。導電材料32係由記憶體組件35及二極體26重疊而成。在某些實施例中,導電材料32可稱作導電二極體材料(或換言之,稱作二極體電極),即使材料32亦係記憶體組件35之一部分。
在示意性電路圖8中,二極體26顯示於位元線22與記憶體組件35之間。在其他實施例中,二極體26可另外地或替代地提供於字線24與記憶體元件28之間。
在所示之實施例中,二極體26准許自記憶體組件35至位元線22之電流,但限制沿相反方向之電流。此可實現至個別記憶體元件之讀取及自個別記憶體元件之寫入,同時限制毗鄰記憶體元件之間的串擾。
雖然將二極體26顯示為經定向以將電流自記憶體組件35引導至位元線22,但在其他實施例中可反轉二極體26之定向。因此,二極體26可經定向以准許自位元線22至記憶體組件35之電流,且限制沿相反方向之電流。
在某些實施例中,記憶體單元10可併入至一陣列中,該陣列包括記憶體單元之垂直堆疊及記憶體單元之水平配置兩者。在某些實施例中,字線24可係除記憶體單元10以外之複數個記憶體單元(例如,一行記憶體單元)之一部分且可大致垂直於位元線22延伸。位元線22可係除記憶體單元10以外之複數個記憶體單元(例如,一列記憶體單元)之一部分。術語「大致垂直(substantially orthogonally)」意指與不垂直相比位元線及字線更加彼此垂直,其可包含(但並不限於)其中字線及位元線係彼此恰好完全垂直之實施例。
圖5係一圖解闡釋一記憶體單元陣列之一個實施例之示意性電路圖。圖5顯示位於字線24與位元線22之間的記憶體元件28及二極體26,且進一步顯示連接在記憶體元件28與位元線22之間的二極體26。
可如下製造圖5之實施例。最初,可在半導體基底(或基板)12上方形成位元線22。可利用微影處理及一個或多個蝕刻圖案化位元線22以將位元線材料圖案化成複數條線。
隨後,在該等位元線上方形成一第一二極體介電材料34層級(例如,如上文結合圖1至圖3所論述,其可係多個介電層之一堆疊)。可跨越該等位元線及該等位元線之間的空間沈積二極體介電材料34,且然後利用微影處理及一個或多個蝕刻將其圖案化以形成圖4中所示之組態。在某些實施例中,二極體介電材料34僅位於字線與位元線之交叉點處。在某些實施例中,二極體介電材料可留在位元線之間而非經圖案化以僅位於字線與位元線之交叉點處。可藉助包含(舉例而言)ALD之任一合適方法沈積二極體介電材料34。
然後,在二極體介電材料34上方形成一第一導電二極體材料(亦即,二極體電極)32層級。可藉由沈積導電材料32且然後藉助一經微影圖案化遮罩及一個或多個蝕刻將其圖案化從而以圖4中所示之組態來形成該導電材料。
然後,在導電材料32上方形成記憶體元件28。可藉由跨越位元線與該等位元線之間的空間沈積記憶體元件材料,且然後利用微影處理及一個或多個蝕刻來圖案化該記憶體元件材料以形成所示組態(在該組態中該記憶體元件材料僅位於字線與位元線之交叉點處)來形成該等記憶體元件。在某些實施例中,該記憶體元件材料可留在位元線之間而非經圖案化以僅位於字線與位元線之交叉點處。
在該等記憶體元件上方形成一第一字線材料層級。可跨越位元線與該等位元線之間的空間沈積字線材料,且然後利用微影處理及一個或多個蝕刻將其圖案化以形成所示組態(在該組態中該等位元線大致垂直於該等字線)。
可使用上文所論述處理之後續反覆形成後續位元線、二極體電介質、導電二極體材料、記憶體元件及字線層級,藉由一鈍化層將該等層級分離開以將經垂直堆疊之記憶體陣列形成為所期望之高度。在某些實施例中,該等垂直堆疊可包括至少3個記憶體單元、至少10個記憶體單元或至少15個記憶體單元。
該等經垂直堆疊之記憶體單元可彼此相同或可彼此不同。舉例而言,用於處於一垂直堆疊之一個層級之記憶體單元之二極體材料在成分上可與用於處於一垂直堆疊之另一層級之記憶體單元之二極體材料不同,或可與用於處於該垂直堆疊之另一層級之記憶體單元之二極體材料為相同成分。
圖4圖解闡釋提供於位元線22與記憶體組件35之間的二極體26。在其他組態(包含其中記憶體單元係如上文所論述堆疊之組態)中,二極體26可提供於記憶體組件35與字線24之間。除了可在記憶體元件形成之後而非在記憶體元件形成之前形成導電二極體材料及二極體介電材料以外,用於形成此等其他組態之製造製程可與用於形成圖4之組態之製程類似。在又一些實施例中,可反轉該等記憶體單元中之字線及位元線之定向(以使字線位於位元線下方)且可在字線與記憶體元件之間或在位元線與記憶體元件之間形成二極體。
現在返回到圖5,為確定圖5之記憶體單元中之一選定單元之一電阻狀態,可跨越字線24中之一選定字線與位元線22中之一選定位元線施加一讀取電壓。作為回應,一電流可自選定字線24流動至選定位元線22。可量測此電流以確定該選定記憶體單元之一電阻狀態。舉例而言,若該選定記憶體單元經組態以被程式化為一高電阻狀態或一低電阻狀態,則可量測該電流以確定該電流是對應於該高電阻狀態還是該低電阻狀態。在某些實施例中,該記憶體單元可用於儲存關於對應於一位元值「0」之低電阻狀態及對應於一位元值「1」之高電阻狀態之一單個資訊位元。
可藉由將一上文所闡述之讀取電壓施加至對應於欲被讀取之記憶體單元之字線及位元線而使用該讀取電壓類似地讀取圖5之記憶體單元中之每一者。理想地,無論被讀取之記憶體單元如何,讀取電壓之一量值將係相同量值。然而,在某些實施例中,施加至一個記憶體單元之一讀取電壓可具有大於或小於施加至另一記憶體單元之一讀取電壓之一量值。讀取電壓之差異可自若干不同因素中之一者或多者產生。舉例而言,讀取電壓可因字線及/或位元線之長度而端視記憶體單元陣列內記憶體單元之位置而稍微變化。可藉由一概率密度函數(PDF)以統計方式闡述施加至記憶體單元之讀取電壓之差異。
圖6圖解闡釋此一PDF。如圖6中所繪示,最常施加在一字線與位元線之間的讀取電壓可係「V」。然而,如概率密度函數所指示,存在讀取電壓可高於或低於「V」之一有效概率。在某些實施例中,該概率密度函數可係一正態分佈或高斯分佈。
圖7A圖解闡釋跨越一記憶體單元施加之電壓與回應於該等電壓而由該記憶體單元傳導之電流之間的一關係之一個實施例。如圖7A中所繪示,隨著跨越記憶體單元之電壓增加,電流增加。在某些實施例中,電壓與電流之間的關係可係大致線性的。
在某些實施例中,可將記憶體元件28組態成四個不同電阻狀態中之一個電阻狀態。因此,記憶體元件28可表示兩個資訊位元。當然,可能存在其中記憶體元件28具有多於或少於四個不同電阻狀態且因此表示多於或少於兩個資訊位元之其他實施例。當跨越記憶體單元10施加一電壓(例如,一讀取電壓)時,記憶體單元10回應於該電壓而傳導之一電流量可取決於記憶體元件28之電阻狀態。因此,可藉由量測由記憶體單元10回應於該電壓而傳導之一電流來確定記憶體元件28之當前電阻狀態。如上文所論述,跨越記憶體單元10施加之電壓可根據一PDF(例如,圖6中所圖解闡釋之PDF)變化。
圖7B圖解闡釋彼此疊加之四個電流概率密度函數14、16、18及20。PDF 14可表示當跨越記憶體單元10施加具有圖6中所圖解闡釋之PDF之一電壓(例如,一讀取電壓)時記憶體單元10將傳導一特定電流量之概率。PDF 14係以一電流值「I1」為中心。因此,雖然存在電流將係高於或低於「I1」之某一概率,但最可能之電流值係「I1」。
PDF 14可與記憶體元件28之四個不同電阻狀態中之一者(亦即,四個狀態中具有最高電阻且因此最低電流之狀態)相關聯。PDF 16、18及20分別與記憶體28之其他三個電阻狀態相關聯。作為實例,若記憶體元件28處於第二電阻狀態中且跨越記憶體單元10施加電壓,則所得電流可以「I2」為中心且可具有PDF 16。類似地,若記憶體元件28處於第三電阻狀態中,則所得電流可以「I3」為中心且具有PDF 18且若記憶體元件28處於第四電阻狀態(出租(lease)電阻狀態)中,則所得電流可以「I4」為中心且具有PDF 20。
圖7C圖解闡釋基於記憶體元件28同等可能處於該四個電阻狀態中之任一電阻狀態之一假定成為一單個PDF之PDF 14、16、18及20之一組合。應注意,圖7C之PDF以電流值「I1」、「I2」、「I3」及「I4」為峰值。圖7C亦圖解闡釋分別與記憶體元件28之四個電阻狀態相關聯之四個範圍36、38、40及42。範圍36、38、40及42可用於確定記憶體元件28被組態成哪一狀態。舉例而言,在將一讀取電壓施加至記憶體單元10且量測所得電流之後,若該電流係在範圍36內,則可確定記憶體元件28被組態成與範圍36相關聯之電阻狀態且因此記憶體單元10儲存與該電阻狀態相關聯之一特定位元值(例如,「00」)。
然而,當將範圍36、38、40及42與PDF 14、16、18及20進行比較時,人們可得出以下結論:若一電流屬於範圍36內,則可將記憶體元件28組態成第二電阻狀態而非第一電阻狀態係可能的。舉例而言,若施加至記憶體單元10之讀取電壓係低(在圖6之PDF之左手尾部上)且記憶體元件28被組態成第二大電阻狀態(對應於PDF 16之狀態),則所得電流可屬於範圍36內而非可如所期望地屬於範圍38內。因此,可在讀取記憶體單元10時出現誤差。
圖8A圖解闡釋跨越一記憶體單元施加之電壓與由於該等電壓而該記憶體單元傳導之電流之間的一關係之另一實施例。如圖8A中所繪示,隨著跨越記憶體單元之電壓自零增加,電流增加至一轉變點68。隨著電壓增加超過轉變點68之電壓,電流減小至轉變點78。另外,隨著電壓增加超過轉變點78,電流增加。
在某些實施例中,圖8A中所繪示之電壓-電流關係可自二極體26產生。二極體26可經帶隙設計(如上文所闡述)以產生具有圖8A中所圖解闡釋之特性之一電壓-電流關係。具有除轉變點68及78以外之轉變點之其他電壓-電流關係亦係可能的。
在某些實施例中,二極體26之絕緣材料34可包括如上文所闡述之三種不同介電材料(例如,圖2至圖3之材料54、56及58)之一堆疊。該複數個層可經帶隙設計以具有特定障壁高度。舉例而言,若干層可以增加或減小之障壁高度之次序配置。因此,二極體26可具有一包含如圖8A所圖解闡釋之兩個或兩個以上轉變點之電壓-電流關係。實際上,在某些實施例中,若層之數目增加,則轉變點之數目亦可增加。
因此,當跨越二極體26之一第一與第二電極施加一第一電壓時,二極體26(例如,具有如圖2中所圖解闡釋之複數個介電材料層之二極體26之一實施例)可將一第一電流自該第一電極(材料32)傳導至該第二電極(材料22)。舉例而言,該第一電壓及第一電流可對應於圖8A之轉變點68處之電壓及電流。另一選擇係,當跨越該第一與第二電極施加一第二電壓時,二極體26可將一第二電流自該第一電極傳導至該第二電極。該第二電壓可具有與該第一電壓相同之極性且可具有大於該第一電壓之一量值。然而,該第二電流可小於該第一電流。舉例而言,該第二電壓及該第二電流可對應於圖8A之轉變點78處之電壓及電流。
另一選擇係,當跨越該第一與第二電極施加一第三電壓時,二極體26可將一第三電流自該第一電極傳導至該第二電極。該第三電壓可具有與該第一及第二電壓相同之極性且可具有大於該第一及第二電壓之一量值。該第三電流可大於該第二電流(例如,若該第三電壓及第三電流對應於圖8A之點69)且亦可大於該第一電流量(例如,若該第三電壓及第三電流對應於圖8A之點71)。
在某些實施例中,二極體26之一電壓-電流關係可包含除轉變點68及78以外之兩個轉變點(未圖解闡釋)以便當跨越該第一與第二電極施加一第四電壓時二極體26可將一第四電流自該第一電極傳導至該第二電極。該第四電壓可具有與該第一、第二及第三電壓相同之極性且可具有大於該第一、第二及第三電壓之一量值。該第四電流可小於該第三電流量但大於該第一及第二電流量。
此外,二極體26可具有一臨限電壓,高於該臨限電壓二極體26可傳導電流,且該第一電壓及該第二電壓兩者皆可高於該臨限電壓。
亦應注意,若該第一電壓及第一電流對應於轉變點68且若電壓增加至稍微高於該第一電壓,則所得電流將小於該第一電流。類似地,若該電壓降低至稍微低於該第一電壓,則所得電流亦將小於該第一電流。
圖8B圖解闡釋四個疊加之電流概率密度函數44、46、48及50。PDF 44、46、48及50可分別與上文所闡述之記憶體元件28之四個電阻狀態相關聯。PDF 44可表示當跨越記憶體單元10施加具有圖6中所圖解闡釋之PDF之一電壓(例如,一讀取電壓)時記憶體單元10將傳導一特定電流量之概率。
PDF 44可與記憶體元件28之四個不同電阻狀態中之一者(亦即,具有最高電阻且因此最低電流之四個狀態中之狀態)相關聯。PDF 46、48及50分別與記憶體元件28之其他三個電阻狀態相關聯。作為實例,若記憶體元件28處於第二電阻狀態中且跨越記憶體單元10施加電壓,則所得電流可以「I2」為中心且可具有PDF 46。類似地,若記憶體元件28處於第三電阻狀態中,則所得電流可以「I3」為中心且具有PDF 48且若記憶體元件28處於第四電阻狀態(出租電阻狀態)中,則所得電流可以「I4」為中心且具有PDF 50。
PDF 44、46、48及50之形狀與PDF 14、16、18及20之形狀不同,即使兩組PDF皆闡述自具有圖6之PDF的電壓產生之電流。形狀之此差異係因當二極體26經帶隙設計以具有例如轉變點68及78之轉變點時由二極體26強加之圖8A之電壓-電流關係所致。由於此電壓-電流關係,PDF 44、46、48及50可具有小尽PDF 14、16、18與20之間的重疊量之彼此重疊。在某些實施例中,PDF 44、46、48及50可不具有任一顯著重疊。
圖8C圖解闡釋基於記憶體元件28同等可能處於四個電阻狀態中之任一電阻狀態之假定成為一單個PDF之PDF 44、46、48及50之組合。應注意,圖8C之PDF在值「I1」、「I2」、「I3」及「I4」之間具有深谷。範圍36、38、40及42圖解闡釋於圖8C中且分別與記憶體元件28之四個電阻狀態相關聯。當將範圍36、38、40及42與PDF 44、46、48及50進行比較時,人們可得出以下結論:若一電流屬於範圍38內,則記憶體元件28被組態成第二電阻狀態而並非第一電阻狀態係非常可能的,此乃因PDF 44或PDF 48幾乎不重疊至區域38上。因此,比較具有類似於圖8A之電壓-電流關係之二極體與具有類似於圖7A之電壓-電流關係之二極體時,可顯著減少與確定記憶體單元10之電阻狀態相關聯之誤差。
實際上,在某些實施例中,在具有一類似於圖7A之電壓-電流關係之記憶體單元中使用多於兩個電阻狀態由於出現誤差之高概率而係不可行的。因此,此等記憶體單元可將組態成兩個電阻狀態中之一者且僅儲存一個資訊位元。相比之下,若一記憶體單元具有一類似於圖8A之電壓-電流關係,則可使用四個記憶體狀態以使該記憶體單元能夠儲存兩個資訊位元。
圖9圖解闡釋記憶體單元10之另一電壓-電流關係。根據此關係,自一電壓「V1」產生之電流可係一局部最大值。若電壓增加至高於「V1」或降低至低於「V1」,則電流可減小。類似地,電壓「V2」、「V3」及「V4」可係局部最大值。若二極體26經帶隙設計(使用上文所闡述之方法)以產生此一電壓-電流關係,則圖9之電壓-電流關係可自二極體26產生。
在某些實施例中,藉由跨越記憶體單元10施加具有一值「V1」之一程式化電壓,可將記憶體單元10組態成一第一電阻狀態。在某些實施例中,該程式化電壓可具有具有類似於圖6之PDF之一高斯分佈之一PDF。然而,由記憶體單元10回應於該程式化電壓而傳導之一程式化電流可具有比該程式化電壓之PDF更緊密之一PDF(例如,具有一更小寬度及/或標準偏差之PDF),此乃因二極體26可將圖9之電壓-電流關係強加至該程式化電流上。該程式化電流可變動記憶體元件28以使記憶體元件28處於該第一電阻狀態中。
類似地,藉由跨越記憶體單元10分別施加一程式化電壓「V2」、「V3」或「V4」,可將記憶體單元10組態成一第二、第三或第四電阻狀態。因此,由於圖9之電壓-電流關係,二極體26可使可能之程式化電流之範圍變窄。因此,二極體26可使四個相異程式化電流範圍能夠將記憶體元件28程式化為四個相異電阻狀態中之一個電阻狀態。在某些實施例中,該四個程式化電流範圍可大致不重疊且因此該四個相異電阻狀態亦可大致不重疊。
作為實例,記憶體單元10可處於選自與圖8C之範圍36、40或42相關聯之電阻狀態中之一第一電阻狀態中。可跨越字線24與位元線22施加一第一程式化電壓以使一第一電流流動穿過記憶體元件28及二極體26。該第一程式化電壓可在圖9之範圍112內,其自電壓「V2」延伸至高於電壓「V2」之一轉變點。由於該第一電流,記憶體元件28之電阻狀態可自該第一電阻狀態改變為一與圖8C之範圍38相關聯之第二電阻狀態。
隨後,可將記憶體單元10重新程式化為處於該第一電阻狀態而不是該第二電阻狀態中。然後,可跨越字線24與位元線22施加一第二程式化電壓以使一第二電流流動穿過記憶體元件28及二極體26。該第二程式化電壓可在範圍112內且可大於該第一程式化電壓。由於該第二電流,記憶體元件28之電阻狀態可自該第一電阻狀態改變為該第二電阻狀態。儘管有該第二程式化電壓大於該第一程式化電壓之事實,但因圖9中所圖解闡釋之二極體26之電壓-電流關係該第二電流可小於該第一電流。
除二極體26以外之其他裝置亦可具有一類似於圖8A之電壓-電流關係之電壓-電流關係。舉例而言,經連接以形成一閘流體之兩個二極體可具有一具有類似於圖8A之電壓-電流關係之兩個或兩個以上轉變點之電壓-電流關係。
圖4至圖5之記憶體單元在每一記憶體單元中皆具有一單個二極體。在其他實施例中,可在一單個記憶體單元中利用多個二極體。舉例而言,可以背對背配置之方式提供一對二極體以提供矽控整流器(SCR)或閘流體類型特性。圖10圖解闡釋包括一背對背二極體配置之一記憶體單元。在參照圖10時,在適當位置處將使用與上文在闡述圖1至圖9時所使用之編號類似之編號。
圖10顯示一半導體構造之一部分70,且顯示一毗鄰部分70之示意性電路圖72以圖解闡釋部分70所包括之電組件。示意性電路圖72顯示,該部分包括字線22、位元線24、記憶體元件28、一第一二極體74及一第二二極體76。該第一及第二二極體彼此毗鄰,且相對於彼此處於背對背定向中。
部分70包括基底12、記憶體組件52(含有位元線24、記憶體元件28及導電材料32)及位於該記憶體組件與該字線之間的二極體74及76。二極體74包括二極體介電材料80、82及84且二極體76包括二極體介電材料90、92及94。介電材料80、82、84、90、92及94可包括上文針對二極體介電材料所論述之組合物中之任一者。
一導電材料98位於該等二極體之間,且使該等二極體彼此橋接。該導電材料可包括任一合適組合物,且可(舉例而言)包括一種或多種金屬(舉例而言,鉭、鉑、鎢、鋁、銅及金中之一者或多者)及/或一種或多種含有金屬之組合物(舉例而言,金屬矽化物或金屬氮化物)。
圖10之二極體74及76之組合可具有一具有例如圖8A或圖9之電壓-電流關係之兩個或兩個以上轉變點之電壓-電流關係。因此,當讀取一包含二極體74及76之組合之記憶體單元時,該記憶體單元可傳導具有在形狀上類似於圖8B中所圖解闡釋之PDF之PDF的電流。因此,對於記憶體單元而言,被組態成四個不同電阻狀態中之一個電阻狀態以使該記憶體單元儲存兩個資訊位元係可行的,此乃因PDF如上文所論述係未重疊或最低程度地重疊之事實。
圖11係圖解闡釋一記憶體單元陣列之一個實施例之一示意性電路圖。如圖11中所繪示,每一記憶體單元包含一記憶體元件28及兩個二極體-二極體26及二極體30。
在一記憶體單元中具有兩個二極體可提供優於在一記憶體單元中具有一單個二極體之優點。舉例而言,二極體26可具有一類似於圖8A或圖9之電壓-電流關係,該電壓-電流關係實現上文結合圖6至圖9所闡述之特徵及益處。然而,在某些實施例中,在加反向偏壓於二極體26時可允許一洩漏電流,該洩漏電流可係足夠大(例如,在0.01微安培與0.5微安培之間)以消耗一不合需要之功率量或干擾相鄰記憶體單元。相比之下,在加反向偏壓於二極體30時可具有一極低洩漏電流(例如,在微微安與毫微微安範圍中之一電流)但可具有一類似於圖7之電壓-電流關係之電壓-電流關係。藉由使用串聯之二極體26及二極體30,該記憶體單元既可具有類似於圖8A或9之電壓-電流關係且在被加反向偏壓時又可具有極低洩漏電流。
圖12顯示一構造之一部分86且顯示一毗鄰部分86之示意性電路圖87以圖解闡釋部分86所包括之電組件。在參照圖12時,在適當位置處使用與上文在闡述圖1至圖11時所使用之編號類似之編號。
部分86包括基底12、位元線22、二極體26、記憶體元件28及字線24,上文已詳細論述了其中之每一者。在圖12所圖解闡釋之實施例中,二極體26包含導電材料100而非材料22。材料100可包括包含(舉例而言)以下材料之任一合適組合物或組合物之組合:鋁、鎢、鉬、鉑、鎳、鉭、銅、鈦、矽化鎢或矽化鉭;且材料32可包含鋁、鎢、鉬、鉑、鎳、鉭、銅、鈦、矽化鎢或矽化鉭中之一不同者。在某些實施例中,材料100可具有一自大約2奈米至大約20奈米之厚度。如上文結合圖1至圖4所論述,材料34可包含不同介電材料之複數個層。
另外,部分86包含二極體30。在某些實施例中,二極體30可包含一p型摻雜矽層102及一n型摻雜矽層104。在某些實施例中,若二極體30包含p型摻雜矽層102及n型摻雜矽層104,則材料22可包括一經導電摻雜之半導體(例如,經導電摻雜之矽)。二極體30可經組態以在跨越位元線22與字線24施加一電壓以使位元線22處於高於字線24之一電位時(當加反向偏壓於該記憶體單元時)抑制電流自位元線22流動穿過記憶體元件28至字線24。在某些實施例中,二極體30可經組態以在被加反向偏壓時具有一極低洩漏電流(例如,小於0.1微微安培)。
圖13中顯示具有兩個二極體之一記憶體單元之另一實施例。圖13顯示一構造之一部分88且顯示一毗鄰部分88之示意性電路圖89以圖解闡釋部分88所包括之電組件。在參照圖12時,在適當位置處使用與上文在闡述圖1至圖12時所使用之編號類似之編號。
部分88包括基底12、位元線22、二極體26、記憶體元件28及字線24,上文已詳細論述了其中之每一者。如上文結合圖1至圖4所論述,二極體26可包含不同介電材料之複數個層。
另外,部分88包含二極體30。在所繪示之實施例中,二極體30包含共同形成一肖特基二極體之一半導體材料110及直接實體接觸於半導體材料110之一金屬材料108。金屬材料108可包括任一合適組合物或組合物之組合,包含(舉例而言):鎢、鉭、鈦、鉬、銅、鈷、鉑、鈀、鎳及其矽化物。金屬材料108可另外地或替代地包含鋯、鎂、鋅、銦、鈧、釔及其氧化物中之一者或多者。半導體材料110可包括非晶系矽及/或晶態矽。在某些實施例中,半導體材料110可係未經摻雜的。
肖特基二極體30可經組態以在跨越位元線22與字線24施加一電壓以使位元線22處於高於字線24之一電位時(當加反向偏壓於該記憶體單元時)抑制電流自位元線22流動穿過記憶體元件28至字線24。在某些實施例中,二極體30可經組態以在被加反向偏壓時具有一極低洩漏電流(例如,小於0.1微微安培)。
可如下製造圖13之實施例。最初,可在基底12上方形成材料22。可藉由利用微影處理及一個或多個蝕刻圖案化材料22。隨後,可在材料22上方形成材料34。在某些實施例中,可在材料22上沈積材料34且可使用微影處理及一個或多個蝕刻將其圖案化。可藉助包含(舉例而言)原子層沈積(ALD)等任一合適方法沈積材料34。如上文所論述,材料34可包含不同介電材料之複數個層。在此情況下,可個別地沈積材料34之層且使用微影處理及一個或多個蝕刻將其圖案化。
在某些實施例中,可選擇在形成材料34中所使用之方法以使得該等方法大致不改變材料22之尺寸或以其他方式致使材料22不可作為二極體26之一電極運作。舉例而言,在形成材料34中所使用之一最大溫度可係低於材料22之一熔化溫度以使材料22不因材料34之形成而改變尺寸或形狀。
隨後,可在材料34上方形成材料32。可藉由利用微影處理及一個或多個蝕刻圖案化材料32。材料32可係未經摻雜的且材料32之形成可不使用一高於材料22之一熔化溫度之溫度。接下來,可在材料32上方形成半導體材料110。舉例而言,可沈積半導體材料110。可藉由利用微影處理及一個或多個蝕刻圖案化半導體材料110。如上文所提及,半導體材料110可係未經摻雜的,此乃因對半導體材料110進行摻雜及/或退火可涉及高於材料22或材料34之一熔化溫度之溫度。
接下來,可在半導體材料110上方形成金屬材料108。舉例而言,可使用ALD沈積金屬材料108。可藉由利用微影處理及一個或多個蝕刻圖案化金屬材料108。
然後,在金屬材料108上方形成記憶體元件28。可藉由利用微影處理及一個或多個蝕刻圖案化該記憶體元件材料形成記憶體元件28。
然後,在記憶體元件28上方形成字線材料。在形成字線24及記憶體元件28中所使用之一最高溫度可低於材料108、32及22之一熔化溫度以使此等材料不因字線24或記憶體元件28之形成而改變尺寸或形狀。
圖13圖解闡釋提供於位元線22與二極體30之間的二極體26。在其他組態中,二極體26可提供於記憶體元件28與二極體30之間。除了可在二極體30之後而非在二極體30之前形成二極體26以外,用於形成此等其他組態之製造製程可類似於用於形成圖13之組態之製程。在又一些實施例中,可反轉該字線及該位元線之定向(以使該字線位於該位元線下方)且可該在字線與該等記憶體元件之間或在該位元線與該等記憶體元件之間形成二極體。
在某些實施例中,經垂直堆疊之兩個記憶體單元可共享一單個位元線。製造此等經垂直堆疊之記憶體單元可比若該兩個經垂直堆疊之記憶體單元各自具有一不同位元線使用更少處理步驟。
圖14顯示一構造之一部分96且顯示一毗鄰部分96之示意性電路圖97以圖解闡釋部分96所包括之電組件。在參照圖14時,在適當位置處使用與上文在闡述圖1至圖13時所使用之編號類似之編號。
部分96包括基底12、兩個字線24、兩個記憶體元件28、兩個二極體26及一位元線22,上文已詳細論述了其中之每一者。如上文結合圖1至圖4所論述,二極體26中之每一者可包含不同介電材料之複數個層。
可藉由跨越上部字線24與位元線22施加一電壓以使上部字線24處於高於位元線22之一電位且加正向偏壓於上部二極體26而讀取或程式化部分96之上部記憶體單元。回應於該電壓,一電流可自上部字線24流動穿過上部記憶體單元至位元線22。該電流可用於讀取該上部記憶體單元或用於程式化該上部記憶體單元。當讀取或程式化該上部記憶體單元時,可跨越下部記憶體單元施加一電壓(該電壓加反向偏壓於下部二極體26)以便抑制流動穿過該上部記憶體單元之電流自位元線22流動穿過下部記憶體元件28至下部字線24,藉此降低在讀取或程式化該上部記憶體單元之同時將變動該下部記憶體單元之一電阻狀態之可能性。為加反向偏壓於下部二極體26,可跨越位元線22與下部字線24施加一電壓以使位元線22處於高於下部字線24之一電位。
可在讀取或程式化部分96之下部記憶體單元時使用一類似過程,藉此加反向偏壓於上部二極體26同時加正向偏壓於下部二極體26以允許一電流流動穿過下部記憶體元件。該電流可用於讀取或程式化該下部記憶體單元。由於加反向偏壓於上部二極體26,因此上部二極體可抑制電流流動穿過上部記憶體元件28,藉此降低在讀取或程式化該下部記憶體單元之同時將變動該上部記憶體單元之一電阻狀態之可能性。
可如下製造圖14之實施例。最初,可在基底12上方形成材料24。可藉由利用微影處理及一個或多個蝕刻圖案化材料24。在某些實施例中,可使用包含(舉例而言)原子層沈積(ALD)等任一合適方法在基底12上沈積材料24。
然後,在金屬材料24上方形成記憶體元件28。可藉由利用微影處理及一個或多個蝕刻圖案化該記憶體元件材料形成記憶體元件28。隨後,可在材料34上方形成材料32。可藉由利用微影處理及一個或多個蝕刻圖案化材料32。然後,可在材料32上方形成材料34。如上文所論述,材料34可包含不同介電材料之複數個層。在此情況下,可個別地沈積材料34之層且使用微影處理及一個或多個蝕刻將其圖案化。
在某些實施例中,可選擇在形成材料34中所使用之方法以使得該等方法大致不改變材料24之尺寸或以其他方式致使材料24不可運作。舉例而言,在形成材料34中所使用之一最大溫度可系低於材料24之一熔化溫度以使材料24不因材料34之形成而改變尺寸或形狀。不藉助退火形成材料34可係有利的,此乃因退火可涉及因高溫而不合需要地變動材料24之尺寸。
隨後,可在材料34上方形成材料22。可藉由利用微影處理及一個或多個蝕刻圖案化材料22。在某些實施例中,可使用包含(舉例而言)原子層沈積(ALD)等任一合適方法在材料34上沈積材料22。然後,重複形成材料34、32、28及24之方法以形成上部記憶體單元。
圖14圖解闡釋提供於位元線22與記憶體元件28之間的二極體26。在其他組態中,二極體26可提供於記憶體元件28與字線24之間。用於形成此等其他組態之製造製程可類似於用於形成圖14之組態之製程。此外,在某些實施例中,部分96之記憶體單元中之一者或兩者可包含如上文結合圖13所闡述之兩個二極體(例如,二極體26及二極體30)而非一單個二極體。
按照條例,已使用或多或少關於結構及方法特徵之特定語言闡述了本文中所揭示之標的物。然而,應理解,由於本文所揭示之方法包括例示性實施例,因此申請專利範圍並不侷限於所顯示及所闡述之具體特徵。因此,申請專利範圍係由字面措辭來提供完整範疇,且根據等效內容之教義適當地予以解釋。
2...二極體構造
6...構造/片段
8...電路圖
10...記憶體單元
12...基底
14...電流概率密度函數
16...電流概率密度函數
18...電流概率密度函數
20...電流概率密度函數
22...導電材料(位元線)
24...字線
26...二極體
28...記憶體元件
30...二極體
32...導電材料
34...絕緣材料
35...記憶體組件
44...電流概率密度函數
46...電流概率密度函數
48...電流概率密度函數
50...電流概率密度函數
52...記憶體組件
54...介電材料
56...介電材料
58...介電材料
66...量子井
70...半導體構造之一部分
72...電路圖
74...第一二極體
76...第二二極體
80...二極體介電材料
82...二極體介電材料
84...二極體介電材料
86...結構之一部分
87...電路圖
88...結構之一部分
89...電路圖
90...二極體介電材料
92...二極體介電材料
94...二極體介電材料
96...構造之一部分
97...電路圖
98...導電材料
100...導電材料
102...P型摻雜矽層
104...N型摻雜矽層
108...金屬材料
110...半導體材料
I1...電流值
I2...電流值
I3...電流值
I4...電流值
V1...電壓
V2...電壓
V3...電壓
V4...電壓
圖1係一根據一實施例之一構造之一部分之圖解剖面圖;圖2係一根據一實施例之一構造之一部分之圖解剖面圖;圖3顯示圖解闡釋根據一實施例之二極體之三個不同偏壓條件之三個帶隙圖;圖4係一根據一實施例之一構造之一部分之一圖解剖面圖。圖4亦顯示該剖面之組件中之某些組件之示意性電路圖;圖5係一根據一實施例之一記憶體元件陣列之示意性電路圖;圖6係一繪示根據一實施例之一電壓概率分佈函數之曲線圖;圖7A係一繪示根據一實施例之一電壓-電流關係之曲線圖;圖7B係一繪示根據一實施例之電流概率分佈函數之曲線圖;圖7C係一繪示根據一實施例之一電流概率分佈函數之曲線圖;圖8A係一繪示根據一實施例之一電壓-電流關係之曲線圖;圖8B係一繪示根據一實施例之電流概率分佈函數之曲線圖;圖8C係一繪示根據一實施例之一電流概率分佈函數之曲線圖;圖9係一根據一實施例之一電壓-電流關係之曲線圖;圖10係一根據一實施例之一構造之一部分之圖解剖面圖。圖10亦顯示該剖面之組件中之某些組件之一示意性電路圖;圖11係一根據一實施例之一記憶體元件陣列之示意性電路圖;圖12係一根據一實施例之一構造之一部分之圖解剖面圖。圖12亦顯示該剖面之組件中之某些組件之一示意性電路圖;圖13係一根據一實施例之一構造之一部分之圖解剖面圖。圖13亦顯示該剖面之組件中之某些組件之一示意性電路圖;及圖14係一根據一實施例之一構造之一部分之圖解剖面圖。圖14亦顯示該剖面之組件中之某些組件之一示意性電路圖。
2...二極體構造
12...基底
22...導電材料(位元線)
26...二極體
32...導電材料
34...絕緣材料

Claims (61)

  1. 一種記憶體裝置,其包括:一第一字線;一第二字線;一位元線;一第一記憶體單元,其包括一第一二極體及一第一記憶體元件,該第一二極體經組態以選擇性地允許電流自該第一字線流動穿過該第一記憶體元件至該位元線且經組態以抑制電流自該位元線流動穿過該第一記憶體元件至該第一字線,該第一二極體包括電絕緣層之一堆疊;及一第二記憶體單元,其包括一第二二極體及一第二記憶體元件,該第二二極體經組態以允許電流自該第二字線流動穿過該第二記憶體元件至該位元線且經組態以抑制電流自該位元線流動穿過該第二記憶體元件至該第二字線。
  2. 如請求項1之裝置,其中該第一記憶體元件可選擇性地組態成兩個或兩個以上不同電阻狀態中之一個電阻狀態,且該第二記憶體元件可選擇性地組態成兩個或兩個以上不同電阻狀態中之一個電阻狀態。
  3. 如請求項1之裝置,其中該第一二極體包括一第一金屬電極及一第二金屬電極,且該第二二極體包括第二介電材料、一第三金屬電極及一第四金屬電極。
  4. 如請求項3之裝置,其中電絕緣層之該堆疊包括選自二氧化矽、氮化矽、氧化鈦、氧化鉭、氧化鋁、氮化鋁、 氧化鉿、氧化鋯、氧化鎂、氧化釔及氧化鈮中之至少一種材料,且該第二介電材料包括選自二氧化矽、氮化矽、氧化鈦、氧化鉭、氧化鋁、氮化鋁、氧化鉿、氧化鋯、氧化鎂、氧化釔及氧化鈮中之至少一種材料。
  5. 如請求項3之裝置,其中電絕緣層之該堆疊包括不同介電材料,電絕緣層之該堆疊經組態以在跨越該第一金屬電極與該第二金屬電極施加一電壓時在該堆疊之該等層之間的接面處形成量子井。
  6. 如請求項1之裝置,其中該第一記憶體元件包括鈣鈦礦材料、硫族化物材料、離子傳輸材料、電阻切換材料及聚合物材料中之一者或多者。
  7. 一種記憶體裝置構造,其包括:一基板;一第一字線,其位於該基板上方;一第一記憶體單元,其位於該第一字線上方,該第一記憶體單元包括一第一二極體,該第一二極體包括一第一介電材料;一位元線,其位於該第一記憶體單元上方;一第二記憶體單元,其位於該位元線上方,該第二記憶體單元包括一第二二極體;一第二字線,其位於該第二記憶體單元上方;且其中該第一二極體經組態以允許電流自該第一字線流動至該位元線且該第一二極體經組態以抑制電流自該位元線流動至該第一字線,且該第二二極體經組態以允許 電流自該第二字線流動至該位元線且該第二二極體經組態以抑制電流自該位元線流動至該第二字線。
  8. 如請求項7之構造,其中該第一記憶體單元包括可選擇性地組態成兩個或兩個以上不同電阻狀態中之一個電阻狀態之一第一記憶體元件,且該第二記憶體單元包括可選擇性地組態成該兩個或兩個以上不同電阻狀態中之一個電阻狀態之一第二記憶體元件。
  9. 如請求項7之構造,其中:該第一二極體包括該第一介電材料、一第一金屬電極及一第二金屬電極,該第一介電材料直接實體接觸於該第一金屬電極及該第二金屬電極兩者;且該第二二極體包括第二介電材料、一第三金屬電極及一第四金屬電極,該第二介電材料直接實體接觸於該第三金屬電極及該第四金屬電極。
  10. 如請求項9之構造,其中該第一介電材料包括不同介電材料之複數個層,該複數個層經組態以在跨越該第一金屬電極與該第二金屬電極施加一電壓時在該複數個層中之該等層之間的接面處形成量子井。
  11. 如請求項10之構造,其中該複數個層中之每一層皆具有一不同障壁高度,每一障壁高度皆與該複數個層中之該等層中之一者之一傳導帶與一價帶之間的一能量差相關。
  12. 如請求項10之構造,其中該複數個層係以增加之障壁高度之次序實體地配置於該第二金屬電極與該第一金屬電 極之間,最接近該第二金屬電極的該複數個層中之一層具有該複數個層中之最低障壁高度,且最接近該第一金屬電極的該複數個層中之一層具有該複數個層中之最高障壁高度。
  13. 一種記憶體裝置,其包括:一字線;一位元線;一記憶體元件,其可選擇性地組態成兩個或兩個以上不同電阻狀態中之一個電阻狀態;一第一二極體,其經組態以回應於跨越該位元線與該字線施加之一第一電壓而抑制一第一電流自該位元線流動穿過該記憶體元件至該字線;及一第二二極體,其包括一介電材料且經組態以回應於跨越該字線與該位元線施加之一第二電壓而允許一第二電流自該字線流動穿過該記憶體元件至該位元線。
  14. 如請求項13之裝置,其中該第一二極體包括一未經摻雜之半導體材料。
  15. 如請求項13之裝置,其中該第一二極體包括一肖特基二極體,該肖特基二極體包括一金屬材料及一半導體材料,該金屬材料直接接觸於該半導體材料。
  16. 如請求項15之裝置,其中該半導體材料係非晶系矽。
  17. 如請求項15之裝置,其中該半導體材料係晶態矽。
  18. 如請求項13之裝置,其中該第二二極體包括一第一金屬電極及一第二金屬電極,且其中該介電材料包括不同介 電材料之複數個層,該複數個層經組態以回應於該第二電壓而在該複數個層中之該等層之間的接面處形成量子井。
  19. 一種構造,其包括:一基板;一位元線,其位於該基板上方;一字線,其位於該位元線及該基板兩者上方;一記憶體元件,其位於該位元線上方且位於該字線下方,該記憶體元件可選擇性地組態成三個或三個以上不同電阻狀態中之一個電阻狀態;一第一二極體,其位於該位元線上方且位於該字線下方,該第一二極體經組態以回應於跨越該位元線與該字線施加之一第一電壓而抑制一第一電流自該位元線流動穿過該記憶體元件至該字線;及一第二二極體,其位於該位元線上方且位於該字線下方,該第二二極體包括一介電材料及一金屬材料且經組態以回應於跨越該字線與該位元線施加之一第二電壓而允許一第二電流自該字線流動穿過該記憶體元件至該位元線。
  20. 如請求項19之構造,其中該介電材料包括不同介電材料之複數個層,該複數個層經組態以回應於該第二電壓而在該複數個層中之該等層之間的接面處形成量子井。
  21. 如請求項19之構造,其中該第一二極體包括一肖特基二極體,該肖特基二極體包括一金屬材料及一未經摻雜之 半導體材料,該金屬材料直接接觸於該未經摻雜之半導體材料。
  22. 一種形成記憶體裝置之方法,其包括:在一基板上方形成一位元線;在該位元線及該基板兩者上方形成一字線;在該位元線上方且在該字線下方形成一記憶體元件,該記憶體元件可選擇性地組態成三個或三個以上不同電阻狀態中之一個電阻狀態;在該位元線上方且在該字線下方形成一第一二極體,該第一二極體經組態以回應於跨越該位元線與該字線施加之一第一電壓而抑制一第一電流自該位元線流動穿過該記憶體元件至該字線;及在該位元線上方且在該字線下方形成一第二二極體,該第二二極體包括一介電材料、一第一金屬電極及一第二金屬電極,該第二二極體經組態以回應於跨越該字線與該位元線施加之一第二電壓而允許一第二電流自該字線流動穿過該記憶體元件至該位元線。
  23. 如請求項22之方法,其中該形成該第二二極體包括使用原子層沈積在該第二金屬電極上沈積該介電材料。
  24. 如請求項22之方法,其中在該形成該第一二極體、該第二二極體及該記憶體元件中所使用之最大溫度小於該第一金屬電極之一熔化溫度及該第二金屬電極之一熔化溫度兩者。
  25. 如請求項22之方法,其中該形成該第一二極體包括在該 形成該第二二極體之後形成該第一二極體。
  26. 如請求項22之方法,其中該第一二極體包括一肖特基二極體,該肖特基二極體包括一金屬材料及一未經摻雜之半導體材料,該金屬材料直接接觸於該未經摻雜之半導體材料。
  27. 如請求項22之方法,其中該介電材料包括不同介電材料之複數個層,該複數個層經組態以回應於該第二電壓而在該複數個層中之該等層之間的接面處形成量子井。
  28. 一種電流傳導裝置,其包括:一第一電極;一第二電極;介電材料,其實體接觸於該第一電極及該第二電極;且其中該裝置經組態以回應於在該第一電極與該第二電極之間施加之一第一電壓而將一第一電流自該第一電極穿過該介電材料傳導至該第二電極;且該裝置經組態以回應於在該第一電極與該第二電極之間施加之一第二電壓而將一第二電流自該第一電極經由該介電材料傳導至該第二電極,該第二電流小於該第一電流且該第二電壓大於該第一電壓。
  29. 如請求項28之裝置,其中該第一電壓及該第二電壓兩者皆大於一臨限電壓,該裝置經組態以在於該第一電極與該第二電極之間施加大於該臨限電壓之一電壓時將電流自該第一電極傳導至該第二電極。
  30. 如請求項28之裝置,其中該裝置經組態以回應於在該第 一電極與該第二電極之間施加之一第三電壓而將一第三電流自該第一電極穿過該介電材料傳導至該第二電極,該第三電壓大於該第二電壓且該第三電流大於該第一電流及該第二電流兩者。
  31. 如請求項30之裝置,其中該裝置進一步經組態以回應於在該第一電極與該第二電極之間施加之一第四電壓而將一第四電流自該第一電極穿過該介電材料傳導至該第二電極,該第四電壓大於該第三電壓且該第四電流小於該第三電流。
  32. 如請求項28之裝置,其中該裝置經組態以在跨越該第一電極與該第二電極施加具有與該第一電壓之一極性相反之一極性之一第三電壓時抑制電流自該第二電極流動穿過該介電材料至該第一電極。
  33. 如請求項28之裝置,其中該第一電壓及該第二電壓兩者具有同一極性。
  34. 如請求項28之裝置,其中該第一電極包括一第一金屬且該第二電極包括不同於該第一金屬之一第二金屬。
  35. 如請求項34之裝置,其中與該第一金屬相關聯之一第一功函數係與用於自該第一金屬移除一電子之一能量相關,且與該第二金屬相關聯之一第二功函數係與用於自該第二金屬移除一電子之一能量相關,該第一功函數低於該第二功函數。
  36. 如請求項34之裝置,其中該介電材料具有大於該第一金屬之一功函數及該第二金屬之一功函數兩者之一障壁高 度,該障壁高度係與該介電材料之一傳導帶與該介電材料之一價帶之間的一能量差相關。
  37. 如請求項34之裝置,其中該第一金屬係鋁、鎢、鉬、鉑、鎳、鉭、銅、鈦、矽化鎢或矽化鉭中之一者,且該第二金屬係鋁、鎢、鉬、鉑、鎳、鉭、銅、鈦、矽化鎢或矽化鉭中之一不同者。
  38. 如請求項28之裝置,其中該介電材料包括選自二氧化矽、氮化矽、氧化鈦、氧化鉭、氧化鋁、氮化鋁、氧化鉿、氧化鋯、氧化鎂、氧化釔及氧化鈮中之至少一種材料。
  39. 如請求項28之裝置,其中該介電材料包括複數個層,該複數個層中之每一層皆包括一不同介電材料。
  40. 如請求項39之裝置,其中該介電材料經組態以回應於跨越該第一電極與該第二電極施加之該第一電壓而在該複數個層中該等層之間的接面處形成量子井。
  41. 如請求項39之裝置,其中該複數個層中之每一層皆具有一不同障壁高度,每一障壁高度係與該複數個層中之該等層中之一者之一傳導帶與一價帶之間的一能量差相關。
  42. 如請求項41之裝置,其中該複數個層包括第一複數個層,且其中該介電材料進一步包括內插於該第一複數個層中之該等介電材料層之間的第二複數個絕緣材料層,該第二複數個薄層經組態以抑制不同介電材料之該第一複數個層彼此混合。
  43. 如請求項41之裝置,其中該複數個層係以增加之障壁高度之次序實體地配置於該第二電極與該第一電極之間,最接近該第二電極的該複數個層中之一層具有該複數個層中之最低障壁高度,且最接近該第一電極的該複數個層中之一層具有該複數個層中之最高障壁高度。
  44. 如請求項39之裝置,其中該複數個層中之每一層皆具有一價帶能階且該複數個層中之該等層之該等價帶能階係對準的。
  45. 如請求項39之裝置,其中該複數個層中之每一層皆具有一傳導帶能階且該複數個層中之該等層之該等傳導帶能階係對準的。
  46. 一種構造,其包括:一基板;一第二金屬層,其位於該基板上方;介電材料,其位於該第二金屬層上方;一第一金屬層,其位於該介電材料上方;且其中該介電材料經組態以回應於跨越該第一金屬層與該第二金屬層施加之一第一電壓而傳導一第一電流且經組態以回應於跨越該第一金屬層與該第二金屬層施加之一第二電壓而傳導一第二電流,該第二電流小於該第一電流且該第二電壓高於該第一電壓。
  47. 如請求項46之構造,其中該介電材料係直接實體接觸於該第一金屬層及該第二金屬層兩者。
  48. 如請求項46之構造,其中該介電材料包括複數個層,該 複數個層中之每一層皆包括一不同介電材料,該介電材料經組態以回應於施加之該第一電壓而在該複數個層中之該等層之間的接面處形成量子井。
  49. 如請求項48之構造,其中該複數個層中之每一層皆具有一小於或等於6奈米之厚度。
  50. 一種記憶體裝置,其包括:一字線;一位元線;一記憶體元件,其可選擇性地組態成三個或三個以上不同電阻狀態中之一個電阻狀態;及一個二極體,其經組態以回應於跨越該字線與該位元線施加之一電壓而允許一電流自該字線流動穿過該記憶體元件流至該位元線,且經組態以無論增加還是降低該電壓皆減小該電流。
  51. 如請求項50之記憶體裝置,其中該二極體包括一第一二極體且進一步包括一第二二極體,該第二二極體經組態以回應於該電壓而允許該電流自該字線流動穿過該記憶體元件至該位元線,該第一二極體及該第二二極體共同形成一閘流體。
  52. 如請求項50之記憶體裝置,其中該記憶體元件包括鈣鈦礦材料、相變材料、硫族化物材料、離子傳輸材料、電阻切換材料及聚合物材料中之一者或多者。
  53. 如請求項50之記憶體裝置,其中該二極體包括一第一金屬電極、一第二金屬電極及不同介電材料之複數個層, 該複數個層經組態以回應於該電壓而在該複數個層中之該等層之間的接面處形成量子井。
  54. 一種構造,其包括:一基板;一位元線,其位於該基板上方;一字線,其位於該位元線及該基板兩者上方;一記憶體元件,其位於該位元線上方且位於該字線下方,該記憶體元件可選擇性地組態成三個或三個以上不同電阻狀態中之一個電阻狀態;及一個二極體,其位於該位元線上方且位於該字線下方,該二極體經組態以回應於跨越該字線與該位元線施加之一電壓而允許一電流自該字線流動穿過該記憶體元件流至該位元線,且經組態以無論增加還是降低該電壓皆減小該電流。
  55. 如請求項54之構造,其中該二極體包括一第一金屬電極、一第二金屬電極及不同介電材料之複數個層,該複數個層經組態以回應於該電壓而在該複數個層中之該等層之間的接面處形成量子井。
  56. 一種記憶體單元程式化方法,其包括:提供一包括一字線、一位元線、一個二極體及一記憶體元件之記憶體單元,該記憶體元件具有一第一電阻;跨越該字線與該位元線施加一電壓,該電壓係在一電壓範圍內;使用該二極體,回應於該電壓之該施加而控制流動穿 過該記憶體元件之一電流之一量,以使得在該所施加之電壓係該範圍內之最低電壓之情形下,該電流量比在該電壓係該範圍內之最高電壓之情形下大;及由於該電流而將該記憶體元件變動為具有一第二電阻。
  57. 如請求項56之方法,其中該電壓係一第一電壓,該電流係一第一電流,且該變動係一第一次變動,且該方法進一步包括:在該第一次變動之後,第二次將該記憶體元件變動為具有該第一電阻而非該第二電阻;在該第二次變動之後,跨越該字線與該位元線施加一第二電壓,該第二電壓係在該電壓範圍內且大於該第一電壓;使用該二極體,回應於該第二電壓而允許一第二電流流動穿過該記憶體元件,該第二電流小於該第一電流;及由於該第二電流而將該記憶體元件變動為具有該第二電阻。
  58. 如請求項56之方法,其進一步包括自該字線及該位元線移除該電壓藉此中斷該電流之該流動,且其中該記憶體元件在不存在該電流或該電壓之情形下維持該第二電阻。
  59. 如請求項56之方法,其中該第二電阻大於該第一電阻。
  60. 如請求項56之方法,其中該第二電阻小於該第一電阻。
  61. 如請求項56之方法,其中該二極體包括一第一金屬電 極、一第二金屬電極及不同介電材料之複數個層,該複數個層經組態以回應於該電壓而在該複數個層中之該等層之間的接面處形成量子井。
TW098115904A 2008-05-22 2009-05-13 記憶體裝置,記憶體裝置構造,構造,形成記憶體裝置之方法,電流傳導裝置及記憶體單元程式化方法 TWI420653B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/125,797 US8120951B2 (en) 2008-05-22 2008-05-22 Memory devices, memory device constructions, constructions, memory device forming methods, current conducting devices, and memory cell programming methods

Publications (2)

Publication Number Publication Date
TW201003900A TW201003900A (en) 2010-01-16
TWI420653B true TWI420653B (zh) 2013-12-21

Family

ID=41340768

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098115904A TWI420653B (zh) 2008-05-22 2009-05-13 記憶體裝置,記憶體裝置構造,構造,形成記憶體裝置之方法,電流傳導裝置及記憶體單元程式化方法

Country Status (6)

Country Link
US (6) US8120951B2 (zh)
EP (1) EP2277174B1 (zh)
KR (1) KR101196052B1 (zh)
CN (1) CN102037515B (zh)
TW (1) TWI420653B (zh)
WO (1) WO2009142884A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8987702B2 (en) 2007-05-01 2015-03-24 Micron Technology, Inc. Selectively conducting devices, diode constructions, constructions, and diode forming methods

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8077536B2 (en) * 2008-08-05 2011-12-13 Zeno Semiconductor, Inc. Method of operating semiconductor memory device with floating body transistor using silicon controlled rectifier principle
US8487450B2 (en) * 2007-05-01 2013-07-16 Micron Technology, Inc. Semiconductor constructions comprising vertically-stacked memory units that include diodes utilizing at least two different dielectric materials, and electronic systems
US8134194B2 (en) 2008-05-22 2012-03-13 Micron Technology, Inc. Memory cells, memory cell constructions, and memory cell programming methods
US8120951B2 (en) 2008-05-22 2012-02-21 Micron Technology, Inc. Memory devices, memory device constructions, constructions, memory device forming methods, current conducting devices, and memory cell programming methods
US8766231B2 (en) 2011-03-07 2014-07-01 Hewlett-Packard Development Company, L.P. Nanoscale electronic device with barrier layers
CN102881317B (zh) * 2011-07-13 2015-08-12 华邦电子股份有限公司 三维存储器阵列
KR20130043474A (ko) * 2011-10-20 2013-04-30 에스케이하이닉스 주식회사 통합 메모리 블록 및 이를 포함하는 데이터 처리 시스템
US9076523B2 (en) * 2012-12-13 2015-07-07 Intermolecular, Inc. Methods of manufacturing embedded bipolar switching resistive memory
US8766234B1 (en) * 2012-12-27 2014-07-01 Intermolecular, Inc. Current selector for non-volatile memory in a cross bar array based on defect and band engineering metal-dielectric-metal stacks
US20150137062A1 (en) * 2013-03-14 2015-05-21 Intermolecular Inc. Mimcaps with quantum wells as selector elements for crossbar memory arrays
US9276011B2 (en) 2013-03-15 2016-03-01 Micron Technology, Inc. Cell pillar structures and integrated flows
US20140269046A1 (en) * 2013-03-15 2014-09-18 Micron Technology, Inc. Apparatuses and methods for use in selecting or isolating memory cells
US20140339661A1 (en) * 2013-05-20 2014-11-20 T3Memory, Inc. Method to make mram using oxygen ion implantation
US9299410B2 (en) * 2013-09-04 2016-03-29 Shintaro SAKAI Reading magnetic memory based on regions within a cell array
US8995169B1 (en) * 2013-09-12 2015-03-31 Sandisk 3D Llc Method of operating FET low current 3D Re-RAM
US9431410B2 (en) 2013-11-01 2016-08-30 Micron Technology, Inc. Methods and apparatuses having memory cells including a monolithic semiconductor channel
US9437604B2 (en) * 2013-11-01 2016-09-06 Micron Technology, Inc. Methods and apparatuses having strings of memory cells including a metal source
US9905757B2 (en) 2013-11-12 2018-02-27 Hewlett Packard Enterprise Development Lp Nonlinear memristor devices with three-layer selectors
CN103852491A (zh) * 2014-03-20 2014-06-11 华中科技大学 一种相态检测系统及方法
EP3178173A4 (en) 2014-08-07 2018-03-14 Intel Corporation Packet data unit mapping into time resource patterns for efficient device-to-device communications
US9812639B2 (en) * 2014-09-10 2017-11-07 Toshiba Memory Corporation Non-volatile memory device
EP3149740A4 (en) * 2014-09-25 2017-11-01 Kilopass Technology, Inc. Thyristor volatile random access memory and methods of manufacture
CN106030712B (zh) * 2014-09-25 2018-04-24 克劳帕斯科技有限公司 闸流晶体管随机存取存储器中的功率减小
US9728597B2 (en) * 2014-12-04 2017-08-08 Taiwan Semiconductor Manufacturing Co., Ltd. Metal-insulator-metal structure and method for forming the same
US20170271408A1 (en) * 2015-01-28 2017-09-21 Hewlett Packard Enterprise Development Lp Memory cell with a multi-layered selector
KR101646017B1 (ko) * 2015-06-16 2016-08-05 고려대학교 산학협력단 크로스바 어레이 구조의 메모리 장치 및 이의 제조 방법
US10045082B2 (en) * 2015-07-02 2018-08-07 The Nielsen Company (Us), Llc Methods and apparatus to correct errors in audience measurements for media accessed using over-the-top devices
JP6869239B2 (ja) * 2015-11-06 2021-05-12 カーバー サイエンティフィック インコーポレイテッドCarver Scientific, Inc. 電子エントロピー・メモリデバイス
CN110235199B (zh) * 2017-01-30 2023-01-10 美光科技公司 包括多个存储器阵列叠组的集成存储器组合件
US10593399B2 (en) 2018-03-19 2020-03-17 Micron Technology, Inc. Self-selecting memory array with horizontal bit lines
US10937494B2 (en) * 2019-02-15 2021-03-02 Arm Limited Increasing current to memory devices while controlling leakage current
JP2022144045A (ja) * 2021-03-18 2022-10-03 キオクシア株式会社 セレクタ装置及び半導体記憶装置
TWI838615B (zh) * 2021-03-22 2024-04-11 凌北卿 具有蕭特基二極體之非揮發性記憶體元件
KR20230020706A (ko) * 2021-08-04 2023-02-13 삼성전자주식회사 블록 프로그램을 수행하는 반도체 장치 및 그의 동작 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050158950A1 (en) * 2002-12-19 2005-07-21 Matrix Semiconductor, Inc. Non-volatile memory cell comprising a dielectric layer and a phase change material in series
US20060203541A1 (en) * 2003-03-18 2006-09-14 Haruki Toda Phase change memory device
WO2006114904A1 (en) * 2005-04-22 2006-11-02 Matsushita Electric Industrial Co., Ltd. Non volatile memory cell and semiconductor memory device

Family Cites Families (84)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US551A (en) * 1838-01-09 Mode of attaching springs to carriages
US3972059A (en) * 1973-12-28 1976-07-27 International Business Machines Corporation Dielectric diode, fabrication thereof, and charge store memory therewith
US4068217A (en) * 1975-06-30 1978-01-10 International Business Machines Corporation Ultimate density non-volatile cross-point semiconductor memory array
US5512733A (en) 1989-12-14 1996-04-30 Mitsubishi Denki Kabushiki Kaisha Cooker
US5534711A (en) 1991-01-18 1996-07-09 Energy Conversion Devices, Inc. Electrically erasable, directly overwritable, multibit single cell memory elements and arrays fabricated therefrom
US5296716A (en) * 1991-01-18 1994-03-22 Energy Conversion Devices, Inc. Electrically erasable, directly overwritable, multibit single cell memory elements and arrays fabricated therefrom
BE1007902A3 (nl) 1993-12-23 1995-11-14 Philips Electronics Nv Schakelelement met geheugen voorzien van schottky tunnelbarriere.
US5497017A (en) * 1995-01-26 1996-03-05 Micron Technology, Inc. Dynamic random access memory array having a cross-point layout, tungsten digit lines buried in the substrate, and vertical access transistors
US6031772A (en) * 1997-06-20 2000-02-29 Oki Electric Industry Co., Ltd. Semiconductor memory device having floating gate transistors
US6277730B1 (en) 1998-02-17 2001-08-21 Matsushita Electronics Corporation Method of fabricating interconnects utilizing fluorine doped insulators and barrier layers
US6677207B1 (en) * 1998-11-05 2004-01-13 Texas Instruments Incorporated Vanishingly small integrated circuit diode
US6479385B1 (en) 2000-05-31 2002-11-12 Taiwan Semiconductor Manufacturing Company Interlevel dielectric composite layer for insulation of polysilicon and metal structures
US6625057B2 (en) * 2000-11-17 2003-09-23 Kabushiki Kaisha Toshiba Magnetoresistive memory device
US6646297B2 (en) * 2000-12-26 2003-11-11 Ovonyx, Inc. Lower electrode isolation in a double-wide trench
US6356477B1 (en) * 2001-01-29 2002-03-12 Hewlett Packard Company Cross point memory array including shared devices for blocking sneak path currents
US6407953B1 (en) * 2001-02-02 2002-06-18 Matrix Semiconductor, Inc. Memory array organization and related test method particularly well suited for integrated circuits having write-once memory arrays
US6563185B2 (en) 2001-05-21 2003-05-13 The Regents Of The University Of Colorado High speed electron tunneling device and applications
US7388276B2 (en) 2001-05-21 2008-06-17 The Regents Of The University Of Colorado Metal-insulator varactor devices
US6534784B2 (en) * 2001-05-21 2003-03-18 The Regents Of The University Of Colorado Metal-oxide electron tunneling device for solar energy conversion
US6646912B2 (en) * 2001-06-05 2003-11-11 Hewlett-Packard Development Company, Lp. Non-volatile memory
US7193267B2 (en) * 2001-06-28 2007-03-20 Sharp Laboratories Of America, Inc. Cross-point resistor memory array
US6927430B2 (en) * 2001-06-28 2005-08-09 Sharp Laboratories Of America, Inc. Shared bit line cross-point memory array incorporating P/N junctions
US6747286B2 (en) * 2001-06-30 2004-06-08 Ovonyx, Inc. Pore structure for programmable device
EP1326254B1 (en) * 2001-12-27 2009-02-25 STMicroelectronics S.r.l. Architecture of a phase-change nonvolatile memory array
US6678189B2 (en) * 2002-02-25 2004-01-13 Hewlett-Packard Development Company, L.P. Method and system for performing equipotential sensing across a memory array to eliminate leakage currents
US6778421B2 (en) * 2002-03-14 2004-08-17 Hewlett-Packard Development Company, Lp. Memory device array having a pair of magnetic bits sharing a common conductor line
US6885573B2 (en) * 2002-03-15 2005-04-26 Hewlett-Packard Development Company, L.P. Diode for use in MRAM devices and method of manufacture
US20030189851A1 (en) * 2002-04-09 2003-10-09 Brandenberger Sarah M. Non-volatile, multi-level memory device
US6776546B2 (en) 2002-06-21 2004-08-17 Microsoft Corporation Method and system for using a keyboard overlay with a touch-sensitive display screen
US7042035B2 (en) * 2002-08-02 2006-05-09 Unity Semiconductor Corporation Memory array with high temperature wiring
US7071008B2 (en) * 2002-08-02 2006-07-04 Unity Semiconductor Corporation Multi-resistive state material that uses dopants
US7067862B2 (en) * 2002-08-02 2006-06-27 Unity Semiconductor Corporation Conductive memory device with conductive oxide electrodes
US6965137B2 (en) * 2002-08-02 2005-11-15 Unity Semiconductor Corporation Multi-layer conductive memory device
US6753561B1 (en) * 2002-08-02 2004-06-22 Unity Semiconductor Corporation Cross point memory array using multiple thin films
US7326979B2 (en) * 2002-08-02 2008-02-05 Unity Semiconductor Corporation Resistive memory device with a treated interface
US6770516B2 (en) 2002-09-05 2004-08-03 Taiwan Semiconductor Manufacturing Company Method of forming an N channel and P channel FINFET device on the same semiconductor substrate
US6965129B1 (en) * 2002-11-06 2005-11-15 T-Ram, Inc. Thyristor-based device having dual control ports
US6944052B2 (en) * 2002-11-26 2005-09-13 Freescale Semiconductor, Inc. Magnetoresistive random access memory (MRAM) cell having a diode with asymmetrical characteristics
US20060249753A1 (en) * 2005-05-09 2006-11-09 Matrix Semiconductor, Inc. High-density nonvolatile memory array fabricated at low temperature comprising semiconductor diodes
US7800932B2 (en) * 2005-09-28 2010-09-21 Sandisk 3D Llc Memory cell comprising switchable semiconductor memory element with trimmable resistance
US7719875B2 (en) 2003-03-18 2010-05-18 Kabushiki Kaisha Toshiba Resistance change memory device
US7706167B2 (en) 2003-03-18 2010-04-27 Kabushiki Kaisha Toshiba Resistance change memory device
US7755934B2 (en) 2003-03-18 2010-07-13 Kabushiki Kaisha Toshiba Resistance change memory device
US7459715B2 (en) 2003-04-03 2008-12-02 Kabushiki Kaisha Toshiba Resistance change memory device
US7499315B2 (en) * 2003-06-11 2009-03-03 Ovonyx, Inc. Programmable matrix array with chalcogenide material
US7408212B1 (en) * 2003-07-18 2008-08-05 Winbond Electronics Corporation Stackable resistive cross-point memory with schottky diode isolation
US6967149B2 (en) 2003-11-20 2005-11-22 Hewlett-Packard Development Company, L.P. Storage structure with cleaved layer
KR100569550B1 (ko) * 2003-12-13 2006-04-10 주식회사 하이닉스반도체 상 변화 저항 셀 및 이를 이용한 불휘발성 메모리 장치
US6961256B2 (en) 2004-02-13 2005-11-01 Niko Semiconductor Co., Ltd. Synchronous rectifier with dead time adjusting function
US7074692B2 (en) 2004-03-23 2006-07-11 Taiwan Semiconductor Manufacturing Company, Ltd. Method for reducing a short channel effect for NMOS devices in SOI circuits
US20050275106A1 (en) * 2004-06-14 2005-12-15 Fricke Peter J Electronic isolation device
US7116594B2 (en) * 2004-09-03 2006-10-03 International Business Machines Corporation Sense amplifier circuits and high speed latch circuits using gated diodes
US7646630B2 (en) * 2004-11-08 2010-01-12 Ovonyx, Inc. Programmable matrix array with chalcogenide material
US7035141B1 (en) 2004-11-17 2006-04-25 Spansion Llc Diode array architecture for addressing nanoscale resistive memory arrays
US7220983B2 (en) * 2004-12-09 2007-05-22 Macronix International Co., Ltd. Self-aligned small contact phase-change memory method and device
US7180770B2 (en) * 2005-03-24 2007-02-20 Hewlett-Packard Development Company, L.P. Series diode thermally assisted MRAM
JP5049483B2 (ja) * 2005-04-22 2012-10-17 パナソニック株式会社 電気素子,メモリ装置,および半導体集積回路
JP2006319028A (ja) 2005-05-11 2006-11-24 Nec Corp スイッチング素子、書き換え可能な論理集積回路、およびメモリ素子
US20070015348A1 (en) * 2005-07-18 2007-01-18 Sharp Laboratories Of America, Inc. Crosspoint resistor memory device with back-to-back Schottky diodes
KR100790043B1 (ko) * 2005-09-16 2008-01-02 가부시끼가이샤 도시바 상변화 메모리장치
JP4396621B2 (ja) 2005-12-02 2010-01-13 ソニー株式会社 記憶素子及び記憶装置
US7326986B2 (en) 2006-01-06 2008-02-05 International Business Machines Corporation Trench memory
JP4865360B2 (ja) * 2006-03-01 2012-02-01 パナソニック株式会社 半導体記憶装置
US20070221953A1 (en) * 2006-03-24 2007-09-27 Kozo Sakamoto Semiconductor device
JP4699932B2 (ja) 2006-04-13 2011-06-15 パナソニック株式会社 抵抗変化素子とそれを用いた抵抗変化型メモリならびにその製造方法
US7649242B2 (en) 2006-05-19 2010-01-19 Infineon Technologies Ag Programmable resistive memory cell with a programmable resistance layer
KR100810615B1 (ko) * 2006-09-20 2008-03-06 삼성전자주식회사 고온 상전이 패턴을 구비한 상전이 메모리소자 및 그제조방법
US7473986B2 (en) * 2006-09-22 2009-01-06 Taiwan Semiconductor Manufacturing Co., Ltd. Positive-intrinsic-negative (PIN) diode semiconductor devices and fabrication methods thereof
US7582546B2 (en) * 2007-04-05 2009-09-01 Infineon Technologies Ag Device with damaged breakdown layer
US8487450B2 (en) 2007-05-01 2013-07-16 Micron Technology, Inc. Semiconductor constructions comprising vertically-stacked memory units that include diodes utilizing at least two different dielectric materials, and electronic systems
US8987702B2 (en) 2007-05-01 2015-03-24 Micron Technology, Inc. Selectively conducting devices, diode constructions, constructions, and diode forming methods
US7537968B2 (en) * 2007-06-19 2009-05-26 Sandisk 3D Llc Junction diode with reduced reverse current
US7838860B2 (en) * 2007-06-21 2010-11-23 Qimonda Ag Integrated circuit including vertical diode
US8233308B2 (en) * 2007-06-29 2012-07-31 Sandisk 3D Llc Memory cell that employs a selectively deposited reversible resistance-switching element and methods of forming the same
US8294219B2 (en) 2007-07-25 2012-10-23 Intermolecular, Inc. Nonvolatile memory element including resistive switching metal oxide layers
US7995371B2 (en) * 2007-07-26 2011-08-09 Unity Semiconductor Corporation Threshold device for a memory array
US8558220B2 (en) * 2007-12-31 2013-10-15 Sandisk 3D Llc Memory cell that employs a selectively fabricated carbon nano-tube reversible resistance-switching element formed over a bottom conductor and methods of forming the same
US8030634B2 (en) * 2008-03-31 2011-10-04 Macronix International Co., Ltd. Memory array with diode driver and method for fabricating the same
US8120951B2 (en) 2008-05-22 2012-02-21 Micron Technology, Inc. Memory devices, memory device constructions, constructions, memory device forming methods, current conducting devices, and memory cell programming methods
US8134194B2 (en) 2008-05-22 2012-03-13 Micron Technology, Inc. Memory cells, memory cell constructions, and memory cell programming methods
US7858506B2 (en) 2008-06-18 2010-12-28 Micron Technology, Inc. Diodes, and methods of forming diodes
US20100078758A1 (en) 2008-09-29 2010-04-01 Sekar Deepak C Miim diodes
US9232055B2 (en) 2008-12-23 2016-01-05 Avaya Inc. SIP presence based notifications
JP5388710B2 (ja) 2009-06-12 2014-01-15 株式会社東芝 抵抗変化メモリ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050158950A1 (en) * 2002-12-19 2005-07-21 Matrix Semiconductor, Inc. Non-volatile memory cell comprising a dielectric layer and a phase change material in series
US20060203541A1 (en) * 2003-03-18 2006-09-14 Haruki Toda Phase change memory device
WO2006114904A1 (en) * 2005-04-22 2006-11-02 Matsushita Electric Industrial Co., Ltd. Non volatile memory cell and semiconductor memory device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8987702B2 (en) 2007-05-01 2015-03-24 Micron Technology, Inc. Selectively conducting devices, diode constructions, constructions, and diode forming methods

Also Published As

Publication number Publication date
US20190280046A1 (en) 2019-09-12
CN102037515A (zh) 2011-04-27
KR101196052B1 (ko) 2012-11-01
EP2277174A2 (en) 2011-01-26
US9831287B2 (en) 2017-11-28
US20120056151A1 (en) 2012-03-08
US10535711B2 (en) 2020-01-14
WO2009142884A3 (en) 2010-02-18
KR20100133020A (ko) 2010-12-20
US20180047783A1 (en) 2018-02-15
EP2277174B1 (en) 2014-06-11
US20150036405A1 (en) 2015-02-05
US20170018598A1 (en) 2017-01-19
US8120951B2 (en) 2012-02-21
US8867267B2 (en) 2014-10-21
US20090290412A1 (en) 2009-11-26
TW201003900A (en) 2010-01-16
CN102037515B (zh) 2013-12-25
US9466361B2 (en) 2016-10-11
WO2009142884A2 (en) 2009-11-26
EP2277174A4 (en) 2011-06-01

Similar Documents

Publication Publication Date Title
TWI420653B (zh) 記憶體裝置,記憶體裝置構造,構造,形成記憶體裝置之方法,電流傳導裝置及記憶體單元程式化方法
KR101242944B1 (ko) 메모리 셀, 메모리 셀 구조 및 메모리 셀 프로그래밍 방법
US9923029B2 (en) Semiconductor constructions, electronic systems, and methods of forming cross-point memory arrays
EP2150978B1 (en) Semiconductor constructions, electronic systems, and methods of forming cross-point memory arrays
US7800932B2 (en) Memory cell comprising switchable semiconductor memory element with trimmable resistance
JP5735271B2 (ja) 大きくて一様な電流を有する上向きpinダイオードの大型アレイとそれを形成する方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees