TWI320259B - Charge pump with fibonacci number multiplication - Google Patents

Charge pump with fibonacci number multiplication Download PDF

Info

Publication number
TWI320259B
TWI320259B TW092126115A TW92126115A TWI320259B TW I320259 B TWI320259 B TW I320259B TW 092126115 A TW092126115 A TW 092126115A TW 92126115 A TW92126115 A TW 92126115A TW I320259 B TWI320259 B TW I320259B
Authority
TW
Taiwan
Prior art keywords
voltage
capacitor
capacitors
stage
charged
Prior art date
Application number
TW092126115A
Other languages
English (en)
Other versions
TW200409444A (en
Inventor
Raul-Adrian Cernea
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Publication of TW200409444A publication Critical patent/TW200409444A/zh
Application granted granted Critical
Publication of TWI320259B publication Critical patent/TWI320259B/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current

Description

1320259 Π) 玖、發明說明 【發明所屬之技術領域】 本發明係有關充電泵之領域,尤指一種具有被配置來 產生遵循菲波那(Fibonacci)數序列而電壓增加之級的充電 泵。 【先前技術】 充電泵使用切換程序來提供比其DC輸入電壓還大的 DC輸出電壓。通常,充電泵將會具有一電容器,其被連 接而切換於輸入與輸出之間。在一個時鐘半周期期間,即 充電半周期,電容器與輸入並聯連接以便充電到輸入電壓 。在一第二時鐘期間,即轉移半周期,經充電之電容器與 輸入電壓串聯連接以便提供爲輸入電壓之位準兩倍的輸出 電壓,此程序被例舉於圖la及圖lb中。在圖la中,電容 器5與輸入電壓V1N並聯連接以便舉例說明充電半周期, 在圖lb中,經充電之電容器5與輸入電壓串聯連接以便舉 例說明轉移半周期。如圖lb所示,經充電之電容器5的正 端相對於接地將會因此而成爲2* V1N。 如上所述之一般充電泵將提供能夠不超過輸入電壓 VCC兩倍的輸出電壓,美國專利第5,436,587號案,其內 容在此被倂入當做參考,揭示一充電泵,具有一電壓加法 器級,繼之以多個電壓倍增器級,其中,諸級被串接而使 得相當於比兩倍VCC還高之輸出電壓可以被獲得到。在 電壓加法器級每個輸出電壓訊號祇使用一個電容器的同時 -4 - (2) (2)1320259 ’對每個輸出電壓訊號而言,電壓倍增器級需要2電容器 ,因此增加製造成本。但是,以電壓加法器級來取代電壓 倍增器級實際上將會增加串聯電阻。 因此,對有效的充電泵來說,習知技術會有每一級僅 需要一個電容器的需求。 【發明內容】 依據本發明的一個樣態,一充電泵包含多個電壓級, 其中,各電壓級包含一電容器。在操作期間,充電泵使電 容器充電,並且和電容器串聯連接,使得在第1個電壓級 中的充電電容器具有其正端連接至在第2個電壓級中之充 電電容器的負端等等依此類推,充電泵使電容器充電,使 得對大於1的整數k來說,跨在第k個電壓級中之電容器 上的電壓實際上係等於在其負端上的電壓加上跨在第(k-1)個電壓級中之電容器上的電壓。 依據本發明的另一個樣態,一產生電壓之方法包含交 替地使多個電容器充電而後串聯連接該多個經充電之電容 器的行爲,經充電之電容器被串聯連接而使得多個電容器 中之第1個電容器的正端連接至多個電容器中之第2個電容 器的負端等等依此類推,該等電容器被充電而使得,對大 於1的整數k來說,跨在此電容器上的電壓實際上係等於 在其負端上的電壓加上跨在第(k-])個電容器上的電壓。 下面的敘述及圖形揭示本發明的其他樣態及優點。 (3) (3)1320259 【實施方式〕 本發明提供一充電泵,其每一級可以使用一電容器, 各級使電源供應電壓乘以一整數,而使得由各級所產生之 電壓訊號和整數增加.可以遵循一部分的菲波那(Fibonacci) 數序列。在Fibonacci序列中,序列中的第k個數目(除了 兩者皆等於1的第一個及第二個數目之外)將會等於第(k -1)個及第(k— 2)個數目的和,因此,Fibonacci序列係如下 :1, 1,2, 3, 5, 8,13,21 等等依此類推。 現在回到圖2,顯示具有6個級A到F之充電泵的例 子,諸級可以依照他們接收到的那一個時鐘訊號來予以組 織,第A級到第C級接收一時鐘訊號CLK,而第D級到 第F級接收一互補時鐘訊號CLKBAR,兩個時鐘訊號可以 振盪於接地(LOW)與輸入供應電壓 VCC (HIGH)之間。或 者,時鐘訊號的HIGH狀態可以和VCC不同,重要的是 此HIGH狀態的振幅足以切換於其控制的電晶體上。沒有 —般性的損失,可以假設CLK訊號從爲LOW的第一個時 鐘半周期開始,繼之以爲HIGH的第二個時鐘半周期,而 後一爲LOW的第三個時鐘半周期等等依此類推。因此, 在奇數時鐘半周期期間,CLK訊號爲LOW,而在偶數時 鐘半周期期間,CLK訊號爲HIGH。同樣地,CLKBAR在 奇數時鐘半周期期間將會是HIGH,而在偶數時鐘半周期 期間將會是L O W。 用於各級之結構可以是相同的,舉例來說,在第 A 級內,p-mos FET 12的源極及n-mos FET 14的汲極連接至 -6- (4) (4)1320259 電容器16的負端’電容器16的正端連接至n-mos FET 18的 源極。在第D級中’ ρ-mos FET 20的源極及π-mos FET 22 的汲極連接至電容器24的負端’電容器24的正端連接至 n-mos FET 26的源極。在第B級中,p-mos FET 28的源極 及n-mos FET 30的汲極連接至電容器32的負端,電容器32 的正端連接至n-mos FET 34的源極。在第E級中’ p-mos FET 36的源極及n-mos FET 38的汲極連接至電容器40的負 端,電容器40的正端連接至n-mos FET 42的源極。在第C 級中,p-mos FET 44的源極及n-mos FET 46的汲極連接至 電容器48的負端,電容器48的正端連接至n-mos FET 50的 源極。最_後,在第F級中,p-mos FET 52的源極及n-mos FET 54的汲極連接至電容器56的負端,電容器56的正端連 接至n-mos FET 58的源極。 在第 A級到第C級內之電容器16,32,及48將會在 CLK訊號的奇數半周期時串聯連接,在此時間期間,來自 串聯連接之電容器的電壓被用來使在第E級到第F級內之 電容器24,40,及56充電。同樣地,在第D級到第F級內 之電容器24,40,及56將會在CLK訊號的偶數半周期時串 聯連接’在這些偶數半周期期間,來自串聯連接之電容器 的電壓被用來使在第A級到第C級內之電容器16,32,及 48充電。 圖3例舉串聯連接及充電半周期。爲了淸楚起見,祇 有顯示各電壓級內的電容器,以相對應之字母A到F來 予以辨識。在CLK訊號的偶數半周期期間,在第a級到 (5) (5)1320259 第C級內之電容器各自被充電到VCC,3*VCC,及8*VCC 伏特,在CLK訊號的奇數半周期期間,這些經充電之電 容器被串聯連接,並且在第 A個電壓級中之電容器的負 端被充電到V C C,結果,在第A級到第C級內之電容器 正端的電壓將分別爲2* VCC, 5*VCC,及13-VCC伏特。在 此奇數半周期期間,這些相同的電壓被用來使在第D級 到第F級內之電容器充電。因此,在第D級中之電容器 將會被充電到2* VCC伏特,在第E級中之電容器將會被 充電到5* VCC伏特’且在第F級中之電容器將會被充電 到13*VCC伏特(減去二極體壓降,如下所述)。 同樣地’在CLK訊號的偶數半周期期間,在第d級 到第F級中之經充電之電容器被串聯連接,.在第d級中 之經充電之電容器的負端被充電到VCC伏特。結果,在 第D級到第F級中之電容器正端的電壓將分別爲3 * V C C , 8*VCC,及21*VCC伏特。然後,這些電壓被用來使後面的 剩餘級充電。因爲第A級爲”開始,,級,所以他不從第d 級到第F級接收充電電壓’而是被充電到v c C伏特。但 是,來自第D級的電壓使第B級中之電容器充電到 3*VCC伏特,並且來自第E級的電壓使第c級中之電容 器充電到8*VCC伏特。 注意’接著電壓之後的圖樣被如此產生於當諸級被串 聯連接時。爲了淸楚起見’ VCC項將會被忽略,使得 VCC被表示成1’ 2*VCC被表示成2等等依此類推。從第 A級中之電容器的負端開始,此節點爲1,跨於第a級中 (6) (6)1320259 之電容器上的電壓賦予另一個1,在第A級中之電容器的 正端的電壓提供一2。繼續注意,串聯各電容器,電容器 之負端的電壓、跨於電容器上的電壓、電容器之正端的電 壓,爲第A級到第C級而顯露出下面的圖樣:1 , 1, 2,3, 5, 8, 13,此序列形成如上所討論之Fibonacci序列的一部 分。爲第D級到第F級所觀察到的電壓係類似的:1,2, 3, 5,L 13,及21,此序列也形成Fibonacci序列從第二個 ” 1 ”開始的一部分。
以下面的方式來產生這些電壓。參照回圖2,在用於 第A級之CLK訊號的奇數半周期期間(當此訊號爲LOW 時),η - m 〇 s F E T 1 4 將會是 Ο F F 且 p - m o s FE T 1 2 將會是 ON ,因此,電容器16的負端將會被充電到VCC。假設電容 器16先前已經被充電到 VCC,在電容器16正端的電壓訊 號實際上將會等於2*VCC。電壓訊號V21係因爲他在CLK 訊號的奇數半周期上等於2*VCC且在CLK訊號的偶數半 周期上等於VCC而被這樣地表示,類似的訊號也將遵照 相同得命名法而使得第一個數字等於在CLK訊號的奇數 半周期上之VCC的倍數,而第二個數字等於在CLK訊號 的偶數半周期上之VCC的倍數。雖然電容器16已經被充 電到VCC,但是習於此技藝者將可領會到電荷將會因電 荷分享、電容性耦合、及/或漏洩和其他有關的程序而損 失,因此,當在此被使用時,將會了解”實際上等於”一給 定電壓包含任何這樣的損失。在第D級中,互補時鐘訊 號CLKBAR在CLK訊號的奇數半周期期間將會是HIGH (7) (7)1320259 ,藉以切換 ON n-mos FET 22 及切換 OFF p-mos FET 20。 因此,在電容器24負端的電壓訊號V01將會被拉向接地, 同樣地,在第E級及第F級中的電壓訊號V03及V08也將 被接地。 同樣,在第B級中,電壓訊號V01控制p-mos電晶 體28的閘極,藉以切換ON此電晶體,並且將電容器32負 端的訊號V20拉至2*VCC的電壓。假設電容器32先前已經 被充電到3*VCC,在電容器32正端的電壓訊號V53實際上 將會等於5*VCC。在第C級中,電壓訊號V03(爲LOW)將 會切換ON p-mos FET 44,讓電壓訊號V53使電容器48負 端的電壓訊號V50充電到5*VCC,假定n-mos FET 46已經 從CLK的LOW狀態切換OFF。假設電容器48已經被充電 到8*VCC,在電容器48正端的電壓訊號 V13-8實際上將會 等於13*VCC。以此方式,在第A級、第B級、及第C級 中之電容器16,32,及48在CLK訊號的奇數半周期期間各 自被串聯連接。
如同參照圖3所討論的,來自這些串聯連接之電容器 的電壓被用來使剩餘級中之電容器充電於CLK訊號的奇 數半周期期間,舉例來說,'在第D級中,n-mos FET 26接 收電壓訊號V21於其汲極處,因爲此FET接收電壓訊號 V50於其閘極處,其將會被切換ON,使電容器24相對於 其接地的負端而充電到2*VCC’同樣’電壓訊號V23也將 被充電到2*VCC。同樣地,在第E級中,因爲n-mos FET 接收電壓訊號V13-8於其閘極處’所以其將會被切換ON (8) (8)1320259 ’讓電壓訊號V53相對於其接地的負端而使電容器40充電 到5*VCC,同樣,電壓訊號V58也將被充電到5-VCC。最 後’在第F級中,連接二極體之n-mos FET 58將會藉由 電壓訊號V13-8而被切換ON,讓此電壓訊號使電容器56 相對於其接地的負端而充電到13* VCC(減去二極體壓降) ’同樣,電壓訊號V13-21也被充電到13*VCC。 以類推的方式,在CLK訊號的偶數半周期期間,在 第D級 '第E級、及第F級中之電容器24,40,及56也將 各自被串聯連接。在這些偶數半周期期間,CLKBAR訊號 將會爲LOW,藉以切換OFF n-mos FETs 22, 38,及54,並 且防止串聯連接之電容器的相對應負端被接地。同時,因 爲用於C L K訊號的ΗIG Η狀態,所以在第A級、第B級 、及第 C級中的n-mos FETs 14,30,及46將各自被切換 ON,藉以將電容器16, 32,及48之相對應負端的訊號Vl(^ V20,及V50拉至接地。在第D級中’ p-mos FET 20將會被 切換ON,讓供應電壓VCC使電容器24負端的訊號V01充 電到VCC。因爲電容器24已經被充電到2*VCC’所以電容 器24正端的電壓訊號V23此時實際上將會等於3*VCC。因 爲控制其閘極之用於c L κ訊號的L 0 W狀態’所以電晶體 將被切換OFF ’防止電壓訊號V2 3經由此電晶體而放電回 去,同樣’在第E級中,電壓訊號V23連接至P_mos FET 3 6的源極,因爲此電晶體在其閘極處接收到電壓訊號 V20(此時爲LOW),所以p-mos FET 36將會被切換ON’ 使在電容器40之負端的訊號充電到” VCC。假設電容 1320259 Ο) 器40已經被充電到5*VCC,在電容器40之正端的電壓訊號 ^5 8實際上將會等於810:(:,電壓訊號乂5 8經不會經由11-mos FET.42而放電回去,因爲其藉由電壓訊號 V13-8的 8* VCC電壓而被切換OFF。同樣,在第F級中,電壓訊 號V58連接至p-mos FET 52的源極,因爲此電晶體在其閘 極處接收到電壓訊號V5 3的LOW狀態,其將會被切換ON ,藉以使電容器56之負端的訊號V08充電到8*VCC。因爲 電容器56已經被充電到13-VCC (減去電晶體58處的二極體 壓降),在電容器56之正端的電壓訊號 V13-21實際上將會 等於21 *VCC,假設連接二極體之電晶體58的源極將會處 於比其汲極還高的電位,其將會被切換OFF,防止電壓訊 號V 1 3 - 2 1經由此電晶體而放電回去。 如同相關於圖3所討論的,來自第D級及第E級中之 串聯連接之電容器的電壓被用來使第B級及第C級中的 電容器充電於CLK訊號的偶數半周期期間,第A級(爲開 始級)此時使用供應電壓VCC來使其電容器16充電如下, 電壓訊號V08的8*VCC電位連接至n-mos電晶體18的鬧極 ,藉以使其切換ON,並且使電壓訊號V21引到VCC,而 且使電容器1 6相對於其接地端而充電到VCC。同樣地, 在第B級中,電壓訊號V08也將使n-mos FET 34切換ON .,讓電壓訊號 V23使電容器32相對於其接地端而充電到 3*VCC,並且也使電壓訊號 V53引到3-VCC。最後,在第 C級中,電壓訊號V13-2I使n-mos FET 50切換ON,讓電 壓訊號V5 8使電容器48充電到8* VCC,並且也使電壓訊號 (10) (10)1320259 V13-8引到8*VCC。注意,在偶數及奇數半周期兩者期間 ,戶斤有用於 P-nios FETs 28, 36,44,及52 和 n-mos FETs 18, 26, 34, 42,及5 0的閘極訊號皆係自動產生的,但是,在第 F級中的n-mos FET 58呈現出一問題,在此,電容器56 在CLK訊號的奇數半周期期間將被充電到13*VCC。因此 ,在此充電程序期間,爲了使n-mos FET 58保持被切換 ON需要13*VCC的閘極電壓加上臨界電壓。但是,此時 ,來自充電泵10之最高可供使用的電壓爲13*VCC,因此 ,其中一解決方案爲如所舉例說明之二極體連接此電晶體 。替換地,可以實施一額外的輸出級以提供13* VCC的閘 極電壓加上(至少)臨界電壓,舉例來說,美國專利第 5,43 6,5 8 7號案揭示一種輸出級,其能夠被修改來接收電 壓訊號 V13-21,並且提供合適的閘極電壓。雖然如此之 實施例需要額外的組件’但是他將不會受到圖2之電壓訊 號V 1 3 - 2 1所經歷的二極體壓降所苦。 從圖2及圖3的檢驗,對建構在任何一半時鐘周期期間 具有任意數目N個串聯連接之電容器的充電泵做槪略地 說明。在如此之充電泵中,第—多個N級將會包含第1級 、第2級等等,各級均包含一電容器’第二多個N級以第 (N + 1)級開始,繼之以第(N + 2)級等等’各級也均包含一電 容器。在時鐘訊號的奇數半周期期間’第1級中之電容器 的正端連接至第2級中之電容器的負端等等依此類推,在 時鐘訊號的偶數半周期期間’第(N + 1)級中之電容器的正 端連接至第(N+ 2)級中之電容器的負端等等依此類推。關 (11) 1320259 於第一多個N級中之第2級及第2級以上的級和第二多個N 級中之第(N + 2)級及第(N + 2)級以上的級’跨於一級中之任 何給定電容器上的電壓實際上係等於在此給定電容器之負 端的電壓和跨於前一級之電容器上的電壓。在奇數半周期 期間,第一多個級中之電容器正端的電壓被用來使第二多 個級中之相對應的電容器充電,換言之,第1級中之電容 器正端的電壓使第(N+1)級中之電容器充電,第2級中之電 容器正端的電壓使第(N+ 2)級中之電容器充電。在偶數半 周期期間,第(N+1)級中之電容器正端的電壓使第2級中之 電容器充電等等依此類推,使得第(2*N - 1)級中之電容器 正端的電壓使第N級中之電容器充電。 如同相關於圖2之充電泵10所討論的,爲了提供適當 的閘極電壓,在如此之配置中的最後一級可能需要一連接 二極體之電晶體(其在所產生之電壓中引進二極體壓降)或 一輸出級(其需要額外的組件)。爲了避免任何一者,第一 多個級中之第N級和第二多個級中之第2*N級可以被修改 ,而使得各個經修改之級爲其他級提供閘極電壓,在如此 之實施例中,第2*N級將不會引進二極體壓降或者需要額 外的輸出級。 現在換到圖4,充電泵7 0舉例說明此修改。第 A級到 第F級可以具有和相關於圖2所討論之組件相同的組件, 在此’第A級到第F級中之電容器將和之前一樣地串聯 連接,即,在CLK訊號的奇數半周期期間,電容器A到 C串聯連接’且來自串聯連接之電容器的電壓被用來使剩 -14 - (12) (12)1320259 餘的電容器充電。同樣地,在CLK訊號的偶數半周期期 間,電容器D到F串聯連接,且來自串聯連接之電容器 的電壓被用來使剩餘的電容器充電。但是,在第C級及第 F級中之電容器並不像如上所討論地被充電。 爲了舉例說明其不同處,圖5顯示圖4之充電泵70用的 串聯連接及充電半周期。爲了淸楚起見,僅顯示各電壓級 內之電容器,以相對應之字母 A到F來予以辨識。在 CLK訊號的偶數半周期期間,第A級到第C級中之電容 器分別被充電到VCC, 2-VCC,及3*VCC伏特,在CLK訊 號的奇數半周期期間,這些經充電之電容器被串聯連接, 並且第 A個電壓級中之電容器的負端被充電到VCC。結 果,第A級到第C級中之電容器正端的電壓將會分別爲 2*VCC,5*VCC,及8*VCC伏特。在此奇數半周期期間,這 些相同的電壓被用來使第D級到第F級中之電容器充電 。但是,第C級中之電容器正端的8* VCC電壓並未被使 用,反而,第 B級中之電容器正端的5*VCC電壓被使用 兩次。因此,第D級中之電容器將被充電到2*VCC,第E 級中之電容器將被充電到5*VCC,第F級中之電容器將被 充電到5 * V C C。 同樣地,在CLK訊號的偶數半周期期間,第d級到 第F級中之經充電的電容器被串聯連接,第D級中之,經 充電的電容器的負端被充電到VCC。結果,第D級到第F 級中之電容器正端的電壓將會分別爲3*VCC,8*VCC;:g 1 3 * V C C伏特,這些電壓然後被用來使剩餘的級充電如下 (13) (13)1320259 。第A級爲”開始”級,所以他不從第D級到第F級接收 充電電壓,而是被充電到VCC伏特。但是,來自第D級 的電壓分別使第B級及第C級中之電容器充電到3*VCC 伏特,來自最後一級第F級的電壓並不是用來充電,就如 同來自第C級之電壓在前一半周期中不被使用一樣。 注意,接著電壓之後的圖樣被如此產生於當諸級被串 聯連接時。如同相關於圖3所討論的,V C C項將會被忽略 ,使得VCC被表示成1,2*VCC被表示成2等等依此類推 。從第A級中之電容器的負端開始,此節點爲1,跨於第 A級中之電容器上的電壓賦予另一個1,在第A級中之電 容器的正端的電壓提供一 2。繼續注意,串聯各電容器, 電容器之負端的電壓 '跨於電容器上的電壓、電容器之正 端的電壓,爲第A級到第B級而顯露出下面的圖樣:1, 1,2, 3,5,此序列形成如上所討論之Fibonacci序列的一 部分。爲第D級到第E級所觀察到的電壓係類似的:1 , 2, 3,5,8,此序列也形成Fibonacci序列從第二個”1”開始 的一部分,因爲最後一級第C級及第F級係相對於圖2之 他們的表示法來做修改,所以在任何一個情況中,來自這 些級之電壓並不繼續Fibonacci序列。 參照回圖4,在第A級、第D級、及第B級中之電容 器的充電分別如同相關於圖2所討論地發生。在CLK訊號 的奇數半周期期間,來自第B級的電壓訊號V53將會連接 至第D級中之電容器40的負端,假設電容器48相對於其 負端已經被充電到5*VCC,電容器48正端的電壓此時實際 -16 - (14) (14)1320259 上將會等於8*VCC。因爲電壓訊號V83連接至n-mos FET 42的閘極,藉以使其切換ON,來自第B級的電壓訊號 V53可以使電容器40相對於其負端被充電到5*VCC,同樣 ,電容器40正端的電壓將也是等於5*VCC。從第E級來看 ,電壓訊號V58被用來使第F級中之電容器充電,連接經 過被電壓訊號V83之8*VCC電壓所切換ON的n-mos FET 58。注意,不需要任何連接二極體之電晶體,因此避免在 電容器56之充電電壓中的任何二極體壓降,此時,電容器 5 6的負端經由被切換0^之11-111〇3?£丁54而被拉到接地。 在CLK訊號的偶數半周期期間,第D級中之電容器 24正端的電壓訊號 V23實際上將會等於3* VCC,此電壓訊 號使第B級中之電容器32及第C級中之電容器48兩者充 電,電壓訊號 V58實際上將會等於8*VCC,並且將連接至 第F級中之經充電電容器56的負端,因此,電壓訊號V5-13此時實際上將會等於13*VCC。 從圖4及圖5的檢驗,對建構在任何一半時鐘周期期間 具有任意數目 N個串聯連接之電容器的充電泵做槪略地 說明,其中,來自第N個電容器之電壓不被用來使其他 電容器充電。在如此之充電泵中,第一多個N級將會包 含第1級、第2級等等,各級均包含一電容器,第二多個N 級以第(N+1)級開始,繼之以第(N + 2)級等等,各級也均包 含一電容器。在時鐘訊號的奇數半周期期間,第]級中之 電容器的正端連接至第2級中之電容器的負端等等依此類 推,在時鐘訊號的偶數半周期期間,第(N+])級中之電容 -17 - (15) (15)1320259 器的正端連接至第(N + 2)級中之電容器的負端等等依此類 推。在奇數半周期期間,第一多個級中之電容器正端的電 壓被用來使第二多個級中之相對應的電容器充電,換言之 ,第1級中之電容器正端的電壓使第(N+I)級中之電容器充 電,第2級中之電容器正端的電壓使第(N+ 2)級中之電容器 充電等等,直到第(N 一 1)級中之電容器正端的電壓使第 (2*N— 1)個電壓級中之電容器充電爲止。在此,圖樣破壞 而使得第(2*N)個電壓級中之電容器也從第(N - 1)個電壓 級(而不是第N個電壓級)中之電容器的正端接收到其充電 電壓。 在偶數半周期期間,第1個電壓級充電自供應電壓 VCC,第(N+1)級中之電容器正端的電壓使第2級中之電容 器充電,第(N+ 2)級中之電容器正端的電壓使第3級中之電 容器充電等等依此類推,直到第(2* N- 2)級中之電容器正 端的電壓使第(N-1)級中之電容器充電爲止。在此,圖樣 破壞而使得第N個電壓級中之電容器也從第(2 _ 2)個電 壓級(而不是第(2*N — 1)個電壓級)中之電容器的正端接收 到其充電電壓。在如此之配置中,各種的電壓級可以具有 和圖4所示相同的結構,以使第2N個電.壓級可以在其電容 器的正端具有一n-mos FET(類似於n-mos FET 58)。不管 電壓級的數目爲何,第N個電壓級中之電容器正端的電 壓將總是高得足以使此n-mos FET切換ON,以使第N個 電壓級中之電容器可以充電。如此,不需要圖2之連接二 極體的 n-mos FET 58。 (16) (16)1320259 雖然本發明已經參照其特殊實施例來做說明,但是, 此說明僅係發明人之申請案的例子,且不應被拿來當作限 制,因此,所揭示之實施例特徵的各種適配及組合皆係在 本發明的範疇之內,如同由下面之申請專利範圍所包含的 【圖式簡單說明】 藉由檢查下面的圖形,可以對本發明之各種的 樣態及特徵有較佳的了解,在伴隨的圖形中: 圖la係在一般充電泵中之充電半周期的簡化電路圖 〇 圖lb係在一般充電泵中之轉移半周期的簡化電路圖 〇 圖2係依據本發明之一實施例之充電泵的電路圖,其 具有相對於菲波那數倍增所配置之電壓增加。 圖3係例舉用於圖2之充電泵中的電容器之串聯連接半 周期的簡化電路圖。 圖4係圖2之充電泵的修正,使得沒有二極體壓降發生 在最後一個電壓級的充電時。 圖5係例舉用於圖4之充電泵中的電容器之串聯連接半 周期的簡化電路圖。 [圖號說明] 5:1 6;24;3 2:4 054 8;56 :電容器 -19 - (17)1320259 12,20,28,36,44,52 : p-mos 場效電晶體 14,18,22,26,30,34,38,42,46,50,54,58 : n-mos 場效電晶體
-20 -

Claims (1)

132.0259 U日修基替換頁, ήό ιο-^ i - :Λ 拾、申請專利範圍 m 第92 l 26 l l 5號專利申請案 中文申請專利範圍替換本 民國98年10月7日修正 1. 一種充電栗,其包含: 第一多個電壓級,其中,各電壓級均包含一電容器, 該等電壓級被組構來使該等電容器充電,並且使該等電容 器串聯連接,而使得第I個電壓級中之電容器具有其正端 連接至第2個電壓級中之電容器的負端等等依此類推,且 其中,該等電容器被充電且被串聯連接,使得,對大於I 的整數1來說,跨在第k個電壓級中之電容器上的電壓實 際上係等於在其負端上的電壓加上跨在第(k - 1)個電壓級 中之電容器上的電壓;及 第二多個電壓級,其中,在該第二多個電壓級中,各 電壓級均包含一電容器,這些電壓級被組構來使該等電容 器充電,並且使該等經充電之電容器串聯連接,而使得第 1個電壓級中之電容器具有其正端連接至第2個電壓級中之 電容器的負端,等等依此類推,且其中,該等電容器被充 電且被串聯連接,使得,對大於1的整數m來說,跨在第 m個電壓級中之電容器上的電壓實際上係等於在其負端上 的電壓加上跨在第(m - 1)個電壓級中之電容器上的電壓。 2. 如申請專利範圍第1項之充電泵,其中,該第一多 個電壓級之該等電壓級中之該等電容器的串聯連接發生在 時鐘訊號的第—階段期間。 1320259 年月轉iMril 3. 如申請專利範圍第2項之充電泵,其中,該第ri, 個電壓級之該等電壓級中之該等電容器的串聯連接發生在 該時鐘訊號的第二階段期間。 4. 如申請專利範圍第3項之充電泵,其中,在該時鐘 訊號的該第一階段期間,該第二多個電壓級之該等電壓級 中的該等電容器充電自該第一多個電壓級之該等電壓級中 之該等串聯連接電容器之正端的電壓。
5. 如申請專利範圍第4項之充電泵,其中,在該時鐘 訊號的該第一階段期間,該第一多個電壓級之該第1個電 壓級中之電容器正端的電壓使該第二多個電壓級之該第1 個電壓級中的電容器充電,該第一多個電壓級之該第2個 電壓級中之電容器正端的電壓使該第二多個電壓級之該第 2個電壓級中的電容器充電,等等依此類推。
6. 如申請專利範圍第5項之充電泵,其中,在該時鐘 訊號的該第二階段期間,該第一多個電壓級之該第1個電 壓級充電自供應電壓VCC,該第二多個電壓級之該第1個 電壓級中之電容器正端的電壓使該第一多個電壓級之該第 2個電壓級中的電容器充電’該第二多個電壓級之該第2個 電壓級中之電容器正端的電壓使該第一多個電壓級之第3 個電壓級中的電容器充電,等等依此類推。 7. 如申請專利範圍第6項之充電泵,其中,該第一多 個電壓級之最後一級中之電容器正端的電壓被連接來使該 第二多個電壓級之最後一級中的電容器經由連接做爲二極 體之電晶體而充電。 -2- Ι32Θ259 «π:
Si 8.如申請專利範圍第6項之充電泵,其中,該 第二多個電壓級各自具有N個電壓級,並且該多 級各自與一額外的電壓級連結,其中,該等額外的 各自包含一電容器,且其中,在該時鐘訊號的該第 期間’該第一多個電壓級中之第N個電壓級中之 的正端連接至與該第一多個電壓級相連結之額外電 之電容器的負端,且其中,在該時鐘訊號的該第二 間,該第二多個電壓級中之第N個電壓級中之電 正端連接至與該第二多個電壓級相連結之額外電壓 電容器的負端。 9. 如申請專利範圍第8項之充電泵,其中,在丨 訊號的該第一階段期間,該第一多個電壓級之該第 電壓級中之電容器正端的電壓使與該第二多個電壓i 結之額外電壓級中的電容器充電。 10. 如申請專利範圍第9項之充電泵,其中,在丨 訊號的該第二階段期間,該第二多個電壓級之第(N 電壓級中之電容器正端的電壓使與該第一多個電壓; 結之額外電壓級中的電容器充電。 11. 一種充電泵,其包含: 多個電容器; 充電機構,使多個電容器充電; 使第一多個電壓級中之經充電之電容器串聯連接 聯連接機構,以使該第一多個電壓級中之第1個電容 負端連接至供應電壓vcc’該第1個電容器的正端連 一及 電壓 ,壓級 階段 容器 級中 段期 器的 中之 時鐘 N個 相連 時鐘 1)個 相連 的串 器的 接至 ττ^τι 1320259 (4) 該第一多個電壓級中之第2個電容器的負端’等等依此類 推:其中,使多個電容器充電的該機構被組構而使該第— 多個電壓級中之該等電容器充電,使得當被串聯連接時且 對大於1的整數k來說’跨在第k個電容器上的電壓係等 於在其負端上的電壓和跨在第(k 一丨)個電容器上的電壓; 及 使第二多個電壓級中之經充電之電容器串聯連接的串
聯連接機構’以使該第二多個電壓級中之第1個電容器的 負端連接至供應電壓VCC’該第1個電容器的正端連接至 該第二多個電壓級中之第2個電容器的負端,等等依此類 推;其中,使多個電容器充電的該機構被組構而使該第二 多個電壓級中之該等電容器充電,使得當被串聯連接時且 對大於1的整數m來說,跨在第m個電容器上的電壓係等 於在其負端上的電壓和跨在第(m - 1)個電容器上的電壓。 1 2 .如申請專利範圍第1 1項之充電泵,其中,使多個 φ電容器充電的該機構被組構而使該多個電容器充電於時鐘 訊號的第一階段期間。 1 3 .如申請專利範圍第1 2項之充電泵,其中,使經充 電之電容器串聯連接的該機構被組構而使該等經充電之電 容器串聯連接於該時鐘訊號的第二階段期間。 14.一種產生電壓之方法,其包含: (a) 使第一多個電容器充電; (b) 串聯連接該第一多個經充電之電容器,使得在該 第一多個電容器內,經充電之第1個電容器的正端連接至 -4- I32Q25S----- Λβ!ι» 經充電之第2個電容器的負端’等等依此類推; (c) 使第—·多個電谷益充電自由該第一多個串聯連接 之經充電電容器所產生的電壓;以及 (d) 串聯連接該第二多個經充電之電容器,使得在該 第二多個電容器內,經充電之第1個電容器的正端連接至 經充電之第2個電容器的負端,等等依此類推,其中,該 第一多個電容器的充電使用由該第二多個串聯連接之電容 器所產生的電壓,且其中,在行爲(b)期間,對大於1的整 數k來說,跨在該第一多個電容器之第k個電容器上的電 壓係等於在其負端上的電壓加上跨在該第一多個電容器之 第(k— 1)個電容器上的電壓。 15. 如申請專利範圍第14項之方法,其中,在行爲(d) 期間,對該整數k來說,跨在該第二多個電容器之第k個 電容器上的電壓係等於在其負端上的電壓加上跨在該第二 多個電容器之第(k - 1)個電容器上的電壓》 16. 如申請專利範圍第15項之方法,其中,行爲(b)及 (c)發生在時鐘訊號的第一階段期間,且行爲(a)及(d)發生 在該時鐘訊號的第二階段期間。
TW092126115A 2002-09-27 2003-09-22 Charge pump with fibonacci number multiplication TWI320259B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/260,115 US6861894B2 (en) 2002-09-27 2002-09-27 Charge pump with Fibonacci number multiplication

Publications (2)

Publication Number Publication Date
TW200409444A TW200409444A (en) 2004-06-01
TWI320259B true TWI320259B (en) 2010-02-01

Family

ID=32029613

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092126115A TWI320259B (en) 2002-09-27 2003-09-22 Charge pump with fibonacci number multiplication

Country Status (8)

Country Link
US (2) US6861894B2 (zh)
EP (1) EP1543605A1 (zh)
JP (1) JP4477500B2 (zh)
KR (1) KR101106483B1 (zh)
CN (1) CN1701495B (zh)
AU (1) AU2003272567A1 (zh)
TW (1) TWI320259B (zh)
WO (1) WO2004030192A1 (zh)

Families Citing this family (66)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6734718B1 (en) * 2002-12-23 2004-05-11 Sandisk Corporation High voltage ripple reduction
US6922096B2 (en) 2003-08-07 2005-07-26 Sandisk Corporation Area efficient charge pump
JP2005235315A (ja) * 2004-02-19 2005-09-02 Elpida Memory Inc 昇圧回路
JP2006158132A (ja) * 2004-11-30 2006-06-15 Renesas Technology Corp チャージポンプ方式電源回路
US7397299B2 (en) * 2004-12-28 2008-07-08 The Hong Kong University Of Science And Technology N-stage exponential charge pumps, charging stages therefor and methods of operation thereof
JP2008159736A (ja) * 2006-12-22 2008-07-10 Elpida Memory Inc 半導体装置及びその電源供給方法
US20090058507A1 (en) * 2007-08-28 2009-03-05 Prajit Nandi Bottom Plate Regulated Charge Pump
US8044705B2 (en) 2007-08-28 2011-10-25 Sandisk Technologies Inc. Bottom plate regulation of charge pumps
US7586363B2 (en) * 2007-12-12 2009-09-08 Sandisk Corporation Diode connected regulation of charge pumps
US7586362B2 (en) * 2007-12-12 2009-09-08 Sandisk Corporation Low voltage charge pump with regulation
US7969235B2 (en) 2008-06-09 2011-06-28 Sandisk Corporation Self-adaptive multi-stage charge pump
US20090302930A1 (en) * 2008-06-09 2009-12-10 Feng Pan Charge Pump with Vt Cancellation Through Parallel Structure
US8710907B2 (en) 2008-06-24 2014-04-29 Sandisk Technologies Inc. Clock generator circuit for a charge pump
US7683700B2 (en) * 2008-06-25 2010-03-23 Sandisk Corporation Techniques of ripple reduction for charge pumps
US7795952B2 (en) * 2008-12-17 2010-09-14 Sandisk Corporation Regulation of recovery rates in charge pumps
US8154334B2 (en) * 2009-07-21 2012-04-10 Intersil America Inc. System and method for pre-charging a bootstrap capacitor in a switching regulator with high pre-bias voltage
US7973592B2 (en) 2009-07-21 2011-07-05 Sandisk Corporation Charge pump with current based regulation
US8339183B2 (en) 2009-07-24 2012-12-25 Sandisk Technologies Inc. Charge pump with reduced energy consumption through charge sharing and clock boosting suitable for high voltage word line in flash memories
US20110148509A1 (en) 2009-12-17 2011-06-23 Feng Pan Techniques to Reduce Charge Pump Overshoot
US8514630B2 (en) 2010-07-09 2013-08-20 Sandisk Technologies Inc. Detection of word-line leakage in memory arrays: current based approach
US8432732B2 (en) 2010-07-09 2013-04-30 Sandisk Technologies Inc. Detection of word-line leakage in memory arrays
US8305807B2 (en) 2010-07-09 2012-11-06 Sandisk Technologies Inc. Detection of broken word-lines in memory arrays
US8106701B1 (en) 2010-09-30 2012-01-31 Sandisk Technologies Inc. Level shifter with shoot-through current isolation
US8294509B2 (en) 2010-12-20 2012-10-23 Sandisk Technologies Inc. Charge pump systems with reduction in inefficiencies due to charge sharing between capacitances
US8339185B2 (en) 2010-12-20 2012-12-25 Sandisk 3D Llc Charge pump system that dynamically selects number of active stages
US8581658B2 (en) * 2011-04-08 2013-11-12 Taiwan Semiconductor Manufacturing Company, Ltd. Charge pump
US8537593B2 (en) 2011-04-28 2013-09-17 Sandisk Technologies Inc. Variable resistance switch suitable for supplying high voltage to drive load
US8379454B2 (en) 2011-05-05 2013-02-19 Sandisk Technologies Inc. Detection of broken word-lines in memory arrays
US8750042B2 (en) 2011-07-28 2014-06-10 Sandisk Technologies Inc. Combined simultaneous sensing of multiple wordlines in a post-write read (PWR) and detection of NAND failures
US8775901B2 (en) 2011-07-28 2014-07-08 SanDisk Technologies, Inc. Data recovery for defective word lines during programming of non-volatile memory arrays
US8726104B2 (en) 2011-07-28 2014-05-13 Sandisk Technologies Inc. Non-volatile memory and method with accelerated post-write read using combined verification of multiple pages
US8699247B2 (en) 2011-09-09 2014-04-15 Sandisk Technologies Inc. Charge pump system dynamically reconfigurable for read and program
US8400212B1 (en) 2011-09-22 2013-03-19 Sandisk Technologies Inc. High voltage charge pump regulation system with fine step adjustment
US8514628B2 (en) 2011-09-22 2013-08-20 Sandisk Technologies Inc. Dynamic switching approach to reduce area and power consumption of high voltage charge pumps
US8395434B1 (en) 2011-10-05 2013-03-12 Sandisk Technologies Inc. Level shifter with negative voltage capability
US8730722B2 (en) 2012-03-02 2014-05-20 Sandisk Technologies Inc. Saving of data in cases of word-line to word-line short in memory arrays
US8710909B2 (en) 2012-09-14 2014-04-29 Sandisk Technologies Inc. Circuits for prevention of reverse leakage in Vth-cancellation charge pumps
US9810723B2 (en) 2012-09-27 2017-11-07 Sandisk Technologies Llc Charge pump based over-sampling ADC for current detection
US9164526B2 (en) 2012-09-27 2015-10-20 Sandisk Technologies Inc. Sigma delta over-sampling charge pump analog-to-digital converter
US8836412B2 (en) 2013-02-11 2014-09-16 Sandisk 3D Llc Charge pump with a power-controlled clock buffer to reduce power consumption and output voltage ripple
US8981835B2 (en) 2013-06-18 2015-03-17 Sandisk Technologies Inc. Efficient voltage doubler
US9024680B2 (en) 2013-06-24 2015-05-05 Sandisk Technologies Inc. Efficiency for charge pumps with low supply voltages
US9077238B2 (en) 2013-06-25 2015-07-07 SanDisk Technologies, Inc. Capacitive regulation of charge pumps without refresh operation interruption
US9007046B2 (en) 2013-06-27 2015-04-14 Sandisk Technologies Inc. Efficient high voltage bias regulation circuit
US9165683B2 (en) 2013-09-23 2015-10-20 Sandisk Technologies Inc. Multi-word line erratic programming detection
US9083231B2 (en) 2013-09-30 2015-07-14 Sandisk Technologies Inc. Amplitude modulation for pass gate to improve charge pump efficiency
US9154027B2 (en) 2013-12-09 2015-10-06 Sandisk Technologies Inc. Dynamic load matching charge pump for reduced current consumption
US9460809B2 (en) 2014-07-10 2016-10-04 Sandisk Technologies Llc AC stress mode to screen out word line to word line shorts
US9484086B2 (en) 2014-07-10 2016-11-01 Sandisk Technologies Llc Determination of word line to local source line shorts
US9443612B2 (en) 2014-07-10 2016-09-13 Sandisk Technologies Llc Determination of bit line to low voltage signal shorts
US9514835B2 (en) 2014-07-10 2016-12-06 Sandisk Technologies Llc Determination of word line to word line shorts between adjacent blocks
US9330776B2 (en) 2014-08-14 2016-05-03 Sandisk Technologies Inc. High voltage step down regulator with breakdown protection
US9202593B1 (en) 2014-09-02 2015-12-01 Sandisk Technologies Inc. Techniques for detecting broken word lines in non-volatile memories
US9240249B1 (en) 2014-09-02 2016-01-19 Sandisk Technologies Inc. AC stress methods to screen out bit line defects
US9449694B2 (en) 2014-09-04 2016-09-20 Sandisk Technologies Llc Non-volatile memory with multi-word line select for defect detection operations
KR101603120B1 (ko) * 2015-05-27 2016-03-14 (주)멜파스 전하 펌프
US9917507B2 (en) 2015-05-28 2018-03-13 Sandisk Technologies Llc Dynamic clock period modulation scheme for variable charge pump load currents
US9647536B2 (en) 2015-07-28 2017-05-09 Sandisk Technologies Llc High voltage generation using low voltage devices
US9659666B2 (en) 2015-08-31 2017-05-23 Sandisk Technologies Llc Dynamic memory recovery at the sub-block level
US9520776B1 (en) 2015-09-18 2016-12-13 Sandisk Technologies Llc Selective body bias for charge pump transfer switches
US9698676B1 (en) 2016-03-11 2017-07-04 Sandisk Technologies Llc Charge pump based over-sampling with uniform step size for current detection
CN106374738B (zh) * 2016-10-11 2019-02-26 北京大学深圳研究生院 一种Fibonacci电荷泵
CN108448890B (zh) * 2018-04-12 2019-07-23 武汉新芯集成电路制造有限公司 电荷泵
CN109004824B (zh) * 2018-07-23 2020-02-14 中车青岛四方机车车辆股份有限公司 信号输出控制电路
KR102174233B1 (ko) 2018-12-27 2020-11-04 연세대학교 산학협력단 저전력 환경에서 동작하는 고효율 전하 펌프 회로
EP4262969A1 (en) * 2020-12-18 2023-10-25 Medtronic, Inc. Device with switched capacitor charge pump sensing circuitry

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1364618A (en) * 1971-12-03 1974-08-21 Seiko Instr & Electronics Voltage boosters
US5051881A (en) * 1990-07-05 1991-09-24 Motorola, Inc. Voltage multiplier
US5397931A (en) * 1993-03-31 1995-03-14 Texas Instruments Deutschland Gmbh Voltage multiplier
NL9300836A (nl) 1993-05-14 1994-12-01 Catena Microelect Bv Integreerbare spanningsvermenigvuldiger voor hoge vermenigvuldigingsfactoren.
US5436857A (en) * 1993-11-22 1995-07-25 Ncr Corporation Personal computer module system and method of using
US5436587A (en) 1993-11-24 1995-07-25 Sundisk Corporation Charge pump circuit with exponetral multiplication
US5491623A (en) * 1994-09-23 1996-02-13 Fluke Corporation Voltage multiplier using switched capacitance technique
US5508971A (en) 1994-10-17 1996-04-16 Sandisk Corporation Programmable power generation circuit for flash EEPROM memory systems
US5493486A (en) * 1995-03-17 1996-02-20 Motorola, Inc. High efficiency compact low power voltage doubler circuit
US5606491A (en) * 1995-06-05 1997-02-25 Analog Devices, Inc. Multiplying and inverting charge pump
US5596532A (en) 1995-10-18 1997-01-21 Sandisk Corporation Flash EEPROM self-adaptive voltage generation circuit operative within a continuous voltage source range
US5856918A (en) * 1995-11-08 1999-01-05 Sony Corporation Internal power supply circuit
FR2742942B1 (fr) * 1995-12-26 1998-01-16 Sgs Thomson Microelectronics Generateur de creneaux de haute tension
JPH09312968A (ja) * 1996-05-22 1997-12-02 Nec Corp チャージポンプ回路
JP3385960B2 (ja) * 1998-03-16 2003-03-10 日本電気株式会社 負電圧チャージポンプ回路
JP3316468B2 (ja) * 1999-03-11 2002-08-19 セイコーエプソン株式会社 昇圧回路、昇圧方法および電子機器
DE19915644C2 (de) 1999-04-07 2001-05-17 Texas Instruments Deutschland Ladungspumpe
JP3480423B2 (ja) 2000-05-25 2003-12-22 松下電器産業株式会社 電源回路
US6466489B1 (en) * 2001-05-18 2002-10-15 International Business Machines Corporation Use of source/drain asymmetry MOSFET devices in dynamic and analog circuits

Also Published As

Publication number Publication date
CN1701495B (zh) 2010-11-10
US20040061548A1 (en) 2004-04-01
AU2003272567A1 (en) 2004-04-19
KR20050084606A (ko) 2005-08-26
EP1543605A1 (en) 2005-06-22
TW200409444A (en) 2004-06-01
CN1701495A (zh) 2005-11-23
JP2006500898A (ja) 2006-01-05
US7135910B2 (en) 2006-11-14
JP4477500B2 (ja) 2010-06-09
US20050168267A1 (en) 2005-08-04
WO2004030192A1 (en) 2004-04-08
US6861894B2 (en) 2005-03-01
KR101106483B1 (ko) 2012-01-20

Similar Documents

Publication Publication Date Title
TWI320259B (en) Charge pump with fibonacci number multiplication
US6008690A (en) Booster circuit
US7116156B2 (en) Charge pump circuit
US6563235B1 (en) Switched capacitor array circuit for use in DC-DC converter and method
US7046076B2 (en) High efficiency, low cost, charge pump circuit
US6946899B2 (en) Charge pump circuit
US7397299B2 (en) N-stage exponential charge pumps, charging stages therefor and methods of operation thereof
US20050270086A1 (en) Charge pump power supply circuit
EP0404124B1 (en) Charge pump having pull-up circuit operating with two clock pulse sequences
US7009857B2 (en) Soft-start charge pump circuit
KR100463619B1 (ko) 차지펌프 회로의 제어 방법
US6184594B1 (en) Multi-stage charge pump having high-voltage pump control feedback and method of operating same
JP2010119226A (ja) チャージポンプ回路
US6838928B2 (en) Boosting circuit configured with plurality of boosting circuit units in series
US20090309650A1 (en) Booster circuit
KR20010078777A (ko) 전하 펌프 장치
KR100573780B1 (ko) 전하펌프
TWI229500B (en) Soft-start charge pump circuit
JPH0923639A (ja) 電圧変換装置
GB2444093A (en) Providing power from a piezoelectric source
JPH09127912A (ja) 容量性負荷を駆動する直流ブーストコンバータ
KR20000068537A (ko) 순차 스타트업 전하 펌프 및 그 제공 방법
CN113746327B (zh) 电荷泵电路、电荷泵系统及集成电路芯片
JPH07322604A (ja) 昇圧回路
US6605932B2 (en) Voltage booster circuit and semiconductor device for incorporating same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees