TWI310059B - Method for fabricating single crystal silicon film - Google Patents

Method for fabricating single crystal silicon film Download PDF

Info

Publication number
TWI310059B
TWI310059B TW092131894A TW92131894A TWI310059B TW I310059 B TWI310059 B TW I310059B TW 092131894 A TW092131894 A TW 092131894A TW 92131894 A TW92131894 A TW 92131894A TW I310059 B TWI310059 B TW I310059B
Authority
TW
Taiwan
Prior art keywords
region
single crystal
polycrystalline
seed
film
Prior art date
Application number
TW092131894A
Other languages
English (en)
Other versions
TW200419017A (en
Inventor
Myung Kwan Ryu
Ho Nyeon Lee
Jae Chul Park
Eok Su Kim
Original Assignee
Hydis Tech Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hydis Tech Co Ltd filed Critical Hydis Tech Co Ltd
Publication of TW200419017A publication Critical patent/TW200419017A/zh
Application granted granted Critical
Publication of TWI310059B publication Critical patent/TWI310059B/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B13/00Single-crystal growth by zone-melting; Refining by zone-melting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/42Bombardment with radiation
    • H01L21/423Bombardment with radiation with high-energy radiation
    • H01L21/428Bombardment with radiation with high-energy radiation using electromagnetic radiation, e.g. laser radiation
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02422Non-crystalline insulating materials, e.g. glass, polymers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02675Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
    • H01L21/02678Beam shaping, e.g. using a mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02675Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
    • H01L21/02686Pulsed laser beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02691Scanning of a beam

Description

1310059
五、發明說明(1) 【本發明所屬之技術領域】 本發明係關於一 於一種製造單晶石夕薄 之基板,使用雷射照 造出非晶梦或多晶碎 【先前技術】 種半導體薄膜的製造方法,特別是關 =希望位置’沿著半導體薄膜被照射 射和雷射光束運動,以在希望位置製 薄模之希望大小的單晶矽薄膜。 一般而言,薄臈電晶體 用於液晶顯示器或有機發光 交換元件’是最重要的平面 導體裝置。 (TFT),一種將有機電激材料 二極體顯示面板(0LED)的核心 顯示器(FPD)之表現所需的半 電晶體的*種測 送管道之主動層 變化。就目前市 晶體的主動層是 遷移率或 之表現,視形 狀態或結構而 晶顯示器而言 所製作。 漏電流,薄膜 ^作為載體輸 定而有極大的 ’多數薄膜電 量薄膜電晶體 的晶矽薄膜的 面上可見的液 由非晶矽薄膜
因為使用非g & μ 0. 5cm2/Vs的低遷夕的非晶秒薄膜電晶體具有大約 液晶顯示器中需移率’在製造使用非晶矽薄膜電晶體之 液晶顯示器之周的所有父換元件時有其限制。這是因為 作,但是利用非曰電路所需的交換元件需要在高速中操
因此,周邊;矽溥膜電晶體並無法達到這樣的高速。 制器及數位類比路$父換零件,例如驅動電路、各種控 元件,以因應液曰換,(nDAC)等,構成整合單晶矽之交換 晶矽薄膜電晶體=顯不器的高速要求。另一方面,由於非 顯示為確保影像品質之低漏電特性時具
第7頁 1310059
有交換的功能,它被用來作為像素交換元件。 一使用多晶矽的薄膜電晶體具有從數十到數百cm2/Vs的 尚遷移率,因此可以展現適用於周邊電路的高驅動速度。 因此,在玻璃基板上形成多晶矽能促使像素區和周邊電路 區的實現。 因此,就多晶矽薄膜電晶體而言,並不需要形成周邊 電路所需的分離式元件固接製程,而周邊電路可與像素區 同時形成,因此可預期周邊電路的部分花費將會減少。
此外,由於多晶石夕具有高遷移率,因此它能讓薄膜電 晶體以較現有的非晶矽較小的尺寸製作出來,並且讓周邊 電路和像素區經由整合過程而形成。因此,使得線幅精細 化變得更容易’多晶矽薄膜電晶體可以達到比非晶矽薄膜 電晶體的液晶顯示器更高的解析度。 另外’多晶石夕薄膜電晶體能顯示高電流特性,因此適 用於有機發光二極體顯示面板(OLE D)—下一代平面顯示器 的一種現在的驅動類型顯示。因此,最近有一些在玻璃基 板上形成多晶矽及製造薄膜電晶體之研究正在積極的進行 中。
為了在玻璃基板上形成多晶石夕,通常會使用一種讓非 晶矽被沉積然後受到熱處理而晶化為多晶矽的方法。由於 玻璃基板在超過6〇〇度的高溫下變形,因此運用只有將非 晶破晶化而不損害基板的準分子雷射退火(ELA)技術來 行晶化。
第8頁 1310059 五、發明說明(3) 晶矽受到雷射照射而熔化並且再固化以產生多晶矽。在晶 化之後,晶粒任意的形成,因而視雷射照射的狀況而定, 而有從數十奈米到幾個微米的各種大小。 一般而言,當晶粒的大小增加,薄膜電晶體的遷移率 也會增加,而可以整合到周邊電路積體的零件範圍變得更 大。因此,最好能夠達到最大可能大小晶粒之準分子雷射 退火(E L A)的情況,但是當晶粒的大小愈大,晶粒分布的 均勻性卻會更差,這樣造成元件特性之均勻性的降低,並 且導致信賴度觀點方面的問題。
因此,當應用受到準分子雷射退火技術而晶化的多晶 矽於液晶顯示器時,在一個確保均勻性範圍内之具有適當 大小晶粒的多晶矽即被應用。然而,在該情形下,由於晶 粒大小的限制,無法製造出具有高遷移率的多晶矽薄膜電 晶體,因此,在整合周邊電路上必須有所限制。 美國專利第6, 368, 945號和第6, 322, 625號揭示一種確 在確保均句性而獲得較大晶粒的晶化方法。以下將說明這 種亦被稱為「連續橫向結晶法」(SLS)的原理。
第1圖為實現連續橫向結晶製程所需之雷射系統的刮 祝圖。如第1圖所示,非晶矽膜(1 2 0 )所沉積之基板(1 1 〇 ) 被放置在载台(1〇〇)上,透過一個光罩(丨4〇)而先受到雷射 光束的照射。在此情況下,光罩(丨4 〇 )中可以有各式各樣 的圖案 前述光*罩的—個典型例子是如第2A圖所示的狹縫形光 罩(2〇〇)°在光罩(2〇〇)中,具有寬度(220)和長度(230)的
第9頁 1310059 五、發明說明(4) 狹縫(2 1 0 )被圖案化。當雷射光束透過光罩被照射,穿過 光罩之雷射光束以射束形狀被照射,照射之雷射光束具有 能讓非晶矽完全被熔解的能量。 第3A圖為一個狹縫的放大圖。第3A圖顯示出雷射照射 $前的情況’代號310表示揭露於狹縫之間的區域寬度, =晶矽( 3 2 0 )在受到雷射照射之前出現。第⑽圖顯示在 +伽ί縫照射雷射之後隨即出現的情況(雷射在照射了數 熔秒之後切斷的情況)。在此情況下,一個曝光區被
在狹μΪ相矽(36〇) ’液相矽(36〇)和單晶矽(340)的邊界 隨著時=成1:;固!細多晶石夕(35 0 )在邊界上形成。 長t日 移日日粒朝著狹縫中心成長,以緩慢成長率成 受成長之晶粒的阻礙,因此只有 動,最ί,夕ί二ί和液相石夕之間的介面(38〇)持續受移 會。在曰曰液相石夕在如第3D圖所示之狹縫中心交 -半。如=縫ΐ!:!曰粒大小(3 2 0 )最多是狹縫寬度的 度冷卻率較快,在由=或雷射照射之後被熔化的晶的過 會之前,成核作用可、=兩邊成長之晶粒於邊界(381)交 *於==;以::(36:)中出現。
況中,將基板溫度和狹縫&看見此在雷射照射的情 會發生。 縫的形式最佳化以促使成核作用不 “圖ί【度:5ΓΛ射移完成二广’雷射,束照射的地點如第 當第二雷射照射之後,二第二射
第10頁 1310059 五、發明說明(5) 晶矽被轉換成液相矽(4 6 〇 ),而在第一雷射照射之後形成 的多晶矽區(4 4 0 )仍維持不變並再受晶化。在此情形,一 個精細多晶矽區在邊界(4 2 1 )上形成,然後晶粒使用作為 晶種之形成的多晶矽而成長,但是在邊界(420 ),晶粒藉 由在第一照射之後形成之晶粒之中,不包含在第二照射之 後炼化之區域而成長,以作為晶種。結果,可獲得如第4C 圖所示之結構。換言之,經由讓晶粒在第二照射之後由縫 隙之兩邊成長而形成之邊界(47〇),為了第二照射而轉換 原先之位置,該移動距離為(491 )。
依照上述程序,由於在掃描方向之晶粒長度增加’羞 粒大小變得更大。另外,在第二雷射照射之後,由於晶箱 和個新晶體在晶體方位沒有改變的狀態下持續成長,因 此邊界(4 8 0 )消失不見。 第5A圖顯不當上述程序重複進行而雷射光束有任何彩 動之後的一個情況。第5 A圖的下半部顯示持續朝一個方戌 成長之晶粒’被呈現為細長形,由縫隙邊界(51〇)和(511: ^第5A圖)長出之晶粒的成長介面和(521),在成長的 前期經,縫曝光之後成長為液相矽(53〇)。
接著,掃描程序進展到點(55ι),一個非晶矽區(55〇 ,,因此產生如第5B圖所示的結構。被掃描的距離乾 LI Λ代號J80所顯示的距離,成長晶粒的長度與代號 影變而孩0私於狹縫係根據光罩而成形,受到掃描距離 圖'i的r *之f射光束’導致如第⑼和2C圖所示之多晶石, 圖案的形成。各個多晶石夕圖案具有如第5B圖所示之晶粒、結
第11頁 1310059 五、發明說明(6) 構。如第5D圖所示,在開始掃描的區域,由於許多晶粒為 了成長而競爭,有一個含有許多精細晶粒的區域(例如: 代表560所示之區域)。根據實際實驗之結果,區域(560) 小於1微米,在多晶石夕之圖案化區(Appl. Phys. Lett.的 R.S. Sposil與James S.所提出之「在二氧化石夕上之薄石夕 膜之連續橫向結晶」,69(19), 2 864 ( 1 9 9 6 )),是小到可以 忽略的。 連續橫向結晶法的優點在於根據光罩之形狀可以獲得 各種不同的形狀,對一些光罩而言,一個單晶矽島區可以 選擇性的在薄膜電晶體之通道區形成之一部份形成(美國 專利第6 3 2 2 6 2 5號)。 因此,使用這種方法讓多晶矽結構、元件特性之均勻 性及元件效能之改進得以實現。 然而,利用連續橫向結晶法所得到之晶矽薄膜中,如 果單晶矽陣列形成的規則性具有長方形或六角形的配置, 而單晶矽島和像素與周邊電配置之設計並不一致,則元件 特性之一致性會受到不利的影響。 因此,在現有之連續橫向結晶法中,由於用以晶化之 光罩設計必須與像素和周邊電路的設計相符合,在設計上 可能會受到限制。 另外,在各種連續橫向結晶法中,一種製造單晶矽的 方法是以嚴格方式形成早晶碎島’因此晶粒邊界會呈現在 基板上的幾個地方。因此,如果像素或周邊電路是沿著晶 粒邊界而結構化,極佳的元件特色和均勻性可以被預期
1310059_ 五、發明說明(7) 到。 結果,一種確保在任何設計方式中有極佳的元件特性 和均勻性的最終解決辦法,是讓單晶矽在整個基板上形 成,或單晶矽只有在周邊電路部分成長,而其餘的像素區 仍保持在非晶矽的狀態,以便對周邊電路具有極佳交換特 性的單晶矽,在低漏電之像素區之外部形成,因此能根本 的防止能造成不一致之晶粒邊界的形成。
為了達成上述目的,根據本發明,提出一種使用較簡 單光罩以輕易的在希望位置形成希望大小之單晶矽的方 法。 【本發明之内容】 因此,本發明之一個目的在提供一種單晶矽膜之製造 方法,藉由作為薄膜電晶體之活動層之低溫多晶矽的結晶 (即用於液晶顯示器或有機發光二極體顯示面板之一個像 素或周邊電路驅動元件)可被增加,因而形成單晶矽。
為了達成上述目標,本發明提供一種單晶矽薄膜之製 造方法,包含在透明或半透明基板上形成半導體層或金屬 薄膜之後,經由雷射照射形成一個單晶矽區,其中包含下 列步驟:使用雷射照射之晶化法在希望大小之基板上形成 一個單晶矽晶種區;以及使用單晶種區,將半導體層或金 屬薄膜之希望區轉換為單晶矽區。 另外,本發明之方法又包含以下步驟:透過光罩以特 定形狀用雷射照射希望大小之基板,使得受雷射照射的部 分首先受到晶化;實施第一掃描製程,其中受到希望距離
第13頁 1310059_ 五、發明說明¢8) 的影響而移動雷射,因此最先受晶化之區域的晶粒受到希 望距離的影響而成長;在受到希望距離影響而發展之第一 掃描製程之後完成第一掃描製程,因而形成一個多晶島 區;實施第二掃描製程,在第一掃描製程結束時將雷射轉 動9 0度,並且掃描在第一掃描製程之中形成於掃描方向之 細長形的結晶粒,因此種晶成長以形成單晶區;以及將雷 射照射在經由希望距離進行第二掃描製程之後所形成之單 晶種區的一部份上,因此延伸單晶區。 【本發明之實施方式】
以下,將參照附加圖示以詳細說明一種根據本發明製 造單晶矽膜之方法。 為了促進晶化並且確保在非晶矽基板(例如玻璃或塑 膠絕緣體)之多晶矽薄膜之形成,一個單晶矽或一個其位 置被精準的控制的單晶矽磚,根據本發明而在整個基板上 形成,這樣可以根本的解決先前技術中的問題。本發明設 計一種達成上述目的典型方法,在此,將以實施例來說明 非晶砍的晶化。
實現本發明的一個方式是,一個經歷先前連續橫向結 晶(SLS)製程之多晶矽島圖案,受到在垂直於島圖案之晶 粒成長方向上之另外的雷射掃描製程的管控。這樣導致單 晶矽種區的形成。接著,根據使用該晶種區之連續橫向結 晶製程,單晶矽區或單晶矽碑是在整個基板或基板之某些 部分(例如:形成面板之區域或周邊電路區)上形成,以減 短製程時間。
第14頁 1310059_ 五、發明說明(9) 第6圖顯示完成於第5B圖而具有寬度(660)和長度 (670)的多晶矽島(610)之配置,及一個用於第二掃描而具 有長度(640)和寬度(650)的雷射光束(630)。雷射光束 (6 3 0 )朝著垂直於第一掃描方向之X方向移動,起自多晶矽 島圖案(610)的一邊。 較佳的情況下,第二掃描所需之雷射光束之長度 (640)約略等同於多晶矽島圖案(610)之長度(670)。在第 一掃描之後但是在第二掃描之前,光罩或樣本被轉動9 〇 度。
第7A、7B及7C圖具體的呈現第二掃描製程。對連續橫 向結晶法而言,雷射光束寬(650) —般為幾個微米,而在 多晶矽島圖案(6 1 0 )中之延長晶粒的寬度從1到幾個微米。 第7A圖顯示晶粒呈現於多晶碎島圖案之一緣的狀態,晶粒 (71 0 )在第一掃描製程中以細長狀形成,而晶粒(7丨丨)在最 初成長製程中沒有成長。 如上所述,晶粒(7 1 1)只有大約1微米之小尺寸。由於 在連續橫向結晶系統中雷射光束之校準的精確度大約為次 毫瓦’雷射光束可以被校準,使其只有炼化如第圖&示 之部分的晶粒。當然,部分或全部的晶粒(73〇)可以被熔 化。更重要的’在整個多晶矽島圖案上以細長形成長之旁 粒的大小(長度和寬度),和雷射光束之大小等級相似。曰 、、因此,區域( 730 )在第二掃描製程中之第—照射之 被液化,然後被液化之區域再次固化。此時,尺 晶粒(710)和晶粒(731)作為晶種,而晶粒(71〇)形成々大部t
1310059 五、發明說明(10) —- 分的晶種。因此,當第二掃描製程朝多晶矽區(740 )發展 時,第7B圖中之多晶矽區(74〇)透過熔化與固化製程,轉 變為如第7C圖所示之單晶矽區。當晶粒(731)在第二掃描 :之第一照射時部分熔化,它能夠在掃描製程中成長,但 匕的尺寸極小’而且成長率比掃描製程中之晶粒(7丨〇 )更 慢,因此,新成長區(751)之大小是可以忽略的。介於第 一掃描中之第一照射時所熔化之部分和其餘部分之間的邊 界( 76 0 )將會不見,這是因為晶種區(71〇)和晶化區(75〇) 有相同的方向性。
如果雷射光束之校準不精確或延長晶粒之多數被呈現 在aa種區’可此造成最壞的情況。如果在第一掃描製程中 之車义低部分形成之小晶粒(例如:晶粒(7 3 1 ))被忽略,種 晶將會是兩個有類似成長率之晶體。 第8A和8B圖呈現在前述情況下的第二掃描製程。當使 用雷射光束掃描兩個最初種晶(820)和(821),並且移除一 個多晶矽區(81 0 )’晶粒邊界(8 〇 〇)在掃描延長之前仍然存 在’而且多晶矽島圖案是由兩個晶粒所構成。
在上述情形,晶粒( 870 )之成長超越晶粒(871 ),因此 晶粒(870)之一區大於晶粒(871)。即使在此情況,這樣的 晶粒足以作為用以將保留之基板區或某區轉變為單晶區之 單晶種層。這是因為各晶種區(859)、(851)、(880)及 (881)之尺寸大約為數十微米,大於穿透縫隙之雷射光束 的寬度,因此’適當的從這樣的晶粒篩選出來之晶粒,可 以被用作後續晶化所需之種晶。
第16頁 1310059 五、發明說明(u) 第1 1 A到11 D圖顯示一種以上述方彳 單晶矽區的方法。 正口丞板上Φ成 第11A圖顯示雷射光束(13〇)由笫— 晶石夕島⑴2。)之一邊開始照射,二:描時:形成之多 照掃描方向進行到基板(111 〇)之—邊。 * 一柯掏m 當雷射光束(1160)在第二掃描之後達到基 相對的邊緣,一個長方形之單晶咬種區(115 餘的區域依然是非晶矽。 W Θ 依照這樣,雷射光束被照射在如第llc圖所示之單晶 矽種區的一部分,因而重複進行熔化和固化。該雷射照射 疋以(1170)、(1171)…(1180)之順序,並朝著代號(1170) 之方向進行。依照這種方式’單晶石夕區在第11D圖所示之 整個基板上形成。 第1 1 C圖中的各個照射步驟(11 7 〇 )和(1 1 7丨),可以同 時在幾個地方進行,因而縮短製程時間。例如,當照射步 驟(1170)和(1172)同時進行時,照射步驟(1171)和(1173) 亦同時進行。
上述方法和最近由J am e s I m等人所提出之「二次照射 連續橫向結晶製程」(美國專利第6, 368, 945 )有以下幾項 差異。在本發明中,單晶矽區經由朝X方向之第一掃描和 朝y方向之第二掃描而形成,特別在第二掃描的情形,由 於種晶的數量少(大約一或二個),來自少數晶種之第二掃 描能讓單晶石夕種區形成。一旦形成晶種區,即能用和 J a m e s I m等人提出之「二次照射連續橫向結晶製程」相同
第17頁 1310059
五、發明說明(12)
的方式來進行晶化。結果,當使用「二次照射連續橫向結 晶製程」時,可以獲得如第3圖所示之配置多晶矽區之結 構,但是在本發明中,形成一個單晶矽區。也就是’在本 發明中,加入在最初階段形成單晶矽區之製程,促使最後 薄膜之微結構被大幅度的改變。在本發明中’需要額外的 製程(第一和第二掃描製程)來形成單晶石夕區,而本發明之 優點’在於相較於「二次照射連續橫向結晶製程」’最後 的結構提供極高的一致性和設計的自由程度。本發明之其 他具體實施例能部分的改善其他的製程,以下將就這些具 體實施例予以說明。 第9 A到9 G圖和第1 〇圖將第11 C圖所示之製程更詳細的 呈現出來。第9A圖顯示雷射光束(910)被移轉至相反的y方 向(9 3 1 ),並且被照射在第二掃描時所形成之單晶矽區 (900)上(第11β圖)。在此情況下,被照射區包含原單晶區 (921)和非晶碎區(920),而如第9Β圖所不,與兩區總和相 應之區域(940)被熔化。如9C圖所示,一旦雷射照射之 後,區域(9 5 1)自原單晶區長成,而區域(9 5 0 )自非晶矽區 長成。
在晶化過程的最後,如第9 D圖所示,單晶矽區(9 6 1) 和 多晶矽區(960)在邊界(962)相遇。因此,單晶矽區之尺寸 受到朝著相反之y方向移動之距離的影響而增加’因而延 伸單晶矽區。在該情況中,雷射照射是以下列方式進行: 在代號(961)和(960)形成之前,在第9C圖之熔化矽的區域
第18頁 1310059 五'發明說明(13) 並沒有受到晶化而形成之晶粒。由於新形成之單晶區 (9 6 1)自原單晶區(9 0 0 )長成,因此邊界(9 6 3 )並沒有被實 質的觀察到。
其後,雷射光束朝著X方向移動並照射,在此情況 下,如第9A圖所示,以雷射光束(970)照射之區域(970), 和代號(972)所示之過去形成區域之一部份重疊,因而移 除邊界的效果。被照射之區域(971)熔化,並且如第9F圖 所示’區域(981)自單晶區長出,而區域(980)自非晶矽區 長出。到了成長之最後,如第9G圖所示,單晶區(991)和 多晶矽區(9 9 0 )相遇。確信介於過去形成之單晶區(9 9 4 )和 新形成之單晶區(991)之間的邊界(992),及介於原單晶區 (900)和這些單晶區之間的邊界(993),並未實質的觀察 到。 這疋因為邊界(992)和(993)並非經由讓不同方向性之 晶粒交會而形成,並且具有相同的晶體方向。當在X方向 的掃描以前述方式持續進行時,單晶區之尺寸變得更大, 而在X方向之掃描結束時,在相反之y方向之掃描受到雷射 照射而進行。第1 0圖顯示了此種狀況。在χ方向之掃描完 成之彳^ ’雷射照射區被移轉到相反之丫方向,而雷射照射 疋以單日日區(1 0 2 0 )作為晶種,同時多晶矽區(丨〇 3 〇 )被熔化 的方式進行。 依照上述方式’受到雷射(1〇4〇)照射之區域(1〇5〇)熔 化,,後再次晶化,當這樣的掃描如第nc圖所示般進 行,最後在如第11 D圖所示之整個基板上將形成一個單晶
1310059 五、發明說明(14) 石夕區。 上述的晶化法導致單晶矽區在整個基板上形成。相較 於現有之連續橫向結晶製程,由於形成最初單晶種區需要 額外的製程,使用這種方法之製程時間稍微增加。為了解 決這個缺失,以下將闡述本發明之幾個具體實施例。 第12A和12B圖顯示同時經由第一和第二掃描製程以形 成幾個單晶矽種區的方法。非晶矽膜(1 2 1 0 )被沉積在基板 (1 2 0 0 )上,並且經由形成狹縫圖案之光罩而受到雷射照 射。由於幾個狹縫圖案在光罩中形成,具有寬度(1230)和 長度(1220)之多晶矽島(1221)、(1222)、(1223)及 (1224),同時在第一雷射掃描中形成,並且同時在朝X方 向之第二掃描中被雷射照射。這樣的雷射照射是朝相反之 y方向進行’使用經由第二掃描所形成之單晶矽區作為晶 種’以產生如第12B圖所示之單晶矽磚(1231)、(1232)、 ( 1 233 )及( 1 2 34 )。雖然這種方法不利於介於晶矽磚 (1231 )、( 1 2 32 )、( 1 233 )及( 1 234)之間的邊界出現,因為 這些晶矽碑之間有方向差,但是它能讓製程時間比上述單 晶石夕在整個基板上形成之方法減少大約四分之一。本具體 實施例之優點’在於它能被應用在具有比單晶矽碑區更小 之面板區的產品上。 第1 3 A到1 3E圖顯示本發明之另一具體實施例。非晶碎 膜先被沉積在基板(1 3 0 0 )上,然後透過具有狹縫圖案之光 罩(1304)而受到雷射光束之照射。在光罩(13〇4)中,具有 長度( 1 3 0 6 )和寬度( 1 30 5 )之縫隙以區間( 1 360 )加以區隔。
1310059
五、發明說明(15) 代號1 301表示經由第—掃描而移動之距離。 在第一掃描的最後,多晶矽島(131丨)以 各個區域中形成’而代號(1312)仍然處於非晶二:在 接著’當校準雷射光束,使其被放置於靠近在第夕 方向上進行…情況下,掃描距離被在X ( 1 302 ) —樣長。 J兴代就 因二’單晶矽朝著非晶矽區⑴⑴而成長, 在各個多晶石夕島之+的晶粒作為晶種,因島- 單晶矽區(1 3 22 )所槿忐夕过—上妨,on 夕日曰石夕島和
上形成。 」所構成之磚在如第13B圖所示之整個基板 2: i f用單晶區(1 32 2 )作為晶種而進行額外的掃 描,由多明矽島構成之區域轉變為如第uc圖所示之單晶 矽區(1331),以至於具有長度(1 333 )和寬度(1 3 34 )之單晶 石夕區,在整個基板上以碑的形狀形成。在此情況下,介於 多晶矽島和第13B圖之單晶矽區之間的邊界(133〇)並沒有 被實質觀察到。視掃描方向和其他不同的步驟而定,可以 獲得如第13D和13E圖所示之各種單晶矽碑的形狀。
該具體實施例之優點在於製程時間明顯的減短,因為 在如第11B圖所示之整個基板上之第二掃描的長度被大幅 減少。本具體實施例可以被應用在整個基板不需要根據面 板大小來製造單晶體的情況,或在減少產品之成本並且確 保非晶矽薄膜之一致性,而不要求非晶矽薄膜的品質和單 晶矽一樣高的情況。
1310059 五、發明說明(16) 在本具體實施例中’磚的尺寸(13〇2)和(13〇3)必須非 常小,才不會對一致性造成影響。 在另一個具體實施例中,如第丨4圖所示,掃描方向和 數目被妥善的控制,因此只有在基板(丨4 〇 〇 )上之用以形成 面板(1420)之部分(1 440)(像素區)和周邊電路區(143〇), =以單晶構成,而其餘部分則是多晶矽磚(丨41 〇 )的形式。 這樣能讓製程時間縮短,並同時確保一致性。 本具體實施例可以應用在周 及尺寸較大之面板的產品上。 邊電路有高交換速度,以 在另一具體實施例,如第 (1520)被沉積在基板(15〇〇)上 路區(1 5 3 0)是以單晶矽構成, 晶碎。 1 5圖所示’ 一個非晶矽膜 ’只有面板(1510)之周邊電 而像素區( 1 540)仍維持在非
以下情況.具有低漏電之 區,而需要高速交換之周 。此具體實施例能大幅減 之特性》 ' 當的校準光罩和雷射照射 品特性及各種設計的解決 本具體實施例可以被應用在 非晶矽薄膜電晶體被沉積在像素 邊薄膜電晶體是由單晶石夕所構成 少製程的時間,同時確保低漏電 所有的上述方法可以經由適 而實現’並可作為因應成本、產 方案。 如上所述,根據本發明 二個晶種之其他雷射照射製 之連續橫向結晶製程,在多 前述種區開始,該晶矽區可 單晶矽種區是經由使用一咬 ,所形成’該晶種是利用先前 晶石夕島中以細長形狀形成。由 以在基板之全部或一部份,或
1310059 五、發明說明 在基板之 因此 各種產品 亦能夠因 因此 再者,由 出能讓驅 度,因此 溫複晶石夕 廣泛之不 另外 成’因此 品❶而且 再者 流,因而 •驅動型 此外 片等小型 路製程之 最後 不用於石夕 超高密度 少。 雖然 (17) 某區上形成。 ’本發明能根本的解決-致性的問題,以便因靡 的設另外,當在單晶…製造面板;因㊁ 應周邊電路中之交換速度。 板子匕 ’周邊電路零件被整合以減少組合零件的成太。 於皁晶矽並不像現有之製程般被應用,可以展現 :電路和各種介面零件被整合之充分的=現 最終能形成系統化面板。因&, (LTPS)薄膜液晶顯千哭漆σ , ^ π 見有之低 同的產品上。 產°° ’本發明可被用於各 ,根Ϊ本發明,由於像素區亦可由非晶矽所形 可以作出具有低漏電特色和整合周邊電路產 ,製程的成本可以大幅的減少。 之屋 、裔=是由單晶矽所構成,t能夠展現高電 一:有機發光二極體顯示面板(0LED)——種電 顯示器,而低電壓的驅動變為可能。 二本發明能·單晶矽在大型玻璃▲板及矽晶 二_ @ Ϊ成e,它可以被應用在半導體記憶積體電 ,合’體(日SOI)中,或3D積體電路製程中。 ,田、雷射晶化被用於鋁或銅等之線路的材料(而 藉以在線路的材料上形成單晶體,因此,由於 電路之電子遷移所造成之壞線路亦可被減 本發月較佳具體實施例主要作為說明之用,那些
1310059
第24頁 1310059 圖式簡單說明 第1圖顯示熱源(雷射)配置、光罩及樣本的剖視圖; 第2A圖顯示含有狹縫圖形之光罩; 第2 B圖顯示使用第2 A圖之光罩所形成之晶矽圖形; 第2 C圖顯示第2 B圖中之晶化區的放大剖視圖; 第3A到3D圖顯示透過狹縫受到雷射照射而受晶化之雷 射照射區的剖視圖; 第4 A到4 C圖顯示另外的晶粒成長的過程,其中晶粒透 過縫隙受到雷射照射而晶化之後,在側邊方向成長; 第5 A圖顯示晶粒受到雷射光束活動影響反覆熔化和固 化,而朝一個方向成長之製程圖; 第5B圖顯示經由第5A圖所示之製程所形成之圖案化多 晶珍島, 第6圖顯示在第5 B圖中形成之多晶矽島一緣受到雷射 光束照射,以通過垂直方向上之多晶矽島之第二雷射掃 描,直到多晶矽島朝一個方向成長; 第7 A到7 C圖顯示形成大約包含一個晶粒之圖案化矽島 之過程,其中一部份受到雷射光束延長之多晶矽,受到雷 射光束之照射以熔化多晶矽,雷射光束是在掃描方向上移 動; 第8A和8B圖顯示單晶矽在第二掃描製程中難以獲得的 情況,也就是種晶粒有二個,這兩個種晶粒在X方向掃描 時呈現相似的成長率,因此,兩個具有不同晶體方向之區 域,在矽島圖案中形成; 第9A到9G圖顯示藉由運用單晶矽種區,實施另外的連 1310059 圖式簡單說明 續橫向結晶製程以延展單晶矽區的過程; 第1 0圖顯示使用形成於第9A到9G圖作為晶種之單晶矽 區,以實施其他連續橫向結晶製程,因而能在相反之Y方 向(箭頭所示)上延伸單晶石夕區; 第11A到11D圖為經由第6、9及10圖之製程在整個基板 上形成單晶矽之過程的序列圖; 第12A到12B圖顯示本發明之另一具體實施例,其中幾 個單晶矽區同時在基板上之幾個地方形成,以減少製程時 間,單晶矽磚在使用單晶種區之整個基板上形成;
第1 3 A到1 3E圖顯示本發明之另一具體實施例,其中各 種圖案之單晶矽磚在來自單晶種區之整個基板上形成,以 減少製程時間; 第1 4圖顯示本發明之另一具體實施例,其中單晶體只 有在面板區形成,以減少將不想要之部分轉變為單晶區之 製程時間與成本;及 第1 5圖顯示本發明之另一具體實施例,其中單晶體只 有在面板部分之周邊電路形成區上形成,而部分(而非像 素區)和面板像素區沒有受到晶化,仍然為非晶石夕。 % 【圖式中元件名稱與符號對照】 100:載台 110、1110、1200、1300、1400、1 5 0 0 :基板 1 2 0、1 2 1 0、1 5 2 0 :非晶矽膜 1 30 :雷射光束
第26頁 1310059 圖式簡單說明 140、 2 10: 2 2 0 : 2 3 0 : 310 : 3 2 0 : 34 0 ·· 3 5 0 : 3 6 0 : 361 : 38 0 : 381 ' 44 0、 4 6 0 : 491 : 510' 5 2 0 > 5 3 0 : 5 5 0 > 551 : 5 6 0 ' 5 8 0 : 610 : 6 3 0 > 200 、 1304 :光罩 狹縫 寬度 長度 揭露於狹縫之間的區域寬度 非晶矽 非晶碎 精細多晶石夕 液相矽 液相矽 多晶石夕和液相石夕之間的介面
760 :邊界 1030:多晶矽區 420 、 421 ' 470 ' 480 740 ' 810 、 960 ' 990 液相矽 移動距離 5 1 1 :縫隙邊界 5 2 1 :成長介面 液相矽 920、 1312:非晶矽區 點 940 、 950 、 951 、 971 距離 多晶矽島圖案 910、9 7 0 ' 1130、1160 :雷射光束 972 、 980 、 981 :區域
第27頁 1310059 圖式簡單說明 710、 7 5 0 : 751 : 8 0 0 : 82 0、 8 5 9、 9 0 0 ' 921 : 931 : 9 6 2 ' 991 : 9 9 4 : 1020 1120 1150 1040 1050 1170 1231 1301 1302 1360 1410 1420 711 、 730 ' 731 、 870 、 871 晶4匕區 新成長區 晶粒邊界 8 2 1 :最初種晶 851 ' 880 ' 881 961 ' 1331 原單晶區 y方向 963 、 992 新形成之早晶區 過去形成之早晶區 、1 32 2 :單晶區 ' 1221 ' 1222 ' 1223 :單晶矽種區 :雷射 :區域 、1171、11 72…1180 :照射步驟 、1232 、 1233 、 1234 :單晶矽磚 :經由第一掃描而移動之距離 、1 30 3 :碑的尺寸 :區間 .多晶I夕磚 、1 5 1 0 :面板 各晶種區 早晶碎區 B曰 粒 993 、 1310 、 1330 :邊界 1 2 2 4、1 3 1 1 :多晶矽島 %
第28頁 1310059_ 圖式簡單說明 1 4 30 ' 1 54 0 :像素區 1440、1 53 0 :周邊電路區 220、650、660、1230、1305、1334:寬度 230、640、670、1220、1306、1333:長度
第29頁

Claims (1)

1310059 ^ ^ ^ ip修正_ 六、申請專利範圍 ... ...... . __: > 1 · 一種單晶矽膜之製造方法,該方法包括以下步驟: 經由初始晶化,形成至少一包含有多數晶粒的多晶種 區,其係在對著薄膜的第一方向上被掃描; 經由第二次晶化,形成至少一個單晶種區,其係藉由使 用多晶種區的一個晶粒作為種子,在垂直於第一方向的第 二方向上被掃描;以及 藉由使用單晶種區作為種子,在沉積於基板上的薄膜形成 一個整體區域或一預定區域,進入單晶區; 其中第一次晶化係透過實施初始掃描製程進行,而係將 雷射照射在預定大小的基板上,以經由使用一光罩獲得一 希望的圖形,而使被雷射照射之基板的一部份首次晶化, 由此形成多數的晶種,然後,將此雷射在第一方向上移動 一預定距離,使晶粒經過首次晶化後,從多數的晶種中生 長預定長度5因此’包含多晶粒的多晶種區乃在完成首次 掃描流程時被形成;而且 其中第二晶化係透過旋轉雷射光束的照射位置至9 0°來 進行,然後在第二方向使用多晶種區的一個晶粒當作晶種 實施第二次掃描,由此形成單晶種區。 2.如申請專利範圍第1項之製造方法,其中之絕緣膜,係 選自石夕、铭、銅、鈦和錄的一個氮化膜或氧化膜所製成。 3 .如申請專利範圍第1項之製造方法,其中之可實施晶化 的薄膜,係以選自非晶矽、非晶鍺、非晶矽鍺、多晶矽、 多晶鍺及多晶石夕錯中的一個所製成。 4 _如申請專利範圍第1項之製造方法,其中之可實施晶化
第30頁 1310059 六、申請專利範圍 的薄膜,係選自紹、銅、鈦、鶴、金及銀,或金屬和半導 體之化合物的一個所製成。 5 .如申請專利範圍第1項之製造方法,其中之雷射為準分 子(excimer)雷射。 6. 如申請專利範圍第1項之製造方法,其中所述經由初始 晶化,又可將薄膜的一部份形成至一包含有多數晶粒的多 晶種區内,而其係在對著薄膜的第一方向上被掃描;以及 形成一單晶區,其在基板上從單晶種區被延伸,沿著鋸齒 路徑額外實施一掃描流程,如此,單晶區可在使用單晶種 區當作種子時被延伸。 7. 如申請專利範圍第1項之製造方法,其中所述經由初始 晶化,又可將薄膜的一部份形成至多數的多晶種區内,每 一多晶種區包含有多數的晶粒,其係在對著薄膜的第一方 向上被掃描;以及 形成多數單晶區,其在第一方向上被分離,在基板上,透 過額外實施一掃描流程,使得單晶區在使用每一個單晶種 區作種子時可被延伸。 8. 如申請專利範圍第1項之製造方法,其中所述經由初始 晶化,又可形成多數的多晶種區,每一多晶種區包含有多 數的晶粒,其係在對著薄膜的第一方向上被掃描;以及 經由成長早晶種區,在整面基板上形成一個早晶碑,如 此,單晶區得使用每一單晶種區當作種子而被延伸。
1310059 四、 中文發明摘要(發明名稱:單晶賴之製造方$ 五、 (一)、本案代表圖為:第 (二 本案代表圖之元件代表符號簡單說明 6 10 :多晶矽島圖案 630 :雷射光束 650、6 60 :寬度 640 、 670 :長度
五' 英文發明摘要(發明名稱:METHOD FOR FABRICATING SINGLE CRYSTAL SILICON FILM)
semiconductor layer or a metal thin film on a transparent or semi - transparent substrate; forming a single crystal seed region on the substrate of the desired size by a crystallization method using laser irradiation; and converting the desired region of the semiconductor layer or metal thin film into a single crystal region, using the single crystal seed region.
第4頁 1310059
第5頁
TW092131894A 2003-03-31 2003-11-14 Method for fabricating single crystal silicon film TWI310059B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030019953A KR100618184B1 (ko) 2003-03-31 2003-03-31 결정화 방법

Publications (2)

Publication Number Publication Date
TW200419017A TW200419017A (en) 2004-10-01
TWI310059B true TWI310059B (en) 2009-05-21

Family

ID=32985911

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092131894A TWI310059B (en) 2003-03-31 2003-11-14 Method for fabricating single crystal silicon film

Country Status (5)

Country Link
US (1) US7135388B2 (zh)
JP (1) JP2004311935A (zh)
KR (1) KR100618184B1 (zh)
CN (1) CN100377294C (zh)
TW (1) TWI310059B (zh)

Families Citing this family (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100400510B1 (ko) * 2000-12-28 2003-10-08 엘지.필립스 엘시디 주식회사 실리콘 결정화 장치와 실리콘 결정화 방법
KR100496251B1 (ko) * 2002-11-25 2005-06-17 엘지.필립스 엘시디 주식회사 순차측면고상 결정화 기술을 이용한 비정질 실리콘층의결정화 방법
US7164152B2 (en) 2003-09-16 2007-01-16 The Trustees Of Columbia University In The City Of New York Laser-irradiated thin films having variable thickness
US7318866B2 (en) 2003-09-16 2008-01-15 The Trustees Of Columbia University In The City Of New York Systems and methods for inducing crystallization of thin films using multiple optical paths
WO2005034193A2 (en) 2003-09-19 2005-04-14 The Trustees Of Columbia University In The City Ofnew York Single scan irradiation for crystallization of thin films
US7645337B2 (en) 2004-11-18 2010-01-12 The Trustees Of Columbia University In The City Of New York Systems and methods for creating crystallographic-orientation controlled poly-silicon films
KR101212378B1 (ko) * 2004-11-18 2012-12-13 더 트러스티이스 오브 콜롬비아 유니버시티 인 더 시티 오브 뉴욕 결정 방위 제어형 폴리실리콘막을 생성하기 위한 장치 및 방법
KR100599043B1 (ko) * 2005-03-18 2006-07-12 삼성전자주식회사 반도체 장치의 제조 방법
US8221544B2 (en) 2005-04-06 2012-07-17 The Trustees Of Columbia University In The City Of New York Line scan sequential lateral solidification of thin films
KR101167662B1 (ko) 2005-08-04 2012-07-23 삼성전자주식회사 순차 측면 고상화용 마스크 및 이의 제조 방법
KR101132404B1 (ko) * 2005-08-19 2012-04-03 삼성전자주식회사 다결정 실리콘 박막의 제조 방법 및 이를 포함하는 박막트랜지스터의 제조 방법
KR100731752B1 (ko) 2005-09-07 2007-06-22 삼성에스디아이 주식회사 박막트랜지스터
TW200733240A (en) 2005-12-05 2007-09-01 Univ Columbia Systems and methods for processing a film, and thin films
KR100928664B1 (ko) * 2007-04-09 2009-11-27 삼성전자주식회사 낸드 플래시 메모리 소자의 제조 방법
US20070262311A1 (en) * 2006-05-11 2007-11-15 Toppoly Optoelectronics Corp. Flat panel display and fabrication method and thereof
KR100803867B1 (ko) * 2006-09-14 2008-02-14 연세대학교 산학협력단 비정질 실리콘층의 결정화 방법 및 이를 이용한 박막트랜지스터의 제조방법
KR101397567B1 (ko) * 2007-01-24 2014-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체막의 결정화 방법 및 반도체장치의 제작방법
US8394483B2 (en) 2007-01-24 2013-03-12 Micron Technology, Inc. Two-dimensional arrays of holes with sub-lithographic diameters formed by block copolymer self-assembly
US8083953B2 (en) 2007-03-06 2011-12-27 Micron Technology, Inc. Registered structure formation via the application of directed thermal energy to diblock copolymer films
US8557128B2 (en) 2007-03-22 2013-10-15 Micron Technology, Inc. Sub-10 nm line features via rapid graphoepitaxial self-assembly of amphiphilic monolayers
JP2008244374A (ja) * 2007-03-29 2008-10-09 Nec Lcd Technologies Ltd 半導体薄膜の製造方法、半導体薄膜及び薄膜トランジスタ
US7959975B2 (en) 2007-04-18 2011-06-14 Micron Technology, Inc. Methods of patterning a substrate
US8097175B2 (en) 2008-10-28 2012-01-17 Micron Technology, Inc. Method for selectively permeating a self-assembled block copolymer, method for forming metal oxide structures, method for forming a metal oxide pattern, and method for patterning a semiconductor structure
US8294139B2 (en) 2007-06-21 2012-10-23 Micron Technology, Inc. Multilayer antireflection coatings, structures and devices including the same and methods of making the same
US8372295B2 (en) 2007-04-20 2013-02-12 Micron Technology, Inc. Extensions of self-assembled structures to increased dimensions via a “bootstrap” self-templating method
US8404124B2 (en) 2007-06-12 2013-03-26 Micron Technology, Inc. Alternating self-assembling morphologies of diblock copolymers controlled by variations in surfaces
US8080615B2 (en) 2007-06-19 2011-12-20 Micron Technology, Inc. Crosslinkable graft polymer non-preferentially wetted by polystyrene and polyethylene oxide
US7776718B2 (en) * 2007-06-25 2010-08-17 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor substrate with reduced gap size between single-crystalline layers
US8614471B2 (en) 2007-09-21 2013-12-24 The Trustees Of Columbia University In The City Of New York Collections of laterally crystallized semiconductor islands for use in thin film transistors
TWI418037B (zh) 2007-09-25 2013-12-01 Univ Columbia 藉由改變形狀、大小或雷射光束在製造於橫向結晶化薄膜上之薄膜電晶體元件中產生高一致性的方法
JP2009135448A (ja) * 2007-11-01 2009-06-18 Semiconductor Energy Lab Co Ltd 半導体基板の作製方法及び半導体装置の作製方法
WO2009067688A1 (en) 2007-11-21 2009-05-28 The Trustees Of Columbia University In The City Of New York Systems and methods for preparing epitaxially textured polycrystalline films
US8012861B2 (en) 2007-11-21 2011-09-06 The Trustees Of Columbia University In The City Of New York Systems and methods for preparing epitaxially textured polycrystalline films
US8557040B2 (en) 2007-11-21 2013-10-15 The Trustees Of Columbia University In The City Of New York Systems and methods for preparation of epitaxially textured thick films
US8999492B2 (en) 2008-02-05 2015-04-07 Micron Technology, Inc. Method to produce nanometer-sized features with directed assembly of block copolymers
US8101261B2 (en) 2008-02-13 2012-01-24 Micron Technology, Inc. One-dimensional arrays of block copolymer cylinders and applications thereof
US8569155B2 (en) 2008-02-29 2013-10-29 The Trustees Of Columbia University In The City Of New York Flash lamp annealing crystallization for large area thin films
US8425982B2 (en) 2008-03-21 2013-04-23 Micron Technology, Inc. Methods of improving long range order in self-assembly of block copolymer films with ionic liquids
US8426313B2 (en) 2008-03-21 2013-04-23 Micron Technology, Inc. Thermal anneal of block copolymer films with top interface constrained to wet both blocks with equal preference
US8114300B2 (en) 2008-04-21 2012-02-14 Micron Technology, Inc. Multi-layer method for formation of registered arrays of cylindrical pores in polymer films
US8114301B2 (en) 2008-05-02 2012-02-14 Micron Technology, Inc. Graphoepitaxial self-assembly of arrays of downward facing half-cylinders
JP2009302251A (ja) * 2008-06-12 2009-12-24 Sharp Corp レーザ結晶化装置、マスク、レーザ結晶化方法、結晶材、および半導体素子
US7914619B2 (en) * 2008-11-03 2011-03-29 International Business Machines Corporation Thick epitaxial silicon by grain reorientation annealing and applications thereof
WO2010056990A1 (en) 2008-11-14 2010-05-20 The Trustees Of Columbia University In The City Of New York Systems and methods for the crystallization of thin films
US9646831B2 (en) 2009-11-03 2017-05-09 The Trustees Of Columbia University In The City Of New York Advanced excimer laser annealing for thin films
US9087696B2 (en) 2009-11-03 2015-07-21 The Trustees Of Columbia University In The City Of New York Systems and methods for non-periodic pulse partial melt film processing
US8440581B2 (en) 2009-11-24 2013-05-14 The Trustees Of Columbia University In The City Of New York Systems and methods for non-periodic pulse sequential lateral solidification
KR101642834B1 (ko) 2010-04-09 2016-08-11 삼성전자주식회사 Leg 공정을 이용하여 벌크 실리콘 웨이퍼의 필요한 영역내에 soⅰ층을 형성하는 반도체 소자의 제조방법
US8304493B2 (en) 2010-08-20 2012-11-06 Micron Technology, Inc. Methods of forming block copolymers
US8900963B2 (en) 2011-11-02 2014-12-02 Micron Technology, Inc. Methods of forming semiconductor device structures, and related structures
US9356171B2 (en) * 2012-01-25 2016-05-31 The Trustees Of Dartmouth College Method of forming single-crystal semiconductor layers and photovaltaic cell thereon
US9087699B2 (en) 2012-10-05 2015-07-21 Micron Technology, Inc. Methods of forming an array of openings in a substrate, and related methods of forming a semiconductor device structure
US9229328B2 (en) 2013-05-02 2016-01-05 Micron Technology, Inc. Methods of forming semiconductor device structures, and related semiconductor device structures
US9177795B2 (en) 2013-09-27 2015-11-03 Micron Technology, Inc. Methods of forming nanostructures including metal oxides
CN106702495A (zh) * 2016-12-27 2017-05-24 陕西科技大学 一种单晶薄膜的制备方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3213338B2 (ja) * 1991-05-15 2001-10-02 株式会社リコー 薄膜半導体装置の製法
US6326248B1 (en) * 1994-06-02 2001-12-04 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating semiconductor device
TW303526B (zh) * 1994-12-27 1997-04-21 Matsushita Electric Ind Co Ltd
KR100234895B1 (ko) * 1997-05-12 1999-12-15 구본준 비정질 실리콘의 결정화 방법
US6326286B1 (en) * 1998-06-09 2001-12-04 Lg. Philips Lcd Co., Ltd. Method for crystallizing amorphous silicon layer
JP3715848B2 (ja) * 1999-09-22 2005-11-16 シャープ株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
CN1534725A (zh) 2004-10-06
JP2004311935A (ja) 2004-11-04
CN100377294C (zh) 2008-03-26
US7135388B2 (en) 2006-11-14
KR20040085310A (ko) 2004-10-08
KR100618184B1 (ko) 2006-08-31
US20040192013A1 (en) 2004-09-30
TW200419017A (en) 2004-10-01

Similar Documents

Publication Publication Date Title
TWI310059B (en) Method for fabricating single crystal silicon film
US6326286B1 (en) Method for crystallizing amorphous silicon layer
KR100473996B1 (ko) 비정질 실리콘의 결정화 방법
KR100218500B1 (ko) 실리콘막 및 그 제조 방법과 이를 포함하는 박막트랜지스터 및 그 제조방법
CN100356506C (zh) 结晶掩模、非晶硅结晶方法及利用其制造阵列基板的方法
GB2338343A (en) Method for fabricating thin film transistor
TW200832714A (en) Fabricating method for low temperatyue polysilicon thin film
JP2003124230A (ja) 薄膜トランジスタ装置、その製造方法及びこの装置を用いた画像表示装置
TWI302997B (en) Method of fabricating tft array substrate
US20020118317A1 (en) Method of forming an LCD with predominantly <100> polycrystalline silicon regions
US8445332B2 (en) Single crystal silicon rod fabrication methods and a single crystal silicon rod structure
TW558838B (en) A thin film semiconductor device having arrayed configuration of semiconductor crystals and a method for producing it
JP2003086604A (ja) 薄膜半導体装置及びその基板ならびにその製造方法
TWI280552B (en) Method for forming polycrystalline silicon film
TW200521541A (en) Method for forming polycrystalline silicon film
TWI260047B (en) Crystallized film and process for production thereof
KR100783224B1 (ko) 박막 반도체 집적회로장치, 그것을 이용한 화상 표시장치및 그 제조방법
JP2006203250A (ja) 3次元半導体デバイスの製造方法
JPH10289876A (ja) レーザ結晶化方法及びそれを用いた半導体装置並びに応用機器
JP2004063478A (ja) 薄膜トランジスタ及びその製造方法
TWI294139B (en) Method for forming polycrystalline silicon film of polycrystalline silicon tft
JP2687393B2 (ja) 半導体装置の製造方法
JP2876598B2 (ja) 半導体装置の製造方法
KR100860007B1 (ko) 박막트랜지스터, 박막트랜지스터의 제조방법, 이를 구비한유기전계발광표시장치 및 그의 제조방법
KR20030015618A (ko) 결정질 실리콘의 제조방법

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent