TWI263193B - Apparatus and method of processing signals - Google Patents
Apparatus and method of processing signals Download PDFInfo
- Publication number
- TWI263193B TWI263193B TW093136551A TW93136551A TWI263193B TW I263193 B TWI263193 B TW I263193B TW 093136551 A TW093136551 A TW 093136551A TW 93136551 A TW93136551 A TW 93136551A TW I263193 B TWI263193 B TW I263193B
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- frame
- memory
- processing unit
- signal processing
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
- G09G5/397—Arrangements specially adapted for transferring the contents of two or more bit-mapped memories to the screen simultaneously, e.g. for mixing or overlay
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0261—Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/16—Determination of a pixel data signal depending on the signal applied in the previous frame
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
- G09G2360/126—The frame memory having additional data ports, not inclusive of standard details of the output serial port of a VRAM
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Controls And Circuits For Display Device (AREA)
- Liquid Crystal (AREA)
Description
1263193 九、發明說明: 【發明所屬之技術領域】 本發明係關於處理信號之裝置及方法。 【先前技術】 一般而言,液晶顯示器(LCD)包括一對面板與一插入於該 對面板之間並具有介電各向異性之液晶(LC)層,其中該對 面板包括複數個像素電極及一共同電極。像素電極係以矩 陣排列且連接至諸如薄膜電晶體(TFT)之開關元件。逐列 (row by row)經由TFT而將資料電壓供應至像素電極。共同 電極遍及於(range over)面板之整個表面之上且供應有一共 同電極。像素電極及共同電極連同安置於其間之Lc層一起 形成電路圖中的LC電容器,且LC電容器以及開關元件為形 成像素之基本元件。 LCD藉由施加電壓至電極而在LC層中產生電場,且藉由 控制電場強度以改變入射於LC層上之光的透射率來獲得所 要影像。此時,資料電壓相對於共同電壓之極性在訊框、 列或點之單位中週期性地反向以防止由於長時間施加單向 電場等而使液晶變差。 LCD日益用於顯示運動影像且液晶之慢回應時間受到關 注。詳言之,顯示設備之尺寸及解析度的增加強烈要求改 良回應時間。 詳言之,液晶之慢回應時間使得像素需要一段時間來達 到所要亮度。用於獲得所要亮度之時間取決於用於給出所 要亮度之目標電壓與像素之整個1^(::電容器上之先前充電電 97890.doc 1263193 壓之間的差值。若電壓差較大,則像素在給定時間内不能 達到所要亮度。 為解決該問題,提出了動態電容補償(DCC),其用於在不 改變液晶自身之特性的情況下改良回應時間。Dcc施加高 於目標電壓之電壓至咸少用於達到所要亮度二 時間。 D C C在比較了連續兩個或三個訊框之間的影像資料之後 產生經調節之影像資料,且因而需要至少—訊框記憶 儲存一個訊框之影像資料。 心 然而’訊框記憶體增加了產品成本及控制板面積。 【發明内容】 、 本發明提供-種處理信號之裝置,其包括:_訊框記憶 體,其儲存兩個訊框之資料’·及_信號處理單元,其在輪 1列資料期間將兩列資料寫入至該訊框記憶體中:戈“; 訊框記憶體讀取兩列資料。 〆 寫入操作與讀取操作可交替進行。 信號處理單元可包括一寫入線路記憶體及一讀取線路纪 憶體,且信號處理單元將輸入資料自外部設備 =:體中並將儲存資料自訊框記憶體寫入至讀取I: 信號處理單元可將影像資料自寫 框記憶體中。 &路。己體寫入至訊 輸入資料可為當前訊框之資料且 之資料。 什貝枓可為先耵訊框 97890.doc 1263193 寫入線路記憶體及讀取線路記憶體可包括FIf〇或雙埠 (dual p0rti〇n)RAM ° 信號處理單元可將當前訊框之奇數列資料寫入至寫入線 路Z憶體中且在輸入當前訊框之奇數列資料期間將儲存於 A框S憶體中之先前訊框奇數及偶數列資料寫入至讀取線 路記憶體中,且信號處理單元可將當前訊框之偶數列資料 寫入至寫入線路記憶體中且在輸入當前訊框之偶數列資料 期間將儲存於讀取線路記憶體中之當前訊框奇數及偶數列 資料寫入至訊框記憶體中。 信號處理單元可講儲存於寫人線路記憶體巾之當前訊框 資料與儲存於讀取線路記憶體中之先前訊框資料進行比較 且可基於該比較來調節當前訊框之資料。 訊框記憶體可於一時脈中接收或輸出兩資料。 訊框記憶體可包括DDR SDRAM。 1吕观%理皁το可轉換 將所轉換之資料儲存於訊框記憶體中 所轉換之資料的位元數可等於32位元。 顯示設備可包括上述裝置。 本發明提供一種處理信號之方法,复 一 /、包括·自外部設) 接收輸入資料,在輸入一列輸入資料 竹^間將兩列輪入資〕 寫入至訊框記憶體中;及在輸入— 祝入舅料期間自 記憶體讀取兩列儲存資料。 曰A > 輸入貧料可為當前訊框之資料且次 之資料。 Γ子貝枓可為先前訊: 97890.doc 1263193 寫入操作及讀取操作可交替進行。 該方法可進—步包括:講當前訊框之資料與先前訊框之 資料進行比較;及基於該比較來調節當前訊框之資料。 該方法進-步包括:轉換輸入資料之位元數及運作頻 率;且將所轉換之資料寫入至訊框記憶體中。 【實施方式】 現在,將參看附隨圖式於下文中更詳細地描述本發明, 其中展示了本發明之較佳實施例。然而,本發明可以許多 不=t式來予以實施且不應將其理解成偈限於本文所陳述 之實施例。 在圖式中’為清晰起見而誇示了層及區域之厚度。全部 圖式中相同數字係指相同元件。應瞭解,當將諸如層、區 域或基板之元件稱為”位於,,另一元件”上”時,其可直接位於 其它元件上或亦可存在介人元件。相對照而言,當將元件 稱為,,直接位於"另—元件”上”時,不存在介入元件。 見在將麥看附隨圖式詳細描述根據本發明之實施例的 信號處理裝置及方法,以及包括信號處理裝置之顯示設備。 將參看圖1及圖2詳細描述根據本發明之一實施例的 LCD 〇 圖1為根據本發明之-實施例之咖的方塊圖,且圖2為 根據本發明之-實施例之LCD之像素的等效電路圖。 參看圖1 ’根據一實施例之LCD包括1^面板總成3〇〇、連 接至面板總成300之閘極驅動器4〇〇及資料驅動器5〇〇、連接 至資料驅動器500之灰度電壓發生器8〇〇,及控制上述元件 97890.doc 1263193 之信號控制器600。 在電路圖中,面板總成300包括複數個顯示信號線^至〜 1至Dm以及連接至其且大體上以矩陣排列之複數個像 素0 -員不U虎線G!至GJ D!至Dm包括傳輸閘極信號之複數 们閘極線G!至Gn(亦稱為”掃描線”),及傳輸資料信號之複數 们貝料線DjDm。閘極線GjGn大體上以列方向進行延伸 且大體上彼此平行,而資料線仏至%大體上以行方向進行 延伸且大體上彼此平行。 每一像素包括連接至信號線(51至(^及〇1至1^之開關元 件Q,以及連接至開關元件Quc電容器&及儲存電容器
CsT。若無必要則可省略儲存電容器cST 〇 開關元件Q係提供於下面板1〇〇上且其具有三個端子 一輸入端子,其 控制端子,其連接至閘極線仏至匕之一 連接至貧料線DiSDm之一;及一輸出端子,其連接至LC電 容器CLC與儲存電容器cST。 LC電容器CLC包括作為其兩端子的提供於下面板i 〇〇上之 像素電極190及提供於上面板2〇〇上之共同電極27〇。安置於 兩電極190與270之間的LC層3充當LC電容器CLC之介電 貝。像素電極190連接至開關元件q且共同電極27〇連接至共 同電壓Vcom且覆盍上面板2〇〇之整個表面。與圖2不同,共 同黾極270可&供於下面板1〇〇上,且兩電極及27〇可具 有桿或條之形狀。 儲存電容器CST係由像素電極190與提供於下面板1〇〇上 97890.doc 1263193 之獨立導線(未圖示)的重疊部分加以界定且施加有諸如共 同電壓vcom之預定電壓。另外之情況,儲存電容器可由像 素電極190與其之經由絕緣體之先前閘極線Gy的重疊部分 加以界定。 為了彩色顯示,藉由將複數個紅、綠及藍色濾光片23〇 之一提供於對應於像素電極i 9〇之一區域中,每一像素可表 不其自身色彩。圖2所示之彩色濾光片23〇係提供於上面板 200之對應區域中。或者,可將彩色濾光片23〇提供於下面 板100上之像素電極19〇上或其下方。 將一偏光器或多個偏光器(未圖示)附著至面板1〇〇及2〇〇 中之至少一面板以使光偏振。 再次參看圖1,灰度電壓發生器800產生與像素透射率有 關的兩組複數個灰度電壓。一組灰度電壓具有關於共同電 壓Vc〇m之正極性,而另一組灰度電壓具有關於共同電壓 Vcom之負極性。 閘極驅動器400連接至面板總成3〇〇之閘極線…至。,且 將閘極信號自外部設備施加至閘極線〇1至1。閘極^號為 閘極開啟電壓Von與閘極關閉電壓v〇ff之組合。 … 資料驅動杰500連接至面板總成3〇〇之資料線以至,且 自灰度電壓S生器8〇〇選擇灰度電壓則字其作4 :身料信號 施加至資料線Di至Dm。 °〜 閘極驅動器400或資料驅動器可包括複數個驅動 體電路(1C),其可直接黏著於面板總成·上或黏著於# 性印刷電路膜上,以形成附著至面板總成3⑻之捲帶式封夺: 97890.doc -1(Κ 1263193 (taPe㈧吐吆6)。或者,閘極驅動器400或資料驅動器 5 0 0可整合於面板總成中。 信號控制器60G控制閑極驅動器彻、資料驅動器$⑻,等 等。 接著,將詳細描述LCD之運作。 自外部圖形控制器(未圖示)供應輸入影像信號r、g及B 以及控制其顯示之輸入控制信號(例如垂直同步信號 Vsync、水平同步信號Hsyne、主時脈信號MCLK、資料啟 用L唬DE ’等等)至k遗控制器6〇〇。信號控制器6⑻基於面 板總成300之運作狀態而調節輸人影像信號r、g及B,且為 資料驅動器5GG提供經調節之影像信狀、G,及B,。此外, 信號控制器600基於輸人影像信號及輸人控制信號而產生 複數個閘極控制信號c〇NT1及資料控制信號c〇nt2,且其 為閘極驅動器400提供閘極控制信號c〇NT1並為資料驅動 器500提供資料控制信號c〇NT2。 ^閘極控制信號c〇NT1包括用於指示開始掃描閘極開啟電 C Von之掃描開始信號STV及用於控制閘極開啟電壓v〇n之 輸出時序的至少一時脈信號。 資料控制信號C0NT2包括用於通知像素列之資料傳輸的 水平同步開始信號S T Η ;用於指示施加資料電壓至資料線 0〖至〜的負載信號L〇AD或τρ;用於使資料電壓(關於共同 電壓Vc〇m)之極性反向的反轉控制信號RVS;及資料時脈信 號HCLK。 。 資料驅動為500自信號控制器6〇〇接收用於像素列之一封 97890.doc 1263193 已"像資料R ' G及B。資料驅動器5G()將影像資料Rf、G 及B’轉換為選自來自灰度電壓發生器8〇〇之灰度電壓的類 比貝料電壓且回應來自信號控制器6〇〇之資料控制信號 C0NT2而將資料電壓施加至資料線A至…。 回應來自彳5號控制裔600之閘極控制信號c〇NT1,閘極驅 動器400將閘極開啟電壓v〇n施加至閑極線仏至1,藉此開 啟連接至其的開關元件Q。施加至資料線仏至Dm之資料電 壓係經由開啟之開關元件Q而供應至對應像素。 精由以水平週期(亦指示為"1H”且等於水平同步信號 Hsync及資料啟用信號DE之一週期)之單位重複此程序,在^ 一個訊框期間將閘極開啟電壓v〇n連續地供應至所有閘極 線〇1至1,藉此將資料電壓施加至所有像素。在結束一個 Λ框之後下一訊框開始時,控制施加至資料驅動器5⑼之反 轉控制信號RVS使得資料電壓之極性反向(稱為,,訊框反 轉Ί。亦可控制反轉控制信號RVS使得在一個訊框中流經資 料線之資料電壓的極性反向(例如線反轉及點反轉),或在一 封包中之資料電壓的極性反向(例如行反轉及點反轉)。 現在,將詳細描述用於上述LCD中之信號處理裝置。 圖3為根據本發明之一實施例之信號處理裝置4〇的方塊 圖。 如圖3中所示,根據本發明之一實施例之信號處理裝置4〇 包括信號處理單元42及連接至其的訊框記憶體44。信號處 理單元42之輸入及輸出充當信號處理裴置4〇之輪入及輸 出。 97890.doc 12 1263193 L號處理單A 42包括資料轉換器46、連接至資料轉換器 己fe體47 ’及連接至線路記憶體47且具有充當信 唬處理I置40之輸出之輪出的資料調節器48。 、,貝料轉換S 46自外部設備接收當前訊框之48位元影像資 料(下文中% A “影像資料π) ’ ^將料位元影像資料h 轉換為24位7^貝料。以第―預^時脈頻率(例如μ腿z)傳 輸48位疋輸入影像資料,且以第二預定時脈頻率(例如1〇8 MHz)傳輸所轉換之24位元資料1。 可以列之單位儲存複數個影像資料列之影像資料的線路 記憶體47自資料轉換器46神2顿元#前諸1並將當前 影像資料CUI輸至餘記憶體44,且純及射訊框記憶 ㈣中所儲存之先前訊框之影像資料(下文中稱為”先 鈾影像資料”)。 訊框=憶體44儲存來自線路記憶體47之當前影像資㈣ 且將先則影像資料、輸出至線路記憶體47。訊框記憶體44 儲存备則景Μ象資料Gn與先前影像資料Gw。 、、料周㊅$ 48接收當前影像資料Gn及先前影像資料Gw 2將,、進仃比較,且產生待傳輸至資料驅動器500之對於當 可影像資料Gn的經調節影像f料G,n。 U虎處理U 4〇之整體或僅信號處理單元U可倂入信號 控制器600中。 ^固至圖6,更洋細地描述了信號處理單元42中之影 像資料的位元數及頻率之轉換。 ” 圖4s兄明了進入圖3所示之信號處理單元中之輸入信號的 97890.doc -13 - 1263193 例示性波形。圖5說明了來自資料轉換器之輸出信號的例示 性波形,且圖6說明了來自線路記憶體及訊框記憶體之輸出 信號的例示性波形。 圖4展示:進入信號處理單元42之每一 48位元輸入影像資 料R、G及B包括兩個24位元子資料(data_in[47:24]及 data__in[23 :0])。資料流(data—in[47:24]及 data—in[23 :0])與輸 入時脈CL0CK1同步。圖4中所示之參考符號’’2T’’指示對應 於第一預定頻率之週期,該第一預定頻率為輸入時脈 €二00:10之頻率,例如54?^1^。 圖5展示藉由資料轉換器46來轉換之24位元資料(datal [23:0])。 藉由多工器可容易地建構資料轉換器46。舉例而言,多 工器可於輸入時脈CLOCK1之高位準選擇輸入資料流 (data_in[47:24])且於輸入時脈CLOCK1之低位準選擇輸入 資料流(data_in[23 :0]),藉此產生與對應於週期”T”之頻率 為108 MHz之時脈CLOCK2同步的資料流(datal[23:0])。 線路記憶體47接收貢料流(data 1 [23 :0])且輸出貧料流 (data2[23:0])。輸入至及輸出自線路記憶體47之資料含有相 同資訊,但其具有不同變化週期。 可藉由使用FIFO(先進先出)或雙埠RAM來建構線路記憶 體47,該等FIFO或雙埠RAM具有個別輸入端子及輸出端 子,使得與不同時脈頻率同步地傳輸輸入資料及輸出資 料。建構為FIFO或雙埠RAM之線路記憶體47需要其輸出時 脈之頻率為輸入時脈CL0CK2之頻率的兩倍。 97890.doc -14- 1263193 另外之情況,可藉由兩單埠RAM及一多工器來建構線路 記憶體47。在此狀況下,輸出時脈可具有與輸入時脈 CL0CK2相等之頻率。 訊框記憶體44可包括DDR RAM(雙資料速率隨機存取記 憶體)。亦稱為DDR SDRAM(同步動態RAM)的DDR RAM於 施加至其的時脈之上升沿與下降沿讀取及寫入。相對照而 言,SDR SDRAM(單資料速率SDRAM)或SDRAM於時脈之 上升沿或下降沿讀取或寫入。因此,DDR RAM之速度為 SDRAM之速度的兩倍。換言之,藉由DDR RAM儲存給定 數目之資料所需的時間為由SDRAM儲存給定數目之資料 所需時間的一半。 參看圖6,可分別於時脈CL0CK2之上升沿及下降沿讀取 及寫入24位元資料流(data2[23:0])。由於圖5中所示之資料 流(data 1 [23:0])係以一時脈之單位進行處理,故可在8T之時 間中處理8個資料1至8,相對照而言,由於資料流 (datal[23:0])係以半個時脈之單位進行處理,故可在4T之時 間中處理圖6中所示之資料流(data2[23:0])的八個資料1至 8。因此,DDR SDRAM將資料處理時間減至一半,使得在 輸入一個訊框之資料期間處理兩訊框資料。 舉例而言,由於一像素需要48位元影像資料,故具有1280 X1024像素之SXGA(高度延伸圖形陣列)顯示設備需要1,280 X 1,024x24= 3 1,45 7,280位元影像資料用於一個訊框。若將 24位元資料供應至能儲存32位元資料之訊框記憶體,則剩 餘的用於位址之8位元資料儲存量未被使用且用於儲存 97890.doc 1263193 SXGA顯示設備之訊框資料的總儲存量(將由訊框記憶體提 供)等於1,280><1,〇24><32=41,943,〇4〇,其大於資料之總位 元。因此,一個128 Μ位元DDR SDRAM可為SXGA顯示設 備儲存兩訊框資料。 同時,市售記憶體具有16位元或32位元資料匯流排。因 此,與LCD之24位元影像資料相一致地使用記憶體會降低 記憶體之效率。意即,若能儲存32位元資料之32位元記憶 體之位址僅儲存了 24位元資料,則剩餘的8位元資料儲存量 未被使用。因此,本發明之另一實施例將影像資料轉換為 32位元影像資料以用於有效使用記憶體。 參看圖7A至圖9,更詳細地描述了對信號處理單元42中之 影像資料的頻率與位元數之轉換。 圖7A至7C說明了圖3中所示之信號處理單元及訊框記憶 體之信號的其它例示性波形。圖8說明了來自資料轉換器之 輸出信號的其它例示性波形,且圖9說明了來自線路記憶體 及訊框記憶體之輸出信號的其它例示性波形。 信號處理單元42將以54 MHz時脈頻率傳輸之48位元輸入 貪料轉換為32位元資料且以8丨MHz時脈頻率將32位元資料 傳輸至訊框記憶體44。 圖7A展示:圖5所示之每一 24位元資料流(datal[23:0])包 括二個 8位元子資料(DATA[23:16]、DATA[15:8]及 DATA [7:0])。 圖7B展示了藉由資料轉換器46自24位元影像資料(datal [23:〇])轉換所得之 32位元資料(data[31:24]、data[23:16]、 97890.doc -16^ 1263193 data[15.8]及data[7:G])。詳言之,資料轉換器46將於第—時 脈之三個子資伽⑹及㈣於第二時脈之子資料啦行 合成以產生包括四個子資料!^…、⑴及以之第—似立元 影像資料,且資料轉換器46將第—32位元影縣_存於 =中所包括的臨時儲存器(未圖示)之第—位址中。類似地, 貝料轉換A 46將於第二時脈之兩個子資料似及82與於第 三時脈之兩個子資料们及〇3進行合成以產生包括四個子 資料G2、B2、R3A G3之第二32位元影像資料,且資料轉換 器46將第二32位元影像資料儲存於臨時儲存器之第二位址 中。同樣地,將於第三時脈之子資料B3與於第四時脈之三 個子資料R4,B4進行合成以形成包括四個子資料B3、 R4、G4及B4之第三32位元影像資料,且在兩時脈之時間中 將第三32位元影像資料儲存於臨時儲存器之第三位址中。 在四個時脈期間(或4T),輸出自資料轉換H 46之32位元輸 出影像資料以至則之數目則等於輸入至資料轉換器仏之 48位元輸入影像資料ruB4之數目。以此方式,將輸入資 料轉換為32位元資料以將其儲存於臨時儲存器中。臨時儲 存器可包括上述FIFO或雙埠ram。 如上所述,臨時儲存器之輸出時脈頻率等於對應於4τ/3 MiMHz。圖7C展示:與81_2同步地自臨時儲存器輸出 三個32位元影像資料R1至B4。 圖8展示資料轉換器46之輪出資料流,其等效於圖%中所 示之影像資料。在8T之時間中所輸入之六個32位元影像資 料1’至6’等效於圖5中所示之相同時間中的八個24位元資料 97890.doc 17 1263193 1至8。 線路記憶體47接收圖8中所示之資料流(data3 [3 1:0])且輸 出圖9中所示之資料流(data4[3 1:0])。亦可藉由FIFO或雙埠 RAM或藉由兩個單埠RAM及一多工器來建構線路記憶體 47。在此狀況下,輸出時脈可具有與輸入時脈CL0CK2相等 的頻率。 訊框記憶體44亦可包括DDR RAM。參看圖9,可分別於 時脈信號CLOCK3之上升沿及下降沿處讀取及寫入資料 流。由於可以半個時脈之單位執行資料流之讀取及寫入, 故資料處理時間減至一半,以致在輸入一個訊框之資料期 間處理兩訊框資料。 舉例而言,具有1,920x1,200像素之WUXGA顯示設備需要 l,920xl,200x24= 55,296,000位元影像資料用於一個訊框。 由於將32位元資料供應至能儲存32位元資料之訊框記憶體 44,故有效地使用了訊框記憶體44。因此,一個128 Μ位元 DDR SDRAM可為WUXGA顯示設備儲存兩訊框資料。 上述臨時儲存器可包括於線路記憶體47中或可為線路記 憶體47自身。 將參看圖1 〇詳細描述資料調節器讀取及寫入先前及當前 影像資料之操作。 圖1 0說明在輸入第N個訊框之影像資料期間信號處理單 元之操作的一實例。 假設根據此實施例之LCD包括複數個像素列,例如,m 像素列。由D(N)指示在如圖6及9中所示之位元數及時脈頻 97890.doc -18- 1263193 :之:換後的第Nm框影像資料’且由指示在第n訊框 〜像貝料間的第1像素列影像資料(下文稱為”第i列資料”)。 麥看圖1—0,信號處理單元42在出期間處理所轉換之兩像 素列二像貝料(下文稱為”兩列影像資料。。舉例而言,信號 處理早兀42讀取或寫入用於訊框記憶體44之兩列影像資 料。 、 吹在輸入第一列資料〇(Ν)ι期間,信號處理單元“將第一列 貝料D(Nh儲存於線路記憶體中,且信號處理單元π自訊 框記憶體44讀取先前訊框之第一及第二列資料及 D(N-l)2且將其儲存於線路記憶 體47中。 在輪入第二列資料D(N)2期間,信號處理單元42將D(N)i 自線路。己隐體47寫入至訊框記憶體44中,且其將d(n)2儲存 ;路。己!·思體47中且將d(N)2寫入至訊框記憶體44中。同 枯,信號處理單元42在自線路記憶體47讀取及 ϋ(Ν-Ι)2之後將其進行比較且產生經調節影像資料。 在輸入第三列資料D(N)3期間,信號處理單元42將1)(1^)3 儲存於線路記憶體47中並自訊框記憶體44讀取先前訊框之 第三及第四列資料及D(N-1)4且將其儲存於線路記 憶體47中。此外,信號處理單元42在自線路記憶體〇讀取 D(N'l)2及D(N_1)3之後將其進行比較,且產生經調節影像資 料。 、 在輪入弟四列資料D(N)4期間,信號處理單元42將d(N)3 自線路記憶體47寫入至訊框記憶體44中,且其將d(N)4儲存 於線路記憶體47中並將D(N)4寫入至訊框記憶體44中。同 97890.doe 19 1263193 日t,仏號處理單元42在自線路記憶體47讀取D(N]h及 D (N -1)4之後將其進行比較並產生經調節影像資料。 "ί吕號處理早元42為來自第石德冬石〖π斤 ~木目弟五像素列至第m像素列之影像 資料重複該操作。 田於汛柩記m體44以兩訊框 丁丨儿丨相If不q vyJV α % % 47之影像貞料,故儲存有先前影像f料及當前影像資料^ 己u體44中所儲存之先前訊框(而非當前訊框)影像, 料將由下一訊框之影像資料替代。
以此方式,信號處理單元42^D(N)g人至訊框記憶體4 中且自訊框記憶體44讀取並在將D(N)與進布 比較之後產生經調節影像資料。因此,可藉由僅使用—郭 框記憶體來處理當前影像f料D(N)及先前影像資 D(N-l)。 7
如上所述,將DDR SDRAM用作訊框記憶體及㈣位元數 及時脈頻率使得能夠僅㈣—訊框記憶體來儲存兩訊框資 料2少了訊框記憶體所㈣之面積並減少了製造成本。、 儘管上文詳細描述了本發明之較佳實施例,但應清楚瞭 解士’呈現給熟習此項技術者之本文所教示的基本發明概念 之:夕變化及/或修正將仍位於如附加申請專利範圍 界定之本發明精神及範疇内。 【圖式簡單說明】 圖 圖1為根據本發明之實施例之LCD的方塊圖; 圖2為根據本發明之一實施例之LCD2像素的 等效電路 97890.doc -20- 1263193 圖3為根據本發明之一實施例 • 〈 ^號處理設備40的方塊 圖4說明了進入圖3中所示之 例示性波形; 圖5說明了來自資料轉換器 信號處 理單元之輸入信號的 輪出信號的例示性波形· 圖6說明了來自線路記憶體及 ’ 一 貝抖輪出組塊之輸出作 的例示性波形; 圖7A至7C說明圖3中所示之信 之信號的其它例示性波形; 號 號處理單元及訊框記憶體 形; 圖8說明了來自資料轉換器之輪出信號的其它例示性 波 圖9說明了來自線路記憶體及訊框記憶體之輸出信號的 其它例示性波形;且 U ^ 圖10說明了在輸入第N個訊框之影像資料期間信號處理 單元之操作的實例。 【主要元件符號說明】 3 液晶層 40 信號處理設備 42 信號處理單元 44 訊框記憶體 46 資料轉換器 47 線路記憶體 48 資料調節器 100, 200 面板 97890.doc -21 ^ 1263193 190 像素電極 230 彩色濾光片 270 共同電極 300 液晶面板總成 400 閘極驅動器 500 貧料驅動器 600 信號控制器 800 灰度電壓發生器 97890.doc -22-
Claims (1)
1263193 十、申請專利範圍: κ 一種用於處理一信號 衣置,該裝置包含· 一訊框記憶體,苴鍅少 /、储存兩訊框之資料; 一信號處理單元,其 夂 寫入至該訊框記惰體中/入一列資料期間將兩列資料 料。 4中或自該訊框記憶體讀取兩列資 2. 如請求項1之裝置,苴中兮t 進行。 /、亥寫入操作及該讀取操作係交替 3. 如請求項2之裝置,其中j ” T遠仏唬處理單元包含一宦綠踗 記憶體及一讀取線踗却私舰 ^ 3寫入線路 資料自 思*,且该信號處理單元將輸入 =-外部設備寫入至該寫入線路記憶體中,且將儲 4· ΓΙΓ該訊框記憶體寫人至該讀取線路記憶體中。 貞3之衣置’其中該信號處理單元將影像資料自該 ”、、入線路έ己憶體寫入至該訊框記憶體中。 •如明求項4之裝置,其中該等輸入資料為一當前訊框之資 料且5亥荨儲存資料為一先前訊框之資料。 月東項5之叙置,其中該寫入線路記憶體及該讀取線路 記憶體包含FIFO或雙埠RAM。 7· T請求項6之裝置,其中該信號處理單元將該當前訊框之 可數歹j寅料寫入至該寫入線路記憶體中,且在輸入該當 前訊框之該等奇數列資料期間,將儲存於該訊框記憶體 中之邊先前訊框之奇數及偶數列資料寫入至該讀取線路 記憶體中,且該信號處理單元將該當前訊框之偶數列資 π寫入至σ亥寫入線路5己丨思體中,且在輸入該當前訊框之 97890.doc 1263193 ^ 1偶數列貢料期間,將儲存於該讀取線路記憶體中之 =田則矾框之奇數及偶數列資料寫入至該訊框記憶體 9 °月求項7之裝置,其中該信號處理單元將儲存於該寫入 線路,憶體中之該當前訊框之該等資料與儲存於該讀取 線路記憶體中之該先前訊框之該等資料進行比較,且基 於忒比較來調節該當前訊框之該等資料。 求員8之衣置’其中該訊框記憶體於一時脈中接收並 輸出兩個資料。 = 其中該訊框記憶體包含ddrsdram。 4項2之裝置’其中該信號處理單元轉換該等輸入資 =上位70數及-運作頻率,且將該等所轉換之資料儲 伟於該訊框記憶體中。 12·如請求項丨丨之裝置,其中 T4所轉換資料之該位元數等 於32位元。 13· 一種顯示設備,其包含如請求項1之裝置。 14.-種處理一信號之方法,該方法包含衣:。 自~外部設備接收輸入資料; 在輸入一列該等輸入資料期 Λ „ ^ W間將兩列該等輸入資料寫 ^至垓訊框記憶體中;及 在輪入一列該等輸入資料期 ^ W間自該訊框記憶體讀取兩 列储存資料。 1 5 ·如睛求項14之方法,其中該笔认 ^ 4輪入資料為一當前訊框之 貝枓,且該等儲存資料為一券^ 尤剐訊框之資料。 97890.doc 1263193 1 6.如請求項1 5之方法;其中該寫入操作與該讀取操作交替 進行。 17.如請求項16之方法,進一步包含: 將該當前訊框之該等資料與該先前訊框之該等資料進 行比較;及 基於該比較來調節該當前訊框之該等資料。 18_如請求項17之方法,進一步包含: 轉換該等輸入資料之一位元數及一運作頻率;及 將該等所轉換之資料寫入至該訊框記憶體中。 97890.doc
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030084534A KR100992133B1 (ko) | 2003-11-26 | 2003-11-26 | 신호 처리 장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200529159A TW200529159A (en) | 2005-09-01 |
TWI263193B true TWI263193B (en) | 2006-10-01 |
Family
ID=34698369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093136551A TWI263193B (en) | 2003-11-26 | 2004-11-26 | Apparatus and method of processing signals |
Country Status (5)
Country | Link |
---|---|
US (2) | US7508395B2 (zh) |
JP (1) | JP4890756B2 (zh) |
KR (1) | KR100992133B1 (zh) |
CN (1) | CN100555391C (zh) |
TW (1) | TWI263193B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100992133B1 (ko) * | 2003-11-26 | 2010-11-04 | 삼성전자주식회사 | 신호 처리 장치 및 방법 |
KR101127819B1 (ko) * | 2004-12-29 | 2012-03-20 | 엘지디스플레이 주식회사 | 액정표시소자의 구동방법 및 장치 |
KR100861622B1 (ko) * | 2005-09-12 | 2008-10-07 | 삼성전기주식회사 | 3판넬 광학 장치의 데이터 변환 장치 |
KR100804534B1 (ko) | 2006-10-30 | 2008-02-20 | 삼성에스디아이 주식회사 | 램(ram)이 효율적으로 사용되는 방전 디스플레이 패널의구동 장치 |
KR101428714B1 (ko) * | 2006-11-23 | 2014-08-11 | 삼성디스플레이 주식회사 | 데이터 처리장치 및 이를 갖는 표시장치 |
KR100833755B1 (ko) * | 2007-01-15 | 2008-05-29 | 삼성에스디아이 주식회사 | 원장검사 장치 및 방법 |
KR100800493B1 (ko) * | 2007-02-09 | 2008-02-04 | 삼성전자주식회사 | 임베디드 메모리 장치를 이용한 액정 표시 장치의 응답속도 보상 시스템 및 영상 프레임 데이터 제어 방법 |
KR101415564B1 (ko) * | 2007-10-29 | 2014-08-06 | 삼성디스플레이 주식회사 | 표시 장치의 구동 장치 및 방법 |
JP4856778B2 (ja) * | 2008-12-24 | 2012-01-18 | 幸男 高橋 | 送信機、受信機、通信装置、通信システム、送信方法及び受信方法 |
CN102117478B (zh) * | 2011-02-09 | 2012-10-03 | 河南科技大学 | 批量图像数据的实时处理方法及系统 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6331862B1 (en) * | 1988-07-06 | 2001-12-18 | Lg Philips Lcd Co., Ltd. | Image expansion display and driver |
CN100505010C (zh) | 1994-11-17 | 2009-06-24 | 精工爱普生株式会社 | 显示装置 |
US5838310A (en) * | 1996-05-17 | 1998-11-17 | Matsushita Electric Industrial Co., Ltd. | Chroma-key signal generator |
JP3359270B2 (ja) | 1997-10-24 | 2002-12-24 | キヤノン株式会社 | メモリー制御装置と液晶表示装置 |
WO2000002189A1 (fr) * | 1998-07-03 | 2000-01-13 | Seiko Epson Corporation | Dispositif semi-conducteur, systeme d'affichage d'images et systeme electronique |
JP3666318B2 (ja) * | 1999-09-27 | 2005-06-29 | セイコーエプソン株式会社 | 電気光学装置及びそれを用いた電子機器並びに表示駆動ic |
JP3659139B2 (ja) * | 1999-11-29 | 2005-06-15 | セイコーエプソン株式会社 | Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器 |
TWI280547B (en) * | 2000-02-03 | 2007-05-01 | Samsung Electronics Co Ltd | Liquid crystal display and driving method thereof |
JP3470095B2 (ja) * | 2000-09-13 | 2003-11-25 | 株式会社アドバンスト・ディスプレイ | 液晶表示装置及びその駆動用回路装置 |
KR100435114B1 (ko) * | 2001-12-20 | 2004-06-09 | 삼성전자주식회사 | 액정디스플레이장치 |
KR100878231B1 (ko) * | 2002-02-08 | 2009-01-13 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법과 프레임 메모리 |
KR100853210B1 (ko) * | 2002-03-21 | 2008-08-20 | 삼성전자주식회사 | 색 특성 보상 기능과 응답 속도 보상 기능을 갖는 액정표시 장치 |
KR100825103B1 (ko) * | 2002-05-16 | 2008-04-25 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법 |
JP4136670B2 (ja) * | 2003-01-09 | 2008-08-20 | キヤノン株式会社 | マトリクスパネルの駆動制御装置及び駆動制御方法 |
WO2004097506A2 (en) * | 2003-04-24 | 2004-11-11 | Displaytech, Inc. | Microdisplay and interface on a single chip |
JP4719429B2 (ja) | 2003-06-27 | 2011-07-06 | 株式会社 日立ディスプレイズ | 表示装置の駆動方法及び表示装置 |
EP1515298A1 (en) * | 2003-08-21 | 2005-03-16 | VastView Technology Inc. | High-quality image liquid crystal display device with improved response speed and the driving method thereof |
KR100992133B1 (ko) * | 2003-11-26 | 2010-11-04 | 삼성전자주식회사 | 신호 처리 장치 및 방법 |
KR100995625B1 (ko) * | 2003-12-29 | 2010-11-19 | 엘지디스플레이 주식회사 | 액정표시장치와 그의 구동방법 |
TWI249903B (en) * | 2005-03-16 | 2006-02-21 | Univ Tsinghua | Multi-step analog/digital converter and on-line calibration method thereof |
-
2003
- 2003-11-26 KR KR1020030084534A patent/KR100992133B1/ko not_active IP Right Cessation
-
2004
- 2004-11-22 JP JP2004336894A patent/JP4890756B2/ja not_active Expired - Fee Related
- 2004-11-24 US US10/996,682 patent/US7508395B2/en not_active Expired - Fee Related
- 2004-11-26 TW TW093136551A patent/TWI263193B/zh not_active IP Right Cessation
- 2004-11-26 CN CNB2004101037457A patent/CN100555391C/zh not_active Expired - Fee Related
-
2009
- 2009-02-12 US US12/370,337 patent/US8144092B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP4890756B2 (ja) | 2012-03-07 |
US20090207181A1 (en) | 2009-08-20 |
JP2005157365A (ja) | 2005-06-16 |
TW200529159A (en) | 2005-09-01 |
US20050140686A1 (en) | 2005-06-30 |
US7508395B2 (en) | 2009-03-24 |
KR100992133B1 (ko) | 2010-11-04 |
KR20050050884A (ko) | 2005-06-01 |
US8144092B2 (en) | 2012-03-27 |
CN1645464A (zh) | 2005-07-27 |
CN100555391C (zh) | 2009-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3904524B2 (ja) | 液晶表示装置およびその駆動方法 | |
TWI364573B (en) | Liquid crystal display, and apparatus and method of driving liquid crystal display | |
TWI243353B (en) | Device for driving a display apparatus | |
US8144092B2 (en) | Apparatus and method of processing signals | |
US9070332B2 (en) | Display device with a power saving mode in which operation of either the odd-line gate driver or the even-line gate driver is halted | |
TWI430242B (zh) | 顯示器裝置及驅動顯示器裝置的方法 | |
JP2011070212A (ja) | 信号処理装置及び方法とその信号処理装置を含む表示装置 | |
JP2007128035A (ja) | 液晶表示装置及びその駆動方法 | |
JP2005018066A (ja) | 液晶表示装置及びその駆動方法 | |
TW201237839A (en) | Liquid crystal display device and method for driving the same | |
TW200401260A (en) | Picture display device and method of driving the same | |
JP2008107831A (ja) | 表示装置及びその駆動方法 | |
JP2006058890A (ja) | 液晶表示装置及びその駆動方法 | |
JPH0950265A (ja) | カラー表示装置の駆動回路 | |
WO2010146744A1 (ja) | 表示駆動回路、表示装置及び表示駆動方法 | |
WO2011045954A1 (ja) | 表示駆動回路、表示装置及び表示駆動方法 | |
JP2009110001A (ja) | 表示装置の駆動装置及びその駆動方法 | |
KR20130044573A (ko) | 표시 장치 | |
KR20150055653A (ko) | 로우 리프레쉬 레이트 구동이 가능한 표시장치와 그 구동방법 | |
JP2007156462A (ja) | 液晶表示装置及び駆動方法 | |
JP2005157389A (ja) | 信号処理装置及び方法 | |
CN101286308B (zh) | 信号处理设备及包括信号处理设备的显示设备 | |
JP4419439B2 (ja) | 液晶表示装置 | |
JPH04190387A (ja) | 液晶表示装置 | |
JP3773206B2 (ja) | 液晶表示装置及びその駆動方法並びに走査線駆動回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |