TW578377B - Charge-pump circuit and method for controlling the same - Google Patents

Charge-pump circuit and method for controlling the same Download PDF

Info

Publication number
TW578377B
TW578377B TW090109927A TW90109927A TW578377B TW 578377 B TW578377 B TW 578377B TW 090109927 A TW090109927 A TW 090109927A TW 90109927 A TW90109927 A TW 90109927A TW 578377 B TW578377 B TW 578377B
Authority
TW
Taiwan
Prior art keywords
capacitors
clock
state
pump circuit
charge
Prior art date
Application number
TW090109927A
Other languages
English (en)
Inventor
Takao Myono
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Application granted granted Critical
Publication of TW578377B publication Critical patent/TW578377B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Description

578377 五、發明說明(1 ) [發明所屬之技術領域] 本發明係關於一種以」、於tp 於電源電壓Vdd之步階(step) 輸出升壓電壓的電荷泵電路 # # 岭及其控制方法,尤其是除去電 何傳輸元件所帶來之寄生― 王一極體的影響之後可進行正常的 電荷泵動作之電荷泵電路及其控制方法。 [習知之技術] 由迪克生(Dlc議)所開發之電荷果電路(charge,mp ⑽叫,係串聯連接複數段的栗封包(pumping packet),並 利用各泵封包之升壓(v〇ltafYia η
ge fluctuation),以產生比 LSI 晶片之電源電壓Vdd還高的電壓者。例如,在為了產生快 閃記憶體(Flash memorIes)之程式/抹除(program/e⑽)用 的電壓時使用。 但是,以往之電荷泵電路,裎ψ _ Μ ^ ^ ^ 八电吟捉出一種以電源電壓Vdd 之步階來進行升壓,且可谁杆丨私λ 退仃小於Vdd之電壓步階的升壓 者因此,本發明人提出一種可進行小於vdd之電壓步階 的升壓,㈣改善電路之效率^的電路栗電路(日本專利特 願平1 1-348475號公報)。 若說明其概要則可如下所示。第1〇圖至第12圖係顯 示-0.5Vdd升壓電荷|電路之構成及動作的電路圖。該電 荷泵電路係製作相對於接地電壓(〇V)為_ 〇 5Vdd之升壓 電壓者。 第10圖中,串聯連接二極體D1、D2以作為電荷傳輸 元件。二極體D1之陰極係供給有接地電壓(〇v)。二極體 Di、D2,為了要集成化於[SI中一般係由電荷傳輸用M〇s 本纸張尺度適用中國國家標準(CNS)A4規格⑵〇 X 297公爱 ’ 1 312569 578377 A7 _B7 五、發明說明(2 電晶體所構成 開關兀件SI、S2、S3 ’係在二極體D1、D2之連接點 上以並聯或串聯方式切換連接二個電容器卜2。該等的開 關W、S2、S3,可由簡電晶體所構成。藉此^關 S2、S3之接通/斷路就對應於M〇s電晶體之導通/截止。 時脈驅動器3,係對電容器2供給時脈CLK。而且,由二 極體D2輸出的輪出電壓係施加在負載4上。 以下,說明該電荷泵電路之控制方法的概要。現在, 時脈驅動器3之電源電屢Vdd係設為5v ,開關^2、幻,雖然實際上错會由二置部 :上產生%壓降(VGltageDrGp),但是在此可將之忽視,電 壓降當作0V。 當時脈驅動器3之輸入時脈為高位準(CLK=High),且
Sl =斷路、S2 =接通、S3 =斷路時,二個電容器^、2就成為 串聯連接,而各節點電麼,就成為vu~〇v、VA=VB= 經 濟 部 智 .¾ 貝才 產 局 消 f 合 社 印
Vc 5V°VL1係電晶體D1與電容器1之連接節點(泵 Z )的電壓,VA係、電容器C1與開關S2之連接節點的電 姿’ VB係開關S2與電容器2之連接節點的電壓,π係 時脈驅動器3之輸出與電容器2之連接節點的電壓。 :即’若電容器卜2所具有的電容值相等的話,則藉 由在電容器卜2上分配相等的電荷,電容器卜2即可分 別充電至Vdd/2之電壓(參照第} 〇圖)。 其次,當從CLK = High之狀態,成為S2 =斷路、si=s3 = 接通時,二個電容器卜2就被切換成並聯連接。藉此,各 本纸張尺㈣财國國家標準(CNS)A4規格(210x 297公餐)" 2 312569 578377 經濟部智毯时產局員工消費合作社印製 A7 五、發明說明(3 節點電壓,就變成 VL1 = 2.5V、VA=5V、VB = 2.5V、VC = 5V (參照第11圖)。 其次,當使輸入時脈CLK從該並聯連接之狀態變換至 低位準(CLK=Low)時,由於電容器1、2被耦合在泵節點 上,所以依該電容器耦合之效應,各節點電壓,就變成VL1 3 — 2·5V、VA=0V、VB=—2.5V、VC = 5V(參照第 12 圖)。 如此’精由反覆按照輸入時脈CLK而將電容器1、2 父互切換成串聯、並聯,即可從二極體D2供給—2.5V (= -1/2Vdd)之輸出電壓至負載4上。 [發明所欲解決之問題] 當利用連接源極與閘極之虛擬的電荷傳輸用M〇S電 晶體來構成二極體D1、D2,且泵節點VL1之電壓變成2.5V 時’會有因·一極體D1順向偏壓而使不必要的電流過度流 動之問題。因此,為了迴避該問題只要將電荷傳輸用M〇S 電晶體之閘極電壓從源極電壓予以分離控制即可。 然後’在串聯連接電容器1 ' 2的時機(timing)方面, 係控制成藉由將相當於二極體D1、D2之電荷傳輸用m〇S 電晶體的閘極電壓設定在低位準,並使之導通(參照第1〇 圖),而在並聯連接電容器1、2的時機方面,係控制成藉 由將電荷傳輸用MOS電晶體的閘極電壓設定在高位準, 並使之載止(參照第11圖)。 然而’在上述電荷泵電路之控制方法方面,栗節點之 電壓VL1,係反覆作0V—2·5ν_ _2 5v之變化。因此, 電荷傳輸用MOS電晶體無論是Ρ通道型、Ν通道型中之任 ^^1 ϋ— ί |1»1 ^^1 i^i ϋ «ϋ Iu· iai an mMMmm i^i n i^i 1> M ^ · —af ϋ 1_1 ϋ— 1« 1^1 ·ϋ I /€^^1 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4规格(210 x 297公釐) 3 312569 578377 A7 五、發明說明(4 種,皆會發生隨著MOS電晶體所形成的寄生二極體順 向偏壓,而無法正常進行升壓動作的問題。 (請先閱讀背面之注音?事項再填寫本頁} 第13圖係顯示以p通道型则電晶體製作二極體m 以作為電荷傳輸元件時的問題點之示意圖。此時,形成為 了要抑制MOS電晶體之後閘偏壓效應(Back Bias
Effect),以提南電荷栗電路之效率,而將源極$及基板β 予以接地的構成。 如第U(a)圖所不,在泵節點之電壓VL1為一 2.5V時 並無問題。但疋,如第13(b)圖所示,該電壓為2 時,當形成於汲極-基板間之寄生二極體順向偏塵時,二極 體之順向電流就會流入汲極_基板間,使電力效率惡化,同 時無法正常進行電荷泵動作。 又’第14圖係顯示以N通道型M〇s電晶體製作二極 體D1以作為電荷傳輸元件時的問題點之示意圖。此時, 為了要抑制MOS電晶體之後閘偏壓效應,而形成連接汲 極D(泵節點)與基板b的構成。 經濟部智慧財產局員工消費合作社印?< 如第14(a)圖所示,在泵節點之電壓VL1為一25V時 並無問題。但是,如第14(b)圖所示,在該電壓VL1為2 5v 時,形成於基板-源極間之寄生二極體會順向偏壓。如此一 來,一極體之順向電流就會流入基板_源極間,使電力效率 惡化,同時無法正常進行電荷泵動作。 本發明之目的係在進行小於Vdd之電壓步階之升壓的 電何泵電路中,防止因寄生二極體順向偏壓而流入不必要 的電流,並可使該電荷泵電路正常動作者。 本紙張尺㈣射關家標準(CNS)A4規格(210 X 297公爱了 4 312569 578377 經濟部智茲时產局員工消費合作社印製 A7 五、發明說明(5 ) [解決問題之手段] 本發明之電荷系電路’其係、包含有:串聯連接之至少 第-及第二電荷傳輸用M〇s電晶體;第_及第二電容器; 對第二電容器之-端供給時脈的時脈供給機構·將上述第 -及第二電容n串聯連接在第—及第:電荷傳輸用簡 電晶體之連接點上的第一開關機構;以及將上述第一及第 —電容器並聯連接在第一及第二電荷傳輪用m〇s電晶體 之連接點上的第二開關機構,其特徵為:上述時脈供給機 構係在上述第一及第二開關機構之雙方斷路時改變上述 時脈之狀態。 依據上述構成,即可在第一及第二開關機構之雙方皆 成斷路之狀態下調整供至電容器之時脈從低位準變化至高 位準(或高位準至低位準)的定時。在該狀態下,第一及第 二電容器可從第一及第二電荷傳輸用M〇s電晶體之連接 點(泵節點)切離。 藉此,由於泵節點之電位的變化可得到抑制,所以可 防止隨著第一及第二電荷傳輸用M〇S電晶體所帶來寄生 二極體的順向偏壓。 [發明之實施形態] 以下’係邊參照圖式而邊έ兒明本發明之實施形態。第 1圖至第6圖係顯示輸出一0.5 Vdd之升壓電壓的電荷泵電 路之構成及動作的電路圖。該電荷泵電路係製作相對於接 地電壓(0V)為一0.5 Vdd之升壓電壓者。 串聯連接P通道型之MOS電晶體Ml、M2以作為電 一-丨 表紙張尺度適用中國國家標準(CNS)A4規格(21G X 297公:¾ ) " Γ--------- ^ 312569 -------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 578377 A7 B7 五、發明說明(6 ) 荷傳輪元件。MOS電晶體組,2係為了防止後閉偏壓效 而开y成連接基板與源極的構成。在M〇s電晶體Mi、 (請先閱讀背面之注意事項再填寫本頁) M2方面雖未被㈣限定,但可為例如連接閘極與源極, 而構成為一種二極體。 開關SI、S2、S3,係在MOS電晶體M1、M2之連接 點(泵節點)上,以並聯或串聯方式切換連接二個電容器i、 2。亦即,當開關S2(第一開關機構)接通時河〇3電晶體 M1、M2就串聯連接’而當開關(S1,S3)(第二開關機構)接 通時MOS電晶體Ml、M2就並聯連接。 ▲如後述般1關S2與開關(S1,S3),概言之係控制成 父互反覆接通或斷路。該等的開關S1 ' s2 ' Μ,亦可由 MOS電晶體所構成。藉此,開關S1、S2、s3之接通/斷路 就對應MOS電晶體之導通/載止。 時脈驅動器3,係對電容器2供給時脈CLK。時脈驅 動器3雖未被特別限定,但是係由供給電源電壓v如之 CMOS型反相器所構成Q而且,由二極體D 電壓係施加在負載4上。 _ 經濟部智慧財產局員工消費合作社印製 以下,邊參照第1圖至第7圖,而邊說明上述構成之 電荷泵電路的控制方法。第7圖係用以說明電荷泵電路之 控制方法的定時圖。 另外,雖未被特別限定,但是時脈驅動器3之電源電 壓Vdd=5V,電容器1>2之電容值就為相等。又,起因於 MOS電晶體Ml、M2與開關S1、S2、S3之電壓降亦以〇v 來加以說明。 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公餐) 6 312569 578377 經濟部智M)財產局員工消费合作社印製 A7 五、發明說明(7 ) (1) 第一控制步驟 在時刻tl,開關S1、S3為斷路,而開關si、s2、^ 皆成為斷路狀態。時脈驅動器3之輸入時脈clk為低位準 (CLK=L〇w)。在此狀態下,各節點電壓為vli与—2 π、 VA^OV、VB〜2.5V、V(>〇v。vu為刪電晶體⑷與 電容器1之連接節點(栗節點)的電壓,VA為電容器!與開 關S2之連接節點的電壓,VB為開M S2與電容器2之連 接節點的電壓’ VC ^時脈驅動_ 3之輸出與電容器2之 連接節點的電壓(參照第1圖、第7圖)。 (2) 第二控制步驟 其次,在開關SI、S2、S3皆為斷路狀態的時刻t2, 使時脈CLK從低位準變化至高位準。如此一來,vc就變 化成5V,VB因電容器耦合之效應而變化成2 5V。泵節點 之電壓VL1,由於開關S1、S2、S3皆為斷路狀態所以不 會變化(參照第2圖、第7圖)。 (3) 第三控制步驟 之後’在時脈驅動器3之輸入時脈維持高位準(Clk== High)之狀態的時刻t3,將S2切換成接通。藉此,二個電 容器丨、2就會串聯連接在泵節點上。 藉此,電容器1、2,就會充電至Vdd/2之電壓,且各 節點電壓變成 VL1 = 0V、VA二VB = 2.5V、VC = 5V。亦即, 平均輸出電流I〇ut會流入MOS電晶體Ml,且亦從時脈驅 動器3之輸出流出Iont(參照第3圖、第7圖)。 (4) 第四控制步驟 本紙張尺度適用中國國家標準(cns)a4規格(210 X 297公釐) 312569 ---------------------訂--------- (請先閱讀背面之注意事項再填寫本頁) 578377 A7 五、發明說明(8 、 其次,在時脈CLK=High之狀態的時刻t4,開關S2 被斷路。藉此,開關SI、S2、S3皆會再次變成斷路狀態。 各節點之電壓會維持原狀(參照第4圖、第7圖)。 (5) 第五控制步驟 其-人’在開關SI、S2、S3皆為斷路狀態的時刻t5, 輸入時脈CLK會變化至低位準(CLK=L〇w)。如此一來,各 節點電壓會因電容器耗合之效應,變成VL1与〇V、VA= 2'5V、νΒ==~2·5ν、VC = OV(參照第 5 圖、第 7 圖)。 (6) 第六控制步驟 其次’在輪入時脈CLK維持低位準之狀態的時刻t6, Sl、S3會接通。藉此,電容器1>2就會並聯連接在泵節 點上。因而’各節點電壓會變成vl1=_2.5V、VA=0V、 VB〜2,5V、VC=〇V(參照第6圖、第7圖)。. 之後,回到上述之第一控制步驟,重覆第一控制步驟 至第六控制步輝。 若依據上述之控制方法,則與習知例不同,由於泵節 點之電壓VL1最大可抑制在ov,所以可防止因寄生二極 體順向偏壓而流入不必要之電流而使電荷泵動作無法正常 進行的不良情況。 第8圖係顯示以p通道型M〇s電晶體製作電荷傳輸 元件之情況的示意圖。此時,為了要抑制後閘偏壓效應, 雖开> 成將源極及基板予以接地的構成,但是即使在果節點 為0V、一 2.5V之任一種情況由於寄生二極體亦不會順向 偏壓所以沒有問題。 312569 (請先閱讀背面之注意事項再填寫本頁) '--------訂---------線· 經濟部智慧財產局員工消費合作社印裂 Γ 五、發明說明(9 ) 第9圖係顯示以N通道型MOS電晶體製作電荷 傳輸7L件時的問題點之示意圖。此時,為了要抑制後問: 壓2應,係形成連接汲極(泵節點)與基板的構成。即使在 極體亦不 578377 A7 B7
泵節點為ον、~2·5ν之任一種情況由於寄 會順向偏壓所以沒有問題 本發明之電荷泵電路,要言之,第一、在開關s卜Μ、 S3皆為斷路的狀態(電容器卜2從泵節點切離的狀態)下, 改變來自時脈驅動器3之時脈CLK。又,第二、在使時脈 CLK變化成高位準之後,使開關s2接通,以將電容器ι、 2串聯連接在栗節點上。又,第三、在使時脈cLK變化成 低位準之後,使開關(S1,S3)接通,以將電容器1、2並聯 連接在泵節點上。按照此規則,以M〇S電晶體實現電荷 栗電路之電荷傳輸元件時,就可迴避隨著MOS電晶體而 帶來寄生二極體的順向偏壓。 另外,在本實施形態中雖為以二極體連接電荷傳輸用 電晶體Ml、M2之構成,但是會發生MOS電晶體Ml、 M2之臨限電壓(Threshold Voltage)份之電壓損失。本發明 並未被限定於此,亦可適用於形成按照時脈CLK使電荷傳 輸用MOS電晶體Ml、M2交互導通/戴止,當電荷傳輸用 MOS電晶體Ml、M2導通時就將被升壓的電壓(例如,絕 對值為2Vdd)供至各電晶體的閘極之構成的電荷泵電路 中。 此時,在串聯連接電容器1、2之期間内使Ml導通、 使M2截止,而在並聯連接電容器1、2之期間内使Ml截 ^-----------------線 f請先閱讀背面之注音?事項再填寫本頁) 經濟部智祛財產局員工消費合作社印於 本紙張尺度適用中國E家標準(CNS)A4規格(210 X 297公釐) 9 312569 經濟部智慧財產局員工消费合作社印製 x 297公釐) 578377 A7 B7 五、發明說明(10 ) 止、使M2導通的方式,以控制各電晶體的閘極電壓。 藉此’由於無MOS電晶體]vn ' M2之臨限電壓電壓 損失,同時降低MOS電晶體ΜΙ、M2之導通電阻,所以 可實現高效率且大輸出電流的電荷栗電路。 又,在本實施形態中雖係以P通道型M〇s電晶體構 成電荷傳輸用MOS電晶體M1、M2,但是並未被限定於此, 亦可由N通道型MOS電晶體所構成。 又,本實施形態中,雖係顯示適用於用以輸出—〇 5vdd 之升壓電壓之1段的電荷栗電路之例子,但是本發明亦可 藉由增加電荷I之段數,而適用於用以輸出q 5vdd之升 壓電屋之2段的電荷栗電路中。-般而言,可適用於將本 實施形態之電荷栗電路當作核心而組入之多段的電荷栗電 路中。在此種多段之電荷泵電路中 例如形成在第1段輸 出一0.5Vdd之升壓電壓,在第2段以 上馬連克生型之一般 的電荷泵電路的構成。 又,本實施形態之電荷泵電路, 躍1:了、將二個電容1、 2切換成串聯或並聯以進行_〇5 ° I電壓步階的升壓型 式’但是藉由將2個以上之雷交哭士“ ^ , # , ^ 之私令益切換成串聯、並聯,亦 可進仃更小之電壓步階的升壓 電荷泵電路。 月亦可適用於如此的 又,本實施形態中,雖係 泵電路加以說明,但是同樣田、的升壓電壓之電荷 的電荷果電路中。樣可適用於具有W之步階 [發明之效果] 本紙張尺度刺巾關家鮮(CNS)A4規格^ 312569 •A. · --------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 578377 A7 ___ B7 五、發明說明(11 若依據本發明之電荷泵電路及其控制方法,則藉由 覆將電容器串聯及並聯耦合在泵節點上,由於可在以小於 電源電屋之步階進行升屢的電荷泵電路令,防止寄生二 ==偏壓’所以可正常進行該種的電荷泵動作,同時亦| 具有挺向電力效率的效果。 | [圖式之簡單說明- 面 苐1圖係顯示本發明實施形態之電荷泵電路及其控制 方法的電路圖。 | · I ^ ^ 第2圖係顯示本發明實施形態之電荷泵電路及其控制I笨、 方法的電路圖。 工 第3圖係顯示本發明實施形態之電荷泵電路及其控制 方法的電路圖。 | t 第4圖係顯示本發明實施形態之電荷泵電路及其控制 方法的電路圖。 第5圖係顯示本發明實施形態之電荷泵電路及其控制 方法的電路圖。 經濟部智^財產局員工消费合作社印焚 第6圖係顯示本發明實施形態之電荷泵電路及其控制 方法的電路圖。 第7圖係顯示本發明實施形態之電荷栗電路及其控制 方法的定時圖。 第8(a)、(b)圖係顯示以P通道型MOS電晶體製作電 荷傳輪元件之情況的示意圖。 第9(a)、(b)圖係顯示以N通道型MOS電晶體製作電 荷傳輸元件之情況的示意圖
本紙張適用中關家標準(CNS)A4規格(210 X 297公ί 578377 A7 B7 五、發明說明(12 ) 第1 0圖係顯示習知例之雷丼石命仙 <電何泵電路之構成及動作的 電路圖。 第11圖係顯示習知例之命共; j <包何泵電路之構成及動作的 電路圖。 第12圖係顯不習知例之雷片爷#玫 何泵电路之構成及動作的 電路圖。 第13(a)、(b)圖係顯示以p通道型m〇s電晶體製作電 荷傳輸元件時的問題點之示意圖。 第14(a)、(b)圖係顯示以n通道型MOS電晶體製作電 荷傳輸元件時的問題點之示意圖。 [元件編號之說明] (請先閱讀背面之注意事項再填寫本頁) f 1 電容器 2 電容器 3 時脈驅動器 Ml 電荷傳輸用MOS電晶體 M2 電荷傳輸用MOS電晶體 S1 第一開關 S2 第二開關 S3 第三開關 訂---------線· 經濟部智慧財產局3工消費合作社印1 本紙張尺度適用中國國家標準(CNS)A4規格了公釐) 12 312569

Claims (1)

  1. 578377 經濟部智慧財產局員工消費合作社印製. A8 B8 C8 D8 六、申請專利範圍 1· 一種電荷泵電路,其係包含有: 串聯連接之至少第一及第二電荷傳輸用M〇s電晶 體; 第一及第二電容器; 對第二電容器之一端供給時脈的時脈供給機構; 將上述第一及第二電容器串聯連接在第一及第二 電何傳輪用MOS電晶體之連接點上的第一開關機構; 以及 將上述第一及第二電容器並聯連接在第一及第二 電荷傳輸用MOS電晶體之連接點上的第二開關機構, 其特徵為: 上述時脈供給機構,係在上述第一及第二開關機構 之雙方斷路時改變上述時脈之狀態。 2·如申請專利範圍第1項之電荷泵電路,其中藉由上述第 開關機構在上述時脈從第一狀態變化至第二狀態之 後才接通,而將上述第一及第二電容器串聯連接在第一 及第二電荷傳輸用MOS電晶體之連接點上。 3·如申請專利範圍第2項之電荷泵電路,其中藉由上述第 二開關機構在上述時脈從第二狀態變化至第一狀態之 後才接通,而將上述第一及第二電容器並聯連接在第一 及第二電荷傳輪用MOS電晶體之連接點上。 4·如申請專利範圍第3項之電荷泵電路,其中上述第一及 第二電荷傳輪用MOS電晶體係為P通道型MOS電晶 體0 · 1 ^----------t-------!線 (請先閱讀背面之注意事項再填寫本頁) 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 13 312569 578377 A8 B8 C8 D8 六、申請專利範圍 5·如申請專利範圍第3項之電荷泵電路,其中上述第一及 第二電荷傳輪用lyfOS電晶體係為N通道型MOS電晶 體。 6· —種電荷泵電路,其係包含有: 串聯連接之至少第一及第二電荷傳輪用MOS電晶 體; 複數個電容器; 對該等複數個電容器供給時脈的時脈供給機構; 將上述複數個電容器串聯連接在第一及第二電荷 傳輸用MOS電晶體之連接點上的第一開關機構;以及 將上述複數個電容器並聯連接在第一及第二電荷 傳輸用MOS電晶體之連接點上的第二開關機構,其特 徵為: 上述時脈供給機構,係在上述第一及第二開關機構 之雙方斷路時改變上述時脈之狀態。 7·如申請專利範圍第6項之電荷泵電路,其中藉由上述第 一開關機構在上述時脈從第一狀態變化至第二狀態之 後才接通,而將上述複數個電容器串聯連接在第一及第 二電荷傳輪用MOS電晶體之連接點上。 8. 如申請專利範圍第7項之電荷泵電路,其中藉由上述第 二開關機構在上述時脈從第二狀態變化至第一狀態之 後才接通,而將上述複數個電容器並聯連接在第一及第 二電荷傳輸用M0S電晶體之連接點上。 9. 一種電荷泵電路,其係包含有·· (請先閱讀背面之注意事項再填寫本頁) --------訂-------- 線i 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 14 312569 578377 A8B8C8D8 六、申請專利範圍 串聯連接之複數個電荷傳輸用MOS電晶體; 耦合在上埤複數個電荷傳輸用MOS t晶體之連接 點上的複數個電容器;以及 對上述複數個電容器供給時脈的時脈供給機構,其 特徵為: 上述複數個電容器至少包含有第一及第二電容 器,並另具有將該第一及第二電容器串聯連接在上述電 荷傳輸用MOS電晶體之連接點上的第一開關機構,以 及將上述第一及第二電容器並聯連接在上述電荷傳輸 用MOS電晶體之連接點上的第二開關機構,且上述時 脈供給機構,係在上述第一及第二開關機構之雙方斷路 時改變上述時脈之狀態。 10·如申請專利範圍第9項之電荷泵電路,其中藉由上述第 一開關機構在上述時脈從第一狀態變化至第二狀態之 後才接通,而將上述第一及第二電容器串聯連接在第一 及第二電荷傳輸用MOS電晶體之連接點上。 11.如申請專利範圍第10項之電荷泵電路,其中藉由上述 第二開關機構在上述時脈從第二狀態變化至第一狀態 之後才接通,而將上述第一及第二電容器並聯連接在第 一及第二電荷傳輸用MOS電晶體之連接點上。 12·—種電荷泵電路之控制方法,該電荷泵電路係包含有: 串聯連接之至少第一及第二電荷傳輸用MOS電晶 體; 第一及第二電容器; ,— (請先閱讀背面之注意事項再填寫本頁) 訂· -線' 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 15 312569 578377 A8B8C8D8
    對第二電容器之一端供給時脈的時脈供給機構; 將上述第一及第二電容器串聯連接在第一及第二 電荷傳輪用M〇s電晶體之連接點上的第一開關機構; 以及 將上述第一及第二電容器並聯連接在第一及第二 電荷傳輪用MOS電晶體之連接點上的第二開關機構, 該控制方法的特徵為: 在上述第一及第二開關機構斷路之後,利用上述時 I 脈供給機構以改變上述時脈之狀態。 !3·如申請專利範圍第12項之電荷泵電路之控制方法,其 係包含有: 將上述第一及第二開關機構予以斷路的第一步 驟; 利用上述時脈供給機構以使上述時脈從第一狀態 變化至第二狀態的第二步驟; 藉由使上述第一開關機構接通以串聯連接上述第 一及第二電容器的第三步驟; 經濟部智慧財產局員工消費合作社印製 將上述第一開關機構予以斷路的第四步綠; 利用上述時脈供給機構以使上述時脈從第二狀態 變化至第一狀態的第五步驟;以及 藉由使上述第二開關機構接通以並聯連接上述第 一及第一電容器的第六步驟, 並重覆上述第一至第六步驟。 14. 一種電荷泵電路之控制方法,該電荷泵電路係包含有: 表紙張尺度適用中桐家標準(CNS)A4規格(21Q X 297公楚) '---------- 312569 16 578377 A8B8C8D8 六、申請專利範圍 串聯連接之至少第一及第二電荷傳輪用MOS電晶 體; 複數個電容器; 對該等複數個電容器供給時脈的時脈供給機構; 將上述複數個電容器串聯連接在第一及第二電荷 傳輸用MOS電晶體之連接點上的第一開關機構;以及 將上述複數個電容器並聯連接在第一及第二電荷 傳輸用MOS電晶體之連接點上的第二開關機構,該控 制方法的特徵為: 在上述第一及第二開關機構斷路之後,利用上述時 脈供給機構以改變上述時脈之狀態。 15·如申請專利範圍第14項之電荷泵電路之控制方法,其 係包含有: 將上述第一及第二開關機構予以斷路的第一步 驟; 利用上述時脈供給機構以使上述時脈從第一狀態 變化至第二狀態的第二步驟; 藉由使上述第一開關機構接通以串聯連接上述複 數個電容器的第三步驟; 將上述第一開關機構予以斷路的第四步释; 利用上述時脈供給機構以使上述時脈從第二狀態 變化至第一狀態的第五步驟;以及 藉由使上述第一開關機構接通以並聯連接上述複 數個電容器的第六步驟, --------------裝--- (請先閱讀背面之注意事項再填寫本頁) 訂- •線 經濟部智慧財產局員工消費合作社印製 泰.紙浪尺度過用1f囤國ft*準(CNS)A4規格(210 X 297公;g ) 17 312569 578377 A8 B8 C8 D8 申請專利範圍 並重覆上述第一至第六步驟 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
    本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1S 312569
TW090109927A 2000-05-10 2001-04-25 Charge-pump circuit and method for controlling the same TW578377B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000137482 2000-05-10

Publications (1)

Publication Number Publication Date
TW578377B true TW578377B (en) 2004-03-01

Family

ID=18645252

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090109927A TW578377B (en) 2000-05-10 2001-04-25 Charge-pump circuit and method for controlling the same

Country Status (3)

Country Link
US (1) US6445243B2 (zh)
KR (1) KR100435408B1 (zh)
TW (1) TW578377B (zh)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003033007A (ja) * 2001-07-09 2003-01-31 Sanyo Electric Co Ltd チャージポンプ回路の制御方法
US6734718B1 (en) 2002-12-23 2004-05-11 Sandisk Corporation High voltage ripple reduction
ATE420486T1 (de) * 2004-09-14 2009-01-15 Dialog Semiconductor Gmbh Abschaltvorrichtung für ladungspumpeschaltung
US8044705B2 (en) * 2007-08-28 2011-10-25 Sandisk Technologies Inc. Bottom plate regulation of charge pumps
TWI493851B (zh) * 2007-12-07 2015-07-21 Intersil Americas LLC 不變動電荷傳送特性而增加電荷傳送電路的電荷容量之操作方法及電荷傳送級裝置
US7586362B2 (en) * 2007-12-12 2009-09-08 Sandisk Corporation Low voltage charge pump with regulation
US7586363B2 (en) * 2007-12-12 2009-09-08 Sandisk Corporation Diode connected regulation of charge pumps
US7969235B2 (en) 2008-06-09 2011-06-28 Sandisk Corporation Self-adaptive multi-stage charge pump
US20090302930A1 (en) * 2008-06-09 2009-12-10 Feng Pan Charge Pump with Vt Cancellation Through Parallel Structure
US8710907B2 (en) 2008-06-24 2014-04-29 Sandisk Technologies Inc. Clock generator circuit for a charge pump
US7683700B2 (en) 2008-06-25 2010-03-23 Sandisk Corporation Techniques of ripple reduction for charge pumps
US7795952B2 (en) * 2008-12-17 2010-09-14 Sandisk Corporation Regulation of recovery rates in charge pumps
US7973592B2 (en) * 2009-07-21 2011-07-05 Sandisk Corporation Charge pump with current based regulation
US8339183B2 (en) 2009-07-24 2012-12-25 Sandisk Technologies Inc. Charge pump with reduced energy consumption through charge sharing and clock boosting suitable for high voltage word line in flash memories
US8294509B2 (en) 2010-12-20 2012-10-23 Sandisk Technologies Inc. Charge pump systems with reduction in inefficiencies due to charge sharing between capacitances
US8339185B2 (en) 2010-12-20 2012-12-25 Sandisk 3D Llc Charge pump system that dynamically selects number of active stages
US8699247B2 (en) 2011-09-09 2014-04-15 Sandisk Technologies Inc. Charge pump system dynamically reconfigurable for read and program
US8400212B1 (en) 2011-09-22 2013-03-19 Sandisk Technologies Inc. High voltage charge pump regulation system with fine step adjustment
US8514628B2 (en) 2011-09-22 2013-08-20 Sandisk Technologies Inc. Dynamic switching approach to reduce area and power consumption of high voltage charge pumps
US8710909B2 (en) 2012-09-14 2014-04-29 Sandisk Technologies Inc. Circuits for prevention of reverse leakage in Vth-cancellation charge pumps
US8836412B2 (en) 2013-02-11 2014-09-16 Sandisk 3D Llc Charge pump with a power-controlled clock buffer to reduce power consumption and output voltage ripple
US8981835B2 (en) 2013-06-18 2015-03-17 Sandisk Technologies Inc. Efficient voltage doubler
US9024680B2 (en) 2013-06-24 2015-05-05 Sandisk Technologies Inc. Efficiency for charge pumps with low supply voltages
US9077238B2 (en) 2013-06-25 2015-07-07 SanDisk Technologies, Inc. Capacitive regulation of charge pumps without refresh operation interruption
US9007046B2 (en) 2013-06-27 2015-04-14 Sandisk Technologies Inc. Efficient high voltage bias regulation circuit
US9083231B2 (en) 2013-09-30 2015-07-14 Sandisk Technologies Inc. Amplitude modulation for pass gate to improve charge pump efficiency
US9154027B2 (en) 2013-12-09 2015-10-06 Sandisk Technologies Inc. Dynamic load matching charge pump for reduced current consumption
US9917507B2 (en) 2015-05-28 2018-03-13 Sandisk Technologies Llc Dynamic clock period modulation scheme for variable charge pump load currents
US9647536B2 (en) 2015-07-28 2017-05-09 Sandisk Technologies Llc High voltage generation using low voltage devices
US9520776B1 (en) 2015-09-18 2016-12-13 Sandisk Technologies Llc Selective body bias for charge pump transfer switches
CN107546976B (zh) * 2017-09-29 2022-03-04 珠海市杰理科技股份有限公司 电荷泵电路及电荷泵
US11258358B2 (en) 2019-01-23 2022-02-22 Stmicroelectronics International N.V. Charge pump regulation circuit to increase program and erase efficiency in nonvolatile memory
US11070128B2 (en) 2019-01-23 2021-07-20 Stmicroelectronics International N.V. Charge pump regulation circuit to increase program and erase efficiency in nonvolatile memory
CN112054670B (zh) * 2020-08-07 2023-10-17 苏州纳芯微电子股份有限公司 麦克风及其电荷泵电路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2503596B2 (ja) * 1988-07-14 1996-06-05 日本電気株式会社 半導体装置
JP3043201B2 (ja) * 1993-04-22 2000-05-22 株式会社東芝 昇圧回路
JPH07194098A (ja) * 1993-11-17 1995-07-28 Fujitsu Ltd 昇圧回路及び昇圧回路用コントローラ
JPH0833321A (ja) * 1994-07-11 1996-02-02 Fuji Xerox Co Ltd 昇圧回路
JP2738335B2 (ja) * 1995-04-20 1998-04-08 日本電気株式会社 昇圧回路
US5818289A (en) * 1996-07-18 1998-10-06 Micron Technology, Inc. Clocking scheme and charge transfer switch for increasing the efficiency of a charge pump or other circuit
JPH114575A (ja) * 1997-06-11 1999-01-06 Nec Corp 昇圧回路
US5999425A (en) * 1998-01-15 1999-12-07 Cypress Semiconductor Corp. Charge pump architecture for integrated circuit
KR100253414B1 (ko) * 1998-04-10 2000-05-01 김영환 챠지펌프의 클럭구동회로

Also Published As

Publication number Publication date
US20020005751A1 (en) 2002-01-17
KR100435408B1 (ko) 2004-06-10
US6445243B2 (en) 2002-09-03
KR20010103677A (ko) 2001-11-23

Similar Documents

Publication Publication Date Title
TW578377B (en) Charge-pump circuit and method for controlling the same
JP4557577B2 (ja) チャージポンプ回路
US6617832B1 (en) Low ripple scalable DC-to-DC converter circuit
US7602233B2 (en) Voltage multiplier with improved efficiency
US7046076B2 (en) High efficiency, low cost, charge pump circuit
TW567673B (en) Control method of charge-pump circuit
JP2815293B2 (ja) 高効率nチャネルチャージポンプ
US7724073B2 (en) Charge pump circuit
TW578378B (en) Charge pump and method for controlling the same
US7924086B2 (en) Boosting circuit
TWI527349B (zh) 初始裝置、積體電路以及電荷幫浦操作方法
KR100456593B1 (ko) 저전압 승압 회로
US6738273B2 (en) Charge pump drive signal recovery circuit
US7492214B2 (en) Analog voltage generator with self-biased capacitive feedback stage
EP1601091B1 (en) Control circuit for a polarity inverting buck-boost DC-DC converter
US6177829B1 (en) Device for improving the switching efficiency of an integrated circuit charge pump
US10972005B2 (en) Charge pump circuit, semiconductor device, and semiconductor memory device
US9112406B2 (en) High efficiency charge pump circuit
JP2002058237A (ja) チャージポンプ回路及びその制御方法
JP2005117830A (ja) チャージポンプ回路
JP2009027919A (ja) チャージポンプ回路
JP2002034235A (ja) チャージポンプ回路及びその制御方法
TWI331838B (en) System for displaying images
JP2011004535A (ja) 昇圧回路
KR20050002785A (ko) 시스템 온 글래스(SoG)를 위한 소 면적 차지 펌프 회로

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees