TW565758B - Computer suppressing of unnecessary signals - Google Patents

Computer suppressing of unnecessary signals Download PDF

Info

Publication number
TW565758B
TW565758B TW091118311A TW91118311A TW565758B TW 565758 B TW565758 B TW 565758B TW 091118311 A TW091118311 A TW 091118311A TW 91118311 A TW91118311 A TW 91118311A TW 565758 B TW565758 B TW 565758B
Authority
TW
Taiwan
Prior art keywords
frequency
voltage
cpu
signal
frequency divider
Prior art date
Application number
TW091118311A
Other languages
English (en)
Inventor
Senichiro Yatsuda
Yasuhiro Igarashi
Yoshitaka Hirose
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2001284778A external-priority patent/JP2003091328A/ja
Priority claimed from JP2001286614A external-priority patent/JP2003099150A/ja
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Application granted granted Critical
Publication of TW565758B publication Critical patent/TW565758B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Description

565758 A7 _B7_ ___ 五、發明説明(彳) 【發明所屬的技術領域】 (請先閱讀背面之注意事項再填寫本頁) 本發明是有關於電腦,特別是有關於欲令電腦動作的 時脈信號源之構成。而且是有關於具有省電功能的電腦° 【習知技術】 使用於個人電腦等的習知時脈信號源乃如圖所示’是 藉由設置在電腦機器內部的基準振盪器11 〇和倍增器111 、11 3所組合而構成的。於第8圖中,基準振盪器11 〇是 用數MHz振盪,振盪信號則藉由第一倍增器Π 1變換到 倍增數十倍的適當頻率。倍增的信號則作爲電腦內滙流排 1 1 2用的時脈信號使用。 而藉由第一倍增器111倍增的信號可藉由第二倍增器 1 1 3倍增爲更高的頻率。第二倍增器11 3是設置在電腦的 CPU 1 14內。藉由第二倍增器1 13倍增的信號是作爲CPU 核心114a用的時脈信號使用。 而針對像是筆記型電腦等用電池驅動的攜帶型電腦, 也不限於電源投入的狀態,或是没有一定時間操作的話, 經濟部智慧財產局員工消費合作社印製 爲了防止電池消耗降低時脈信號的頻率而切換到省電模式 〇 上述習知構成中,因爲以藉由倍增器倍增的信號作爲 時脈信號使用,所以如第9圖所示,除了所希望頻率的信 號A (例如第二倍增器的輸出信號)以外,會在廣大的頻 率範圍產生許多不必要信號B。當中包括藉由第一倍增器 或第二倍增器倍增的信號的高調波。此種不必要信號會經 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 4 - 565758 A7 B7 五、發明説明(2 ) 由各個電腦內的匯流排等進入各種電路,成爲令電路誤動 作的原因。 (請先閱讀背面之注意事項再填寫本頁) 而該不必要信號B、會漏失在電腦外部進入其他機器 的電路,成爲令電路誤動作的原因。因此電腦爲了不讓不 .必要信號流出到外部必須充:分地加以屏蔽。 而上述習知構成中,乃如第8圖所示,由於在 CPU 114內部裝置第二倍增器113,故CPU1 14消耗電流、 發熱量大,必須在CPU 114設置散熱板等進行散熱。 於是就本發明而言,其目的在於没有造成誤動作的原 因,或令其他電子機器受到妨害,或因倍增產生不必要信 號,減低CPU 114的消耗電流、發熱。 而且因爲在上述習知構成中,以經由倍增器倍增的信 號作爲時脈信號使用,所以除了所希望頻率的信號以外, 會在廣大的頻率產生許多不必要信號。當中包括了由第一 倍增器輸出的不必要亂真或是由第二倍增器輸出的不必要 亂真等。 經濟部智慧財產局員工消費合作社印製 此種不必要信號會經由個人電腦等機器內的匯流排等 進入各種電路,造成令電路誤動作的原因。 而且放射到個人電腦外部,成爲妨害其他電子機器的 原因。 而倍增器是利用増幅器的非直線特性來產生高調波, 由其中取得必要頻率的高調波,因爲切換頻率的構成變複 雜。 於是就本發明而言,其目的在於簡單降低高調波等不 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ΓΤΙ " 565758 A7 B7 經濟部智慈財產局員工消費合作社印製 五、發明説明(3 ) 必要信號極少的時脈信號爲使用時脈信號的頻率。 【用以解決課題的手段】 爲了解決前述課題,本發明中具備有:CPU、和藉由 前述CPU控制的複數個周邊裝置、和前述CPU與前述周 邊裝置之間以及前述周邊裝置相互間的資料傳送用匯流排 、和供給爲了前述CPU的動作與前述資料傳送的時脈信 號的時脈信號源;藉由PLL頻率合成器構成前述時脈信 號源。 · 而且前述PLL頻率合成器會輸出頻率互不相同的兩 個信號,其中一方爲供前述CPU的時脈信號,另一方爲 供前述資料傳送的時脈信號。 而且前述PLL頻率合成器乃具有輸出前述一方之信 號的電壓控制振盪器和令前述一方的信號加以分頻的分頻 器,且從前述分頻器輸出前述另一方的信號。 並且構成改變前述分頻器的分頻比。 而且前述PLL頻率合成器是由具有第一電壓控制振 盪器的第一 PLL頻率合成器、和具有第二電壓控制振盪 器的第二PLL頻率合成器所構成,從前述第一電壓控制 振盪器輸出前述一方的信號,且從前述第二電壓控制振盪 器輸入前述另一方的信號。 而且在前述第一 PLL頻率合成器設有將從前述第一 電壓控制振盪器輸出的振盪信號加以分頻的第一分頻器, 在前述第二PLL頻率合成器設有將從前述第二電壓控制 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 565758 A7 B7 五、發明説明(4 ) 振盪器輸出的振盪信號加以分頻的第二分頻器,用可變分 頻益構成述第一^及第二分頻器。 而且前述PLL頻率合成器具有基準振盪器,且從前 述基準振盪器將基準信號共同供給到前述第一及第二PLL 頻率合成器。 而且爲了解決上述課題,本發明具備有:CPU、和藉 由前述CPU控制的複數個周邊裝置、和前述CPU與前述 周邊裝置之間以及前述周邊裝置相互間的資料傳送用的匯 流排、和對前述CPU與前述匯流排供給時脈信號的時脈 信號源;藉由PLL頻率合成器構成前述時脈信號源,於 省電模式時降低前述PLL頻率合成器的輸出頻率。 而且前述PLL頻率合成器會輸出頻率互不相同的兩 個信號,其中一方爲供前述CPU的時脈信號,另一方爲 供前述滙流排的時脈信號。 而且前述PLL頻率合成器乃由至少具有電壓控制振 盪器的PLL電路、和對前述PLL電路供給基準信號的基 準振盪器、和將從前述電壓控制振盪器輸出的振盪信號加 以分頻的第一分頻器、和將藉由前述第一分頻器分頻的信 號加以分頻的第二分頻器所構成;將從前述第一分頻器.輸 出的分頻信號供給到前述CPU ’同時將簌前述第二分頻器 輸出的分頻信號供給到前述匯流排’前述第一.分頻器的分 頻比爲前述省電模式時增大。 而且前述PLL頻率合成器乃由至少具有將電壓控制 振盪手段與前述電壓控制振盪手段的振盪信號加以分胃白勺 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局S工消費合作社印製 565758 A7 B7___ 一 五、發明説明(5 ) (請先閱讀背面之注意事項再填寫本頁) 第—分頻器的PLL電路、和對前述PLL電路供給基準信 痛的基準振擾器、和令則述振Μ丨旨號分頻的弟一^为頻描1所 構成;將前述振盪信號供給到前述CPU,同時將從前述第 二分頻器輸出的分頻信號供給到前述匯流排’前述第一分 頻器的分頻比於前述省電模式時變小。 而且前述電壓控制振盪手段是由擇一選擇任一方構成 前述PLL電路的兩個電壓控制振盪器所形成的;於前述 省電模式時選擇其中一方的電壓控制振盪器,於前述省電 模式時以外的普通模式時選擇另一方的電壓控制振盪器地 進行切換。 而構成改變前述第二分頻器的分頻比。 經濟部智慧財產局g(工消費合作社印製 而且前述PLL頻率合成器是由至少具有電壓控制振 盪手段與第一分頻器的第一 PLL電路、和至少具有電壓 控制振盪器的第二PLL電路、和對前述第一 PIL電路與 前述第二PLL電路供給基準信號的基準振盪器所構成; 從前述電壓控制振盪手段輸出的振盪信號會供給到前述 CPU,從前述電壓控制振盪器輸出的振盪信號會供給到前 述滙流排,且前述第一分頻器的分頻比於前述省電模式時 而且前述電壓控制振盪手段是由擇一選擇任一方構成 前述第一 PLL電路的兩個電壓控制振盪器所構成的;於 前述省電模式時選擇其中一方的電壓控制振盪器,於前述 省電模式時以外的普通模式時選擇另一方的電壓控制振盪 器地進行切換。 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 8 _ 565758 A7 B7______ 五、發明説明(6 ) (請先閱讀背面之注意事項再填寫本頁) 而且在前述第二PLL電路設有欲設定前述電壓控制 振盪器的振盪頻率的第二分頻器,構成改變前述第二分頻 器。 【發明的實施形態】 以下參照第1圖至第2圖說明本發明的電腦的第一實 施形態。 第1圖是本發明的第一實施形態方面的電腦方塊構成 圖,電腦是由CPU 1、記憶體、輸入裝置、輸出裝置等周 邊裝置2、3、4構成的。而且CPU1和各周邊裝置2、3、 4相互間是經由滙流排5來傳送資料。而電腦需要有令 CPU動作的時脈信號(稱爲CPU時脈信號)、和令經由 匯流排5傳送資料的時脈信號(稱爲滙流排時脈信號), 因爲時脈信號源6也設在電腦內。由時脈信號源6輸出兩 個信號SI、S2,其中一方的信號S1作爲CPU時脈信號使 用,另一方的信號S 2作爲匯流排時脈信號使用。 經濟部智慧財產局S工消費合作社印製 時脈信號源6乃如第2圖所示,藉由PLL頻率合成 器構成的。於第2圖中,對相位比較器6a的其中一方的 輸入端,從基準振盪器6b輸入基準信號,對另一方的輸 入端,從電壓控制振盪器6c輸出的信號是藉由可變分頻 器6d被適當地分頻而輸入的。 利用相位比較器6a來比輪輸入的兩個信號的相位, 輸出其誤差信號,誤差信號會經由低通濾波器6e而變平 滑,平滑的直流電壓作爲控制電壓,被施加到電壓控制振 -9- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 565758 A7 B7 五、發明説明(7 ) 盪器6c。藉此電壓控制振盪器6c則利用經由可變分頻器 6d的分頻比所設定的頻率而加以振盪。 (請先閱讀背面之注意事項再填寫本頁) 也會輸入到從電壓控制振盪器6c輸出的信號時分頻 器6f。分頻器6f可爲分頻比爲固定的固定分頻器,但也 可爲藉由改變分頻比的可變分頻器所構成的。而且可以輸 出由分頻器6f分頻的信號。 而且從電壓控制振盪器6c輸出的信號S1會成爲CPU 時脈信號,從分頻器6f輸出的信號S2會成爲滙流排時脈 信號。 像這樣,因爲本發明的電腦是利用PLL頻率合成器 製作時脈信號,所以產生時脈信號以外的不必要信號減少 ,難以引起電腦的誤動作。再者,只要能構成改變分頻器 6 d、6 f的分頻比,就能令輸出的兩個信號的頻率符合電 .腦的形態做適當地設定。 經濟部智慈財產局員工消費合作社印製 第3圖是表示本發明電腦中的信號源6的另一構成例 ,於該實施形態中,使用兩個PLL頻率合成器。利用第 一 PLL頻率合成器61對第一相位比較器61a的其中一方 的輸入端,從基準振盪器6b輸入基準信號,對另一方的 輸入端將從第一電壓控制振盪器61b輸出的信號藉由第一 可變分頻器6 1 c做適當地分頻而輸入。 比較利用第一相位比較器61a輸入的兩個信號的相位 ,輸出其誤差信號,誤差信號會經由第一低通濾波器6 1 d 被平滑,平滑的直流電壓作爲控制電壓,被施加到第一電 壓控制振盪器61b。藉此第一電壓控制振盪器61b則利用 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) .>|〇 . 565758 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(8 ) 經由第一可變分頻器6 1 c的分頻比所設定的頻率進行振盪 ,輸出其中一方的fe號S1。 利用第二PLL頻率合成器62對第二相位比較器62a 的其中一方的輸入端從基準振盪器6b輸入基準信號,對 另一方的輸入端,從第二電壓控制振盪器62b輸出的信號 藉由第二可變分頻器62c被適當分頻並輸入。 比較利用第二相位比較器62a輸入的兩個信號的相位 ,輸出其誤差信號,誤差信號會經由第二低通濾波器62d 被平滑,平滑的直流電壓作爲控制電壓被施加到第二電壓 控制振盪器62b。藉此第二電壓控制振盪器62b則利用經 由第二可變分頻器62c的分頻比設定的頻率進行振盪,輸 出另一方的信號S2。該信號S2的頻率比從第一電壓控制 振盪器6 1 b輸出的信號S 1低。 而且從第一電壓控制振盪器61b被輸出的信號S1即 成爲CPU時脈信號,從第二電壓控制振盪器62b被輸出 的信號S2則成爲匯流排時脈信號。 再者,第一 PLL頻率合成器61方面的第一相位比較 器61a、第一可變分頻器61c、和第二PLL頻率合成器62 方面的第二相位比較器62a、第二可變分頻器62c是構成 在一*個PLL用集積電路63內。並對第一'相位比較器61a 和第二相位比較器62a共同輸入來自基準振盪器6b的基 準信號。 因爲連第3圖的構成,不必要信號也減少,所以難以 引起電腦的誤動作。 本紙張尺度適用中國國家標準(CNS ) A4規招^ ( 210 X297公釐) 777Ί 一 (請先閲讀背面之注意事項再填寫本頁) 565758 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(9 ) 其次,說明本發明電腦的第二至第四實施形態。第4 圖是表示本發明電腦實施形態的方塊構成圖,第5圖至第 7圖是表示顯示使用在本發明的時脈信號源的具體構成的 電路圖。 於第4圖中,在電腦構成CPU 1、記憶體、輸入裝置 、輸出裝置等周邊裝置2、3、4。而且CPU1和各周邊裝 置2、3、4相互間是經由匯流排5來傳送資料。而電腦需 要供CPU 1動作的時脈信號(稱爲CPU時脈信號)、和供 經由滙流排5傳送資料的時脈信號(稱爲匯流排時脈信號 ),因爲時脈信號源6也被設在電腦內。由時脈信號源6 至少輸出兩個信號SI、S2,其中一方的信號S1作爲CPU 時脈信號使用,另一方的信號S2作爲匯流排時脈信號使 用。CPU時脈信號的頻率比滙流排時脈信號高。 利用如上的構成,電腦被普通操作時,CPU時脈信號 和匯流排時脈信號則爲所定的高頻率,但沒有某一定時間 操作的話,爲了防止作爲電源使用的電池消耗,故CPU 1 會對信號源6傳送控制信號CTRL。降低時脈信號的頻率 ,切換到省電模式。 本發明是利用使用PLL電路的PLL頻率合成器來構 成該時脈信號源6。 以下根據第5圖至第7圖針對作爲時脈信號源6的 PLL頻率合成器做說明。第5圖是表示第二實施形態、第 6圖是表示第三實施形態,第7圖是表示第四實施形態。 首先,於第5圖中,PLL電路10是由利用相位比較 本紙張度適用中國國家標準(CNS ) A4規格(210X297公釐) -12: (請先閱讀背面之注意事項再填寫本頁) 565758 A7 B7 五、發明説明(10) (請先閲讀背面之注意事項再填寫本頁) 器10a、低通濾波器10b、電壓控制振盪器l〇c、利用分頻 器1 0d所形成的封閉環狀電路所構成的,對相位比較器 l〇a從基準振盪器11供給基準信號。PLL電路的動作爲周 知的,故詳細說明予以省略,但電壓控制振盪器1 0c的振 盪頻率是經由PLL電路10內的分頻器10d設定的。而且 分頻器1 0d可以爲分頻比爲固定而改變地構成。 從電壓控制振盪器10c被輸出的振盪信號則是經由第 一分頻器1 2被分頻。第一分頻器1 2的分頻比則是構成至 少可切換大小兩種情形。分頻比的切換是經由來自CPU 1 的控制信號CTRL而進行。從第一分頻器12被輸出的分 頻信號S1是作爲CPU時脈信號使用。 而從第一分頻器< 1 2被輸出的分頻信號會被輸入到第 二分頻器1 3。就算第二分頻器1 3的分頻比爲固定的,也 可成爲可變的。而從第二分頻器1 3被輸出的分頻信號S2 則作爲匯流排時脈信號使用。再者,第二分頻器1 3爲可 改變分頻比的可變型的話,就能適當地改變匯流排時脈信 號的頻率。 經濟部智慧財產局員工消費合作社印製 於以上構成中,電腦經常被操作時,第一分頻器12 則經由CPU 1被設定在小的分頻比,從第一分頻器1 2輸 出CPU 1動作所需要的所定高頻率的分頻信號S 1。但是電 腦操作於某——定時間停止的話就成爲省電模式,而第一 分頻器12則藉由來自CPU1的控制信號CTRL被設定在大 的分頻比。於是從第一分頻器1 2被輸出的分頻信號的頻 率會降低。此結果,就會減低利用電腦的電力消耗。 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) _ 13 _ 565758 A7 B7 五、發明説明( (請先閲讀背面之注意事項再填寫本頁) 其次針對第6圖的構成做說明。PLL電路20是由利 用相位比較器20a、低通濾波器20b、電壓控制振盪手段 20c、切換手段20d、第一分頻器20e所形成的封閉環狀電 路所構成的,對相位比較器20a從基準振盪器丨丨供給基 準信號。第一分頻器20e是利用分頻比爲可切換的可變分 頻器所構成。而電壓控制振盪手段2 0 c是由兩個電壓控制 振擾器2 0 c 1、2 0 c 2形成的,其中一個輸出信號s 1是經由 切換手段2 0 d所選擇被輸入到第一分頻器2 0 e,同時作爲 CPU時脈信號使用。 而利用切換手段所選擇的信號S 1會被輸入到第二分 頻器21,從第二分頻器21被輸出的分頻信號S2則作爲 匯流排時脈信號使用。第二分頻器21的分頻比可爲固定 的,也可以爲可變的。 經濟部智慧財產局員工消費合作社印製 於以上構成中,電腦被經常操作時,第一分頻器20e 的分頻比是經由CPU 1被設定爲大,所以電壓控制振盪手 段20c利用CPU1動作所需要的所定高頻率進行振盪。此 時切換手段20b乃藉由來自CPU1的控制信號CTRL來選 擇其中一方的電壓控制振盪器20cl的振盪信號。 但爲省電模式的話,第一分頻器20e則經由來自 CPU1的控制信號CTRL被切換到小的分頻比。於是電壓 控制振盪手段20c的振盪頻率即降低。此時,切換手段 20d則經由控制信號CTRL加以選擇來自另一方的電壓控 制振盪手段20c2的振盪信號。 第6圖的構成能對應於高低兩種情形的振盪頻率分別 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~14 _ 一 565758 經濟部智慧財產局員工消費合作社印製 A7 __B7_五、發明説明(12) 使用兩個電壓控制振盪器2 0 c 1、2 0 c 2,所以無論那一個頻 率都能得到穩定的振盪信號。 其次,針對第7圖的構成做說明。第一 PLL電路30 是利用由第一相位比較器3 0 a、第一低通濾波器3 0 b、電 壓控制振盪手段30c、切換手段30d、第一分頻器30e所 形成的封閉環狀電路所構成的,對第一相位比較器30a從 基準振盪器11供給基準信號。第一分頻器30e是利用分 頻比爲可切換的可變分頻器構成的。而電壓控制振盪手段 30c是由兩個電壓控制振盪器30cl、30c2形成的,任何的 輸出信號S 1都可經由切換手段30d選擇而輸入至第一分 頻器30e,同時作爲PU時脈信號使用。 第二PLL電路40是利用由第二相位比較器40a、第 二低通濾波器40b、電壓控制振盪器40c、第二分頻器40d 所形成的封閉環狀電路所構成的,對第二相位比較器40a 從基準振盪器1 1供給基準信號。第二分頻器40e是構成 分頻比可爲固定的,也可爲切換的可變分頻器。而從電壓 控制振盪器40c被輸出的振盪信號S2是作爲滙流排時脈 信號使用。 於以上構成中,電腦被經常操作時,第一分頻器30e 的分頻比是經由CPU 1被設定爲大的,所以電壓控制振盪 手段30c是利用CPU1動作所需要的所定高頻率進行振盪 〇 此時,切換手段30d是經由來自 CPU1的控制信號 CTRL來選擇其中一方的電壓控制振盪器30cl的振盪信號 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -15- 565758 A7 __B7__ 五、發明説明(13) 〇 (請先閲讀背面之注意事項再填寫本頁) 但爲省電模式的話,第一分頻器30e則經由來自 CPU1的控制信號CTRL被切換到小的分頻比。於是電壓 控制振盪手段30c的振盪頻率會降低。此時,切換手段 3〇d則經由控制信號CTRL加以選擇來自另一方的電壓控 制振盪器30c2的振盪信號。 連第7圖的構成中,都能對應於高低兩種情形的振盪 頻率而分別使用兩個電壓控制振盪器30cl、30c2,無論那 一個頻率都能得到穩定的振盪信號。 如上所述,按照本發明,電腦的時脈信號源就能使用 PLL頻率合成器,所以不必要信號就不會經由電腦內的匯 流排等進入到各種電路,使電路誤動作,或者漏失到電腦 外部進入到其他機器的電路,使電路誤動作。因此就能簡 單形成不會讓不必要信號流出到電腦外部的屏蔽構造。而 且也能抑制CPU發熱。 經濟部智慧財產局員工消費合作社印製 而且PLL頻率合成器會輸出頻率互不相同的兩個信 號,其中一方爲供CPU的時脈信號,另一方爲供前述資 料傳送的時脈信號,所以重疊在任一個信號的不必要信號 減少。 而且因爲PLL頻率合成器具有輸出其中一方信號的 電壓控制振盪器,和將其中一方信號加以分頻的分頻器’ 從分頻器輸出另一方的信號,所以能由一個PLL頻率合 成器輸出兩個信號。因而使用在個人電腦時有利於小型化 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 16 _ 565758 A7 B7 五、發明説明(14) 而且因爲構成改變分頻器的分頻比,所以能配合電腦 的使用適當設定匯流排時脈信號的頻率。 (請先閲讀背面之注意事項再填寫本頁) 而且因爲PLL頻率合成器是由具有第一電壓控制振 盪器的第一 PLL頻率合成器、和具有第二電壓控制振盪 器的第二PLL頻率合成器所形成,從第一電壓控制振盪 器輸出其中一方的信號,從第二電壓控制振盪器輸出前述 另一方的信號,所以能獨立設定各時脈信號的頻率。 而且因爲在第一 PLL頻率合成器設置第一分頻器, 在第二PLL頻率合成器設置第二分頻器,利用可變分頻 器構成第一及第二分頻器,所以能配合電腦形式適當設定 各時脈信號的頻率。 而且因爲PLL頻率合成器具有基準振盪器,從基準 振盪器對第一及第二PLL頻率合成器共同供給基準信號 ,所以只用一個基準振盪器。 經濟部智慈財產局員工消費合作社印製 而且因爲本發明的電腦具備有:CPU、和經由CPU控 制的複數個周邊裝置、和CPU與周邊裝置之間及周邊裝 置相互間的資料傳送用的匯流排、和對CPU與滙流排供 給時脈信號的時脈信號源,利用PLL頻率合成器構成時 脈信號源,於省電模式時降低PLL頻率合成器的輸出頻 率,所以能數位簡單地進行時脈信號的頻率切換。而且因 爲使用PLL頻率合成器,所以妨害的不必要信號之產生 減少,沒有引起電腦誤動作之虞,因爲放射到外部的不必 要信號也減少,所以相對於其他電子機器受到的妨害也減 低。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -17 - 565758 A 7 B7 五、發明説明(15) (請先閱讀背面之注意事項再填寫本頁) 而且因爲PLL頻率合成器會輸出頻率互不相同的兩 個信號,其中一方爲供CPU的時脈信號,另一方爲供滙 流排的時脈信號,所以在省電模式時,可以改變兩個時脈 信號或者任一方的時脈信號的頻率。 而且因爲PLL頻率合成器是由至少具有電壓控制振 盪器的PLL電路、和對PLL電路供給基準信號的基準振 盪器、和將從電壓控制振盪器被輸出的振盪信號加以分頻 的第一分頻器、和將經由第一分頻器分頻的信號加以分頻 的第二分頻器所形成的,將從第一分頻器被輸出的分頻信 號供給到CPU,同時將從第二分頻器被輸出的分頻信號供 給到滙流排,第一分頻器的分頻比於省電模式時爲大的, 所以能同時改變CPU時脈信號和匯流排時脈信號的頻率 〇 經濟部智慧財產局員工消費合作社印製 而且因爲PLL頻率合成器是由至少具有將電壓控制 振盪手段與電壓控制振盪手段的振盪信號加以分頻的第一 分頻器的PLL電路、和對PLL電路供給基準信號的基準 振盪器、和將振盪信號加以分頻的第二分頻器所形成,將 振盪信號供給到CPU,同時將從第二分頻器被輸出的分頻 信號供給到匯流排,且第一分頻器的分頻比於省電模式時 爲小的,所以能經由設定時脈信號的第一分頻器,同時改 變CPU時脈信號和滙流排時脈信號的頻率。 而且因爲電壓控制振盪手段是由擇一選擇任一方爲構 成PLL電路的兩個電壓控制振盪器所形成,於省電模式 時選擇其中一方的電壓控制振盪器,於省電模式時以外的 -18- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 565758 A7 B7 五、發明説明(16) 普通模式時選擇另一方的電壓軌御振盪器地進行切換’所 以無論那一個頻率都能得到穩定的時脈信號。 (請先閲讀背面之注意事項再填寫本頁) 而且因爲構成能改變第二分頻器的分頻比’所以能配 合電腦形態適當設定滙流排時脈信號的頻率。 而且因爲PLL頻率合成器是由至少具有電壓控制振 盪手段與第一分頻器的第一 PLL電路、和至少具有電壓 控制振盪器的第二PLL電路、和對第一 PLL電路與第二 PLL電路供給基準信號的基準振盪器所構成’將從電壓控 制振盪手段被輸出的振盪信號供給到CPU ’將從電壓控制 振盪器被輸出的振盪信號供給到匯流排’且第一分頻器的 分頻比於省電模式時爲小的,所以只要切換時脈信號的頻 率。 而且因爲電壓控制振盪手段是由擇一選擇任一方爲構 成第一 PLL電路的兩個電壓控制振盪器所構成’於省電 模式時選擇其中一方的電壓控制振盪器,於省電模式時以 外的普通模式時選擇另一方的電壓控制振盪器地進行切換 ,所以無論任一個頻率都能得到穩定的時脈信號。 經濟部智慧財產局g(工消費合作社印製 而且因爲在第二PLL電路設有供設定電壓控制振盪 器的振盪頻率的第二分頻器,構成可改變第二分頻器’所 以能與將供給到匯流排的時脈信號的頻率供給到CPU的 時脈信號的頻率獨立的適當設定。 【圖面的簡單說明】 第1圖是表示本發明的電腦實施形態的方塊構成圖。 -19- 本紙張尺度適用中國國家標準(CNS ) A4規格(210x297公董) 565758 A7 B7 五、發明説明(17) 第2圖是使用於本發明電腦的時脈信號源的方塊構成 圖。 第3圖是使用於本發明電腦的時脈信號源的另一方塊 構成圖。 第4圖是本發明電腦的方塊構成圖。 第5圖是表示使用於本發明電腦的時脈信號源的第一 構成的電路圖。 第6圖是表示使用於本發明電腦的時脈信號源的第二 構成的電路圖。 第7圖是表示使用於本發明電腦的時脈信號源的第三 構成的電路圖。 第8圖是表示習知電腦的時脈信號源的方塊構成圖。 第9圖是表示在習知電腦產生的不必要信號形態的圖 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 【符號說明】 1:CPU 2、3、4:周邊裝置 5 :滙流排 6:時脈信號濾 6 a:相位比較器 6b:基準振盪器 6 c:電壓控制振盪器 6d:分頻器 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) -20- 565758 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(18) 6e:低通濾波器 6f:分頻器 10: PLL電路 10a:相位比較器 10b:低通濾波器 10c:電壓控制振盪器 l〇d:分頻器 11:基準振盪器 12:第一分頻器 13:第二分頻器 20 :PL L電路 20a:相位比.較器 20b:低通濾波器 20c:電壓控制振盪子役 20cl、20c2:電壓控制振盪器 20d:切換手段 20e:第一分頻器 21:第二分頻器 30:第一 PLL電路 30a:第一相位比較器 30b:第一低通濾波器 30c:電壓控制振盪手段 30cl、30c2:電壓控制振盪器 30d:切換手段 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -21 - 565758 A7 B7 五、發明説明(19) 30e:第 一分 頻 器 40:第二 二PLL電路 40a:第 二相 位 比 較 器 40b:第 二低 通 濾 波 器 40c:電 壓控 制 振 盪 器 40d:第 二分 頻 器 61:第- - PLL頻率合成器 61a:第 一相 位 比 較 器 61b:第 一電 壓 控 制 振盪器 6 1 c :第 一可 變 分 頻 器 6 1 d:第 一低 通 濾 波 器 62:第―― 二PLL頻率合成器 62a :第 二相 位 比 較 器 62b :第 二電 壓 控 制 振盪器 62c :第 二可 變 分 頻 器 62d:第二低通濾波器 (請先閱讀背面之注意事項再填寫本頁)
、1T - 經濟部智慧財/I局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -22-

Claims (1)

  1. 565758 A8 B8 C8 D8____ 穴、申請專利範圍 1 (請先閲讀背面之注意事項再填寫本頁) 1、 一種電腦,其特徵爲:具備有:CPU和經前述 CPU控制的複數個周邊裝置、和前述CPU與前述周邊裝 置之間以及前述周邊裝置相互間的資料傳送用滙流排、和 供給令前述CPU動作與前述資料傳送的時脈信號的時脈 信號源,經由PLL頻率合成器構成前述時脈信號源。 2、 如申請專利範圍第1項所述之電腦,其中,前述 PLL頻率合成器會輸出頻率互不相同的兩個信號,其中一 方爲供前述CPU的時脈信號,另一方爲供前述資料傳送 的時脈信號。 3、 如申請專利範圍第2項所述之電腦,其中,前述 PLL頻率合成器乃具有輸出前述一方信號的電壓控制振盪 器,和將前述一方信號加以分頻的分頻器,從前述分頻器 輸出前述另一方的信號。 4、 如申請專利範圍第3項所述之電腦,其中,可改 變前述分頻器的分頻比地加以構成。 經濟部智慧財產局員工消費合作社印製 5、 如申請專利範圍第2項所述之電腦,其中,前述 PLL頻率合成器是由具有第一電壓控制振盪器的第一 PLL 頻率合成器、和具有第二電壓控制振盪器的第二PLL頻 率合成器所構成,從前述第一電壓控制振盪器輸出前述一 方的信號,從前述第二電壓控制振盪器輸出前述另一方的 信號。 6、 如申請專利範圍第5項所述之電腦,其中,在前 述第一 PLL頻率合成器設有將從前述第一電壓控制振盪 器被輸出的振盪信號加以分頻的第一分頻器,在前述第二 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) -23- 565758 A8 * Β8 C8 D8 六、申請專利範圍 2 (請先閲讀背面之注意事項再填寫本頁) PLL頻率合成器設有將從前述第二電壓控制振盪器被輸出 的振盪信號加以分頻的第二分頻器,可變分頻器可以前述 第一及第二分頻器地加以構成。 7、 如申請專利範圍第5項所述之電腦,其中,前述 PLL頻率合成器乃具有基準振盪器,從前述基準振盪器對 前述第一及第二PLL頻率合成器共同供給基準信號。 8、 一種電腦,其特徵爲:具備有:CPU、和經由前 述CPU控制的複數個周邊裝置、和前述CPU與前述周邊 裝置之間以及前述周邊裝置相互間的資料傳送用的匯流排 、和對前述CPU與前述滙流排供給時脈信號的時脈信號 源,經由PLL頻率合成器構成前述時脈信號源,於省電. 模式時降低前述PLL頻率合成器的輸出頻率。 9、 如申請專利範圍第8項所述之電腦,其中,前述 PLL頻率合成器會輪出頻率互不相同的兩個信號,其中一· 方爲供前述CPU的時脈信號,另一方爲供前述匯流排的 時脈信號。 經濟部智慧財產局員工消費合作社印製 1 〇、如申請專利範圍第9項所述之電腦,其中,前述 PLL頻率合成器是由至少具有電壓控制振盪器的PLL電路 、和對前述PLL電路供給基準信號的基準振盪器、和將 從前述電壓控制振盪器被輸出的振盪信號加以分頻的第一 分頻器、和將經由前述第一分頻器分頻的信號加以分頻的 第二分頻器所構成,將從前述第一分頻器被輸出的分頻信 號供給到前述CPU,同時將從前述第二分頻器被輸出的分 頻信號供給到前述匯流排,且前述第一分頻器的分頻比於 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) -24- 565758 A8 B8 C8 D8 々、申請專利範圍 3 前述省電模式時爲大的。 (請先閲讀背面之注意事項再填寫本頁) 11、如申請專利.範圍第9項所述之電腦,其中,前述 PLL頻率合成器是由至少具有將電壓控制振盪手段與前述 電壓控制振盪手段的振盪信號加以分頻的第一分頻器的 PLL電路、和針前述PLL電路供給基準信號的基準振盪器 、和將前述振盪信號加以分頻的第二分頻器所構成,將前 述振盪信號供給到前述CPU,同時將從前述第二分頻器被 輸出的分頻信號供給到前述匯流排,且前述第一分頻器的 分頻比於前述省電模式時爲小的。 · 1 2、如申請專利範圍第1 1項所述之電腦,其中,前 述電壓控制振盪手段是由擇一選擇任一方爲構成前述PLL 電路的兩個電壓控制振盪器所構成,於前述省電模式時選 擇其中一方的電壓控制振盪器,於前述省電模式時以外的 普通模式時選另一方的電壓控制振盪器地進行切換。 1 3、如申請專利範圍第1 0項所述之電腦,其中,可 改變前述第二分頻器的分頻比地加以構成。 經濟部智慧財產局員工消費合作社印製 14、如申請專利範圍第9項所述之電腦,其中,前述 PLL頻率合成器是由至少具有電壓控制振盪手段與第一分 頻器的第一 PLL電路、和至少具有電壓控制振盪器的第 二PLL電路、和對前述第一 PLL電路與前述第二PLL電 路供給基準信號的基準振盪器所構成,將從前述電壓控制 振盪手段被輸出的振盪信號供給到前述CPU,將從前述電 壓控制振盪器被輸出的振盪信號供給到前述滙流排,前述 第一分頻器的分頻比於前述省電模式時爲小的。 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) -25- 565758 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 4 1 5、如申請專利範圍第14項所述之電腦,其中’前 述電壓控制振盪手段是由擇一選擇任一方爲構成前述第一 PLL電路的兩個電壓控制振盪器所構成,於前述省電模式 時選擇其中一方的電壓控制振盪器’於前述省電模式時以 外的普通模式時選擇另一方的電壓控制振盪器地進行切換 〇 1 6、如申請專利範圍第1 4項所述之電腦’其中’於 前述第二PLL電路設有供設定前述電壓控制振盪器的振 盪頻率的第二分頻器,可改變前述第二分頻器地加以構成 0¾ (請先閲讀背面之注意事項再填寫本頁) 言
    本紙張尺度逍用中國國家揉準(CNS ) A4規格(2丨〇><297公釐) -26-
TW091118311A 2001-09-19 2002-08-14 Computer suppressing of unnecessary signals TW565758B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001284778A JP2003091328A (ja) 2001-09-19 2001-09-19 コンピュータ
JP2001286614A JP2003099150A (ja) 2001-09-20 2001-09-20 コンピュータ

Publications (1)

Publication Number Publication Date
TW565758B true TW565758B (en) 2003-12-11

Family

ID=26622480

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091118311A TW565758B (en) 2001-09-19 2002-08-14 Computer suppressing of unnecessary signals

Country Status (3)

Country Link
US (1) US6845462B2 (zh)
KR (1) KR100478226B1 (zh)
TW (1) TW565758B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7290161B2 (en) * 2003-03-24 2007-10-30 Intel Corporation Reducing CPU and bus power when running in power-save modes
US6965224B1 (en) * 2003-05-16 2005-11-15 Cisco Technology, Inc. Method and apparatus for testing synchronization circuitry
EP1685507A4 (en) * 2003-10-31 2010-12-22 Ibm METHOD AND APPARATUS FOR SCALING A FREQUENCY AT A DYNAMIC SYSTEM
US7747237B2 (en) * 2004-04-09 2010-06-29 Skyworks Solutions, Inc. High agility frequency synthesizer phase-locked loop
KR100716730B1 (ko) * 2004-06-11 2007-05-14 삼성전자주식회사 중앙 처리 장치의 아이들 상태에서의 시스템 전력 소모절감을 위한 방법 및 그 방법을 적용한 모바일 장치
KR100649881B1 (ko) * 2005-06-02 2006-11-27 삼성전자주식회사 클락 신호들을 동기시키기 위한 반도체 장치 및 클락신호들을 동기시키는 방법
US7882384B2 (en) * 2006-08-31 2011-02-01 National Semiconductor Corporation Setting and minimizing a derived clock frequency based on an input time interval
US7560962B2 (en) * 2006-12-12 2009-07-14 Texas Instruments Incorporated Generating an output signal with a frequency that is a non-integer fraction of an input signal
DE102006060926A1 (de) * 2006-12-20 2008-07-10 Atmel Germany Gmbh Verfahren zum Erhöhen einer Programmiergeschwindigkeit für einen Zeitzeichenempfänger, programmierbarer Zeitzeichenempfänger und Programmiergerät für eine Programmierung eines Zeitzeichenempfängers
CN101877586A (zh) * 2009-04-30 2010-11-03 鸿富锦精密工业(深圳)有限公司 计算机时钟电路
US8612984B2 (en) * 2010-04-28 2013-12-17 International Business Machines Corporation Energy-aware job scheduling for cluster environments

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH075948A (ja) * 1993-06-15 1995-01-10 Citizen Watch Co Ltd コンピュータシステムおよびそのクロック制御方法
JP3866781B2 (ja) * 1994-05-26 2007-01-10 セイコーエプソン株式会社 消費電力を効率化した情報処理装置
JP3468592B2 (ja) 1994-08-10 2003-11-17 富士通株式会社 クロック信号発生回路
US5586308A (en) * 1994-10-19 1996-12-17 Advanced Micro Devices, Inc. Clock control unit responsive to a power management state for clocking multiple clocked circuits connected thereto
US5778237A (en) * 1995-01-10 1998-07-07 Hitachi, Ltd. Data processor and single-chip microcomputer with changing clock frequency and operating voltage
JP2924846B2 (ja) * 1997-03-21 1999-07-26 日本電気株式会社 半導体集積回路
JPH10301658A (ja) * 1997-04-22 1998-11-13 Nec Niigata Ltd コンピュータ
US5963068A (en) * 1997-07-28 1999-10-05 Motorola Inc. Fast start-up processor clock generation method and system
JPH11143573A (ja) * 1997-11-10 1999-05-28 Fujitsu Ltd クロック供給方法及び情報処理装置

Also Published As

Publication number Publication date
KR20030025197A (ko) 2003-03-28
US20030056132A1 (en) 2003-03-20
US6845462B2 (en) 2005-01-18
KR100478226B1 (ko) 2005-03-21

Similar Documents

Publication Publication Date Title
JP3560997B2 (ja) マイクロプロセッサ回路
KR101480734B1 (ko) 전력 절감 클록킹 기법
TW565758B (en) Computer suppressing of unnecessary signals
US11916557B2 (en) Clock spread spectrum circuit, electronic equipment, and clock spread spectrum method
CN102904553B (zh) 利用粗糙时钟门控的动态频率控制
US9966965B2 (en) Apparatus for low power signal generator and associated methods
TW200814538A (en) Multiloop phase locked loop circuit
US8112054B2 (en) Tri-stating a phase locked loop to conserve power
JP6385063B2 (ja) クロック信号生成方法、電力管理集積回路、dc−dcコンバータ、及び、移動通信装置
US8558594B2 (en) Reduced frequency clock delivery with local recovery
US6677786B2 (en) Multi-service processor clocking system
US7411464B1 (en) Systems and methods for mitigating phase jitter in a periodic signal
CN107493101B (zh) 用于低功率信号发生器的设备和相关联的方法
JP2009145738A (ja) 画像形成装置
JP2003099150A (ja) コンピュータ
JP2003091328A (ja) コンピュータ
Arenas et al. A 15000 Tuning Range Scalable Feed-Forward Oscillator with 0.05 mm 2 Area in CMOS Standard-Cell Format
JP2009290733A (ja) 周波数変調機能付きクロック生成回路
CN114726367B (zh) 一种基于门控的低抖动时钟分频电路及控制方法
JP2004129198A (ja) ジッター発生回路及び半導体装置
CN108268086B (zh) 半导体装置、半导体系统以及操作半导体装置的方法
JPH06290281A (ja) マイクロプロセッサ
KR100470827B1 (ko) 범용 비동기 송수신기용 클럭 신호 발생 방법
CN117579063A (zh) 一种低相噪宽带频率源
JP2008294914A (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees