TW520628B - Controlled-shaped solder reservoirs for increasing the volume of solder bumps, and structures formed thereby - Google Patents

Controlled-shaped solder reservoirs for increasing the volume of solder bumps, and structures formed thereby Download PDF

Info

Publication number
TW520628B
TW520628B TW087112177A TW87112177A TW520628B TW 520628 B TW520628 B TW 520628B TW 087112177 A TW087112177 A TW 087112177A TW 87112177 A TW87112177 A TW 87112177A TW 520628 B TW520628 B TW 520628B
Authority
TW
Taiwan
Prior art keywords
solder
solder joint
soldering
receptacle
substrate
Prior art date
Application number
TW087112177A
Other languages
English (en)
Inventor
Glenn A Rinne
Paul A Magill
Original Assignee
Unitive Int Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unitive Int Ltd filed Critical Unitive Int Ltd
Application granted granted Critical
Publication of TW520628B publication Critical patent/TW520628B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0605Shape
    • H01L2224/06051Bonding areas having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/1012Auxiliary members for bump connectors, e.g. spacers
    • H01L2224/10122Auxiliary members for bump connectors, e.g. spacers being formed on the semiconductor or solid-state body to be connected
    • H01L2224/10145Flow barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13012Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1405Shape
    • H01L2224/14051Bump connectors having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/050414th Group
    • H01L2924/05042Si3N4
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09381Shape of non-curved single flat metallic pad, land or exposed part thereof; Shape of electrode of leadless component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/094Array of pads or lands differing from one another, e.g. in size, pitch, thickness; Using different connections on the pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/042Remote solder depot on the PCB, the solder flowing to the connections from this depot
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Description

520628 A7 B7 五、發明說明(I ) 本發明是關於微電子裝置的領域,特別是微電子裝置 的焊點部分。 高性能的微電子裝置常常使用焊球或焊點與其他微電 子裝置作電和機械的相互聯繫。例如,一個超大型積體電 路晶片可能使用焊球或焊點作電連接於電路板或另外一層 的封裝基板;此一連接技術也被稱爲,,控制式減壓晶片連 接”或”倒裝片”技術,在此則以”焊點”稱之。 此技術之明顯優點已於Yung的美國專利字號5 1 62257, 名爲”焊點製造方法”中有公開之說明,並將其權利讓渡給 本發明之受讓人。此專利中,在包含接觸焊盤之微電子基 板上形成一的底部焊點金屬層,而焊點則形成於金屬層上 與接觸焊盤相對的位置。在接觸焊盤和焊點間的底部焊點 金屬層轉換成中間金屬層,它對用來蝕刻焊點間之底部焊 點金屬層的蝕刻劑具有抗蝕效果。因此,焊點的基部將被 保留。 在很多情況下,可能需要提供一個焊點,其位置位於 基板上距離接觸焊盤遙遠的地方,並在接觸焊盤與焊點間 形成電通路。例如,一塊微電子基板也許一開始設計將接 觸焊盤圍繞排列於基板之外圍。一段時間後也許希望將此 基板應用於需要在基板內部有焊點的場合。爲了能將焊點 安置於基板內部遠離接觸焊盤的地方,連接線或重分配路 徑導線可能是必要的。 在美國專利字號5,3 27,013,名爲”積體電路板之焊點” 中揭露一個在積體電路板d i e上形成重分配路徑導體和焊 點的方法。此方法包括形成一由導電的濕軟焊複合材料所 2 ^紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) --------訂--------- 經濟部智慧財產局員工消費合作社印製 520628 經濟部智慧財產局員工消費合作社印製 A7 __B7 _ 五、發明說明(2 ) 組成的接線端子。接線端子包括一個與金屬接觸端距離遙 遠且覆蓋於保護層上的粘合焊盤,和一個從焊盤延伸到金 屬接觸端的流道。軟焊再流到粘合焊盤上,形成一粘合於 焊盤上的焊點,同時在流道之間形成電偶合。 然而在此方法中,焊點的形成是利用壓縮焊料合金的 微小圓球於粘合焊盤上;此外,在再熱流的過程中,焊料 沿著流道的擴散範圍有其限制性。在說明的實施例中,由 具抗蝕效果的聚合焊料形成的軟焊堵塞物被應用於流道上 以確保焊料到達接觸焊點。 在很多情況下,必須形成相對而言較高的焊點。例如, 較高的焊點在倒裝片上的微電子晶片和基板間提供較大的 開放空間,如此可簡化淸洗和底切的動作。此外,一般相 信因爲單位長度的應變隨著焊點高度增加而按比例減少, 較高的焊點是較可靠的。 已知增加焊點高度的技術乃是在相同的軟焊焊盤直徑 下增加軟焊的體積,然而,此一技術一般在基板上需要較 大的空間以電鍍或沉積多加的軟焊,也需要較多額外的製 造過程,在此情形下,增加焊點高度的利益往往與需要增 加單一焊點的表面積或因增加額外軟焊的成本相抵銷或部 分抵銷。其他減少軟焊單位長度應變的方法包括利用高熔 點的鑄造柱子、端子或樑,並將其附加在使用較低溫焊料 的半導體上。 儘管有前面的方法,但對於製造具有較高的高度,同 時不需要增加額外表面積的軟焊結構,使其能在有效率且 3 ^紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
520628
五、發明說明(j ) 較低成本的情況下產出,依然有其技術上的需求。 爲此,本發明的目的在於提供一個改良的焊點結構。 另一個目的在於提供焊點結構一個焊料重分配貯器以 增加焊點體積、高度。 還有另一個目的是提供改善包括微電子裝置之密封室 真空度的方法。 根據本發明,利用一個形控軟焊貯器在再熱流過程中 提供焊點多加的軟焊以增加焊點的軟焊體積以形成焊點, 將可以提供上述和其他相關目的。形控軟焊貯器可以改變 形狀和尺寸以提供預定的軟焊量給焊點;因此,最終焊點 的高度可以事先決定。不用說,因爲從貯器添加的添加軟 焊體積’此高度相較其它沒有軟焊重分配貯器的相似焊點 是較高的。爲適應在很多微電子晶片設計的嚴格空間要 求’軟焊貯器可以做成佔最小空間的形狀,如此一來,在 不需增加空間需求或成本的條件下便可增加焊點高度。 本發明形成的軟焊結構的其他優點,包括因爲較高的 焊點而在倒裝片結構中增加開口或間隙。如此使得淸洗助 焊劑和其他殘渣更有效率,也使得進行底切作業更具效 率。較高的焊點可用在連接沒有軟焊貯器的電接觸焊點 上,藉由從貯器添加軟焊的幫助形成的較大體積焊點,接 觸焊點可以被拉長。 如此一來,接觸焊點將更可靠,因爲在較大的焊點體 積下,焊點的應變分佈在一個較長的尺度(例如:高度)上。 尙有另一個優點是,較高的焊點可以用來增加體積並減少 4 Ϊ紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
520628 A7 ------ B7 五、發明說明(十) 在微機電(MEMS)真空封裝的密封室壓力,如此便可在不需 要傳統的產生低壓力真空設備下,形成一個較低壓真空環 境。更進一步,只需要一個光罩步驟便可同時產生包括軟 焊重分配貯器的軟焊結構和底部焊點金屬層。 根據本發明的實施例,微電子基板上的軟焊結構包括 一個軟焊貯器部分和一個焊點部分,其中軟焊貯器的形狀 是非線性的。爲了佔據少一點的空間,軟焊貯器可能圍繞 於焊點部分的周圍;此外,軟焊結構可能包括複數個從焊 點部分延伸出的軟焊貯器。雖然軟焊貯器可以各有不同的 長度’但較好的情形是,徑向延伸的各個軟焊貯器基本上 是等長的。 更進一步,爲了在軟焊再熱流的過程時沿著軟焊貯器 的長度方向產生一壓力梯度,軟焊貯器的形狀是可以塑造 的。因此’軟焊的流率是可以控制的,這在一些特殊情形 下也許是極需要的;藉由壓力梯度可以增加或減少軟焊流 到焊點部分的流率。 爲了減少焊點結構所需的面積,軟焊貯器部分可以具 有一個凹陷處以促進在再熱流過程後軟焊貯器殘留焊料的 移除。可藉由利用高鉛軟焊進一步地促進殘留焊料的移 除,高鉛軟焊可以促進底部焊點金屬層銅的未完成轉變, 因此,殘餘的銅可以在接下來的蝕刻步驟中被溶解,藉以 使軟焊貯器的殘留軟焊在因凹陷處而產生的脆弱點處斷裂 並流入蝕刻劑中。 根據本發明的另一構想,在微電子基板的軟焊結構包 5 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂·------· 經濟部智慧財產局員工消費合作社印製 520628 A7 B7 1、發明說明(厂) 括軟焊貯器部分和焊點部分,其中軟焊貯器部分有一至少 部分不均勻的寬度。因此可在軟焊貯器內部產生一個壓力 梯度,此壓力梯度可能於軟焊再熱流過程中增加或減少由 貯器流至焊點的流率,如上面所說的,軟焊再熱流過程中 控制軟焊流率在一些特定的應用場合是必須的。 根據本發明的再另一構想,一個微機電系統(MEMS) 模組包括一基板和一分離的罩子,軟焊環在兩者間連接罩 子和基板以形成一個密封室,其中軟焊環至少含有一軟焊 貯器與其結合。此外,該設備包括一形成於密封室內的微 機電系統設備。 也包括與第一個軟焊環成同心排列的一第二軟焊環, 其中該第二個軟焊環也至少包括一個軟焊貯器與其結合。 微機電系統模組更包括在密封室內伸長的電子接點,其中 伸長的電子接點電連接罩子和基板。較佳地,該密封室是 一個維持在真空的控制環境。 根據本發明的另一構想,一個倒裝片結構包括一個基 板和與其分離的晶片,利用伸長的接觸點電連接罩子和基 板,同時利用複數個機械接點搭接晶片和基板,其中機械 接點包括與其結合的軟焊貯器。與機械接點結合的軟焊貯 器可能是非線性的和具有非均勻寬度部分,就如同前面所 討論的。 根據本發明的製造方法,在微電子基板生成一個焊點 結構方法的步驟包括:在微電子基板上形成一個底部焊點 金屬層、在與基板相反的底部焊點金屬層上形成一軟焊結 6 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
T . -.^^1 1 tmmMm ^^1 I ϋ 1 > I 1 ϋ emmf tmmmm ϋ Hi tmmmmm I 經濟部智慧財產局員工消費合作社印製 520628 A7 B7 i、發明說明(t) 構,此一軟焊結構包括一非線性軟焊貯器和焊點部分,形 成軟焊結構的步驟可能包括形成一具有複數個軟焊貯器的 軟焊結構之步驟;此外,形成軟焊結構的步驟可能包括形 成焊點和至少有部分圍繞在焊點周圍的軟焊貯器;再者, 形成軟焊結構的步驟包括生成一個具有軟焊貯器且其形狀 可沿著軟焊貯器的長度方向產生壓力梯度的軟焊結構。 根據本發明的另一構想,在微電子基板上形成一個焊 點結構的方法包括的步驟有··在微電子基板形成一個底部 焊點金屬層、在與基板相反的底部焊點金屬層上形成一軟 焊結構,其中軟焊結構包括一焊點部分和從焊點部分延伸 出的複數個軟焊貯器。 根據本發明的另一構想,形成倒裝片的方法包括在微 電子基板形成一接觸焊點結構及複數個機械焊點結構,其 中每一個機械焊點結構有各自的連結軟焊貯器。因爲熔化 的軟焊從軟焊貯器流到焊點需要時間,本發明提供一說明 一系列的軟焊操作方法。 再者’該方法包括將一微電子基板與一第二塊基板配 對的步驟,和再熱流接觸焊點的軟焊與同時利用機械焊點 連接微電子基板和第二塊基板,其中因爲在一會兒後形成 較大的機械焊點緣故接觸焊點將變成細長。 根據本發明的另一構想,製造倒裝片模組的方法包括 在微電子基板上生成一個軟焊環,其中軟焊環至少包括一 個與其結合的軟焊貯器,在真空環境下將電子基板與第二 片基板配對以在其間生成一室,接著再熱流軟焊環的軟焊 7 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂·111----- 經濟部智慧財產局員工消費合作社印製 520628 A7 B7 五、發明說明(7 ) 以密封微電子基板和第二基板並增加該室的體積;因爲增 加密封室的體積,其內的壓力與真空環境相比則較低。此 --方法更包括形成一個與第一軟焊環呈同心狀態排列的第 二軟焊環,其中該第二軟焊環並包含至少一個與其結合的 軟焊貯器。 本發明的其他特性與優點在接下來的圖示與細部說明 的應用技術時將更爲淸楚,這意謂著所有特性與優點將被 包括在本發明的範圍內,就如同所附加的申請專利範圍中 所提到的。 第一至五圖爲根據本發明製造重分配路1導體之各個 步驟的微電子基板橫剖面圖。 第六至十圖爲相對於第一至五圖之製造重分配路徑_導 體之各個步驟的微電子基板的上視圖。 第十一至十六圖是根據本發明的各種形控軟焊貯器實 施例的上視平面圖。 第十七圖爲說明貯器寬度與軟焊內壓力關係的圖。 第十八圖是結合本發明的軟焊貯器之倒裝片的橫剖面 圖。 第十九圖爲基板的上平面圖,該基板包括含有根據本 發明軟焊貯器的機械接觸焊點與電接觸焊點。 第二十圖A至C爲根據本發明在製造控制壓力室的各 個步驟時微電子基板的橫剖面圖。 第二i 圖爲第二十圖A至C中上面基板的底部平面 視圖。 8 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) --------訂--------- 經濟部智慧財產局員工消費合作社印製 520628 A7 B7 五、發明說明(g ) (請先閱讀背面之注意事項再填寫本頁) Π:微電子結構 1 f保護層上 14、 90、92 :接觸焊盤 15、 88、106 :基板 16、 16A-B:底部焊點金屬層 1 7 :重分配路徑^導體 1 8 :軟焊阻閘 20 :遮罩層 2 1、3 4、3 6、5 2 ··焊點 22、22A-B :軟焊層 30、38、50、60 ' 62、70 :軟焊結構 3 4、4 0、5 4、6 4、6 6、7 2、1 1 2軟焊重分配貯器 74 :凹陷處 8〇 :晶片 82 :機械焊點 84 :熱流貯器 102 :蓋子 104、110軟焊密封環 108 :密封室 經濟部智慧財產局員工消費合作社印製 現在本發明將參考所附之圖示做更完全的說明,在此 將提出本發明的較佳實施例。然而本發明可能被實施在各 種不同的形式,因此不應該僅限制於發表在此的實施例, 更明確的說,提供這些實施例是爲了使說明更通盤且完 整,並將完全傳達本發明在技術應用上的範圍。在圖示中, 9 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 520628 A7 B7 i、發明說明(?) 爲了淸楚方便,每一層的厚度和區域大小是被誇大的。 J.雷分配路徑導體 一微電子結構11包括一個重分配路毯_導體和一個突 起的焊點,就如同第五圖的側視圖與第十圖的上視圖所 示。該微電子結構在基板1 5上包括一個接觸焊盤1 4和保 護層1 2。重分配路徑_導體1 7和焊點2 1則各自包括底部焊 點金屬層16A-B和軟焊層22A-B的部分。 重分配路燃_導體17具有一個較長的軟焊部份22B(在 此也可稱爲軟焊貯器)在相對較長的焊點底部金屬部分 1 6B之上。焊點2 1則具有一個位在較大焊點底部金屬部分 1 6A上的較大軟焊部分22A。較佳的情形是當較寬大軟焊 部分22A突起時,較長軟焊部分22B呈現較細的狀況,就 如同第五圖所示。 因此,焊點2 1可以位在基板上與接觸焊盤1 4相距遙 遠的點上,藉由重分配路1導體1 7提供焊點與接觸焊盤間 的電連接;此一安排的優點爲在基板的佈局上可以先決定 接觸焊盤1 4的位置,並連接在另一個位置的焊點;此基板 特別有用,例如當基板的佈局需要安排接觸焊盤以進行引 線接合,在倒裝片應用上使用基板也是需要的。在以下參 考第一至十圖的描述中,焊點和重分配路徑_導體可以同時 製造。 雖然重分配路1導體1 7可以如圖所示呈直線狀,但它 的形狀也可能是彎曲的或呈曲線狀。再者,焊點2 1可以如 圖所不爲圓形或呈長方形等其他形狀。 10 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 1T--------- 經濟部智慧財產局員工消費合作社印製 520628 A7 B7 五、發明説明(丨° ) (請先閱讀背面之注意事項再填寫本頁} 焊點2 1與重分配路徑Ji體17適合同時形成,第一至 五圖爲在製造過程的各步驟中微電子結構的橫切面圖,第 六至十圖則爲相同的微電子結構的相對上視圖。如第一圖 和第六圖所示,微電子結構1 1在基板上有一保護層1 2和 一暴露的接觸焊盤1 4。 基板1 5可以包含一半導體材料層,例如矽、砷化鎵、 碳化砂、金剛石或其他熟悉該技藝人士所知之基板材料。 此一半導體材料層可依次包括一個或多個的電晶體、電阻 器、電容器或電感器等電子設備。接觸焊盤14可能包括 鋁、銅、鈦、前述金屬所組合成的金屬化合物如銅化鋁或 三鈦化鋁、或其他熟悉該技藝人士所知之材料。此一接觸 焊盤較佳是連接於基板上的電子設備。 保護層1 2可以包括聚醯亞胺、二氧化矽、氮化矽或 其它已有應用技術的保護層材料。如圖示,保護層1 2可 能覆蓋與基板1 5反面的接觸焊盤1 4的邊緣部分,留下接 觸焊盤的中間部分露出。如熟悉該技藝人士所了解,基板 一詞可能被定義成包括第一圖和第六圖中的保護層12和 接觸焊盤1 4。 經濟部智慧財產局員工消費合作社印製 在第二圖與第七圖中,一底部焊點金屬層16形成於 保護層之上以連接焊點和接觸焊盤1 4,並提供一電鍍電 極。在後序的過程中底部焊點金屬層1 6也保護接觸焊盤 14和保護層12,並提供軟焊附著的表面。該底部焊點金 屬層較佳地包括一鉻層在保護層1 2和接觸焊盤1 4之上; 一在鉻層上定相鉻/銅層;一在定相層之銅層。此結構附 11 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 520628 A7 B7 五、發明説明(II ) 著並保護保護層12與接觸焊盤14,同時提供接下來電鍍 軟焊的一個基底。 底部焊點金屬層在基板和鉻層間也包括一鈦阻障層, 如美國專利字號5,767,0 1 0所揭露,案名爲”包含鈦阻障 層的焊點製造方法和結構”中所提的,同時其權利讓渡給 本發明之受讓人。此鈦阻障層保護保護層免於受到用來移 去底部焊點金屬層其它成分的蝕刻劑作用,也避免在保護 層表面形成可能導致焊點和重分配路也導體間短路的殘 渣,鈦層可以輕易地從保護層表面移去而不留下太多的殘 渣。 有許多底部焊點金屬層已被揭露,例如Dishon的美 國專利號4,95 0,623名稱爲”焊點建立方法”,Yung的美國 專利號5,1 62,257名稱爲”焊點製造方法”和Mis等人的美 國專利號5,767,0 1 0名稱爲”包含鈦阻障層的焊點製造方 法和結構”,這些參考資料中每一個都讓與本發明之受讓 人,因此每一篇的揭露內容在此文中皆配合作爲參考。 在底部焊點金屬層1 6上可以形成一軟焊阻閘1 8,此 一軟焊阻閘1 8包括一由非濕性軟焊材料如鈦或鉻於底部 金屬層16上形成之層。若在不爲軟焊所覆蓋之底部金屬 層16的第一(暴露)部分去除之前進行再熱流過程,此軟 焊阻閛1 8是被用來容納一軟焊,此將會在後面討論之。 接著在軟焊阻閘上面生成一遮罩層20,遮罩層可包括一 光阻遮罩或其他熟悉該技藝人士所知的遮罩。 圖案化該遮罩層20以覆蓋在底部金屬層之第一部份 12 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) I----------- (請先閱讀背面之注意事項再填寫本頁) -訂 經濟部智慧財產局員工消費合作社印製 520628 A7 B7 五、發明説明(丨2 ) (請先閱讀背面之注意事項再填寫本頁) 上的軟焊阻閘,並曝露在底部金屬層16之第二部分上的 軟焊阻閘1 8區域,焊點與重分配路1導體將在此區域生 成。接著移除軟焊阻閘之曝露部分以暴露底部金屬層1 6 的第二部分,如第三圖與第八圖所示。更特別的是,未被 軟焊阻閘和圖案化遮罩層覆蓋之底部焊點金屬層16的第 二部分,包括一個較大寬度部分16A和一個較細長部分 16B。 如第四圖和第九圖所示,一軟焊層22被電鍍於底部焊 點金屬層1 6的第二部分。以施加偏壓於連續性的底部焊點 金屬層1 6,並將微電子結構沉浸於包括鉛和錫的溶液中以 進行電鍍軟焊,此爲熟悉該技藝人士所熟知之技術。此電 鍍過程可以使軟焊層同時形成於複數個底部焊點金屬層 1 6的第二部分,軟焊將不會被鍍在遮罩層20上。或者, 將軟焊當作塗膏以屏蔽印刷方式使用、利用蒸鍍、電子束 沉積、無電沉積與其他熟知該技藝人士所知的方法。此外, 雖然鉛錫軟焊被用來達到說明本專利說明書的目的,但可 以使用其它熟習該技藝人士所知的軟焊如金軟焊、鉛-銦軟 焊、錫軟焊等。 經濟部智慧財產局員工消費合作社印製 軟焊層2 2包括一個較細長的部分2 2 B和一個較寬大 的部分22A。移除遮罩層20後,加熱微電子結構11可以 使軟焊從較細長部分22B流到較寬的部分22A,因而在較 寬大部分22A產生一個突起的軟焊點。至於軟焊阻閘18 則可以避免軟焊擴散流超出底部焊點金屬層較細長的丨6 A 和較寬大的1 6B部分,如同第五圖和第十圖所示。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 520628 A7 ___B7 五、發明說明(β ) (請先閱讀背面之注意事項再填寫本頁) 當加熱超過軟焊的液化溫度(含90%鉛與10%錫的軟 焊約攝氏299度)時軟焊將會流動,此過程一般稱之爲軟 焊再熱流。在再熱流時,軟焊的表面張力在提供作焊點的 相對較寬幾何各處之上的較寬軟焊部分22Α將產生相對 較低的內壓力;而在提供作爲重分配路1導體的相對較窄 幾何各處上之較細長的軟焊部分22Β產生相對較高的內 壓力。 爲了使內壓力差達到一致,軟焊從較長軟焊部分22Β 流到較寬軟焊部分22Α。一般而言,軟焊在較寬軟焊部分 22Α形成一個突起的焊點,在重分配路1導體上之較長部 分22Β形成較薄的軟焊層。當冷卻至液化溫度以下時, 軟焊將固化並維持包含一突起焊點與重分配路徑_導體上薄 軟焊層的形狀。 經濟部智慧財產局員工消費合作社印製 在印刷電路板的製造技術中,有利用屏蔽印刷方式將 軟焊置於印刷電路板(PCB)表面上以產生均勻高度,同時 可以利用加大基底的一部份來增加軟焊的局部高度。參閱 Swanson,”(印刷電路板組裝:中國的組裝技術),電子封 裝與產品,1 995年一月號的第40,42頁。然而,就他們 所知,本案申請人是第一個了解可以將軟焊電鍍在微電子 基板上產生均勻高度,接著加熱而在基板上產生一個突起 的焊點和重分配路徑_導體。 此外,Moore等人之美國專利號5,327,0 1 3提出可以在 焊盤上壓縮軟焊合金的微小球,並產生一以聚合的軟焊 抗蝕劑材料所形成的堵塞物於流道處以限制軟焊於粘合焊 14 ϋ張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 520628 A7 B7 五、發明説明(14 ) 盤處。雖然此專利提出可以藉由縮小相對於粘合焊盤的流 道截面寬度,以限制再熱流時軟焊沿著流道移動;它並沒 有提出流道截面與焊盤的相對大小可用來使軟焊從流道流 到粘合焊盤以產生多層次的軟焊結構。另外,這些參考資 料都沒有提出一個有較長部分與較寬部分的軟焊結構可以 用來蓋住底部焊點金屬層,俾使只有使用一次遮罩步驟便 能形成一重分配路徑_導體與一突起焊點。 此處所描述的方法是靠表面張力引起軟焊再熱流時 (液態)軟焊的內壓力差,在細長軟焊部分22B產生一軟焊 薄層與在寬大軟焊部分22A處產生一突起之焊點。軟焊 液滴的內壓力P依公式定義爲 P = 2T/r 其中爲T液態軟焊的表面張力,r爲液滴半徑。 當液滴在如底部焊點金屬層之濕平面時,公式變成 P = 2T/r, 在此公式中,r’爲軟焊液體的視半徑,視半徑爲依軟 焊暴露表面定義的弧半徑(曲率半徑)。視半徑受下面軟焊 濕層如與軟焊接觸的底部焊點金屬層第二部分的寬度影 響。因此’再熱流軟焊結構的內壓力和與軟焊接觸的底部 焊點金屬層第二部分的寬度成反比;換句話說,軟焊下面 之底部焊點金屬層較寬的軟焊部分將具有較低的內壓力, 而在底部焊點金屬層較細長(較窄)的軟焊部分則具有較高 的內壓力。在細長軟焊部分22B與較寬軟焊部分22A的 視半徑趨向一致時,兩者的內壓力將一樣。 15 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -- (請先閎讀背面之注意事項真填寫本育)
a 1— n m B 經濟部智慧財產局員工消費合作社印製 52〇628 A7 B7 五、發明説明(ΙΟ 因此,當第四圖與第九圖中具有均勻高度的軟焊層22 被加熱至液化溫度以上時,軟焊從細長軟焊部分22B流 至寬大軟焊部分22A直至每一部分有幾乎相同的視半徑, 因而形成一突起焊點。若軟焊流動過程於未被軟焊結構覆 蓋之焊底底部金屬層1 6的第一部分去除之前進行,在軟 焊部分22 A-B與底部焊點金屬層16 A-B間鄰近軟焊處將 生成金屬化合物,其中金屬化合物對一般用以移除焊底底 部金屬層的蝕刻劑具有抗蝕效果。因此,此一金屬化合物 可以減少在未被軟焊結構覆蓋的底部焊點金屬層1 6第一 部分去除過程時軟焊下切的程度,如同美國專利字號 5 1 62257,名爲”焊點製造方法”中所討論的,其權利讓渡與 本發明之受讓人。 較佳地,底部焊點金屬層16包括一鄰近軟焊結構的 銅層,至於軟焊則爲鉛錫軟焊。因此,引起軟焊流動的步 驟將導致軟焊與銅反應而於鄰近軟焊結構的區域生成金屬 化合物,此金屬化合物包括錫化三銅(0/3如),此金屬化合 物不易與去除底部焊點金屬層的蝕刻劑反應,因此可減少 軟焊結構的下切作用。 接著軟焊層22被用來作爲遮罩以選擇性地蝕刻軟焊 阻閘18的第一部分與未被軟焊覆蓋的部分底部焊點金屬 層。化學蝕刻劑可以優先蝕刻與軟焊部分22A-B有關的 底部焊點金屬層1 6。因此,不需要額外的光罩步驟以圖 案化底部焊點金屬層;換句話說,遮罩層20之形成唯一 遮罩步驟以圖案化軟焊阻閘1 8(第三圖與第八圖),於電鍍 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ------------ (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 A7 B7 i、發明説明(A ) (請先閲讀背面之注意事項再填寫本頁) 過程時選擇性地暴露底部焊點金屬層1 6的第二部分(第三 圖與第八圖),且在電鍍過程後將沒有被軟焊覆蓋的底部 焊點金屬層第一部分去除。 或者,未被軟焊22A與22B兩部分覆蓋的底部焊點 金屬層第一部分可以在軟焊流動之前移除,在此情形下, 軟焊的細長部分22B與寬大部分22A只有個別受到底部 焊點金屬層細長部分16B與寬大部分16A的支撐,此時 底部焊點金屬層是液態軟焊濕表面,而保護層1 2則不是 濕的。因此,保護層可在軟焊流動過程中包含軟焊,而可 以去除軟焊阻閘1 8。 或者,軟焊阻閘可以包括一在底部焊點金屬層16上 的軟焊非濕層與一在與底部焊點金屬層的相反側之軟焊非 濕層上的軟焊濕層如銅,如Mis等人之美國專利號 5,767,010,名爲”含有鈦隔板層的焊點製造方法與結構”中 所揭露的,軟焊濕層允許在軟焊阻閘部分和未被軟焊阻閘 或遮罩覆蓋的底部焊點金屬層第二部分鍍上軟焊。 經濟部智慧財產局員工消費合作社印製 因此,遮罩層20可以露出部分軟焊阻閘與部分底部 焊點金屬層1 6,因此可以鍍上較大體積的軟焊,接著移 除遮罩層20和其底下的軟焊濕層部分。當加熱以引起軟 焊流動時,軟焊底下的軟焊濕層殘留部分將溶解於使軟焊 暴露於軟焊非濕層的軟焊中。一般而言,軟焊將退至濕性 的底部焊點金屬層第二部分。 舉例來說,底部焊點金屬層16的第一部份被軟焊阻 閘18與遮罩層20覆蓋,底部焊點金屬層16的第二部份 17 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 520628 A7 B7 五、發明説明(Π ) (請先閲讀背面之注意事項再填寫本頁) 則沒有被覆蓋且具有一寬150微米、長500微米的細長部 分16Β與一直徑500微米(或寬)的寬大圓形部分16Α,如 第三圖與第八圖所示。接著一均勻高3 5 mm的軟焊層22 電鍍在包括細長區1 6B與寬大區1 6 A之底部焊點金屬層1 6 的第二部分,如第四圖所示,此軟焊爲90%的鉛與10% 的錫。在移除遮罩層20後,將軟焊加熱到液化溫度(大約 攝氏299度)以上使其流動。 藉由非濕性的軟焊阻閘1 8,將液態軟焊包含於爲軟 焊濕性的底部焊點金屬層1 6的第二部分1 6A-B。因爲軟 焊結構具有不同的寬度,當高度均勻時軟焊結構的內壓力 並不一致。尤其,在原始的軟焊高度時,細長軟焊部分22B 的內壓力呈相對較高(大約1.283xl04Pa或1.86psi),而 寬大軟焊部分22A的內壓力爲相對較低(大約3.848x 1 03Pa 或.5 5 8psi)。 經濟部智慧財產局員工消費合作社印製 因此,軟焊將從細長軟焊部分22B流至寬大軟焊部 分22A直到內壓力相等時,因而形成如第五圖與第十圖 所示位於寬大軟焊部分22A的突起焊點。在第五圖與第 十圖中,軟焊阻閘1 8與未被軟焊結構覆蓋的底部焊點金 屬層1 6第一部分也必須要移除。 在此實例中,在內壓力約爲3.4χ103Ρα時可以得到平 衡,在平衡時,細長軟焊部分22Β大約1 〇微米高,而寬 大軟焊部分22Α大約130微米高,兩者的曲率半徑幾乎 都爲2 8 1微米。因此,可以用單一光罩步驟得到一個兩層 的軟焊結構,在冷卻時,此一結構將固化並維持其形狀; 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) 520628 A7 _B7 五、發明説明(β ) ---;-------- (請先閱讀背面之注意事項再填寫本頁) 另外’在移除未被軟焊覆蓋底部焊點金屬層之第一部分 時,軟焊高10微米的細長軟焊部分22Β已足夠遮罩蓋住 各個底部焊點金屬層較細長部分1 6Β ;軟焊結構中較寬大 部分應具有至少兩倍於軟焊結構細長部分寬度之寬度(假 如寬大部分爲圓形則爲其直徑),以確保用上述方法形成 的焊點相對於細長軟焊部分有足夠的高度以適當的連接於 印刷電路板。 在圖示和說明中,已提出本發明的典型較佳實施例, 並使用特定的條件,但它們只用於槪念性的說明觀念,而 不是用以對本發明設限,至於本發明的範圍在下面的申請 專利範圍處將言明。 Π .形鸿軟焊貯器 經濟部智慧財產局員工消費合作社印製 如上面所提的,細長軟焊部分22Β的功能是作爲寬 大軟焊部分22Α的軟焊貯器。因表面張力導致的壓力差 將引起軟焊從具較高壓力的細長軟焊部分22Β流至具較 低壓力的寬大軟焊部分22Α,增加軟焊在寬大部分22Α 形成一突起焊點,依此方式形成之焊點相較於沒有利用軟 焊重分配貯器之焊點,在相同焊盤直徑與電鍍厚度下一般 具有較大之高度。因此,藉由利用軟焊重分配貯器與寬大 部分如焊點間因表面張力引起壓力差,可以有效地得到較 高的焊點。接下來的描述是各種利用壓力差以生產更有效 且可靠軟焊結構的軟焊結構實施例。 參考第Ί--圖,以根據本發明的軟焊結構3 0爲例說 明,軟焊結構30包括一方形的軟焊重分配貯器32,與一 ______19 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 520628 A7 B7 五、發明説明(丨1 ) (請先閲讀背面之注意事項再填寫本頁) 連接軟焊重分配貯器32至寬大部分如焊點34的通道。因 此,當形成此軟焊結構之軟焊被加熱至液態狀態時會引起 軟焊流動,一般稱之爲軟焊再熱流,軟焊藉由內壓力差可 經由通道34從軟焊重分配貯器32流至焊點36 ;從軟焊 重分配貯器32添加的軟焊將增加軟焊體積形成焊點,因 而生成一相對較高的焊點。因此,相鄰焊點間的空間在面 積安排上可用以儲存在再熱流時流入焊點的軟焊。 舉例說明,假設一區域陣列倒裝片在高0.25微米具 有直徑0.125微米之焊盤,其上元件最小間距0.025微米, 並電鍍模板上鍍上一層厚0.05微米的軟焊,焊點在此情 況下將具有6.4χΗΓ4mm3的體積與0.07微米的高度。然而, 如第十一圖所示,藉由在焊點盤周圍提供寬0.063微米、 0.25微米見方的軟焊重分配貯器,可增加焊點體積至 1.23xl(T3mm3,因此,在不影響陣列上焊點間距下可明顯的 增加焊點高度。 經濟部智慧財產局員工消費合作社印製 要注意的是軟焊結構30與以下所討論的結構,最好 是以上面所討論的單一光罩步驟製造,即便熟悉該技藝人 士瞭解可利用其他適合固體、液體、氣體和電機沉積方法。 再者,必須注意雖然此處說明的軟焊結構形狀爲圓形,但 熟悉該技藝人士皆了解焊點可以做成任何幾何形狀,例如 正方形、長方形或多邊形。 更要注意到,雖然此處軟焊重分配貯器32是正方形 的,軟焊重分配貯器的其他幾何形狀也在本發明的範圍 內。軟焊重分配貯器的不同幾何形狀與尺寸可以藉由各種 __ 20 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇 X 297公釐) 520628 A7 B7 五、發明説明(% ) 經濟部智慧財產局員工消費合作社印製 設計參數來控制·,例如添加的軟焊量、流動速度、與最小 元件間距等。舉例來說,第十二圖中軟焊結構3 8具有一 U形且與軟焊重分配貯器32等寬的軟焊重分配貯器40, 可用來提供添加至焊點的軟焊。在另一個例子中,軟焊結 構50在規則延伸的複數個軟焊重分配貯器54中包括一焊 點部分52,如第十三圖所示。因此,藉由設計軟焊重分 配貯器形狀的特別尺寸,可以精確地控制焊點的體積、高 度、與面積。 一般相信,形成軟焊重分配貯器的軟焊線可能達到一 臨界長度,在此時軟焊流動的效率將開始變低。爲了能在 臨界長度或其附近改善流動,或對軟焊的流率有較好的控 制,可以利用線寬梯度,如第十四至十六圖中所示的。第 十七圖中顯示出軟焊的線寬與內壓力基本上是成反比的, 因此,藉由設計軟焊重分配貯器使其從遠端到鄰近焊點的 近端呈漸增線寬,軟焊流率將會增加,軟焊流率的增加對 具多功效塑性流的軟焊是需要的,如此一來軟焊可以在完 全鎔化前便開始移動。如第十四與第十五圖的例子,軟焊 結構60和62各自具有呈連續線寬梯度的軟焊重分配貯器 64與66。然而必須注意的是,對本發明來說連續的線寬 梯度並不是必要的;形成軟焊重分配貯器的軟焊線線寬也 許只要一部分具梯度即可。 或者,軟焊重分配貯器爲了減少流率,可能含有從遠 5而到部近焊點之近δ而呈遞減的線寬,以具有一軟焊重分配 貯器72的軟焊結構70做說明。減慢軟焊重分配貯器中軟 ------------ (請先閱讀背面之注意事項再填寫本頁)
-、1T 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X29ii釐) 520628 A7 B7 五、發明説明(Μ ) 經濟部智慧財產局員工消費合作社印製 焊的流率在某些情況下可能是需要的,例如易鎔化的軟 焊,其在快速流動時會產生不穩定與不可預測性。 特別地,易鎔軟焊的不穩定與不可預測性是由種種因 素引起的,例如所有軟焊沒有同時鎔化、高熔點合金顆粒 的存在等。 如上所述,在再熱流後軟焊重分配貯器上會殘留少量 的軟焊,雖然此處所述的軟焊重分配貯器可塑造成佔基板 很小空間的形狀與尺寸,在再熱流過程後依然需要去除軟 焊重分配貯器。根據本發明,藉由防止底部焊點金屬層之 銅層(或其它濕金屬層)完全轉變成金屬化合物,殘留的銅 在底部焊點金屬層蝕刻步驟時可以去除,銅的移除使軟焊 重分配貯器的殘留軟焊斷裂並漂流於底部焊點金屬層之蝕 刻劑中;軟焊重分配貯器的一小部份面積可能具有一狹窄 寬度或凹陷處74(第十六圖),產生一軟焊貯器將斷裂的弱 點,藉以控制斷裂點。 經由實例,一個導致金屬層上的銅不完全轉化的方法 是使用高鉛軟焊;另一技術是使用藉由上述技術所達成的 快速軟焊流動,因而在軟焊重分配貯器中沒有留下足夠的 錫以達成銅的完全轉變;然而,要注意其它可能用來避免 銅完全轉變的技術,藉以產生一犧牲銅層以釋放基板上的 軟焊重分配貯器。 有利的是,根據本發明利用軟焊重分配貯器製造的焊 點,比沒有軟焊重分配貯器的焊點在相同的焊盤直徑和電 鍍厚度下焊點高度較高,這特別有益於倒裝片的設計,因 (請先閲讀背面之注意事項再填寫本頁) ___99 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 520628 A7 B7 五、發明説明(θ ) (請先閱讀背面之注意事項再填寫本頁) 爲倒裝片在再熱流步驟後,通常很難適當地淸除介於晶片 與基板間的助焊劑與其它殘留物,未完全移除的助焊劑與 其它殘留物可能導致底切環氧樹脂的粘合力變差、漏電、 或金屬蝕刻,假如晶片與基板間的間隙不夠大,則淸洗溶 液的邊界層將阻止或妨礙淸洗溶液流到晶片與基板間。 然而,因使用軟焊重分配貯器而得到的較高焊點,藉 由增加晶片基板間的間隙將可改善淸洗溶液的有效性。 增加間隙大小同樣有益於底切過程,底切環氧樹脂〜 般是低黏滯性,假如間隙太小將無法於晶片與基板間流 動,較高的焊點可改善間隙大小而導致較好的底切效果。 如第十一圖所示的結構,當按0.25微米的間距與電鍍至 〇.〇5微米高的比例,預期可以增加間隙距離從0.07微米 到〇. 1微米。 再者,愈高的焊點,是焊點在機械上愈可靠,這主要 是由於上面所討論的減少單位長度的應變所致,減少單位 長度應變至較軟焊彈性限度低是有益的,這將排除導因於 軟焊疲勞損傷的塑性破壞。 經濟部智慧財產局員工消費合作社印製 藉由改善倒裝片上電子式接點的可靠度,本發明的有 利之應用在第十八與十九圖中說明。特別地,參考第十八 圖,晶片80可能包括機械焊點82,根據本發明焊點具有 一個或更多個與其相結合的軟焊再熱流貯器84,同時有 一個或多個在晶片80與基板8 8間當作電子式接點的焊點 86(第十九圖)。在晶片80的一邊給與基本上均勻的電鍍 層’機械焊點82將具有比接觸焊點86爲大的體積因而將 _21 本紙張尺度適用中國國家標準(CNS )八4規格(210X297公釐) 520628 A7 B7 五、發明説明(W ) (請先閱讀背面之注意事項再填寫本頁) 較高。已經決定的是接觸焊點86應有一接觸焊盤90,等 於或大於與機械焊點82結合的接觸焊盤92。藉由使用相 等或大於接觸焊點86的接觸焊盤,機械焊點82在直到接 觸焊點86被焊於基板88前,都不會長到比接觸焊點86 大。或者,軟焊從軟焊重分配貯器到機械焊點86的流率 可以使用如上面所說的適當重分配軟焊貯器形狀與尺寸來 降低。如第十九圖所示,較高的機械式焊點8 2在晶片8 0 與基板88間產生較大之間隙或開口,因而拉長接觸焊點 86 ’如上面所討論,細長的接觸焊點86因爲單位長度應 變的減少將更可靠。注意的是,第十八與十九圖中的焊點 設計與結構僅是結合軟焊重分配貯器的焊點之典型,可以 用來延伸或拉長接觸焊點以改善接觸焊點的可靠度。 經濟部智慧財產局員工消費合作社印製 本發明還有另一有利的應用,改善如第20A至20C 圖中所示的密封室之真空度。特別地,以軟焊密封環1 04 圖案化一蓋子102以粘合於基板106產生一密封室1〇8; 在舉例說明的實施例中,如第二十一圖所示,提供一多餘 的第二軟焊密封環11 〇以增加可靠度,即使對於本發明不 一定是必要的。然而,第二軟焊密封環11 〇可減少第一軟 焊密封環104的截面壓力差。根據本發明,每一密封環1〇4 與Π 〇至少要有一個軟焊重分配貯器1 1 2與其結合。雖然 在說明的實施例中軟焊重分配貯器1 1 2是長方形的,必須 知道如此處所說明的爲達到要求的結果,軟焊重分配貯器 是可以被塑造形狀尺寸的。 微機電系統(MEMS)裝置112.或其他需要真空環境的 -----74 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 520628 A7 B7 五、發明説明(:^斗) (請先閱讀背面之注意事項再填寫本頁) 裝置是被安置於密封室108內,雖然顯示出微機電系統裝 置Π2被製造於基板106上,熟悉該技藝人士皆知,微機 電系統裝置可以被製造於上蓋102和基板106中一個或兩 者之上。 在基板上,粘合區域Π 4被以鍍金屬或其他傳統的濕 軟焊材料形式提供,以分別粘合軟焊密封環丨〇4與1 1 0。 粘合區域的製造技術是已知的,不需要在此多加介紹。或 者’可以利用附有蓋子1 02之軟焊組閘。要注意軟焊密封 環104與11〇可以如圖所示爲方形,也可以爲圓形、長方 形、多邊形或其他形狀。 特別關於第20A至20C圖,軟焊環104與110是一開 始被鍍在蓋子1 02上的,接著該蓋子1 02被放在基板1 06 上,使軟焊環與基板1 06上的濕軟焊盤對準;此依程序最 好在真空環境下進行,以使密封室108處於真空環境的壓 力。藉由再熱流,軟焊環1 04與1 1 〇的尺寸因爲從軟焊重 分配貯器添加的軟焊將變大,因而膨脹密封室1 〇 8的體 積。體積的增加會減少密封室1 08內的壓力,因此,.密封 室1 08的壓力將比其被密封的真空環境更低。 經濟部智慧財產局員工消費合作社印製 舉例而言,使用上述增加間隙高度的方法,間隙體積 將會從〇.〇70mm*A增加至0.1mm*A, 其中A是密封環 所圍的面積,體積增加爲大約10/7或1.43倍大。因爲壓 力與體積成反比,壓力將比沒有加大間隙時小3 0 %。 在圖形與專利說明書中,已經提出本發明典型的較佳 實施例,雖然使用特定的項目,但它們只被使用於一般的 25 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 520628 A7 B7 五、發明説明(W ) 說明觀念,並不是爲了設限,本發明的範圍在接下來的申 請專利範圍中將言明。 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐)

Claims (1)

  1. 520628 A8 B8 C8 D8 _ 六、申請專利範圍 1 . 一種在微電子基板上的焊點結構,其包括一個具有自一 焊點部分延伸而出之一軟焊貯器部分的軟焊結構,其中該 軟焊貯器的形狀是非線性的,且該軟焊貯器部分之樯向官 度較該焊點部分者爲小。 2·如申請專利範圍第1項之焊點結構,其中該軟焊貯器部 分至少有部分圍繞於該焊點部分。 3 ·如申請專利範圍第1項之焊點結構,其中該軟焊結構包 括複數個從該焊點部分延伸出的軟焊貯器部分。 4. 如申請專利範圍第3項之焊點結構,其中該軟焊貯器白 該焊點部分徑向延伸一大體相等之長度。 5. 如申請專利範圍第1項之焊點結構,其中該軟焊貯器部 分的形狀作成在軟焊再熱流過程時沿著該軟焊貯器長度方 向可產生壓力梯度。 6. 如申請專利範圍第5項之焊點結構,其中該壓力梯度在 該再熱流過程時可產生一朝向該焊點部分的正軟焊流率。 7. 如申請專利範圍第頁之焊點結構,其中該壓力梯度在 該再熱流過程時可產生一流向該焊點部分的負軟焊流率。 8. 如申請專利範圍第1項之焊點結構’其中該軟焊貯器部 分包括一凹陷處以促進從該微電子基板上移除該軟焊貯器 部分。 9. 微電子基板上的焊點結構,其包括一個具有自一焊點部 分延伸而出之一軟焊貯器部分的軟焊結構,其中該軟焊貯 器部分至少有一部分不均勻的寬度」.._且該軟焊貯器部分之 橫向寬度較該焊點部分者爲/上·。 27 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) --------—丨--------訂·--------線 Τ - - * (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A8B8C8D8 520628 .六、申請專利範圍 10. —種微機電系統(MEMS)模組,其包括: 一基板與一間隔分離的蓋子; 一軟焊環,接合該蓋子與該基板’在其間形成一密封室i 至少一個自該軟焊環砾伸而出的軟焊貯器,其中該軟焊貯 器之橫向寬度較該軟焊環者爲小·;以及 一微機電系統裝置形成於該室中。 11. 如申請專利範圍第1 0項之微機電系統模組,其更包括 與該軟焊環成基本上同心對準的一第二軟焊環,其中該第 二軟焊環至少具有一個與其相結合的軟焊貯器。 12. 如申請專利範圍第10項之微機電系統模組,其更包括 細長的電子接點於該室內,其中該細長的電子接點電連接 蓋子與基板。 1 3 .如申請專利範圍第1 0項之微機電系統模組,其中該室 具有一維持在真空的控制環境。 14. 一種倒裝片結構,其包括: 一基板和與其間隔分離的一晶片; 一細長接觸焊點,電連接該蓋子與該基板; 複數個機械焊點,粘接該晶片與該基板;以及 一自至少一個該機械焊點延伸而出的軟焊貯器,其中該軟 焊貯器之橫向寬度較該機械焊點者爲小。 15·如申請專利範圍第14項之倒裝片結構,其中在再熱流 過程後該機械焊點有一第一體積,而細長接觸焊點有第二 體積,其中該第一體積比該第二體積大= 1 6 · —種在一微電子基板上形成一焊點結構的方法,其包 28 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------線赢 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 520628 A8 B8 C8 D8 六、申請專利範圍 括下列步驟: 在該微電子基板上形成一底部焊點金屬層;以及 在該底部焊點金屬層上與該微電子基板相反的面上生成一 軟焊結構’該軟焊結構包括一非線性之自一焊點部分证伸 服出的二軟焊貯器部分,其中該軟焊貯器部分之橫向官庶 較該焊點部分者爲小。 1 7.如申請專利範圍第1 6項之方法,其中該形成軟焊結構 的步驟包括形成一具有複數個軟焊貯器的軟焊結構。 1 8 ·如申請專利範圍第1 6項之方法,其中該形成軟焊貯器 的步驟包括形成一具有一軟焊貯器的軟焊結構之步驟,該 軟焊貯器至少有部分圍繞於該焊點部分的周圍。 1 9,如申請專利範圍第丨6項之方法,其中該形成軟焊結構 的步驟包括形成一具有一軟焊貯器的軟焊結構之步驟,軟 焊貯器被塑造爲可沿著軟焊貯器長度方向產生壓力梯度的 形狀。 20· —種在一微電子基板上形成一焊點結構的方法,其包 括下列步驟: 在該微電子基板上形成一底部焊點金屬層;以及 在該底部焊點金屬層上與該微電子基板相反的面上形成一 軟焊結構,該軟焊結構包括一焊點部分與複數個從焊點部 分延伸出的軟焊貯器部分,茸中該軟焊貯器部分之橫逾 度較該焊點部分者爲小。 21. —種形成一倒裝片模組織方法,其包括下列步驟: 在一微電子基板上形成一接觸焊點結構; 29 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂---------線^^ : (請先閱讀背面之注意事項再填寫本頁) 520628 A8 B8 C8 D8 六、申請專利範圍 (請先閱讀背面之注意事項再填寫本頁) 在該微電子基板上形成複數個機械焊點結構,其中該機械 焊點結構各自具有機械焊點及自該機械焊點证伸而出的軟 焊貯器,,甚_由_.,,該軟焊貯器之橫向寬度較該機械焊點者爲小; 將該微電子基板與該第二基板配對;以及 再熱流該接觸焊點與該機械焊點的軟焊以粘結該微電子基 板與該第二基板,其中因爲相對較高的該機械焊點,該接 觸焊點變成細長的。 22 ·如申請專利範圍第2 1項之方法,其中形成一接觸焊點 結構的步驟包括形成一第一體積的一接觸點之步驟,且形 成複數個機械焊點的步驟包括形成其一第二體積之機械焊 點的步驟;其中該第一體積比該第二體積小。 23 . —種形成倒裝片模組的方法,其包括的步驟有: 在一微電子基板上形成一軟焊環,其中該軟焊環包括至少 一個启該軟焊環延伸而出的軟焊貯器,其中該軟焊貯器之 橫向寬度較該軟焊環者爲小; 在真空環境下將該微電子基板與一第二基板配對以在其間 定義出一室; 經濟部智慧財產局員工消費合作社印製 再熱流該軟焊環的軟焊密封該微電子基扳與該第二基板, 以增加該室的體積’因而該室處於較真空環境相對低壓下。 24·如申請專利範圍第23項之方法,其更包括形成一與該 軟焊環基本上呈同心對準的第二軟焊環步驟,其中該第二 軟焊環具有至少一個與其結合的軟焊貯器。 30 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW087112177A 1997-07-25 1998-07-24 Controlled-shaped solder reservoirs for increasing the volume of solder bumps, and structures formed thereby TW520628B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US5376197P 1997-07-25 1997-07-25

Publications (1)

Publication Number Publication Date
TW520628B true TW520628B (en) 2003-02-11

Family

ID=21986359

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087112177A TW520628B (en) 1997-07-25 1998-07-24 Controlled-shaped solder reservoirs for increasing the volume of solder bumps, and structures formed thereby

Country Status (5)

Country Link
EP (1) EP0899787A3 (zh)
JP (1) JP3425526B2 (zh)
KR (1) KR100378126B1 (zh)
SG (2) SG99384A1 (zh)
TW (1) TW520628B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100349374B1 (ko) * 1999-12-16 2002-08-21 주식회사 하이닉스반도체 웨이퍼 레벨 패키지 및 그의 제조 방법
KR100668809B1 (ko) * 2000-06-30 2007-01-16 주식회사 하이닉스반도체 웨이퍼 레벨 패키지
US6550666B2 (en) * 2001-08-21 2003-04-22 Advanpack Solutions Pte Ltd Method for forming a flip chip on leadframe semiconductor package
GB2381665B (en) * 2001-11-02 2005-06-22 Jetmask Ltd Method of forming a mask on a surface
US7834449B2 (en) * 2007-04-30 2010-11-16 Broadcom Corporation Highly reliable low cost structure for wafer-level ball grid array packaging
JP4962217B2 (ja) * 2007-08-28 2012-06-27 富士通株式会社 プリント配線基板及び電子装置製造方法
FR2924302B1 (fr) * 2007-11-23 2010-10-22 St Microelectronics Grenoble Procede de fabrication de plots de connexion electrique d'une plaque
KR20140041975A (ko) * 2012-09-25 2014-04-07 삼성전자주식회사 범프 구조체 및 이를 포함하는 전기적 연결 구조체
JP2015228472A (ja) * 2014-06-03 2015-12-17 株式会社ソシオネクスト 半導体装置およびその製造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3871014A (en) * 1969-08-14 1975-03-11 Ibm Flip chip module with non-uniform solder wettable areas on the substrate
DE2044494B2 (de) * 1970-09-08 1972-01-13 Siemens AG, 1000 Berlin u 8000 München Anschlussflaechen zum anloeten von halbleiterbausteinen in flip chip technik
US4201261A (en) * 1977-08-10 1980-05-06 The B. F. Goodrich Company Vehicle tire
JPS5678356U (zh) * 1979-11-12 1981-06-25
GB2194387A (en) * 1986-08-20 1988-03-02 Plessey Co Plc Bonding integrated circuit devices
DE69215377T2 (de) * 1991-08-05 1997-05-15 Motorola Inc Aufschmeltzlötsverfahren zum bilden von einem löthocker auf einer printplatte
US5194137A (en) * 1991-08-05 1993-03-16 Motorola Inc. Solder plate reflow method for forming solder-bumped terminals
US5281684A (en) * 1992-04-30 1994-01-25 Motorola, Inc. Solder bumping of integrated circuit die
JPH0637143A (ja) * 1992-07-15 1994-02-10 Toshiba Corp 半導体装置および半導体装置の製造方法
US5448014A (en) * 1993-01-27 1995-09-05 Trw Inc. Mass simultaneous sealing and electrical connection of electronic devices
FR2705832B1 (fr) * 1993-05-28 1995-06-30 Commissariat Energie Atomique Procédé de réalisation d'un cordon d'étanchéité et de tenue mécanique entre un substrat et une puce hybridée par billes sur le substrat.
JP3263875B2 (ja) * 1993-08-24 2002-03-11 ソニー株式会社 表面実装型電子部品の製造方法及び表面実装型電子部品
US5760526A (en) * 1995-04-03 1998-06-02 Motorola, Inc. Plastic encapsulated SAW device
JP3549208B2 (ja) * 1995-04-05 2004-08-04 ユニティヴ・インターナショナル・リミテッド 集積再分配経路設定導体、はんだバイプならびにそれらにより形成された構造を形成する方法
US6025767A (en) * 1996-08-05 2000-02-15 Mcnc Encapsulated micro-relay modules and methods of fabricating same

Also Published As

Publication number Publication date
EP0899787A3 (en) 2001-05-16
JPH11102926A (ja) 1999-04-13
JP3425526B2 (ja) 2003-07-14
EP0899787A2 (en) 1999-03-03
SG99384A1 (en) 2003-10-27
KR19990014176A (ko) 1999-02-25
KR100378126B1 (ko) 2003-07-18
SG81933A1 (en) 2001-07-24

Similar Documents

Publication Publication Date Title
US6388203B1 (en) Controlled-shaped solder reservoirs for increasing the volume of solder bumps, and structures formed thereby
US5466635A (en) Process for making an interconnect bump for flip-chip integrated circuit including integral standoff and hourglass shaped solder coating
TWI241675B (en) Chip carrier for semiconductor chip
JP3258764B2 (ja) 樹脂封止型半導体装置の製造方法ならびに外部引出用電極およびその製造方法
US10037966B2 (en) Semiconductor device and manufacturing method therefor
JP5664392B2 (ja) 半導体装置、半導体装置の製造方法、及び配線基板の製造方法
US20070200251A1 (en) Method of fabricating ultra thin flip-chip package
JP2006237159A (ja) 半導体装置の製造方法及び半導体装置
JP2006310530A (ja) 回路装置およびその製造方法
TWI550737B (zh) 晶片封裝體及其製造方法
TW520628B (en) Controlled-shaped solder reservoirs for increasing the volume of solder bumps, and structures formed thereby
TW592013B (en) Solder bump structure and the method for forming the same
TW201250959A (en) Semiconductor structure and fabrication method thereof
CN107546186B (zh) 衬底、包含衬底的半导体封装及其制造方法
WO2008088479A1 (en) Microelectronic die including solder caps on bumping sites thereof and method of making same
JP4994173B2 (ja) 電子部品
TWI574364B (zh) 封裝體及其製作方法
CN109326574A (zh) 衬底结构、包含衬底结构的半导体封装和其制造方法
US20090315169A1 (en) Frame and method of manufacturing assembly
JP2017028155A (ja) 半導体装置及びその製造方法
JP2007103953A (ja) 導電性粒子を含むバンプを備える半導体チップ及びこれを製造する方法
JP4440494B2 (ja) 半導体装置の製造方法
JP2011091087A (ja) 半導体装置とその製造方法
JP2009123941A (ja) 電子部品及びその製造方法
JP2006108182A (ja) 半導体装置およびその実装体およびその製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent