TW488049B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TW488049B
TW488049B TW088118973A TW88118973A TW488049B TW 488049 B TW488049 B TW 488049B TW 088118973 A TW088118973 A TW 088118973A TW 88118973 A TW88118973 A TW 88118973A TW 488049 B TW488049 B TW 488049B
Authority
TW
Taiwan
Prior art keywords
lead
package
mounting
width
semiconductor device
Prior art date
Application number
TW088118973A
Other languages
English (en)
Inventor
Yoshinori Miyaki
Hiromichi Suzuki
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW488049B publication Critical patent/TW488049B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4842Mechanical treatment, e.g. punching, cutting, deforming, cold welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49121Beam lead frame or beam lead device
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49146Assembling to base an electrical component, e.g., capacitor, etc. with encapsulating, e.g., potting, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49169Assembling electrical component directly to terminal or elongated conductor
    • Y10T29/49171Assembling electrical component directly to terminal or elongated conductor with encapsulating

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Description

488049 A7 - B7 五、發明說明(1 ) --------------裝—— (請b閱讀背面之注意事項再頁) 本發明係關於半導體裝置,特、別是關於,應用在具有 延伸在上述封裝體內外之多條引線之半導體裝置時,十分 有效之技術。 適合多接腳化之半導體裝置之一,有習知之例如 經濟部智慧財產局員工消費合作社印製 Q F P ( Quad Flat Package )型之半導體裝置。此 Q F P型之半導體裝置,一般都是以使用引線框架之裝配 處理過程製造。具體上是,在介由支持用引線支持在引線 框架之框体之壓料墊(die pad )之晶片搭載面上,介由接 合劑搭載半導體晶片,然後,以導電性之導線連接形成在 半導體晶片之電路形成面之電極(bonding pad ),與支持 在引線框架之框体之內部引線部(inner-lead ),然後,以 絕緣性之樹脂製成之封裝体封裝半導體晶片、壓料墊、支 持用引線、引線之內部引線部及導線等,然後,切斷連結 引線間之連結桿(Ue bar ),然後,在引線之外部引線部 (outer - lead )施加電鍍處理,然後,從引線框架之框体 切斷引線之外部引線部,然後,將引線之外部引線部成形 爲面安裝引線形狀之一之鳥羽(gull wing )狀,然後,從 引線框架之框体切斷支持用引線而製成。 成形爲鳥羽狀之引線之內部引線部呈具有,從封裝体 突出之根部分,從此根部分向下方彎折之中間部分,從此 中間部分向與根部分之延伸方向同一方向延伸之安裝部分 ,安裝部分係在將半導體裝置焊接、安裝在安裝基板時’ 當作外部連接用端子部分使用4。 在Q F P型之半導體裝置,隨著搭載於半導體晶片之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -4- 488049 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(2 ) 電路系統之高積体化,或多功能化,一直在朝多接腳化演 進。與此多接腳化之同時,引線之外部引線部之引線排歹!J 在窄間隔化。 外部引線部之窄間隔化係藉縮小引線間之間隔及引線 寬度來推動,因此,在將半導體裝置焊接安裝在安裝基板 外部引線部之安裝部分,與其相鄰接之外部引線部之 安裝部分之間,會發生焊錫橋接部,招致引線間被短路之 安裝不良事故。 而在將外部引線部成形爲鳥羽狀時,因外部引線部之 機械強度不足,易發生外部引線部被成形爲向引線排列方 向(橫方向)彎曲之狀態之引線成形不良事故。此引線成 形不良事故,會成爲引起外部引線部之安裝部分接觸到與 其相鄰接之外部引線部之安裝部分之短路事故之主要原因 ’也會成爲在安裝時引起焊錫橋接之主要原因。 因此,在日本特開平6-3 5 0 0 0 3號公報( 1 9 9 4年1 2月2 2日公報)揭示有,可解決這種因外 部引線部之窄間隔化引起之問題之例如,使外部引線部之 肩部(根部分)之引線寬度較基部(安裝部分)之引線寬 度爲寬之技術。依據此技術時,因爲是對外部引線部之肩 部賦予充分之剛性,因此在成形時加上機械應力,引線也 不會變形致使尺寸參差不齊,可以防範相鄰引線間相互接 觸引起之導通不良,或與電極之接觸不充分造成之導通不 良。又因使基部之引線寬度較窄,確保一定大小之間距, 因此在將半導體積体電路裝置安裝於印刷電路基板,也可 (請先閱讀背面之注 意事項再 本頁) 裝 訂: 線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) _ 5 _ 488049 A7 五、發明說明(3 ) 以同時防止相鄰接引線相互間被焊錫橋接,造成電氣接續 之事故。 惟上述技術卻未考慮下列各點。 成形時,外部引線部之向引線排列方向之彎曲,係受 外部引線部之根部分所左右。根部分之引線寬度爲引線厚 度以上時,對引線排列方向之根部分之機械強度較大,因 此對成形時外部引線部之向引線排列方向之彎曲,可以有 某種程度之抑制效果,根部分之引線寬度較引線厚度狹窄 時,對引線排列方向之根部分之機械強度較低,因此很難 抑制成形時外部引線部向引線排列方向彎曲。亦即,要使 根部分之引線寬度較安裝部分之引線寬度寬,抑制外部引 線部之引線成形不良,則必須考慮引線厚度。 本發明之目的在提供,可以抑制半導體裝置之引線成 形不良及安裝不良之技術。 本發明之上述及其他目的,以及新穎之特徵,可以從 本說明書之記述及附圖獲得進一步之瞭解。茲說明本發明 所揭示之發明中具代表性者之槪要如下。 本發明係具有:平面呈方形之封裝體;位於上述封裝 體之內部之半導體晶片;以及,以電氣方式連接在上述半 導體晶片之電極,延伸在上述封裝體之內外,並沿著上述 封裝體邊排列之多條引線之半導體裝置,上述引線之外部 引線部之從上述封裝體突出之根部分,以引線厚度以上之 引線寬度形成,而經中間部4連接在上述跟部分之安裝部 分,則以較引線厚度爲狹窄之引線寬度形成。 --------------裝--- (請L閱讀背面之注意事項再頁) · •線. 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -6 - 經濟部智慧財產局員工消費合作社印製 488049 A7 B7 五、發明說明(4 ) 依據上述構件時,因爲外部引線部之根部分以引線厚 度以上之引線寬度形成,因此,較之外部引線部之根部分 之安裝部分以較引線厚度爲狹窄之引線寬度形成時,對引 線排列方向之根部分之機械強度較大,因此可以抑制成形 外部引線部時,外部引線部被形成向引線排列方向彎曲之 狀態之引線成形不良。 同時,因外部引線部之安裝部分係以較引線厚度爲狹 窄之引線寬度形成,因此較之外部引線部之安裝部分以引 線厚度以上之引線寬度形成時,安裝部分之引線間間隔會 較寬,因而可以抑制將半導體裝置焊接安裝於安裝基板時 ,於安裝部分之引線間發生之焊錫橋接,可抑制引線間短 路之安裝不良事故。 以下說明本發明之架構,以及將本發明應用在Q F P 型之半導體裝置之實施形態。再者,在說明實形態之圖式 中,具有同樣功能者標示同一記號,不重複說明。 第1圖係本發明一實施形態之半導體裝置之省略封裝 体上部之狀態之模式平面圖,第2圖係沿第1圖之A -A線 之模式截面圖,第3圖係上述半導體裝置之主要部分模式 斜面圖。 本實施形態之半導體裝置,係如第1圖及第2圖所示 ,具備有:半導體晶片1、壓料墊3、支持用引線4、多 條引線5、多條導電性之導線9及封裝体1 0等。 半導體晶片1位於封裝体1 0之內部,以表裡面中之 電路形成面1 A朝上之狀態,介由接合劑搭載於壓料墊3 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------裝 i — (請t閱讀背面之注意事項再頁) 訂. •線- 488049 A7 B7 五、發明說明(5 ) 之晶片搭載面上。半導體晶片1係以例如,單結晶矽構成 之半導體基板形成,以此半導體基板上之絕緣層及配線層 爲主体之架構。半導體晶片1之平面形狀呈方形,本實施 形態係呈正方形。 在半導體晶片1搭載有電路系統,例如,邏輯電路系 統。此邏輯電路系統,主要是由形成在半導體基板之主面 之電晶体元件,及形成在配線層之配線所構成。 在半導體晶片1之電路形成面1 A,沿著半導體晶片 1之外周面之各邊形成有多數電極(焊接區)2。此多數 電極2之各電極形成在半導體晶片1之配線層中之最上層 之配線層,經由配線連接在構成電路系統之電晶体元件。 此多數電極2之各個電極,係以例如,鋁(A 1 )膜或鋁 合金膜形成。 壓料墊3位於封裝体1 0之內部。壓料墊3之平面形 狀呈,例如方形,由較半導體晶片1大一圈之外形尺寸形 成。 封裝体1 0之平面形狀呈方形,本實施形態係呈正方 形。以達成低應力化之目的,封裝体1 〇係以添加酚系硬 化劑、矽橡膠及塡料等之聯苯系之絕緣性樹脂形成。此封 裝体1 0係以適合大量生產之轉換塑模(Transfer Molding )技術形成。轉換塑模技術使用,備有壺(pot )、澆道、 流入口及空腔等之成形模具,從壺經澆道及流入口,將絕 緣性樹脂加壓注入空腔內,以形成封裝体之技術。 多條引線5之各引線係延伸在封裝体1 0之內外。多 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)_ g --------I--- -裝 i I 請先閱讀背面之注意事項再jR本頁) 訂·-
經濟部智慧財產局員工消費合作社印製 488049 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(6 ) 條引線之各引線5之位於封裝体1 0內部之內部引線部 5 A,係沿著半導體晶片1之外周圍之各邊排列,位 於封裝体1 0外部之外部引線部5 B,則沿著半導體晶片 1之外周圍之各邊排列。 多條引線5之各引線,分別經由導線9 ,連接在形成 於半導體晶片1之電路形成面1 A之多數電極2。導線9 之一端連接在半導體晶片1之電極2,另一端連接在內部 引線部5 A之前端部分。導線9使用例如金(A u )線。 而導線9之連接方法,則例如使用熱壓接合倂超音波振盪 之搭接法。 四條支持用引線4位於封裝体1 〇之內部,配置在半 導體晶片1外周圍之外側。四條支持引線4之各支持用引 線在壓料墊3之四個角偶部,分別一体化,分別向封裝体 1 0之四個角偶部延伸。此四條支持用引線4之各支持用 引線’分別施加有使壓料墊3較引線5之內部引線部5 A 位於下方位置之彎曲加工。 多條引線5之各引線之外部引線部5 B,形成爲面安 裝形狀之一之鳥羽形狀。形成爲鳥羽形狀之外部引線部 5 B,係如第3圖所示,成爲具有從封裝体1 〇突出之根 部分5B1、從此根部分5B1向下方(封裝体1〇之表 裡面中之裡面側)彎折之中間部分5 B 2、及從此中間部 分5 B 2向與根部分5 B 1之延伸方向同一方向延伸之安 裝部分5 B 3之架構,安裝部分5 B 3被當作,將半導體 裝置焊接安裝於安裝基板時之外部連接用端子使用。在本 (請先閱讀背面之注意事項再 裝·__ IPlr本頁) --線, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -9 - 經濟部智慧財產局員工消費合作社印製 488049 A7 __ B7 五、發明說明(7 ) 實施形態,外部引線部5 B係以例如0 · 4 〔 m m〕之間 距排列。 在引線5之外部引線部5 B之根部分5 B 1之引線寬 度W1,較安裝部分5B3之引線寬度W3爲寬。而且, 根部分5 B 1之引線寬度w 1設定成引線厚度(引線5之 厚度)T以上之尺寸,安裝部分5 B 3之引線寬度W3設 定成較引線厚度T爲狹窄之尺寸。在本實施形態,根部分 5B1之引線寬度W1爲〇 . 15〔mm〕,安裝部分 5 B 3之引線寬度W 3爲0 · 1 4 〔 m m〕,引線厚度丁 爲0 · 1 5 〔 m m〕。如此,因爲將外部引線部5 B之根 部分5 B 1形成爲引線厚度T以上之引線寬度W 1 ,較之 將外部引線部5 B之根部分5 B 1形成爲較引線厚度丁爲 狹窄之引線寬度時,可以提高對引線排列方向之根部分之 機械強度。同時,因爲將外部引線部5 B之安裝部分 5 B 3形成爲較引線厚度T爲狹窄之引線寬度W3,較之 將外部引線部5 B之安裝部分5 B 3形成爲引線厚度T以 上之引線寬度時,安裝部分5 B 3之引線間之間隔會較寬 〇 引線5之外部引線部5 B有由引線寬度W 2較根部分 5 B 1之引線寬度W1爲寬之連接桿切斷部分5 B 4,連 接桿切斷部分5 B 4設在中間部分5 B 2。在本實施形態 之中間部分5 B 2,除了連接桿切斷部分5 B 4以外之其 他部分,以跟安裝部分5 B 3之同一引線寬度形成。其次 ,再參照第4圖及第5圖,說明上述半導體裝置之安裝處 冢紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 7彳〇_
A -ϋ 1 a— tt— ϋ ϋ ϋ I ϋ ai ϋ ·1 I · 1 ^1 (請t閱讀背面之注意事項再頁) 訂. --線· 488049 A7 B7 五、發明說明(8 ) 理過程(製造過程)所使用之引線框架之槪略架構。第4 圖係引線框架之模式平面圖,第5圖係第4圖之主要部分 放大模式平面圖。 如第4圖所示,引線框架L F由框体8規定其周圍, 在平面呈方形之引線配置領域內,具有壓料墊3、四條支 持引線4、多條引線5及引線支持部7等。壓料墊3位於 引線配置領域之中央部,平面呈方形。四條支持引線4之 一端側與壓料墊3之角偶部一体化,另一端側與設在引線 配置領域之之角偶部之引線支持部7 —体化。引線支持部 7與框体8 —体化。在四條支持引線4之各支持引線施加 有使壓料墊3位於較引線5爲下方之彎折加工。 多條引線5分割成四個引線群,四個引線群之各群成 圍繞壓料墊3狀設在框体8之各邊。而各引線群之引線5 之一端位於壓料墊3之附近,另一端則與框体8 —体化。 同時,各引線群之引線5係如第5圖所示,由具有配置在 封裝体之內部之內部引線部(圖中以一點虛線所圍之部分 )5 A,與配置在封裝体之外部之外部引線部5 B之一條 引線構件構成。而各引線群之引線5係介由,爲防止形成 封裝体時樹脂流出之目的而設之連結桿6 ,與鄰接之引線 5相互連結在一起。連結桿6配置在外部引線部5 B之根 基部分之附近。 在引線5之外部引線部5 B,位於較連結桿6爲內部 引線側5 A側之內側部分,由引線厚度以上之引線寬度形 成,位於較連結桿6爲框体8側之外側部分,由較引線厚 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公f) · ”乂 -----I----ίί 裝 i I (請^閱讀背面之注意事項再頁) 訂· .線. 經濟部智慧財產局員工消費合作社印製 488049 A7 _____ B7 五、發明說明(9 ) 度爲狹窄之引線寬度形成。在本實施形態之引線框架L F ,外部引線部5 B之內側部分由〇 · 1 5 〔 m m〕之引線 --------------裝—— (請t閱讀背面之注意事項再頁) 寬度形成,外部引線部5 B之外側部分由〇 · 1 4〔 m m 〕之引線寬度形成,引線厚度爲〇 · 1 5〔 m m〕。 引線框架L F,係在例如由鐵(F e )—鎳(N i ) 系之合金材料(例如含Ni率42或50 〔%〕)製成之 平板材,施加蝕刻加工或壓製加工,形成一定之引線圖型 後’再對四根支持引線4之各引線分別施加使壓料墊3位 於較引線5爲下方之彎曲加工,而形成。 其次,再參照第4圖、第6圖及第7圖,說明上述半 導體裝置之裝配處理過程。第6圖及第7圖係說明引線成 形製程之模式截面圖。 線· 經濟部智慧財產局員工消費合作社印製 首先,準備第4圖所示之引線框架LF,然後,在由 支持引線4及引線支持部7支持在引線框架L F之框体8 之壓料墊3之晶片載置面上,介由接合劑搭載半導體晶片 1 ,然後以導電性之導線9連接,形成在半導體晶片1之 電路形成面1 A之電極2,與支持在引線框架LF之框体 8之引線5之內部引線部5 A,然後,依據轉換塑模技術 ,以封裝体1 0封裝半導體晶片1、壓料墊3、支持引線 4、引線5之內部引線部5 A及導線9等,然後,切斷連 結引線5間之連結桿6 ,然後,藉電解電鍍法在引線5之 外部引線部5 B施加鍍焊錫處理。 接著,將引線5之外部引線部5 B,成形爲具有:從 封裝体1 0突出之根部分5 B 1 ;從此根部分5 B 1向下 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) _彳2- 488049 Α7 Β7 五、發明說明(1〇 ) -----!!·111·裝 i — (請L閱讀背面之注意事項再本頁) 方(封裝体1 〇之表裡面中之裡面側)彎折之中間部分 5B2 ;以及,從此中間部分5B2向根部分5B1之延 伸部分之同一方向延伸之安裝部分5 B 3之鳥羽形狀。鳥 羽形狀之外部引線部5 B係如第6圖所示,以引線按壓構 件1 5 A,及彎折台1 5 B之突起部,夾壓外部引線部 5 B之根部分,同時令彎折衝壓機1 6接觸到外部引線部 5 B之前端部分,然後,如第7圖所示,令彎折衝壓機 1 6斜向移向彎折台1 5 B之突起部,藉此形成。此外部 引線部5 B之引線成形過程,因外部引線部5 B之根部分 5 B 1 ,係以引線厚度τ以上之引線寬度W 1形成,因此 ,較之以較引線厚度T爲狹窄之引線寬度形成時,外部引 線部5 B之根部分5 B 1之引線排列方向之機械強度較大 ,因此可以抑制外部引線部5 B被成形爲向引線排列方向 彎曲之狀態之引線成形不良。 經濟部智慧財產局員工消費合作社印製 接著,以對齊外部引線部5 B之安裝部分5 B 3之前 端位置之目的,在安裝部分5 B 3之前端部分施加切斷處 理,然後從引線框架L F之引線支持部7切離支持引線4 ,大体上完成第1圖至第3圖所示之半導體裝置。 如此構成之半導體裝置,係如第8圖(將半導體裝置 安裝在安裝基板之安裝狀態之主要部分模式斜視圖)所示 ,安裝在安裝基板20。半導體裝置之安裝,係在安裝基 板2 0之電極2 0 A上,例如以網膜印刷法形成焊錫漿層 ,然後,將半導體裝置配置在安裝基板2 0上,介由焊錫 漿層,在電極2 0 A上配置外部引線部5 B之安裝部分 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ΤΤβ- έ 488049 A7 B7 五、發明說明⑴) 5 B 3,然後,將安裝基板2 0運送到例如紅外線回流爐 ,然後,使焊錫層溶融再硬化,而完成。在此半導體裝置 之安裝過程,因爲外部引線部5 B之安裝部分5 B 3,是 以較引線厚度T爲狹窄之引線寬度W 3形成,因爲較之以 引線厚度T以上之引線寬度形成時,安裝部分5 B 3之引 線間之間隔較寬,因此,可以抑制發生在安裝部分5 B 3 之引線間之焊錫橋接,可以抑制引線5間短路之安裝不良 〇 如此,依據本實施形態時,可以獲得下列效果。 因爲外部引線部5 B之根部分5 B 1 ,係以引線厚度 T以上之引線寬度W 1形成,因此較之以較引線厚度T爲 狹窄之引線寬度形成外部引線部5 B之根部分5 B 1時, 根部分5 B 1在引線排列方向之機械強度較大,成形外部 引線部5 B時,可以抑制外部引線部5 B被成形爲向引線 排列方向彎曲之引線成形不良。 同時,因外部引線部5 B之安裝部分5 B 3 ,係以較 引線厚度T爲狹窄之引線寬度W 3形成,因此較之以引線 厚度T以上之引線寬度形成外部引線部5 B之安裝部分 5 B 3時,安裝部分5 B 3之引線間之間隔會較寬,因此 在將半導體裝置安裝於安裝基板2 0時,可以抑制發生在 安裝部分5 B 3之引線間之焊錫橋接,可以抑制引線5間 短路之安裝不良。 再者,本實施形態係就外部引線部5 B成形爲,連結 桿切離部分5 B 4設在中間部分5 B 2之形狀之例子進行 ----II--1!!裝--- (請L閱讀背面之注意事項再m本頁) 訂: --線」 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -14 488049 A7 ________ B7 五、發明說明(12 ) 說明’但外部引線部5 B也可以成形爲,連結桿切離部分 5 B 4設在根部分5 B 1之形狀。 --------------裝--- (請t閱讀背面之注意事項再頁) 同時,本實施形態係就使用,由F e — N i系之合金 材料製成之引線框架之例子進行說明,但也可以使用,由 導電性較F e — N i系之合金材料爲優之銅(Cu)系合 金材料製成之引線框架。這個時候,因爲C u系之合金材 料較F e — N i系何金材料軟,因此,上述實形態所說明 之外部引線部5 B之根部分5 B 1之引線寬度稍爲加寬較 佳。又如第9圖(主要部分模式斜視圖)所示,在中間部 分5B2,使連結桿切離部分5B4及安裝部分5B3以 外之其他部分之寬度,與根部分5 B 1之引線寬度相同較 佳。 線· 以上係依據上述實施形態具体說明本發明人所完成之 發明,但本發明並不限定如上述實施形態,當然可以在不 脫離其主旨之範圍內做各種變更。 例如,本發明可以適用於引線之外部引線部窄間距化 之面安裝型之半導體裝置。 經濟部智慧財產局員工消費合作社印製 圖式之簡單說明 第1圖係本發明一實施形態之半導體裝置之省略封裝 体上部之狀態之平面圖。 第2圖係沿第1圖之A - A線之模式截面圖。 第3圖係上述半導體裝置之主要部分模式斜視圖。 第4圖係上述半導體裝置之裝配處理過程所使用之引 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 488049 A7 _____ B7 五、發明說明(13 ) 線框架之模式平面圖。 第5圖係第4圖之主要部分放大模式平面圖。 (請先閱讀背面之注意事項再1ΡΛ本頁) 第6圖係說明上述半導體裝置之引線成形製程用之模 式斜視圖。 第7圖係說明上述半導體裝置之引線成形製程用之模 式斜視圖。 第8圖係將上述半導體裝置安裝在安裝基板之狀態之 主要部分模式斜視圖。 第9圖係表示本發明一實施形態之變形例之半導體裝 置之主要部分模式斜視圖。 主要元件對照表 1 ---半導體晶片 3 ---壓料墊 4 _ 一—支持引線 5 ---引線 5 A — 一內部引線部 經濟部智慧財產局員工消費合作社印製 5 B -一外部引線部 6 ~ _連結桿 8 ---框体 9 一—導線 10— —封裝体 11— —封裝体 2 0 一一安裝基板 -16- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 488049 A8 B8 C8 修正 D8 1彻无 六、申請專利範圍 第881 1 8973號專利申請案 中文申請專利範圍修正本 (請先閲讀背面之注意事項再填寫本頁) 民國89年1 0月修正 1 . 一種半導體裝置,由: 封裝体; 在主面形成有半導體元件及多數電極,封裝在上述封 裝体內之半導體晶片;以及, 以電氣方式連接在上述半導體晶片之電極,由位於上 述封裝体內部之內部引線部,從上述內部引線部連續延伸 而突出在上述封裝体外部之外部引線部,及從上述外部引 線部連續延伸,而終端於供安裝在安裝基板之部分之安裝 部構成之多數引線;所構成, 其中,上述外部引線部之從上述封裝体突出之部分之 引線寬度,形成爲引線厚度以上, 上述外部引線部之上述安裝部之引線寬度,形成爲引 線厚度以下。 2 ·如申請專利範圍第1項之半導體裝置, 經濟部智慧財產局員工消費合作钍印製 上述外部引線部係由向遠離上述封裝体之方向延伸之 突出部;從上述突出部向下方彎折之中間部;以及,向遠 離上述封裝体之方向,且從上述中間部向與上述突出部同 一方向延伸之上述安裝部所構成。 3 ·如申請專利範圍第2項之半導體裝置, 上述外部引線部在上述中間部有連結桿切離部,上述 突出部與上述連結桿切離部間之引線寬度爲,上述連結桿 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)_ ’ · 488049 8 8 8 8 ABCD 六、申請專利範圍 切離部與上述安裝部間之引線寬度以上。 4.一種半導體裝置,由: (請先閱讀背面之注意事項再填寫本頁) 封裝体; 在主面形成有半導體元件及多數電極,封裝在上述封 裝体內之半導体晶片;以及, 以電氣方式連接在上述半導體晶片之電極,由位於上 述封裝体內部之內部引線部,從上述內部引線部連續延伸> 而突出在上述封裝体外部之外部引線部,及從上述外部引 線部連續延伸,而終端於供安裝在安裝基板之部分之安裝 部構成之多數引線;所構成, 其中,上述外部引•部之從上述封裝体突出之部分之 引線寬度,形成爲上述外部引線部之上述安裝部之引線寬 度以上, 上述外部引線部之上述安裝部之引線寬度,形成爲引 線厚度以下。 5 ·如申請專利範圍第4項之半導體裝置, 經濟部智慧財產局員工消費合作社印製 上述外部引線部係由向遠離上述封裝体之方向延伸之 突出部;從上述突出部向下方彎折之中間部;以及’向遠 離上述封裝体之方向,且從上述中間部向與上述突出部同 一方向延伸之上述安裝部所構成。 6 ·如申請專利範圍第5項之半導體裝置, 上述外部引線部,在上述中間部有連結桿切離部’以 上述連結桿切離部爲界,兩邊之引線寬度不相同。 7 · —種半導體裝置,由: 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -2 - 488049 A8 B8 C8 D8 六、申請專利範圍 封裝体; (請先閲讀背面之注意事項再填寫本頁) 在主面形成有半導體元件及多數電極,封裝在上述封 裝体內之半導体晶片;以及, 以電氣方式連接在上述半導體晶片之電極,具有,位 於上述封裝体內部之內部引線部,從上述內部引線部連續 延伸,而突出在上述封裝体外部之外部引線部,從上述外 部引線部連續延伸,而終端於供安裝在安裝基板之部分之-安裝部,並在上述外部引線部之突出部與上述安裝部間有 連結桿切離部之多數引線;所構成, 其中,上述外部引線部之突出部與上述連結桿切離部 間之引線寬度,係形成’爲上述外部引線部之安裝部與上述 連結桿切離部之引線寬度以上, 上述外部引線部之上述安裝部之引線寬度形成爲引線 厚度以下。 8.如申請專利範圍第7項之半導體裝置, 經濟部智慧財產局員工消費合作社印製 上述外部引線部,係由向遠離上述封裝体之方向延伸 之上述突出部;從上述突出部向下方彎折之中間部;以及 ,向遠離上述封裝体之方向,且從上述中間部向與上述突 出部之同一方向延伸之上述安裝部所構成。 -3- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)
TW088118973A 1998-12-24 1999-11-01 Semiconductor device TW488049B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10366199A JP2000188366A (ja) 1998-12-24 1998-12-24 半導体装置

Publications (1)

Publication Number Publication Date
TW488049B true TW488049B (en) 2002-05-21

Family

ID=18486174

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088118973A TW488049B (en) 1998-12-24 1999-11-01 Semiconductor device

Country Status (4)

Country Link
US (4) US6444905B1 (zh)
JP (1) JP2000188366A (zh)
KR (1) KR20000048011A (zh)
TW (1) TW488049B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI703695B (zh) * 2016-07-12 2020-09-01 日商三井高科技股份有限公司 引線框架

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000058735A (ja) * 1998-08-07 2000-02-25 Hitachi Ltd リードフレーム、半導体装置及び半導体装置の製造方法
JP2000188366A (ja) * 1998-12-24 2000-07-04 Hitachi Ltd 半導体装置
JP2001320007A (ja) 2000-05-09 2001-11-16 Dainippon Printing Co Ltd 樹脂封止型半導体装置用フレーム
JP4840893B2 (ja) * 2000-05-12 2011-12-21 大日本印刷株式会社 樹脂封止型半導体装置用フレーム
US6812481B2 (en) * 2001-09-03 2004-11-02 Toyoda Gosei Co., Ltd. LED device and manufacturing method thereof
JP2003197753A (ja) * 2001-12-26 2003-07-11 Elpida Memory Inc メモリ装置及びメモリバス伝送システム
JP2004063688A (ja) * 2002-07-26 2004-02-26 Mitsubishi Electric Corp 半導体装置及び半導体アセンブリモジュール
JP4111767B2 (ja) * 2002-07-26 2008-07-02 株式会社ルネサステクノロジ 半導体装置の製造方法および小型素子の電気特性検査方法
JP2004253706A (ja) * 2003-02-21 2004-09-09 Seiko Epson Corp リードフレーム、半導体チップのパッケージング部材、半導体装置の製造方法、及び、半導体装置
JP2005026466A (ja) * 2003-07-02 2005-01-27 Renesas Technology Corp 半導体装置およびリードフレーム
KR101070897B1 (ko) * 2004-07-22 2011-10-06 삼성테크윈 주식회사 응력 집중을 완화하는 구조를 가지는 회로기판 및 이를구비한 반도체 소자 패키지
JP4453498B2 (ja) * 2004-09-22 2010-04-21 富士電機システムズ株式会社 パワー半導体モジュールおよびその製造方法
US7192809B2 (en) * 2005-02-18 2007-03-20 Texas Instruments Incorporated Low cost method to produce high volume lead frames
US7678609B2 (en) * 2005-11-03 2010-03-16 International Rectifier Corporation Semiconductor package with redistributed pads
JP4595835B2 (ja) * 2006-03-07 2010-12-08 株式会社日立製作所 鉛フリーはんだを用いたリード付き電子部品
US8110913B2 (en) * 2007-06-29 2012-02-07 Stats Chippac Ltd. Integrated circuit package system with integral inner lead and paddle
DE102008042335A1 (de) * 2008-09-24 2010-03-25 Robert Bosch Gmbh Gehäuse für eine elektrische Schaltung
US8334467B2 (en) 2009-06-17 2012-12-18 Lsi Corporation Lead frame design to improve reliability
JP5851897B2 (ja) * 2012-03-19 2016-02-03 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
KR101412913B1 (ko) * 2012-07-31 2014-06-26 삼성전기주식회사 반도체 패키지, 반도체 패키지 제조 방법 및 반도체 패키지 제조 금형
JP7215271B2 (ja) * 2019-03-22 2023-01-31 三菱電機株式会社 電力半導体装置及びその製造方法
EP3961692A4 (en) * 2019-04-25 2023-05-24 Kyocera Corporation CIRCUIT BOARD, ENCAPSULATION OF AN ELECTRONIC ELEMENT PACKAGE AND ELECTRONIC DEVICE
JP2021089928A (ja) * 2019-12-03 2021-06-10 ソニーグループ株式会社 電子部品および電子部品の製造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6370548A (ja) * 1986-09-12 1988-03-30 Mitsubishi Electric Corp 半導体装置用リ−ドフレ−ム
KR960006710B1 (ko) * 1987-02-25 1996-05-22 가부시기가이샤 히다찌세이사꾸쇼 면실장형 반도체집적회로장치 및 그 제조방법과 그 실장방법
JPH0828455B2 (ja) * 1988-02-24 1996-03-21 富士通株式会社 リードフレーム及びそれを用いた電子部品の製造方法
JPH01309359A (ja) * 1988-06-07 1989-12-13 Nec Corp 半導体素子パッケージ
JPH04196573A (ja) * 1990-11-28 1992-07-16 Mitsubishi Electric Corp 樹脂封止型半導体装置
KR930006868A (ko) * 1991-09-11 1993-04-22 문정환 반도체 패키지
JP2745933B2 (ja) * 1992-02-17 1998-04-28 日本電気株式会社 Tab−集積回路
JPH06188350A (ja) 1992-12-18 1994-07-08 Apic Yamada Kk 半導体装置及びリードフレーム
US5557144A (en) * 1993-01-29 1996-09-17 Anadigics, Inc. Plastic packages for microwave frequency applications
JP3268688B2 (ja) 1993-06-14 2002-03-25 株式会社日立製作所 半導体集積回路装置
US5444293A (en) * 1993-09-22 1995-08-22 Opl Limited Structure and method for providing a lead frame with enhanced solder wetting leads
KR960702678A (ko) * 1994-03-09 1996-04-27 존 엠. 클락 3세 모울드된 리드프레임 및 그 제조방법(a molded lead frame and method of making same)
US5824950A (en) * 1994-03-11 1998-10-20 The Panda Project Low profile semiconductor die carrier
JP3108856B2 (ja) * 1995-12-28 2000-11-13 ローム株式会社 樹脂パッケージ型半導体装置およびこれを実装した電子回路基板
US5736784A (en) * 1996-10-31 1998-04-07 Hewlett-Packard Co. Variable-width lead interconnection structure and method
JP3937265B2 (ja) * 1997-09-29 2007-06-27 エルピーダメモリ株式会社 半導体装置
JP2000188366A (ja) * 1998-12-24 2000-07-04 Hitachi Ltd 半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI703695B (zh) * 2016-07-12 2020-09-01 日商三井高科技股份有限公司 引線框架

Also Published As

Publication number Publication date
JP2000188366A (ja) 2000-07-04
US6541702B2 (en) 2003-04-01
KR20000048011A (ko) 2000-07-25
US20020189835A1 (en) 2002-12-19
US20030136573A1 (en) 2003-07-24
US6553657B2 (en) 2003-04-29
US20030037948A1 (en) 2003-02-27
US6777262B2 (en) 2004-08-17
US6444905B1 (en) 2002-09-03

Similar Documents

Publication Publication Date Title
TW488049B (en) Semiconductor device
JP4731021B2 (ja) 半導体装置の製造方法および半導体装置
US20050189627A1 (en) Method of surface mounting a semiconductor device
TW421871B (en) Semiconductor device
JP2006516812A (ja) 部分的にパターン形成されたリードフレームならびに半導体パッケージングにおけるその製造および使用方法
KR100226335B1 (ko) 플라스틱 성형회로 패키지
US11869831B2 (en) Semiconductor package with improved board level reliability
JP4547252B2 (ja) 集積回路パッケージにおける半田接合信頼性を改善するシステム及び方法
JP2002334964A (ja) 半導体装置
CN211376632U (zh) 半导体器件
JP2000349222A (ja) リードフレーム及び半導体パッケージ
WO2019137117A1 (zh) 半导体器件及用于半导体器件的引线框
TWI249834B (en) Semiconductor device and its manufacturing method
JP2002164496A (ja) 半導体装置およびその製造方法
JPH07312403A (ja) 半導体装置及びその製造方法及び実装基板
JP4747188B2 (ja) 半導体装置の製造方法
JP3547045B2 (ja) 半導体装置
JPH0846091A (ja) ボールグリッドアレイ半導体装置
JPH07130937A (ja) 表面実装型半導体装置およびその製造に用いるリードフレーム
JPH087645Y2 (ja) 面実装用icパッケージ
JP3853235B2 (ja) リードフレーム
JPH0214558A (ja) 半導体集積回路装置
JPH0778930A (ja) 半導体装置およびその外部リード
JP2523209Y2 (ja) 混成集積回路
JPH04117462U (ja) 半導体装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees