TW487985B - Polishing method, wire forming method, method for manufacturing semiconductor device and semiconductor integrated circuit device - Google Patents

Polishing method, wire forming method, method for manufacturing semiconductor device and semiconductor integrated circuit device Download PDF

Info

Publication number
TW487985B
TW487985B TW089113883A TW89113883A TW487985B TW 487985 B TW487985 B TW 487985B TW 089113883 A TW089113883 A TW 089113883A TW 89113883 A TW89113883 A TW 89113883A TW 487985 B TW487985 B TW 487985B
Authority
TW
Taiwan
Prior art keywords
honing
metal film
wiring
dielectric layer
acid
Prior art date
Application number
TW089113883A
Other languages
English (en)
Inventor
Seiichi Kondo
Masashige Fujimori
Noriyuki Sakuma
Yoshio Honma
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW487985B publication Critical patent/TW487985B/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09KMATERIALS FOR MISCELLANEOUS APPLICATIONS, NOT PROVIDED FOR ELSEWHERE
    • C09K3/00Materials not provided for elsewhere
    • C09K3/14Anti-slip materials; Abrasives
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23FNON-MECHANICAL REMOVAL OF METALLIC MATERIAL FROM SURFACE; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL; MULTI-STEP PROCESSES FOR SURFACE TREATMENT OF METALLIC MATERIAL INVOLVING AT LEAST ONE PROCESS PROVIDED FOR IN CLASS C23 AND AT LEAST ONE PROCESS COVERED BY SUBCLASS C21D OR C22F OR CLASS C25
    • C23F1/00Etching metallic material by chemical means
    • C23F1/10Etching compositions
    • C23F1/14Aqueous compositions
    • C23F1/16Acidic compositions
    • C23F1/18Acidic compositions for etching copper or alloys thereof
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09GPOLISHING COMPOSITIONS; SKI WAXES
    • C09G1/00Polishing compositions
    • C09G1/04Aqueous dispersions
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23FNON-MECHANICAL REMOVAL OF METALLIC MATERIAL FROM SURFACE; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL; MULTI-STEP PROCESSES FOR SURFACE TREATMENT OF METALLIC MATERIAL INVOLVING AT LEAST ONE PROCESS PROVIDED FOR IN CLASS C23 AND AT LEAST ONE PROCESS COVERED BY SUBCLASS C21D OR C22F OR CLASS C25
    • C23F3/00Brightening metals by chemical means
    • C23F3/04Heavy metals
    • C23F3/06Heavy metals with acidic solutions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • H01L21/3212Planarisation by chemical mechanical polishing [CMP]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/7684Smoothing; Planarisation

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Organic Chemistry (AREA)
  • Materials Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Metallurgy (AREA)
  • General Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Mechanical Engineering (AREA)
  • Power Engineering (AREA)
  • Dispersion Chemistry (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)
  • ing And Chemical Polishing (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Weting (AREA)

Description

487985 A7 B7 五、發明說明(1 ) 【發明領域】 本發明係關於金屬膜的硏磨技術,特別是關於半導體 裝置等的電子電路裝置之使用於多層配線形成的硏磨方法 【發明背景】 【習知技藝之說明】 近年來,伴隨著半導體積體電路裝置(以下記爲LSI)的 高積集化、高性能化,新的微細加工技術被開發出來。化 學機械硏磨法(以下記爲 CMP(Chemical Mechanical Polishing ))也是其中之一,它在LSI製程,特別是多層配線形成工程 中的金屬間介電層的平坦化、金屬插塞(Plug)的形成、埋入 配線的形成中,是頻繁地被利用的技術。此技術例如揭示 於美國專利第4944836號。 此外,最近爲了達成LSI的高速性能化,嘗試將配線材 料由習知的鋁(A1)合金換成使用低電阻的銅(Cii)合金。但是 ,銅合金對於頻繁地使用於鋁合金配線形成之由乾蝕刻法 所進行的微細加工很困難。 因此,沉積(Deposite)Cu合金薄膜於被施以溝槽加工的 介電層上,利用CMP將埋在溝槽內的部份以外之Cu合金薄 膜除去,形成埋入配線,主要是採用所謂的金屬鑲嵌( Damascene)法 ° 此技術例如日本特開平2 - 2 7 8 8 2 2號公報所揭示的,在 Cu合金薄膜與介電層之間,由提高黏著性與Cu擴散阻障( 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂丨- 經濟部智慧財產局員工消費合作社印製 -4- 經濟部智慧財產局員工消費合作社印製 487985 A7 _ B7 五、發明說明(2)
Barnei·)的目的,一般是插入約數l〇nm厚的氮化鈦(ΤιΝ)膜或 鉅(Ta)膜或氮化鉬(TaN)膜等的阻障金屬膜。 習知使用於用在配線的Cu合金等的金屬膜的CMP之硏 磨液,一般係以硏磨磨粒與氧化性物質(也有稱爲氧化齊!1 )作 爲主成分。 以氧化性物質的氧化作用氧化金屬膜表面,同時利用 硏磨磨粒機械性地除去其氧化物爲基本的CMP機構。關於 這點,揭示於1 997年8月20日Science Forum公司發行的柏木 正弘編輯的「CMP的Science」第299頁中。 硏磨磨粒已知有具有數10〜數100nm的粒子大小之鋁土( Alumina)磨粒與砂土(Silica)磨粒。一般市場上的金屬CMP用 磨粒多爲前者。 氧化性物質一般係使用過氧化氫(H2〇2)、硝酸鐵 (Fe(N〇3)3)、高碘酸鉀(KI〇3),這些氧化性物質例如揭示於 上述的「CMP的Science」第299頁到第300頁中。這些氧化 性物質中也有過氧化氫未含金屬離子,故最近逐漸頻繁地 被使用。 但是,使用包含習知的金屬CMP用硏磨磨粒作爲主成 分之硏磨液,形成埋入配線或插塞時,有以下所舉出的(1)〜 (7)的問題。 即(1)、凹陷(Dishing,配線構件的凹陷)或腐蝕(Erosion )(介電層的剝削)的發生,(2)、刮痕(Scratch)(硏磨傷)的發 生,(3)、剝落的發生,(4)、CMP後透過淸洗除去磨粒的必 要性,(5)、高硏磨劑成本,(6)、與硏磨劑供應裝置、廢液 丨^---h------裝-------1 訂*--------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) _ 5 - 經濟部智慧財產局員工消費合作社印製 487985 A7 - _ B7 五、發明說明(3 ) 處理設備有關的高成本,(7)、來自CMP裝置的潔淨室( Clean room)內的微粒。 上述的問題點其原因爲利用包含硏磨磨粒的硏磨劑進 行CMP。但是,習知的CMP方法,爲了產生應迅速除去由氧 化劑所形成的氧化層之機械的除去效果,硏磨磨粒是必需 的,若未添加硏磨磨粒就無法達到實用的硏磨速度。 相對於此,本申請人硏究以不含磨粒的硏磨液硏磨金 屬膜,形成埋入配線構造的方法,其技術揭示於日本特開 平1 1 - 1 35466號公報。根據此公報,使用包含氧化性物質、 水溶性化氧化物的物質、水,必要的話防腐蝕物質之硏磨 液,透過對金屬膜表面施以機械摩擦,可形成埋入金屬配 線。例如以包含過氧化氫水、檸檬酸(Citric acid)與苯並三 唑(Benzotnazole,以下略稱爲BTA)之無磨粒的硏磨液形成 Cu配線的方法爲其一例。 【發明槪要】 雖然使用上述的無磨粒硏磨液時可解決上述(1)〜(7)的 問題,但一般的硏磨條件中的Cu等的金屬之硏磨速度爲80〜 15 0 nm/分,即使施加大於300 g/cm2的高硏磨負載,硏磨速 度飽和也不會超過200 nm/分,故有無法再將產能( Throughput)往上提昇的問題。市場的鋁土硏磨液雖然藉由 施加高硏磨負載以達到200〜400 nm/分的硏磨速度,但這種 情形刮痕或剝落等的問題點更嚴重。 另一方面,迄今與本發明有關的公報有幾篇已被公開 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -6- ----^-------·裝-------·—訂----------- (請先閱讀背面之注意事項再填寫本頁) 487985 成 9Γ3. 2? I 第89113883號專利申請案 丨中文說明書修正頁A7民國91年3月修正 ___ - - :·· Ί B7 五、發明説明(4 ) 。其中之一爲日本特開平7-94455號公報揭示以磷酸水溶液 當作含Cu用磨粒的硏磨液之一(上述公報的第四實施例)。並 揭示藉由使用包含濃度3 %的磷酸之含磨粒硏磨液,可增加c u對介電層的硏磨速度比到14.5。(上述公報的圖5,Cu爲100 %的情形) 但是,我們的實驗,僅用磨粒與磷酸水溶液的組合在 實用的硏磨條件下(硏磨負載小於500 g/cm·2,基座(Bed)轉 速小於90 rpm),無法得到大於50 nm/分的硏磨速度,去掉 磨粒的話,硏磨速度小於20 nm/分。因此,此含有磨粒的 硏磨液無法進行高硏磨速度比之很高產能、高精度(例如不 發生腐鈾(E1· 〇 s i ο η))的硏磨。 相對於此,本發明所揭示的硏磨液其硏磨速度大於5〇〇 nm/分,與上述公報的硏磨液比較爲超過一個數量級之硏 磨速度的優良硏磨液。 此外,日本特開平10-265766號公報所揭示的含鎢CMP 用的磨粒之硏磨液中,使用磷酸或有機酸當作安定劑,這 種情形的安定劑係抑制硏磨液中所添加的觸媒(硝酸鐵( Ferric nitrate))與氧化劑(過氧化氫)反應之藥劑。 根據我們的實驗,此硏磨液對Cu的鈾刻速度大於1〇〇 n m /分,雖然可以硏磨C u磨,但C u配線會因鈾刻而消滅殆盡 。即此硏磨液無法適用於Cu的CMP。由此公報,無法預測 添加磷酸的不含磨粒硏磨液使Cu的硏磨速度增加之本發明 的觀點。 日本特開平1 1 -21 546號公報揭示Cu的CMP用硏磨液。硏 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) " -7- (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 487985 A7 B7 五、發明說明(5) I;---W-------·裝—— (請先閱讀背面之注意事項再填寫本頁) 磨液係由硏磨磨粒與氧化劑(例如尿素-過氧化氫水)與配位 化合物生成劑(例如草酸錢(Ammonium oxalate)與膜生成劑( BTA)與表面活性劑所構成。 同一公報的[0025]欄及[0034]欄揭示用以促進像鈦或鉬 的阻障(Barrier)層的硏磨速度或用以調整此硏磨液的pH而添 加硫酸、磷酸、硝酸等的無機酸。此處所揭示的表面活性 劑係用來抑制硏磨磨粒的下沉、凝聚、分解。根據我們的 實驗,利用此公報所揭示的硏磨液中除去硏磨磨粒之硏磨 液硏磨Cu膜實質上有困難。此硏磨液爲將利用磨粒機械的 除去C u氧化物作用當作必須作用的硏磨液,即無法由此公 報預測添加表面活性劑或增稠劑之不含磨粒的硏磨液之發 明。 經濟部智慧財產局員工消費合作社印製 未使用游離磨粒的硏磨液揭示於日本特開昭52-2 1 222號 公報中,當作照相機零件等的銅裝飾品之化學硏磨液。硏 磨液係由表面活性劑、過氧化氫、硫酸及磷酸所構成。其 目的是利用黏著磨粒的金剛砂(E m e r y)硏磨紙硏磨銅表面以 產生光澤。此表面活性劑藉由提高硏磨面的濕潤性雖然具 有光澤的效果,但根據我們的實驗,此硏磨液的蝕刻速度 超過1000 nm/分,無法當作用以形成本發明的數1〇〇 nm程 度的埋入Cii配線之硏磨液來使用。 本發明之硏磨液的C.u的蝕刻速度需要小於1〇 nm/分, 其理由說明如下。適用本發明的硏磨液之半導體裝置的配 線層厚度一般爲3 0 0 n m〜1 0 0 0 n m,若考慮硏磨時間爲數分 鐘的話,適用具有例如約1 00 nm的蝕刻速度之硏磨液的v情 8 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) Α7 Β7 五、發明説明(6) (請先閱讀背面之注意事項存填寫本頁) 形,配線部份的C11有可能被蝕刻到數10 nm的深度。即凹陷 有可能達到數10 nm。爲了抑制凹陷量到數10 nm以下,必 需讓硏磨液的鈾刻速度小於10 nm。除此之外,若考慮過度 (Over)硏磨時間的話,小於1 nm/分較佳。 經濟部智慧財產局員工消費合作社印製 日本特開昭55-473 82號公報及特開平6-57455號公報揭 示未含磨粒的硏磨液。前者係使用於鋁製機械加工品的除 去毛邊等的化學硏磨液,由酸(包含磷酸)與芳香族鋁螯合劑 (Chelate)所構成,依照需要添加表面活性劑與過氧化氫。後 者爲鍍黃銅的前處理用化學硏磨液,由過氧化氫、羥基喹 啉(Hydroxyquinoline)、配位劑及表面活性劑所構成。依照 需要添加磷酸或硫酸以進行光澤或類似梨皮花樣的調整之 硏磨液。表面活性劑的添加係用以提高濕潤性與防止氣泡 產生所造成的霧狀(Mist)。任何一個化學硏磨液的鈾刻速度 都大於100 nm,這些都是利用蝕刻作用來硏磨(未施加摩擦 )的硏磨液。因此,無法當做用以形成本發明的埋入Cu配線 之硏磨液。而且,當作本發明的對象之LSI的埋入配線用硏 磨液必需產生毫微米(Nano、meter)級的平坦性,要求大於這 些公報所揭示的硏磨液的光澤水平之平坦性(光澤)的水平很 高。 本發明乃鑒於相關問題點,提供在形成埋入金屬配線 或介層(Via)等的插塞之硏磨製程中,改善上述(1)〜(7)的問 題點之新硏磨方法。 更具體地,其目的是提供對Cu、以Cu爲主要成份的合 金、Cu化合物等的金屬之蝕刻速度小於1〇 nm/分,可實現 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) -9 - 487985 A7 B7 五、發明說明(7 ) 蝕刻速度的高速化(大於500 nm/分)之改良硏磨方法或半導 體裝置的製造方法。 (請先閱讀背面之注意事項再填寫本頁) 本申請所揭示的發明中,簡單地說明>代表性的槪要的 話,如以下所述的。 即本發明之一爲利用包含氧化性物質、磷酸與保護膜 形成劑之硏磨液的化學機械硏磨,除去Cu或以Cu爲主要成 份的合金或由Cii化合物所構成的金屬膜。 磷酸具有效率良好地將被氧化性物質氧化的金屬膜表 面的氧化物水溶性化之作用。磷酸以正磷酸( Orthophosphonc add,H3P〇4)爲代表,本發明特別加以限定 稱正磷酸爲磷酸。 正磷酸以外,還可舉出亞磷酸(膦酸,Phosphorous acid ’ H2PH〇3)、次亞憐酸(次膦酸,Hyp0ph〇sphorous acid, HPH2〇2)、偏磷酉变(Metaphosphoric acid,HP 〇 3)或多碟酸( Polyphosphonc acid,例如二磷酸(焦磷酸 Pyrophosphonc acid))或包含磷酸基的物質。 經濟部智慧財產局員工消費合作社印製 這些磷酸中,正磷酸與亞磷酸是最具備提高硏磨速度 的效果。而且,正磷酸具有優良的化學安定性,價格最便 宜之優點。 亞磷酸或次亞磷酸與正磷酸比較,具有硏磨液的有害 性低的優點。正磷酸、亞磷酸與次亞磷酸或偏磷酸比較, 具有刺激性低的優點。亞磷酸與正磷酸比較,具有不易產 生硏磨面粗糙的優點。 保:護膜形成劑當作抑制金屬膜的過度氧化或蝕刻的物 -10- 本紙張尺度適用中國國豕標準(CNS)A4規格(210 X 297公髮) 經濟部智慧財產局員工消費合作社印製 487985 A7 __B7 五、發明說明(8) 質有效。此目的的保護膜形成劑,若具有透過添加到硏磨 液降低硏磨金屬的蝕刻速度的效果的話就可以,可抑制在 配線加工後所產生的凹陷。 對添加保護膜形成劑到本發明的硏磨液前的金屬膜之 鈾刻速度超過50 nm/分。即本質上爲腐蝕性高的硏磨液。 藉由添加保護膜形成劑到此硏磨液,可獲得防腐蝕效果, 可當作本發明的CMP用硏磨液來使用。具體上,用以使蝕 刻速度小於1 0 nm/分所做的添加較佳。 保護膜形成劑以對Cu或Cu合金之BTA(Benzotdazole)爲 代表。其他實用上可使用者爲甲苯基三唑(Toly ltri azole,以 下記爲TTA),BTA羧酸(BTA carboxylic acid,以下記爲 BTA-C〇〇H)等的BTA之誘導體或喹啉-2-羧酸(Quinaldinic acid)。其中,BTA具有價格最便宜,水溶解度高(室溫中純 水溶解度爲2重量%)之優點。 爲了提高保護膜形成劑的硏磨液中的溶解度,添加酒 精(Alcohol)非常有效。硏磨液的溫度降到0° C附近或添加添 加物時,保護膜形成劑的硏磨液溶解度比純水溶解度還低 。因會結晶或在硏磨液中析出,故必須將溶解度提高到室 溫中純水溶解度的兩倍以上。例如,將BT A當作保護膜形成 劑使用時,藉由添加甲醇到約1 %硏磨液,以提高BTA的溶 解度到兩倍以上。利用乙醇(Ethanol)或異丙醇(Isopropyl alcohol)也具有相同的效果。 其他的保護膜形成劑可舉出表面活性劑或增稠劑,這 些高分子(Polymer)在CMP中被吸附到硏磨液與金屬的界面 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -11 - 丨^---Γ------裝--------訂----------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 487985 A7 ___ B7 五、發明說明(9 ) 5藉由形成高分子的保護膜,具有抑制蝕刻的效果。如上 述的BTA,因不會選擇性地吸附在Cii上,故具有泛用性。 由提高金屬的硏磨速度之目的,在這些高分子中包含 羧基(Carboxyl group)的物質較佳。例如可舉出聚丙烯酸( Polyacrylic acid)、聚甲基丙烯酸(P〇lymethacrylic acid)及這 些酸的錢鹽(Ammonium salt)、二乙酸胺鹽(Triethanolamine salt)、乙醇胺鹽(Monoethanolamine salt)、三乙胺鹽( Tnethylamine salt)、二異丙醇胺鹽(Diisopropanolamine salt )等。 此外,高分子量的高分子保護膜形成效果更高,特別 是局增稠作用的交聯型局分子(Bridged bond type polymer) 更具有增加硏磨速度的效果。例如交聯型聚丙烯酸及其鹽 〇 表面活性劑中也有具備殺菌、防霉作用的高分子,這 些也具有提高硏磨特性的效果,同時,也能防止硏磨液使 用前的保管液中或廢液中產生霉或紐菌。例如鯨蠟基氯化 口比陡(Cetyl pyridinium chloride)爲此例。 保護膜形成劑透過混合兩種類的物質來使用,可比分 別使用的情形增加硏磨速度。例如,防腐蝕劑與表面活性 劑,防腐蝕劑與增稠劑爲其例,BTA與聚丙烯酸銨鹽, BTA與交聯型聚丙烯酸銨鹽,BTA與鯨鱲基氯化吡啶的組合 爲其具體例。 此外,爲了防止添加表面活性劑時的起泡,可更進一 步添加消泡齊|。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -12- lir------#裝--------訂一-------§ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 487985 A7 ___ B7 五、發明說明(ίο) 依照需要也可對上述硏磨液添加有機酸(Organic acid) 或其鹽。有機酸與硝酸相同,在將硏磨金屬離子(例如Cu2 + 離子)化時,具有效率良好的水溶性化作用,比只有磷酸系 的酸的情形還具有提高硏磨晶圓內的均勻度之效果,與防 止硏磨面的表面粗糙之效果。 即使在有機酸中,包含經基(Hydroxyl group)或竣基的 羥基酸(Hydroxy acid)、羧酸、羥基羧酸,其提高硏磨速度 的效果很高。 例如,可舉出檸檬酸(Citric acid)、蘋果酸(Malic acid) 、丙二酸(Malonic acid)、號拍酸(Succinic acid)、酒石酸( Tartaric acid)、鄰苯二甲酸(Phthalic acid)、馬來酸(Maleic acid)、富馬酸(Fumaric acid)、乳酸(Lactic acid)、庚二酸( Pimelic acid)、己二酸(Adipic acid)、戊二酸(Glutaric acid) 、草酸(Oxalic acid)、水楊酸(Salicylic acid)、乙醇酸( Glycollic acid)、丙三殘酸(Tricarballylic acid)、苯甲酸( Benzoic acid)、甲酸(Formic acid)、乙酸(Acetic acid)、丙 酸(Propionic acid)、丁酸(Butyric acid)、戊酸(Valeric acid) 等的有機酸及這些的鹽。其他也能使用EDTA(乙二胺四乙酸 ,Ethylenediaminetetraacetic acid)等的螯合劑。 鹽具有提高溶解度的效果,不含金屬成份的物質,例 如包含不會給予銨鹽或半導體元件不良影響的元素(例如鋁 等)較佳。此外,複數組合這些藥劑來使用也可以。 上述的酸中,丙二酸、酒石酸、蘋果酸、檸檬酸、琥 珀酸、馬來酸、富馬酸、乙醇酸、丙三羧酸、乳酸由高硏 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -13- (請先閱讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製 487985 A7 _ B7 五、發明說明(11) 磨速度、低蝕刻速度的觀點,當作添加於本發明的硏磨液 之有機酸較佳。 上述的酸中,檸檬酸、蘋果酸.、丙二酸、酒石酸一般 係當作食品添加物來使用,因毒性低且廢液的危害也很低 ’也無臭,水溶解度也很高。故特別是當作使用於本發明 的硏磨液之有機酸較佳。 氧化性物質爲具有使硏磨金屬膜表面氧化的作用之物 質。過氧化氫因不含金屬成份,故最適合。而且,硝酸、 硝酸鐵、高碘酸鉀也具有充分的氧化力,可使用於不會對 金屬成份造成障礙的情形,這些氧化性物質複數組合來使 用也可以。 對於硏磨磨粒,鋁土磨粒或矽土磨粒不包含在本發明 的硏磨液時,可期待更進一步增加硏磨速度的效果。但是 ,因發生以上所述的問題點(1)〜(7),可適用於不對這種問 題點造成障礙的情形。磨粒含有量的大致標準如下所述, 依照各種目的而不同。抑制凹陷與腐蝕的目的/可藉由降 低上述的硏磨磨粒濃度到0.05重量%以下來達成。 降低發生於等的介電層表面刮痕之目的,可藉由降 低上述硏磨磨粒的濃度到未滿0.5重量%來達成。 降低發生於金屬膜表面的刮痕之目的,可藉由降低上 述硏磨磨粒的濃度到0.1重量%以下來達成。 降低剝落的目的,可藉由降低上述硏磨磨粒的濃度到 0.3重量%以下來達成。 提高淸洗性的目的,可藉由降低上述硏磨磨粒的濃度 (請先閱讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -14- 487985 A7 ----------B7______ 五、發明說明(12) 到0.01重量%以下來達成。 (請先閱讀背面之注意事項再填寫本頁) 降低硏磨液成本的目的,可藉由降低上述硏磨磨粒的 濃度到0.001重量%以下來達成。 解決硏磨劑供應裝置'廢液處理設備成本問題的目的 ’可藉由降低上述硏磨磨粒的濃度到0 0001重量%以下來達 成。 抑制潔淨室內的微粒的目的,可藉由不添加上述硏磨 磨粒來達成。 具有依照上述種種目的的微量磨粒含有_量以下的硏磨 液,應定義「無磨粒硏磨液」,但因本發明的主要目標爲 抑制凹陷、腐蝕及刮痕,故考慮此目的無特別手段時,將 幾乎不含矽土磨粒或鋁土磨粒等的磨粒之硏磨液或僅含0.05 重量%以下的硏磨液稱爲「實質不含磨粒的硏磨液」或「無 磨粒的硏磨液」。 經濟部智慧財產局員工消費合作社印製 形成埋入Cu配線或介層等的插塞時,透過進行在以的 硏磨(第一步驟)使用實質上不含磨粒的無磨粒硏磨液,然後 ,在阻障金屬的硏磨(第二步驟)使用切換成包含磨粒的硏磨 液之兩步驟硏磨,可大大地改善上述問題點,特別是(1 )、( 2) 、 (5) 、 (6)。 這種情形可用局速硏磨阻障金屬膜,且具有可避免因 底層的凹處所造成的Cii膜或阻障金屬膜的硏磨剩餘等之麻 煩。 硏磨液之供應方法也有個別供應Cu用硏磨基座與阻障 金屬用硏磨基座的各個之方法。供應一個相同組成的無磨 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 487985 A7 B7 五、發明說明(13) 粒硏磨液給c 11用硏磨基座與阻障金屬用硏磨基座的兩方, (請先閱讀背面之注意事項再填寫本頁) 更進一步追加磨粉分散液給阻障金屬用硏磨基座之方法很 方便。如此,除了磨粒的有無外·,使用相同組成的硏磨液 時,不僅硏磨液容易保管,而且液的性能或性能的管理也 很簡單。 - 此外.,也能使用埋入硏磨磨粒的硏磨墊或使用磨石。 藉此可降低硏磨廢液內的磨粒成份,容易解決(6)的廢液處 理問題。使用磨石的情形,即使進行Cii的硏磨也具有能提 高平坦性之優點,解決上述(1)的問題。 以上述的兩步驟硏磨時,以第一步驟與第二步驟可改 變硏磨液的組成。最有效果的是藉由第二步驟降低Cii的硏 磨速度,積極地抑制腐蝕或凹陷。因此,在第二步驟增加 硏磨液中的保護膜形成劑濃度,使阻障金屬膜的硏磨速度 對Cu的硏磨速度相對地增加。例如藉由提高BTA及/或高分 子的添加濃度,可提高阻障金屬/Cu選擇比到兩倍以上。即 使不添加到硏磨液中,與硏磨液同時藉由使例如高濃度(約 1 %)的BTA、水同時流過硏磨基座上,可獲得相同的效果。 經濟部智慧財產局員工消費合作社印製 也有取代進行上述的兩步驟硏磨,組合乾蝕刻法的配 線形成方法。即透過第一步驟以Cu的無磨粒CMP,第二步 驟以不使用硏磨液的乾蝕刻法除去阻障金屬膜,可當作完 全無磨粒的製程。透過此方式解決上述(1)〜(7)的問題。 用於阻障金·膜的乾蝕刻法之氣體,以六氟化硫(SF(〇 il'i適合。SFt、_被笵漿解離形成許多F原子團(RacHcal),故對 選擇性地除去或TaN有利,且與Cu的反應性很低。Cu與 -16- 本紙張尺度適用中國國家標準(CNS)A4規格(2】〇χ 297公釐) 經濟部智慧財產局員工消費合作社印製 487985 Α7 Β7 五、發明說明(14) 阻障金屬的蝕刻選擇比大於3較佳。此外,爲了擴大此乾蝕 刻製程的裕度(Margin),此選擇比大於5較佳。 此外,硏磨金屬層可適用於Cu、ΤΊ、TiN、Ta、TaN等 。特別是C u也包含以C u爲主要成份的合金或C u化合物的情 形,使用實質上不含磨粒之無磨粒硏磨液情形的硏磨速度 很高,對於本發明的對象金屬最適合。關於及 TaN使用不含磨粒的硏磨液情形的硏磨速度不像Cii般高._,但 藉由使用包含磨粒的硏磨劑仍可適用。 使用由氧化性物質、磷酸與保護膜形成劑所構成的硏 磨液進行例如Cu的CMP,首先,Cu膜表面被保護膜形成劑 覆蓋保護。Cii膜表面的凸部因經常接受硏磨布的機械摩擦 ,故由保護膜形成劑形成的保護膜容易被除去。 暴露於硏磨液的Cii膜表面被氧化性物質氧化,在表面 上形成薄的氧化層。 其次,若供應磷酸的話,前述氧化層變成水溶液淘析( Elution),前述氧化層的厚度降低。氧化層的變薄部份再度 暴露於氧化性物質,使氧化層的厚度增加。重複此反應以 進行CMP。 因此,Cu層表面的凸部其表面的反應生成物易被除去 ,且因被局部加熱,故可促進反應。上述的氧化/水溶性化 的重複反應比形成防腐蝕性保護層的凹部進行的還快。即 凸部的硏磨速度快,且被平坦化ϋ 上述保護膜形成劑付著在金膜表面’抑制凹部的反 應,最終具冇m止凹陷產生的效果。像ΒΤΑ誘導體,一般當 ------------------I--訂--------- (請先閱讀背面之注意事項再填寫本頁) 本紙张尺度適用中國國家標準(CNS)A4規格(210x 297公釐) -17- 487985 A7 _ _ B7 五、發明說明(15) 作防腐蝕劑使用的保護膜形成劑,係形成非常堅固的保護 膜於Cu層表面。而且,具有像聚丙烯酸的表面活性效果之 高分子也藉由在硏磨液與Cu表面的界面形成高分子的膜, 發揮當作防腐蝕劑的效果。 對保護膜形成劑的硏磨液中的添加濃度之大致標準, 用以保持硏磨速度大於500 nm/分,且蝕刻速度小於Η 0、nm/ 分較佳(速度比大於50)。此外,若蝕刻速度小於} nm/分(速 度比大於500)更佳。若以大於此濃度來添加的話,CMP速度 將降低,若以小於此濃度來添加的話,蝕刻速度將提高, 雖可進行CMP但易產生凹陷。 依照本發明可簡單地調整這種硏磨特性,特別是對具 有顯著不同的電極配線密度之微細多層配線LSI或電子電路 裝置的實現貢獻很大。 【圖式之簡單說明】 圖1係表示CMP裝置的槪略剖面圖。 圖2係表示CMP裝置的槪略平面圖。 圖3係用以說明CMP工程的配線主要部份的構造圖。 圖4係用以說明CMP工程的其他配線主要部份的構造圖 〇 圖5係依照CMP所形成的配線主要部份的構造圖。 圖6係依照CM P所形成的其他配線主要部份的構造圖。 圖7係依照CM P所形成的再其他配線主要部份的構造圖 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -
♦· Γ . ^ βϋ Βϋ ϋ I a— ^ , eBmmm MmM§ Mmmmm 11 i_l ϋ tmmmm I 經濟部智慧財產局員工消費合作社印製 -18- 經濟部智慧財產局員工消費合作社印製 487985 A7 B7 五、發明說明(16) 圖8係用以說明本發明的效果之配線主要部份的構造圖 〇 圖9係用以說明本發明的其他效果之配線主要部份的構 造圖。 圖1 〇係具備依照本發明的多層配線之電子電路裝置的 主要部份的剖面圖。 I——- 圖11係用以說明本發明的再其他效果之配線主要部J分 的構造圖。 【符號說明】 21: Cii等的金屬膜 2Γ: 埋在介電層內的金屬配部或插塞 22: 阻障金屬膜 23: 第一層的配線層部份之SiCh膜 24: BPSG 膜 25:雜質摻雜層或形成介電層之Si基板 26: 金屬膜表面的凹部 27: 金屬膜表面的凸部 28: 配設於介電層的溝槽 31: 第二層的Cu配線 35: 第二層的Si〇2層 3 9: 第二層的阻障金屬膜 4 0: 插塞 4 1 :山雙逍金銷嵌法所形成的插塞 本紙張尺度適用中國國家標準(CNS)A4規格(2]〇 X 297公釐) -19- (請先閱讀背面之注意事項再填寫本頁)
487985 A7
五、發明說明(17) 4 2:鶴 45 : 雜質摻雜層 5 2 :第一層配線層與第二層配線層之間的金屬間介電 H交佳實施例之詳細說明】 二-_〜 以下,使用附圖具體地詳細說明本發明。 _ (第〜實施例) 本實施例係說明透過進行Cu的CMP形成Cu配線的方法 〇
圖1的U)係表示本發明的實施例中所使用的CMP裝置的 主要部份之槪略剖面圖。在貼著硏磨布2的基座1上部,配 置透過襯墊(Backing pad)5以使半導體晶圓4翻過來的狀態 支持的保持器(Holder)3,使基座1及保持器3旋轉,進行CMP 的構造。 經濟部智慧財產局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) CMP中爲了不使半導體晶圓4脫落,在保持器3配設護 環(R e t a 1 n e r η n g) 6。C Μ P中的硏磨負載係以施加於保持器3 上部的負載來調節。標準的硏磨負載爲220 g/cm2,基座的 轉速爲60 rpm,保持器3的轉速爲20 rpm。此外,硏磨負載 或轉速並非限定於此,硏磨布2使用Lodel公司製的硬質布1C 1 000。依照需要硏磨布2使用被施以溝槽加工的也可以。 圖2係從上面看此CMP裝置的主要部份之平面圖。硏磨 :½ η冇兩個相同構造的基座,第一基座1當作C u的硏磨用 i紙張尺度適用中國國家標準(CNS)A4規格(2】0 X 297公釐) -20: 487985 A7 B7 五、發明說明(1δ) ,第二基座1 1當作阻障金屬的硏磨用來使用。任何一個基 座都如圖1貼著硏磨布2。兩基座1、11間,透過傳送機構12 傳送晶圓4,可連續(以兩步驟)進行硏磨。此外’爲了簡略 化起見,保持器3並未圖示。13爲晶圓裝載機(Loader),14 爲晶圓卸載機(Unloader)。此外,爲了進行拋光(Buff)硏磨 採用具有三個基座(省略圖示)的構造也可以。 二 本發明的硏磨液9係由配設在圖1的基座1上部之第二液 體供給口 7,以約200 cc/分的速度滴到硏磨布2上進行CMP 。在完成CMP的階段,關閉第一供給口 7停止供應硏磨液9 ,由第二液體供給口 8以約3000 cc/分的速度供應純水,進 行約30〜60秒的洗濯(Rmse)。CMP係以室溫來進行。 然後,以不使晶圓4乾燥的狀態保持,藉由刷子擦洗( B r u s h s c r u b)淸洗,除去硏磨液後,利用R1 n s e r乾燥裝置( Rinser dryer)或旋轉器(Spinner)等乾燥晶圓。 首先,使用未形成配線圖案的平坦半導體晶圓來調查 本發明的硏磨液的基礎硏磨特性。試料如圖1 (b)所示的剖面 圖,在平坦的矽半導體基板20上形成厚度200 nm的氧化矽 月旲2 3後,以濺鍍(S p u 11 e η n g)法在真空中連續形成當作黏著 層的厚度50 nm之TiN膜(阻障金屬膜)22與厚度2000 nm之Cu 月旲2 1。晶圓4的直徑爲5英吋。 本實施例所使用的硏磨液係由過氧化氫水(市場的3 0重 量%H」0:水溶液)、正磷酸(以下略稱爲磷酸)、BTA以及甲醇 所構成的水溶液,實質上不含銘土或砂土等的硏磨磨粒之 m ;丨π的無磨粒的硏磨液。組成爲過氧化氫水:3〇重量%,磷 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ·· -n I ·ϋ n I ϋ ϋ 一 -口、I n n n ϋ I n · 經濟部智慧財產局員工消費合作社印^ -21 - 487985 A7 B7 五、發明說明(19) 酸:0.2重量%,BTA: 0.2重量%,甲醇:1重量%。使用此磷 酸系無磨粒硏磨液,測定C u膜2 1的硏磨速度及蝕刻速度。 硏磨速度與蝕刻速度係由C u膜2 1的電阻値變化換算而求得 。硏磨時間爲2分鐘。 其結果,Cu膜21的硏磨速度爲550 n m/分。獲知鈾刻速 度被抑制到小於1.0 nm/分,無發生凹陷的問題。此咐',
Si〇2膜23的硏磨速度小於〇.1 nm/分,也無發生腐蝕的問.題 。由此貫驗,可理解獲得前述日本特開平1 1 - 1 3 5 4 6 6號公報 所揭示的習知有機酸系無磨粒硏磨液(例如,過氧化氫水: 3 0重量%,檸檬酸:0.1 5重量%,BTA : 0.2重量%)的約五倍 的硏磨速度。 以未添加磷酸的上述硏磨液之硏磨液,或未添加過氧 化氫水的硏磨液,C u膜2 1幾乎不會被硏磨(硏磨速度小於5 〇 n m /分)。此外,未添加B T A的硏磨液,雖然可得到對C u膜 2 1約200 nm/分的硏磨速度,但蝕刻速度變成非常高的値 1 00 nm/分,可獲知並不適用於埋入配線加工用的硏磨液。 其次,利用上述硏磨除去Cu膜21,露出阻障金屬膜22 後,使用添加1重量%的砂土磨粒的上述硏磨液之硏磨液, 進行阻障金屬之T i N的硏磨。利用與對上述c u膜2 1相同的硏 磨方法進行實驗的結果,可得到ΊΊΝ膜22的硏磨速度爲1〇〇 n m /分的値。而且,S i〇:膜2 3的硏磨速度小於1 n m /分。 此外,此基礎實驗雖然使用ΤιΝ當作阻障金屬,但Ta及 TaN也改變硏磨時問以相同的方法來進行實驗,其結果Ta與 下a N的.硏磨迚1U·分別|:|]得到4 0 n m /分、5 0 n m /分的値。 本紙張尺度適用中國國冢標準(CNS)A‘l規格(210 x 297公釐) -22 · (請先閱讀背面之注意事項再填寫本頁) i · ϋ ϋ-Χ—-ον I n» —Bip // Bn 11 amemm i 經濟部智慧財產局員工消費合作社印繁 487985 A7 B7__ 五、發明說明(20) (請先閱讀背面之注意事項再填寫本頁) 另一方面,使用亞磷酸、次亞磷酸、偏磷酸取代磷酸 製作硏磨液,與上述相同測定Cii的硏磨速度,其結果分別 爲550 nm /分、520 nm /分、500 nm/分。可獲知任何一個其 蝕刻速度被抑制到小於爲1 ·〇 nm/分,無發生凹陷的問題。 此外,比較亞磷酸與磷酸,具有抑制硏磨面的表面粗 糙之效果可由硏磨面的顯微鏡觀察獲知。而且,在任何一 個硏磨液中TiN的硏磨速度均爲100 nm/分,Ta與TaN的硏磨 速度分別爲40 nm/分、50 nm/分。此外,Si〇2膜的硏磨速度 小於0.1 nm/分,無發生腐蝕的問題。 其次,使用與本發明有關的磷酸硏磨液,實際說明形 成埋入配線或埋入插塞的例子。而亞磷酸、次亞磷酸、偏 磷酸等的其他磷酸系硏磨液也可利用相同的方法來實施。 圖3的(a)顯示在試料硏磨前之半導體晶圓的剖面構造例 。在形成雜質摻雜層或介電層(省略圖示)的矽基板25上,形 成厚度500 nm的BPSG膜(添加硼或磷的氧化矽膜)24與厚度 5 0 0 n m的氧化5夕膜2 3,藉由微影(L i t h 〇 g r a p h y)工程與乾触刻 工程,在氧化矽膜23內形成深度500 nm的配線用溝槽圖案 28 ° 經濟部智慧財產局員工消費合作社印製 在此溝槽28的底面部、側面部以及氧化矽膜23的表面 上,形成當作黏著層(阻障金屬層)之厚度5 0 n m的T1N層2 2 後,以濺鍍法在真空中連續形成厚度800 nm的Cu薄膜21。 此外,爲了使層差覆蓋性良好起見,在金屬濺鍍機(Sputter) 裝趵內以榀氏4 5 0度進行3分鐘的真空熱處理。
此外,迕矽站板25的表而部份,形成摻雜構成M1SFET -23- 本紙張尺度適用中國國家標準(CNS)A4規格(2]0 X 297公釐) 經濟部智慧財產局員工消費合作社印^ 487985 A7
五、發明說明(21 ) 旳源極、汲極等的雜質之半導體區域或閘極介電層或閘極 電極。如前述此處爲了簡略化起見,省略圖示。 使用前述的磷酸系無磨粒硏磨液,在圖2的第一基座i 中對此試料4進行C Μ P。其結果,上方部的C u膜2 1被硏磨除 去。如圖3的(b)之剖面圖,(c)之平面圖所示,可加工成凹 陷或腐蝕約小於5 0 n m的實質平坦表面形狀。與習饱的·有機 酸系無磨粒硏磨液比較,用約四分之一的時間完成硏磨、。 不發生剝落或硏磨傷。此外,剖面圖(b)係表示平面圖(c)之 B - B線的剖面。 接著,使用添加1重量%矽土磨粒之上述磷酸系硏磨液 之硏磨液,以圖2的第二基座11對殘留在介電層(SiC^膜)23 上的ΊΠΝ膜22進行硏磨,硏磨時間爲40秒。其結果,介電層 上的ΤιΝ膜22被除去。如圖3的(d)之剖面圖,(e)之平面圖所 示’可加工成凹陷或腐蝕約小於5 0 nm的實質約略平坦表面 形狀之埋入配線層21’。此外,剖面圖(d)係表示平面圖(e)之 D-D線的剖面。 若以一個基座進行Cii與阻障金屬的兩方之硏磨時,透 過殘留在硏磨墊2之磨粒,進行無磨粒硏磨時產生腐蝕。由 此可獲知必需準備無磨粒CMP專用的硏磨基座以及墊(Pad) 〇 與上述埋入配線相同,藉由以兩步驟對圖4的(a)所顯示 的剖面之試料進行C Μ P,如圖4的(d)之剖面圖,(e)之平面圖 所示,可形成被S 1 0 2等的介電層包圍其周圍的C u埋入插塞 構造(2 1,卜 (請先閱讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS)A4規格(2]〇χ 297公釐) -24- 經濟部智慧財產局員工消費合作社印^ 487985 A7 B7 五、發明說明(22) 對C u膜2 1進行C Μ P後的阻障金屬殘存於溝槽內的狀態 與圖3相同,如圖4的(b )及(c)所示,在任一個階段中都可加 工成凹陷或腐蝕約小於5 0 n m的形狀◦不發生剝落或硏磨傷 。此外,本例中形成形成插塞情形之C u膜係以電解電鍍法 來進行,以提高對孔28內的Cii之埋入性。 - 上述阻障金屬硏磨所使用的硏磨液之BTA濃度爲0·:2重 量%,此濃度與使用於C u硏磨的硏磨液濃度相同。 、 以阻障金屬用硏磨液降低Cii的硏磨速度,爲了更進一 步抑制凹陷,提高阻障金屬用硏磨液的BTA濃度很有效。例 如硏磨阻障金屬時,藉由增加B T A到0.5重量%,可降低C u 的硏磨速度到一半左右。阻障金屬用的硏磨液中,有預先 添加此濃度的BTA之方法,與供應Cu硏磨液給基座1 1的同 時追加供應例如1% BTA水的方法。圖2的16爲用以可進行 這種硏磨液的組成調整之液體供應管。 測定圖3的(d)所形成的埋入Cii配線21’之電阻率,其結 果,得到也包含ΊΊΝ層的部份1.9 // Ω .cm的値。而且,使用 蛇行配線(配線寬度由0.3微米到3微米,長度40mm)或半月形 配線(配線寬度由0.3微米到3微米,長度40mm)進行導通/絕 緣測試的結果,可得到約100%的良率。 此外’如圖5(a)所示的剖面圖,由摻雜雜質的半導體層 45相對於具有埋入介電層24內的溝槽之鎢所構成的插塞42 之半導體基板,形成上述圖4所說明的Cu插塞2 1,。其結果 ’經丨1:1鎢插塞4 2可獲得正常的導通,得知作爲L S I的動作也 砘情形確認了形成般上層的介電層23以及埋在其 本紙張尺中國國家標準(CNS)^;格⑵G χ 297公发) -25- (請先閱讀背面之注意事項再填寫本頁)
487985 A7 B7 五、發明說明(23) 中的配線插塞2 Γ的平坦特性,與前述相同地呈現凹陷及腐 蝕小於50 nm的實質平坦的主表面。 (請先閱讀背面之注意事項再填寫本頁) 此外,本發明詳細說明如後,基本上對於圖5(b)所示的 多層配線構造體的形成極爲有益。即在基板25上的第一介 電層24上配設第一配線層30,在其上沉積第二介電層23, 配設貫通此介電層23的溝槽28,在此溝槽28內部表面及介 電層23的表面黏附(Adhere)阻障金屬膜22及Cu膜21,如前述 透過本發明的CMP技術除去介電層23上的金屬21及22,形成 埋入配線或插塞2 1 ’,然後以一般的方法形成具有預定圖案 的第二層配線層3 3。此時,第二層配線層透過濺鍍或蒸鍍( Evaporation)技術黏附於介電層23的全表面,接著藉由使用 具有對此第二層配線層具有微細圖案的光罩(Photomask)之 照片處理或乾蝕刻技術,加工預定的微細圖案,介電層2 3 及介電層3 3的表面平坦特性對此時的調焦或對位等的處理 非常重要,是故本發明乃極有益地貢獻。 經濟部智慧財產局員工消費合作社印纪 另外,如圖5(b)所示,使用本發明的CMP技術形成Cu的 埋入配線或插塞2 1時,因前述硏磨液中的保護膜形成劑等 在C u表面形成薄的保護膜,故爲了改善與第二配線層的電 氣連接特性,在黏附第二配線層前,以氨電獎等的還原性 環境之電漿對此Cu表面處理,除去其保護膜很重要。此電 漿處理的詳細如本申請之申請人先前提出的專利申請日本 特願平1 1 - 2 2 6 8 7 6所揭示的,在此省略。此外,以下的各種 適⑴例也都施以此m漿處理,爲了避免重複詳細說明起見 1故哲 -26- 本紙張尺度適用中國國家標準(CNS)A4規格(2]〇χ 297公釐) 487985 A7 B7 五、發明說明(24) (請先閱讀背面之注意事項再填寫本頁) 此外,藉由還複進行圖3的埋入配線構造與圖4的埋入 插塞構造的製造過程,也可形成如圖6的疊層配線構造。圖 6的(b)爲平面圖,(a)係表示其A - A線的剖面圖。3 1爲埋入C u 配線。插塞40的導通良率約可得100%的値,也可確認作爲 LSI之正常動作。此外,插塞40的材料使用Cu或鎢同樣都可 得到導通。 二- 鎢的情形由利用CVD形成薄膜的埋入性觀點是有利, 即使不配設以>4或Ti等的黏著金屬層也可以。 此外,也能形成以如圖7的雙道金屬鑲嵌法(Dual d a m a s c e n e)所形成的插塞4 1。如此一來,可減少疊層配線的 工程數目。此方法也能確認作爲LSI之正常動作。同圖的(b) 爲平面圖,(a)係表示其A-A線的剖面圖。 在圖6及圖7所形成的多層配線構造體中,確認了形成 最上層的介電層3 5以及埋在其中的配線層2 1 ’的平坦特性, 與前述阻障金屬層相同地,呈現凹陷及腐蝕小於50 nm的實 質平坦的共通主表面。 經濟部智慧財產局員工消費合作社印製 藉由使用圖6及圖7的配線形成方法以及插塞形成方法 ,可適用於形成配線層三層以上的LSI的多層配線。特別是 適用於在一個半導體晶片上,具有電極配線密度依場所而 大不相同的多層配線之系統L SI,並確認其效果。 以下詳細說明此技術。 圖8的u)爲利用使凹陷及腐蝕發生的習知硏磨液或硏磨 力法進行CM P時的配線主要部份剖面圖,在配線部的表面 發生山S ! 0」等的介m府2 3的部份蝕刻所造成的凹處,即腐触 -27- 本紙張尺度適用中國國家標準(CNS)A4規格(2】0 X 297公釐) 487985 A7 _ B7 五、發明說明(25) ’而且發生由C u等的金屬部2 1的部份下沉所造成的凹處’ 即凹陷。 相對於此,依照本發明如圖8的(b)所示,埋入配線構件 的介電層23以及對此配線構件,抑制其腐蝕或凹陷小於50 n m,即,可實現實質平坦的表面,這對多層配線的形成帶 來極大的效果。 •二、 依照圖9來說明利用習知的CMP技術形成多層配線的情 形,與藉由使用本發明的硏磨液或硏磨方法之CMP形成多 層配線的情形之不同。此外,圖9中爲了簡略化起見’以埋 入金屬間介電層內的金屬配線構件或插塞爲主體來描述’ 省略連接於這些構件的複數個多層配線之構成,這些構成 由已經敘述的圖1的(b)以及其說明可明瞭。 圖9的(a 1)〜U5)係顯示透過使用習知的硏磨液之CMP形 成多層配線時的多層配線主要部份的每一個工程之擴大剖 面圖。(al)中的21爲藉由CMP,埋入介電層23中的Cu等的插 塞,如(a 2)所示,在它的上面配設預定圖案的第二層配線5 2 ,再於第二層配線52的上面配設第三層的金屬間介電層53 。如(a 3)所示,在介電層5 3內設有溝槽,再於介電層5 3的上 面形成Cu等的金屬層54,以塡埋其溝槽內部。接著,如(a4) 所示,對此金屬層54施以第二次CMP。但是,在(a 1)的CMP 工程所產生的凹處(腐蝕或凹陷)47之中,因殘留金屬54,繼 續進行應除去此殘留金屬54的過度的CMP,形成第二層埋 人配線構件或插塞54,如U5)所示,形成具有比凹處47的深 度還深的凹處4 8之多曆配線構造。 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閱讀背面之注意事項再填寫本頁) 1C •丁· ^ · n ϋ n _1 tmaB n 11 ^ ^ e MmmKm emmmm ϋ I amtmm ί Μβββ · 兮ο 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印Μ 487985 A7 r-----— _ B7 五、發明說明(26) 像這樣以習知的硏磨液進行C Μ P時,因下層所發生的 凹丨趋或腐蝕的影響,造成略爲上層發生硏磨殘留的問題。 爲了除去如圖9的(a4)所示的硏磨殘留,多餘的過度CMP時 間隨著變成上層而增加,此外,這也有加速凹陷或腐蝕的 問題。即藉由此多餘的CMP,如圖9的(a5)所示,越是上層 凹陷或腐蝕越增加。 ·二' 若配線層數大於三層時,硏磨殘留更增加,若想完._全 除去此硏磨殘留的話,密集部的配線自身發生因腐蝕造成 一半以上被消滅之問題。即以習知的硏磨方法抑制凹陷或 腐蝕到50 nm以下有困難。而且,製作到七層時,當然抑制 到1 0 0 n m以下也有困難。 另一方面,圖9的(bl)到(b5)爲藉由使用本發明的硏磨 方法之CMP形成多層配線的情形之相同工程別之主要部份 的剖面圖。(bl)中的21爲利用CMP形成的埋入第二介電層23 中的Cii等的金屬配線構件或插塞,這些與其下面的第一介 電層50上的第一配線層51連接。接著,如(b2)在第一配線層 5 1的上面配設預定圖案的第二層配線層52,在第二層配線 層5 2上面配設第三金屬間介電層53。其次,如(b 3)在第三介 電層53內設有溝槽,在介電層53上形成Cu等的金屬膜54以 塡埋其溝槽內部。接著,如(b4)對此金屬膜54施以第二次的 CMP,然後,如(b5)在此第三介電層53以及第二配線構件或 插塞54上配設第三配線層55。 透過本發明的CM P技術,圖9的(b4)所示的硏磨殘留幾 乎不生,可货现平坦的第二配線構件或插塞5 4及第三介 本紙張尺度適用中國國家標準(CNS)A4规格(210 X 297公釐) -29- (請先閱讀背面之注意事項再填寫本頁)
487985 A7 __ B7 五、發明說明(27) (請先閱讀背面之注意事項再填寫本頁) 電層53的共通主表面。因此,如圖9的(b5)所示,在此第三 介電層53上,透過一般的微影技術,可容易配設微細圖案 形狀的第三配線層5 6。 反覆進行相同的工程直到第四層,即使是製作金屬配 線,也能抑制凹陷及腐蝕到50 nm以下。 ' 此外,如圖1 0所示直到第七層,使用本發明的ΘΜΡ即 使製作金屬配線,也能抑制最上層的凹陷及腐蝕到80 nm以 下。圖1 0爲試作的電子電路裝置的主要部份剖面圖,D爲底 座(Base)的半導體等的基板,P1〜P7爲埋入介電層內的Cii的 金屬配線構件或插塞(這種插塞也稱爲介層)等的配線構件, Μ 1〜M7爲與這些金屬配線構件或插塞電性連接的配線層。 此圖1 0係採用單道金屬鑲嵌(S1 n g 1 e d a m a s c e n e)的情形 ,也包含埋設於金屬間介電層內的配線構件或插塞形成, 反覆完成14次的CMP(M1〜M7,P1〜P7)。這也與利用雙道金 屬鑲嵌來形成的情形相同,可抑制凹陷及腐蝕到80 nm以下 〇 經濟部智慧財產局員工消費合作社印製 具有這種多層配線構造體的電子電路裝置,雖然也依 照它的用途而不同,但大體上由大約第1 0層的配線層開始 與下層部比較,因以較粗糙的圖案形成配線,故如圖1 0所 示,至少使上面的第七層配線M7在它的上面形成的第七埋 入配線構件或插塞,以及埋入這些配線構件或插塞的金屬 間介電層P7(即被施以化學機械硏磨處理形成的最上層介電 歷)所形成的主表而水平,如上所述進行平坦較佳。本發明 如.1:.所述,可拖得埋設於其内的上述配線構件或插塞,具 -30- 本紙張尺度適用中國國家標準(CNS)A4規格(2】ϋ X 297公釐) 487985 A7 ---- B7 五、發明說明(28) ’)ί4触小於8 0 n m,凹陷小於8 〇 n m的實質平坦的主表面水 平(即起伏或凹凸的高低差小於8〇 的實質平坦)之最上層 Μ租層。此外’可獲得橫跨約略基板的上部之廣大區域的 平坦的共通主表面,在它的上面之沉積介電層的平坦度也 能做到8 0 n m以下。 - 此外’圖Π係顯示在LSI晶片內的記憶體陣列部0.2與 邏輯等的周邊電路部1 〇丨之上,形成多層配線情形的主要部 份剖面圖。像DRAM、SRAM、快閃記憶體(Flash m e m 〇 r y)等 ’多數的半導體電路元件(省略圖示),係積集於遠比構成周 邊電路部1 0 1的半導體基板區域高密度的構成記憶體陣列部 102的半導體基板(晶片)區域之中,因此,半導體基板25的 表面上部的電極配線很密集,與周邊電路部比較,電極配 線密度以超過3 0 %的比例,顯著地很高。 因此,在記憶體陣列部1 02與周邊電路部1 〇 1,電極配 線密度的疏密差很大,以習知的硏磨方法,形成記憶體陣 列部1 02上部的多層金屬配線時的過度CMP的時間很長。如 圖1 1的(a)所示,與邏輯部101比較,凹陷及腐蝕增大。若將 此多層化時,將發生圖9的(al)〜(a5)所說明的問題,若疊層 三層以上時,會發生配線電阻大幅增加的問題。 此對策方法雖然也能考慮,爲了使外觀上的電極配線 密度均等起見,預先多數配設電性上未與任何點連接的虛 擬(D u m m y)配線或1微等級(Μ1 c r ο 〇 r d e 1·)的虛擬插塞,然後 硏磨沉積於其上的的介電層或金屬膜。但也會擔心產生不 ⑴要的寄.生配線電容。 (請先閱讀背面之注意事項再填寫本頁) -n I ϋ n ·ϋ mMmMf 一OJ i^i n n m ϋ— ϋ 4 經濟部智慧財產局員工消費合作社印焚 本紙張尺度適用中國國家標準(CNS)A4規格(2】〇χ297公釐) -31 - 487985 A7 B7 五、發明說明(29) (請先閱讀背面之注意事項再填寫本頁) 相對於此,本發明的硏磨方法對過度CMP的抗性很高 ’故即使是這種電極配線的疏密差很大的部份共存於同一 晶片內的LSI,藉由反覆進行與本發明有關的CMP,如圖1 1 的(b)所示,可抑制凹陷及腐蝕到50 nm以下。特別是藉由 適用本發明於內藏這種電極配線密度極端大的記憶體墊( Memory mat)在晶片內之LSI,可形成上方的第三層疊層配 線55於如上所述的實質平坦(即起伏或凹凸的高低差小於50 nm)之第三插塞及金屬間介電層53的共通主表面上。而且, 此平坦的主表面橫跨元件形成密度或配線密度相異的分離 的半導體區域,可形成於一片半導體晶圓上部,對於今後 更大規模的LSI的展開貢獻很大。 此外,即使更於像這樣形成的第三層配線之上疊層配 線層,配線電阻也不增加,可形成平坦的配線層。 經濟部智慧財產局員工消費合作社印贫 由上述圖9至圖11可獲知,透過本發明即使反覆多數次 (至少三次)化學機械硏磨,形成多層配線構造體,也能實現 凹陷或腐蝕極少的實質平坦的最上層。如此,對於製造LSI 或電子電路裝置,可發揮例如以下的種種效果。(1 )、可按 照LSI的設計規格,以低値製作Cu配線電阻。(2)、即使不進 行過度CMP,也能減少晶圓面內的配線電阻之誤差。而且 ,(3)、對其上層的微影工程,也容易進行光學的調焦且可 高精度加工,如此,(4)、於上部形成金屬鑲嵌配線時,可 防止硏磨殘留。(5)、無須配設浪費的虛擬配線或插塞(介層 -32- 本紙張尺度適用中國國家標準(CNS)A4規格(2.10 X 297公釐) 487985 A7 _____ B7 五、發明說明(30) (第二實施例) (請先閱讀背面之注意事項再填寫本頁) 本實施例所使用的C u用的無磨粒硏磨液係由過氧化氫 水(市場的30重量水溶液)、磷酸、聚丙烯酸銨鹽所構 成的水溶液◦組成爲過氧化氫水:30重量%,磷酸:0.2重量 %,聚丙烯酸銨鹽:0.1重量%。使用此硏磨液,測定Cu膜的 硏磨速度與蝕刻速度。與第一實施例相同來進行硏磨特性 的評價。對於阻障金屬膜的硏磨用,使用添加1 %矽土磨粒 之上述硏磨液之硏磨液。 其結果,可獲知Cu的硏磨速度爲500 nm/分,.蝕刻速度 被抑制到小於1.0 nm/分,無發生凹陷的問題。可獲得前述 習知有機酸系無磨粒硏磨液的約五倍的硏磨速度。此外, SiCh的硏磨速度小於CM nm/分,也無發生腐蝕的問題。 利用添加1重量%矽土磨粒的硏磨液之阻障金屬ΤιΝ的硏 磨速度爲100 nm/分。本實施例雖然使用ΤιΝ,但同樣地丁a 與TaN也能改變硏磨時間來實施。Ta與TaN的硏磨速度分別 爲4 0 n m /分、5 0 n m /分的値。而S10 2的硏磨速度小於1 n m / 分。
經濟部智慧財產局員工消費合作社印M 使用前述的硏磨液,以兩步驟對形成埋入配線的試料 進fT C Μ P ’其結果如圖3的(d)及(e)所不,可加工成凹陷或腐 餓約小於5 0 n m的形狀。與習知的有機酸系無磨粒硏磨液比 較,以約五分之一的時間完成C u硏磨。未產生剝落或硏磨 傷。 插塞構造也如圖4的(d )及U)所示,可加工成凹陷或腐 蝕約小於50 n m的形狀。 -33- 本紙張尺度適用中國國家標準(CNS)A4規格(2】〇χ 297公釐) 487985 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(31) 測定形成的埋入C U配線之電阻率,其結果得到也包含 ΤΊΝ層的部份丨.9 " Ω .cm的値。而且,使用蛇行配線(配線寬 度由0.3微米到3微米,長度40mm)或半月形配線(配線寬度由 0.3微米到3微米,長度40mm)進行導通/絕緣測試的結果,可 得到約100%的良率。 一 也能製作像圖5、圖6及圖7的疊層配線構造。可-鹱'知 LSI的動作也正常。而且,也適用具有像圖1〇及圖1 1(b)的多 層配線之電子電路系統以及LSI,其結果也確認可獲得與第 一實施例所說明的約略相同的效果。 本第二實施例雖然使用聚丙烯酸銨鹽,但也可藉由改 用添加相同濃度的鯨蠟基氯化吡啶,達成上述的硏磨速度 ,且可防止硏磨液保管時或廢液中的霉以及細菌的產生。 此外,雖然本第二實施所使用的聚丙烯酸銨鹽之分子 量約爲一萬,但藉由使用分子量約爲十萬,可使Cu的硏磨 速度增加20%。而且,藉由使用分子量超過一百萬的交聯型 聚丙烯酸銨鹽,可使C u的硏磨速度增加3 0 %。 更藉由添加0.2重量%的BTA到本第二實施所使用的硏磨 液,當作第二保護膜形成劑,可使Cu的硏磨速度增加50%。 (第三實施例) 本實施例所使用的硏磨液係由過氧化氫水(市場的30重 Jt 水溶液)、磷酸、BTA以及甲醇所構成的水溶液。組 成爲過氣化氫水:30重麗%,磷酸:0.2重量%,BTA : 0.2重 κ %,屮卿:1 m帒%。此外,準備添加1 %矽土磨粒之此硏 (請先閱讀背面之注意事項再填寫本頁) - . ·%, 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) - 34- 487985 A7 ____ B7 五、發明說明(32) 磨液。使用這兩種類的硏磨液,測定C U膜的硏磨速度與蝕 刻速度。與第一實施例相同來進行硏磨特性的評價。 其結果,獲知放入矽土磨粒的硏磨液之Cu的硏磨速度 爲800 nm/分,蝕刻速度可被抑制到小於1.0 nm/分,無產生 凹陷的問題。不含矽土磨粒的硏磨液之Cu的硏磨速度與第 一實施例相同爲5 5 0 n m /分。 '二、 此外,放入矽土磨粒的硏磨液之ΤιΝ的硏磨速度爲1..00 n m /分,不含砂土磨粒的硏磨液之T i N的硏磨速度爲2 0 n m / 分。T a的硏磨速度分別可得4 0 n m /分(有磨粒)、1 0 n m /分( 無磨粒)的値,TaN的硏磨速度分別可得50 nm/分(有磨粒)、 15 nm/分(無磨粒)的値。以下的實驗顯示將ΉΝ當作阻障金 屬膜使用的例子。Ta與TaN也可用相同的方法改變硏磨時間 來實施。 利用放入矽土磨粒的硏磨液,以一步驟(即接連Cii膜與 ΤιΝ膜,以圖2的第二基座11)對形成如圖3的(a)所示的埋入 Cu配線之試料進行CMP的結果,與第一實施例同樣地以兩 步驟硏磨的情形,比較Cu配線的加工形狀。以一步驟硏磨 的情形可被加工成如圖8的(a)所示的形狀,產生大於50 nm 的腐蝕。對於凹陷可抑制到小於50 nm。另一方面,以兩 步驟觀察與進行CMP的試料之相同配線構造的部份,其結 果如圖8的(b)所示,獲知可獲得實質平坦的表面。可看到磨 粒的有無造成腐蝕大小的差異。 此外’利用表而缺陷檢查裝置檢查硏磨傷的話,獲知 •也驟的惜形爲每片品關產生數1 0〜數1 00個硏磨傷。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) I la·— n kn n ·ϋ n*-, mmmem mmaf «ΒΙ 言 經濟部智慧財產局員工消費合作社印製 -35- 經濟部智慧財產局員工消費合作社印?^ 487985 A7 --- B7 五、發明說明(33) 將兩步驟CM P的情形與具有這種問題的上述一步驟CM P 比較,包含硏磨到T1 N的時間的話,因以約三分之一的時間 完成硏磨,故從產能提昇的觀點具有優點。 測定一步驟CMP所形成的Cu配線之電阻率,其結果得 到也包含ΤτΝ層的部份1.9 // Ω .cm的値(考慮膜厚度減少的部 份)。但是,配線電阻値與以兩步驟所得到的値比較-,·約高 1 0%。可考慮這是因腐蝕很大所造成。而且,使用蛇行配線 (配線寬度由0.3微米到3微米,長度40mm)或半月形配線(配 線寬度由0.3微米到3微米,長度40mm)進行導通/絕緣測試的 結果,可得到約100%的良率。 此外,與第一實施例相同,如圖5、6、7、1 0及1 1形成 疊層配線,試作LSI的結果可獲得約略相同的效果。而且檢 查LSI的電路動作,結果也確認動作正常。 (第四實施例) 本第四實施例係敘述以無磨粒的硏磨液硏磨Cu後,利 用乾蝕刻法除去阻障金屬的完全無磨粒製程之例子。 乾蝕刻係使用SF6(六氟化硫)。氣體流量爲25 cc/分,處 理壓力爲5 mmTorr,電漿用高頻輸出爲600 W,偏壓(Blas) 用局頻輸出爲0〜1 0 0 W。 以此條件調查阻障金屬膜與Si〇2膜的蝕刻選擇比,其 果偏壓電功率越高蝕刻速度越快,但未施加偏壓電功率的 1¾形選擇比最高。以偏壓電功率爲0,τα/ s!Ch選擇比馬} 5 ,丁“N/ Si〇.、選擇比爲1 1。 (請先閱讀背面之注意事項再填寫本頁) --------訂--------- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公髮) -36- - 487985 Α7 ----Β7 五、發明說明(34 ) 相對於ΤΊΝ或TaN因F原子團造成的蝕刻效果大,僅因F 原子團S】〇2不易被蝕刻,因施加偏壓電功率對產生離子的加 % ϋ是必須,故可考慮未施加偏壓電功率爲選擇比變大 的原因。 此外,也確認以此條件Cu完全不被蝕刻。 • 乾蝕刻速度TiN的情形爲3 20 nm/分,TaN的情形^爲_·240 n m / 分。 &下使用上述的乾蝕刻法更詳細說明形成Cii配線或插 塞的方法。阻障金屬使用TaN。ΤιΝ的情形也完全相同。 準備圖3或圖4的(a)所示的試料,對於Cii的CMP同樣地 使用其他實施例所揭示的磷酸系無磨粒硏磨液來實施。然 後’利用刷子擦洗淸洗晶圓,乾燥後,利用乾蝕刻裝置, 以上述條件進行TaN膜的除去,其結果如圖3的(d)及(e)所示 ’可加工成凹陷或腐触約小於5 〇 n m的形狀。 此外,對於插塞可形成如圖4的(d)及(e)所示的平坦構 造。這種情形,對形成C u膜係以眾所週知的電解電鍍法來 進行’以提高埋入性。這種情形,也能加工成凹陷或腐蝕 約小於50 nm的形狀。不產生剝落或硏磨傷。 測定利用上述方法所形成的Cu配線之電阻率,其結果 得到也包含TaN層的部份1 .9 // Ω .cm的値。而且,使用蛇行 配線(配線寬度由0.3微米到3微米,長度40mm)或半月形配線 (配線寬度由0.3微米到3微米,長度40mm)進行導通/絕緣測 試的結采,可得到約1 00%的良率。 此外’如關5從雜Η摻雜層4 5經由鎢插塞4 2可獲得正常 本紙張尺度適用中國國家標準(CNS)A4規格(2]ϋ X 297公爱) (請先閱讀背面之注意事項再填寫本頁) 訂-------- 經濟部智慧財產局員工消費合作社印製 -37- 487985 A7
五、發明說明(35 ) 導通,也確認LS]的動作正常。 (請先閱讀背面之注意事項再填寫本頁) 透過反覆進行圖3的配線構造與圖4的插塞之製造過程 ’也能形成像圖6的疊層配線構造。可獲得插塞之導通良率 約100%的値,也確認LSI的動作正常。 此外,插塞材料使用Cu或使用鎢都能獲得導通,鎢的 情形其以CVD形成薄膜,由埋入性觀點較有利。無黏著金 屬層也可以。而且,這種情形係進行鎢的CMP。 、 此外,也能形成以如圖7的雙道金屬鑲嵌所形成的插塞 4 1。如此一來,可降低疊層配線的工程數。以此方法也確 認LSI的動作正常。 此外,與第一實施例相同,如圖5、6、7、1 0及1 1形成 s層配線’ g式作L SI的結果可獲得約略相同的效果。而且檢 查LSI的電路動作結果,也確認動作正常。 (第五實施例) 經濟部智慧財產局員工消費合作社印製 本實施例五所使用的硏磨液係由過氧化氫水(市場的3〇 重量水溶液)、磷酸、BTA、甲醇以及丙二酸所構成的 水溶液。組成爲過氧化氫水:30重量%,磷酸:0.2重量%, BTA: 0.2重量%,甲醇:1重量%,丙二酸:〇.1重量%。使用 這種硏磨液,測定Cu膜的硏jg速度與蝕刻速度。與第一實 施例相同來進行硏磨特性的評價。 其結果’獲知硏磨速度爲6 0 0 n m /分,触刻速度被抑制 到小於1 .0 nm/分,無發生凹陷的問題。與第一實施例的硏 )科液比較,獲知硏磨速度快50 nm/分,由掃描電子顯微鏡( -38- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 487985 Α7 -----Β7 五、發明說明(36) s E Μ )觀察,c u的硏磨面平滑度被提高了。 使用前述的硏磨液,對形成如圖3的(a)所示的埋入配 線的試料進行CMP,其結果如圖3的(d)及(e)所示,可加工成 凹陷或腐蝕約小於5 0 n m的形狀。與習知的有機酸系無磨粒 硏磨液比較,以約六分之一的時間完成硏磨。未產生剝落 或硏磨傷。 •二 插塞構造也如圖4的(d)及(e)所示,可加工成凹陷或展 蝕約小於50 nm的形狀。 測定所形成的Cu配線之電阻率,其結果得到也包含ΤιN 層的部份1.9 // Ω .cm的値。而且,使用蛇行配線(配線寬度 由0.3微米到3微米,長度40mm)或半月形配線(配線寬度由 0.3微米到3微米,長度40mm)進行導通/絕緣測試的結果,可 得到約100%的良率。 也能製作如圖5、圖6的疊層配線構造,可獲知LSI的動 作也正常。 此外,與第一實施例相同,如圖5、6、7、1 0及1 1形成 疊層配線,試作LSI的結果可獲得約略相同的效果。而且檢 查LSI的電路動作,結果也確認動作正常。 【發明的效果】 以包含本發明的磷酸之硏磨液進行CMP的方法,與用 習知的硏磨液進行C Μ P的方法比較,可抑制刮痕或剝落、 丨⑴陷、丨舄_,且可用商硏磨速度來進行硏磨。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------· 經濟部智慧財產局員工消費合作社印製 - 39-

Claims (1)

  1. 487985 vl· u* —-一^ 本 申請專莉範圍 A8 B8 C8 D8 第89 1 1 3 883號專利申請案 中文申請專利範圍修正本 民國9 1年3月修正 種硏磨方法,其特徵爲: 藉由使用包含氧化性物質、磷酸、保護膜形成劑之硏 磨液的化學機械硏磨,除去由Cu或以Cu爲主要成份的合 金或Cu化合物所構成的金屬膜。 2 .如申請專利範圍第1項所述之硏磨方法,其中該氧 化性物質爲過氧化氫,該磷酸爲正磷酸或亞磷酸。· 3 ·如申請專利範圍第1項或第2項所述之硏磨方法, 其中該保護膜形成劑爲苯並三唑。 4 .如申請專利範圍第1項或第2項所述之硏磨方法, 其中該保護膜形成劑爲具有羧基的高分子。 5 .如申§靑專利範圍第1項或第2項所述之硏磨方法, 其中該保護膜形成劑爲聚丙烯酸或聚丙烯酸銨鹽或聚丙少希 酸胺 (請先閲讀背面之注意事項再填寫本頁) 重些化合物的交聯物。 種硏磨方法,其特徵爲 經濟部智慧財產局員工消費合作社印製 使用包含氧化性物質、磷酸、苯並三唑以及高分子之 硏磨液,除去形成於介電層上的金屬膜。 7 ·如申請專利範圍第6項所述之硏磨方法,其中該氧 化性物質爲過氧化氫,該磷酸爲正磷酸或亞磷酸,該高分 t爲聚丙嫌酸或聚丙烯酸錢鹽或聚丙烦酸胺鹽或這些化合 物的交聯物。 8 .如申請專利範圍第6項或第7項所述之硏磨方法,
    487985 A8 B8 C8 ___ D8 六、申請專利範圍 (請先聞讀背面之注意事項再填寫本頁) 其中該金屬膜爲由阻障金屬所構成的第一金屬膜,以及由 形成於第一金屬膜上的由Cu或以Cu爲主要成份的合金或 Cu化合物所構成的第二金屬膜。 9 · 一種硏磨方法,其特徵爲: 除去由形成於介電層上的阻障金屬所構成的第一金屬 膜,以及由形成於該第一金屬膜的表面之由Cu或以Cu爲 主要成份的合金或Cu化合物所構成的第二金屬膜,其中 使用包含氧化性物質、磷酸、保護膜形成劑之無磨粒的第 一硏磨液,硏磨該第二金屬膜,然後,使用添加磨粒的該 第一硏磨液之第二硏磨液硏磨該第一金屬膜。 10 ·如申請專利範圍第9項所述之硏磨方法,其中該 氧化性物質爲過氧化氫,該磷酸爲正磷酸或亞磷酸,該保 護膜形成劑爲苯並三唑。 1 1 ·如申請專利範圍第9項所述之硏磨方法,其中該· 氧化性物質爲過氧化氫,該磷酸爲正磷酸或亞磷酸,該保 護膜形成劑爲具有羧基的高分子。 經濟部智慧財產局員工消費合作社印製 1 2 ·如申請專利範圍第9項所述之硏磨方法,其中該 氧化性物質爲過氧化氫,該磷酸爲正磷酸或亞磷酸,該保 護膜形成劑爲聚丙烯酸或聚丙烯酸銨鹽或聚丙烯酸胺鹽或 這些化合物的交聯物。 13 . —種半導體裝置的製造方法,其特徵爲: 在半導體區域的上部形成具有開口部的介電層,在該 介電層上以及該開口部內,沉積由阻障金屬所構成的第一 金屬膜,以及由Cu或以Cu爲主要成份的合金或Cu化合物 本紙張尺度適用巾國國家標準(CNS )八4胁(21〇x297公釐)"" 一 487985 A8 B8 C8 D8 六、申請專利範圍 所構成的第二金屬膜,以該沉積的金屬膜塡充該開口部內 ,藉由使用包含氧化性物質、磷酸、保護膜形成劑之無磨 (請先閱讀背面之注意事項再填寫本頁) 粒的第一硏磨液之化學機械硏磨,除去該介電層上的該第 二金屬膜,使該第一金屬膜表面以及該開口部內的該第二 金屬膜表面露出,然後,使用包含磨粒的第二硏磨液,藉 由化學機械硏磨,除去露出在該介電層上的該第一金屬膜 〇 14 ·如申請專利範圍第13項所述之半導體裝置的製造 方法,其中除去該第二硏磨液的該磨粒之組成與該第一硏 磨液相同。 1 5 ·如申請專利範圍第1 3項所述之半導體裝置的製造 方法,其中該第二硏磨液比該第一硏磨液之保護膜形成劑 的含有量多。 1 6 · —種半導體裝置的製造方法,其特徵爲: 經濟部智慧財產局員工消費合作社印製 在半導體區域的上部形成具有開口部的介電層,在該 介電層上以及該開口部內,沉積由阻障金屬所構成的第一 金屬膜,以及由Cu或以Cu爲主要成份的合金或Cu化合物 所構成的第二金屬膜,以該沉積的金屬膜塡充該開口部內 ,藉由使用包含過氧化氫、磷酸、苯並三唑、聚丙烯酸或 它的鹽或它的交聯物之無磨粒的第一硏磨液之化學機械硏 磨,除去該介電層上的該第二金屬膜,使該第一金屬膜表 面以及該開口部內的該第二金屬膜表面露出,然後,使用 包含磨粒的第二硏磨液,藉由化學機械硏磨,除去露出在 該介電層上的該第一金屬膜。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 48/985 A8 B8 C8 D8 申請專利範圍 17 . 方法,其 磨液相同 18 . 方法,其 丙烯酸或 19 . 除去 膜,以及 主要成份 配線的方 成劑之無 如申請專利範圍第1 6項所述之半導體裝置的製造 中除去該第二硏磨液的該磨粒之組成與該第一硏 〇 如申請專利範圍第1 6項所述之半導體裝置的製造 中該第二硏磨液比該第一硏磨液之苯並三唑、聚 它的鹽或它的交聯物的含有量多。 一種配線形成方法,其特徵爲: 由形成於介電層上的阻障金屬所構成的第一金屬 由形成於該第一金屬膜的表面之由Cu或以Cu爲 的合金或C U化合物所構成的第二金屬膜,形成 法’其中便用包含氧化性物質、磷酸、保護膜形 磨粒的硏磨液,硏磨該第二金屬膜,然後,利用 (請先聞讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 乾蝕刻法除去該第一金屬膜。 20 · —種半導體裝置的製造方法,其特徵爲: · 在配設於半導體區域的上部之第一配線層上,形成具 有到達該第一配線層的溝槽之介電層,在該介電層上部以 及該溝槽內,沉積由阻障金屬所構成的第一金屬膜,與由 Cu或以Cu爲主要成份的合金或Cu化合物所構成的第二金 屬膜之疊層膜,使其塡充該溝槽內,藉由使用包含氧化性 物質、磷酸、保護膜形成劑的硏磨液之化學機械硏磨,除 去該介電層上的該第二金屬膜以及第一金屬膜,.使埋入該 溝槽內的該第二金屬膜露出,以還原性環境的電漿處理該 露出的第二金屬膜表面,然後,黏附第二配線層於該第二 金屬膜的上部。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -4- 487985 8888 ABCD 經濟部智慧財產局員工消費合作社印製 々、申請專利範圍 21 ·如申請專利範圍第20項所述之半導體裝置的製造 方法,其中該氧化性物質爲過氧化氫,該磷酸爲正磷酸或 亞磷酸’ g亥保護膜形成劑爲苯並三D坐及/或具有羧基的高 分子。 22 · —種電子電路裝置,其特徵爲: 複數個配線層其每一配線層之間夾著介電層依次疊層 ,該介電層內藉由化學機械硏磨,具有被埋設的金屬配線 構件,或以插塞電性連接該配線層間而成的多層配線構造 體,位於該介電層內的上方之最上介電層,與埋設在最上 介電層之中的金屬配線構件或插塞,都呈現平坦度小於80 n m的實質平坦的主表面水平。 23 . —種半導體積體電路裝置,其特徵爲: 具有主表面具有分離的第一半導體區域以及第二半導 體區域的半導體基板,以及配設在該第一以及第二半導體· 區域的上部之至少三層的配線層,該配線層其每一層之間 夾著介電層依次疊層,藉由化學機械硏磨,埋入該介電層 內的金屬配線構件或以插塞連接該配線層間,該配線層之 該第一半導體區域的上部比該第二半導體區域的上部之配 線密度大,位於該介電層內的上方之第三介電層以及埋在 此第三介電層內的該配線構件或插塞’具有腐蝕小於5 0 nm且凹陷小於50 nm的實質平坦的共通主表面水平,橫跨 該第一以及第二半導體區域上部。 (請先閲讀背面之注意事項再填寫本頁)
    本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 5 -
TW089113883A 1999-12-27 2000-07-12 Polishing method, wire forming method, method for manufacturing semiconductor device and semiconductor integrated circuit device TW487985B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP36864099A JP3805588B2 (ja) 1999-12-27 1999-12-27 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
TW487985B true TW487985B (en) 2002-05-21

Family

ID=18492353

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089113883A TW487985B (en) 1999-12-27 2000-07-12 Polishing method, wire forming method, method for manufacturing semiconductor device and semiconductor integrated circuit device

Country Status (4)

Country Link
US (2) US6774041B1 (zh)
JP (1) JP3805588B2 (zh)
KR (1) KR100746883B1 (zh)
TW (1) TW487985B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI409868B (zh) * 2008-01-30 2013-09-21 Iv Technologies Co Ltd 研磨方法、研磨墊及研磨系統

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1566421B1 (en) * 1998-12-25 2014-12-10 Hitachi Chemical Company, Ltd. CMP abrasive, liquid additive for CMP abrasive and method for polishing substrate.
US6313038B1 (en) * 2000-04-26 2001-11-06 Micron Technology, Inc. Method and apparatus for controlling chemical interactions during planarization of microelectronic substrates
US20020023715A1 (en) * 2000-05-26 2002-02-28 Norio Kimura Substrate polishing apparatus and substrate polishing mehod
US6936541B2 (en) * 2000-09-20 2005-08-30 Rohn And Haas Electronic Materials Cmp Holdings, Inc. Method for planarizing metal interconnects
KR100359216B1 (ko) * 2000-12-13 2002-11-04 제일모직주식회사 반도체 소자의 금속층 연마용 슬러리
KR20060135076A (ko) * 2001-08-28 2006-12-28 티디케이가부시기가이샤 박막 용량 소자용 조성물, 고유전율 절연막, 박막 용량소자 및 박막 적층 콘덴서
KR100952870B1 (ko) 2001-10-26 2010-04-13 아사히 가라스 가부시키가이샤 연마제, 그 제조방법 및 연마방법
US6653224B1 (en) * 2001-12-27 2003-11-25 Lam Research Corporation Methods for fabricating interconnect structures having Low K dielectric properties
KR100449614B1 (ko) * 2001-12-28 2004-09-22 제일모직주식회사 침식현상이 개선된 금속배선 연마용 슬러리 조성물
KR100449611B1 (ko) * 2001-12-28 2004-09-22 제일모직주식회사 금속배선 연마용 슬러리 조성물
KR100444308B1 (ko) * 2001-12-29 2004-08-16 주식회사 하이닉스반도체 반도체 소자의 형성 방법
JP4187497B2 (ja) * 2002-01-25 2008-11-26 Jsr株式会社 半導体基板の化学機械研磨方法
CN100336179C (zh) * 2002-04-30 2007-09-05 日立化成工业株式会社 研磨液及研磨方法
JP2004247688A (ja) * 2003-02-17 2004-09-02 Canon Inc 冷媒供給装置
US8158532B2 (en) 2003-10-20 2012-04-17 Novellus Systems, Inc. Topography reduction and control by selective accelerator removal
US8372757B2 (en) * 2003-10-20 2013-02-12 Novellus Systems, Inc. Wet etching methods for copper removal and planarization in semiconductor processing
US8530359B2 (en) 2003-10-20 2013-09-10 Novellus Systems, Inc. Modulated metal removal using localized wet etching
US7972970B2 (en) * 2003-10-20 2011-07-05 Novellus Systems, Inc. Fabrication of semiconductor interconnect structure
US7419911B2 (en) * 2003-11-10 2008-09-02 Ekc Technology, Inc. Compositions and methods for rapidly removing overfilled substrates
US7288021B2 (en) * 2004-01-07 2007-10-30 Cabot Microelectronics Corporation Chemical-mechanical polishing of metals in an oxidized form
US7307013B2 (en) * 2004-06-30 2007-12-11 Sandisk 3D Llc Nonselective unpatterned etchback to expose buried patterned features
JP2006049912A (ja) * 2004-08-03 2006-02-16 Samsung Electronics Co Ltd Cmpスラリー、前記cmpスラリーを使用する化学機械的研磨方法、及び前記cmpスラリーを使用する金属配線の形成方法
GB0507887D0 (en) * 2005-04-20 2005-05-25 Rohm & Haas Elect Mat Immersion method
JP2007095840A (ja) * 2005-09-27 2007-04-12 Fujifilm Corp 化学的機械的研磨方法
US7446034B2 (en) * 2005-10-06 2008-11-04 Taiwan Semiconductor Manufacturing Co., Ltd. Process for making a metal seed layer
US7582557B2 (en) 2005-10-06 2009-09-01 Taiwan Semiconductor Manufacturing Co., Ltd. Process for low resistance metal cap
US20070215280A1 (en) * 2006-03-15 2007-09-20 Sandhu Rajinder R Semiconductor surface processing
JP4990543B2 (ja) * 2006-03-23 2012-08-01 富士フイルム株式会社 金属用研磨液
FR2900587B1 (fr) * 2006-05-02 2008-12-26 Kemesys Procede de polissage mecano-chimique (cmp) en continu d'un materiau multicouche
US7494825B2 (en) * 2007-01-03 2009-02-24 Freescale Semiconductor, Inc. Top contact alignment in semiconductor devices
DE102007009902A1 (de) * 2007-02-28 2008-09-04 Advanced Micro Devices, Inc., Sunnyvale Verfahren zum Reduzieren von Ungleichmäßigkeiten während des chemisch-mechanischen Polierens von überschüssigem Metall in einer Metallisierungsebene von Mikrostrukturbauelementen
US7777344B2 (en) * 2007-04-11 2010-08-17 Taiwan Semiconductor Manufacturing Company, Ltd. Transitional interface between metal and dielectric in interconnect structures
EP2253740A1 (en) * 2008-01-15 2010-11-24 Mitsubishi Paper Mills Limited Etchant for copper or copper alloy, liquid for etching pretreatment, and etching method
US20100038584A1 (en) * 2008-08-13 2010-02-18 Fujimi Incorporated Polishing Composition and Polishing Method Using the Same
WO2010050338A1 (ja) * 2008-10-29 2010-05-06 三菱瓦斯化学株式会社 酸化亜鉛を主成分とする透明導電膜のテクスチャー加工液及び凹凸を有する透明導電膜の製造方法
CN102484061B (zh) * 2009-09-02 2015-08-19 诺发系统有限公司 降低的各向同性蚀刻剂材料消耗及废料产生
JP5168265B2 (ja) * 2009-11-02 2013-03-21 富士通セミコンダクター株式会社 半導体装置及びその製造方法
US8865013B2 (en) 2011-08-15 2014-10-21 Rohm And Haas Electronic Materials Cmp Holdings, Inc. Method for chemical mechanical polishing tungsten
US8871635B2 (en) * 2012-05-08 2014-10-28 GlobalFoundries, Inc. Integrated circuits and processes for forming integrated circuits having an embedded electrical interconnect within a substrate
KR102279498B1 (ko) * 2013-10-18 2021-07-21 주식회사 동진쎄미켐 금속 배선 식각액 조성물 및 이를 이용한 금속 배선 형성 방법
US9530737B1 (en) * 2015-09-28 2016-12-27 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US10157781B2 (en) * 2016-12-14 2018-12-18 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming semiconductor structure using polishing process
US10692732B2 (en) * 2018-09-21 2020-06-23 Taiwan Semiconductor Manufacturing Co., Ltd. CMP slurry and CMP method
KR102142425B1 (ko) * 2019-10-21 2020-08-07 동우 화인켐 주식회사 액정표시장치용 어레이 기판의 제조방법
CN112786445A (zh) * 2020-12-25 2021-05-11 苏州芯联成软件有限公司 一种芯片研磨方法
US20240014153A1 (en) * 2020-12-25 2024-01-11 Tokyo Electron Limited Substrate bonding system and method for substrate bonding

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5536269A (en) 1978-09-08 1980-03-13 Asahi Chem Ind Co Ltd Transparent fiberglass-reinforced copolymer resin
JPS5547382A (en) 1978-09-28 1980-04-03 Canon Inc Chemical polishing fluid
US4944836A (en) 1985-10-28 1990-07-31 International Business Machines Corporation Chem-mech polishing method for producing coplanar metal/insulator films on a substrate
JPH01193166A (ja) * 1988-01-28 1989-08-03 Showa Denko Kk 半導体ウェハ鏡面研磨用パッド
US4954142A (en) 1989-03-07 1990-09-04 International Business Machines Corporation Method of chemical-mechanical polishing an electronic component substrate and polishing slurry therefor
JP3378033B2 (ja) 1992-08-11 2003-02-17 三井金属鉱業株式会社 黄銅用化学研磨液
JPH0770767A (ja) * 1993-09-01 1995-03-14 Mitsubishi Gas Chem Co Inc 銅張積層板用表面処理液および表面処理法
JPH0794455A (ja) * 1993-09-24 1995-04-07 Sumitomo Metal Ind Ltd 配線の形成方法
US5860848A (en) * 1995-06-01 1999-01-19 Rodel, Inc. Polishing silicon wafers with improved polishing slurries
CN1323124C (zh) * 1996-09-30 2007-06-27 日立化成工业株式会社 氧化铈研磨剂以及基板的研磨方法
US6068787A (en) 1996-11-26 2000-05-30 Cabot Corporation Composition and slurry useful for metal CMP
US6309560B1 (en) * 1996-12-09 2001-10-30 Cabot Microelectronics Corporation Chemical mechanical polishing slurry useful for copper substrates
JP3160545B2 (ja) * 1997-01-28 2001-04-25 松下電器産業株式会社 埋め込み配線の形成方法
JP3970439B2 (ja) * 1997-10-31 2007-09-05 株式会社ルネサステクノロジ 半導体装置の製造方法
JP3371775B2 (ja) 1997-10-31 2003-01-27 株式会社日立製作所 研磨方法
US6063306A (en) * 1998-06-26 2000-05-16 Cabot Corporation Chemical mechanical polishing slurry useful for copper/tantalum substrate
US6217416B1 (en) * 1998-06-26 2001-04-17 Cabot Microelectronics Corporation Chemical mechanical polishing slurry useful for copper/tantalum substrates
US6276996B1 (en) * 1998-11-10 2001-08-21 Micron Technology, Inc. Copper chemical-mechanical polishing process using a fixed abrasive polishing pad and a copper layer chemical-mechanical polishing solution specifically adapted for chemical-mechanical polishing with a fixed abrasive pad
JP2000315666A (ja) * 1999-04-28 2000-11-14 Hitachi Ltd 半導体集積回路装置の製造方法
JP4554011B2 (ja) * 1999-08-10 2010-09-29 ルネサスエレクトロニクス株式会社 半導体集積回路装置の製造方法
US6443812B1 (en) * 1999-08-24 2002-09-03 Rodel Holdings Inc. Compositions for insulator and metal CMP and methods relating thereto
TW499471B (en) * 1999-09-01 2002-08-21 Eternal Chemical Co Ltd Chemical mechanical/abrasive composition for semiconductor processing
JP2001144060A (ja) * 1999-11-11 2001-05-25 Hitachi Chem Co Ltd 金属積層膜を有する基板の研磨方法
JP2001144062A (ja) * 1999-11-15 2001-05-25 Hitachi Chem Co Ltd 研磨方法
US6451697B1 (en) * 2000-04-06 2002-09-17 Applied Materials, Inc. Method for abrasive-free metal CMP in passivation domain

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI409868B (zh) * 2008-01-30 2013-09-21 Iv Technologies Co Ltd 研磨方法、研磨墊及研磨系統

Also Published As

Publication number Publication date
JP3805588B2 (ja) 2006-08-02
KR100746883B1 (ko) 2007-08-07
KR20010067081A (ko) 2001-07-12
US20040266188A1 (en) 2004-12-30
US7183212B2 (en) 2007-02-27
US6774041B1 (en) 2004-08-10
JP2001185515A (ja) 2001-07-06

Similar Documents

Publication Publication Date Title
TW487985B (en) Polishing method, wire forming method, method for manufacturing semiconductor device and semiconductor integrated circuit device
US6750128B2 (en) Methods of polishing, interconnect-fabrication, and producing semiconductor devices
KR100514536B1 (ko) 연마방법
TW529978B (en) Abrasive-free metal CMP in passivation domain
JP3371775B2 (ja) 研磨方法
JP4510374B2 (ja) 金属cmpのための研磨組成物
KR100653797B1 (ko) 반도체 장치의 제조 방법
TW517296B (en) Method for manufacturing a semiconductor device
TW480661B (en) Planarized copper cleaning for reduced defects
US7316977B2 (en) Chemical-mechanical planarization composition having ketooxime compounds and associated method for use
JP4077192B2 (ja) 化学機械研磨方法および半導体装置の製造方法
US20030164471A1 (en) Compositions for chemical mechanical planarization of copper
US7361582B2 (en) Method of forming a damascene structure with integrated planar dielectric layers
US6530824B2 (en) Method and composition for polishing by CMP
TW574346B (en) Composition for metal CMP with low dishing and overpolish insensitivity
TW558751B (en) Selective electroless deposition and interconnects made therefrom
JP2002110595A (ja) 配線形成方法、研磨方法及び半導体装置の製造方法
TW200405453A (en) Slurry and polishing method
JP2000299320A (ja) 配線形成方法
JP2001144050A (ja) 研磨方法
Surisetty Development and performance analysis of several new CMP slurries for sub-30nm copper technologies
JP5649940B2 (ja) 半導体装置の製造方法
Janjam Chemical mechanical polishing of tantalum and tantalum nitride
JP2003324084A (ja) 研磨方法
JP2012114208A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees