TW439358B - Interface for digital/analog conversion - Google Patents

Interface for digital/analog conversion Download PDF

Info

Publication number
TW439358B
TW439358B TW085109620A TW85109620A TW439358B TW 439358 B TW439358 B TW 439358B TW 085109620 A TW085109620 A TW 085109620A TW 85109620 A TW85109620 A TW 85109620A TW 439358 B TW439358 B TW 439358B
Authority
TW
Taiwan
Prior art keywords
signal
switch
circuit
constant current
item
Prior art date
Application number
TW085109620A
Other languages
English (en)
Inventor
Shinichi Hashimoto
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Application granted granted Critical
Publication of TW439358B publication Critical patent/TW439358B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/20Driving; Starting; Stopping; Control thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/668Servo-type converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Direct Current Motors (AREA)
  • Analogue/Digital Conversion (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Electronic Switches (AREA)

Description

B7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(1 ) [發明的技術領域] 本發明為關於使用於小型碟片演放機(C 0 in P a c t D i s c Player·)之伺腋電路的D/A變換介面及使用該D/A變換介面 的裝置。 [習用的技術] ^ —般於VTR及CD機中均使用數位伺Μ 1C。由該1C輸出 PDM或PWM等的脈衝,Μ供給於馬達或致動器UctuaterO等 負載的驅動電路。然而以脈衝直接驅動負載時,由於發生 雜訊等的問題,一般多Μ脈衝由低通漶波器將其平滑變換 為類比訊號後供給致負載。 圖8表示做上述動作的習用電路。在驅動負載之馬達 線圖75的驅動電路74之前段設置用Κ平滑脈衝將其變成類 比訊號的介面電路70。71為輸入馬達之順向訊號( fo「wd signal)的第1輸入端子,72為輸入反向訊號( reverse signal)的第2輸人端子。 第1輸入端子71與蓮算放大器(operation Amplifier 73之(-)端孑間連接電阻R1,第2輸入端子72與運算放大器 73之(+ )端子之間連接電狙R2。蓮算放大器73之(+ )端子與 基準電壓端子77之間設置平滑用的積分電路76。該積分電 路76由電容器C1與電阻R3形成。 運算放大器73的輸出端子與(-)端子之間連接由電胆 • R4與電容器C2形成的回授電路78。當輸人如圖9(a)所示之 順同脈衝訊號於第1輸入嫵子7 1時,不輸入脈衝於第2輸入 端子72。相反的當輸入如圖9(b)所示之反向脈衝訊號於第 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) 3 3 8 3 0 5 — 訂 - 線 (請先閲讀背面之注意事項再填寫本頁) ^ 4 3 9 3 5 8 A7 B7 經濟部中央標準局員工消費合作社印製 五、 發明説明( 2 ) 1 | 2輸 人 瑞 子72時 石輸入脈彳 ®於 第1輸 入 端 子 7 1 〇 亦 即 第 1 , I 第 2 輸 人 Irfll 蹄 ? 71 72不同 诗輸入脈衝訊號c 1 | [ 發 明 软解 ί勺 Ιϋ題 ^^ 1 I 上 述 習 用 電 路 由 於 對 PWM等的輸人脈衝為經由介面電 請 先 閱 讀 背 1 1 | 路 7 )予 平 滑 後 始 供 給 於 驅 動 電 路 1 因 此 不 發 生 雜 訊 〇 然 1 I 1 而 該 習 用 電 路 在 驅 動 電 路 74的 前 段 银 mi 設 運 算 放 大 器 73 及 多 之 注 1 1 意 1 ί 數 之 電 阻 R1 R4K 及 電 容 器 C 1 t C2 , 因 此 零 件 數 量 增 多 0 項 1 ί 1 1 尤 其 運 算 放 大 器 73及 驅 動 電 路 74為 由 1C 構 成 因 此 外 1 加 於 寫 本 裝 1C的 電 阻 及 電 容 器 等 的 零 件 愈 多 將 成 為 增 加 裝 置 成 本 頁 ί I 的 原 因 0 並 且 供 給 於 第 1及第2 輸 入 端 子 7 1 與 72 的 脈 衝 訊 號 1 1 為 由 伺 腋 I C (未圖示) 產 生 > 當 伺 服 1C 的 電 源 電 壓 變 動 時 t 1 1 即 將 波 峯 值 (P e a k v a 1 u e ) 變 動 的 脈 衝 訊 號 輸 人 於 輸 人 端 子 1 訂 7 1 及 72 0 1 I 上 述 波 峯 值 的 變 動 成 為 介 面 電 路 70 之 輸 出 的 變 ast, 動 > 因 1 1 Ι 此 流 通 於 線 圏 L的電流值亦變動而有不能實規正確之伺眼 ί 1 控 制 的 缺 點 〇 1 線 本 發 明 為 鑑 於 上 述 的 問 題 t Μ 提 供 零 件 數 垦 少 並 且 能一 1 1 夠 輸 出 不 受 脈 衝 訊 號 之 波 峯 值 變 動 的 影 響 之 訊 號 的 D/ Α變 1 1 換 介 面 電 路 >λ 及 使 用 該 電 路 之 裝 置 為 巨 的 〇 ! [解決問題 ]裝置] t 1 為 達 成 上 述 S 的 j 本 發 明 之 D/A變換介面為具備供給 1 定 電 流 於 輸 出 類 比 訊 號 之 平 滑 電 路 的 第 1開關, 以及由f b. J 1 1 述 平 滑 電 路 取 出 定 電 流 的 第 2開關, 而Μ穿 J述第1 > 第 2開 1 1 關 之 一 的 動 作 期 間 由 數 位 伺 服 訊 號 的 順 向 脈 衝 訊 號 控 制 > 1 1 I 另 一 開 關 之 動 作 期 間 由 數 位 何 服 訊 DvH 的 反 向 脈 衝 訊 號 控 制 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 4 3 5 3 0 5 4 3 9 3 5 8 A7 B7 經濟部中央標準局l工消費合作社印製 五、 發明説明(3 ) 1 | 為 其 特 徵 〇 1 Μ 上 述狀 態,在 電 源 線 與 接 地媒之間 為Μ第1定電 流 1 1 源 第 1開顒, 第2開 m 及 第 2定電流源的順序串列 ,於 前 1 述 第 1、 2開關 的連接 點 與 基 準 電 位點間連 接前述平滑電路 請 先 閱 ♦ 背 1 1 I 5 而 由 前 述連 接點輸 出 類 比 的 伺 服訊號。 1 1 又 本 發明 之CD機 使 用 具 有 複 數之上述 D/Α變換 介面 的 之 注 意 事 項 再 1 1 積 體 電 路 裝置 K實行 轉 軸 馬 達 控 制,拾訊 器輸送馬達控制 1 | I 對 焦 線 圏控 制,以 及 跟 踪 線 圏 (t r a c k i η g c 〇 i 1 )控制 0 笨 裝 [發明的實施彤態] 頁 1 1 圖 1中,1為D / A變換介面, 由1C形成。 在直流 電壓 V c c 1 1 之 電 源 線 4與接地線之間K串列連接定電流源5,第1開 關 1 I 6, 第2開 關7 K及定電流源。 第1與第2開關6,7之 連接 點 訂 1 A連接平滑電路9的一 端 〇 該 平 滑 電路9的另一端連 接端 子 1 1 | 10 0 對 端 子1 0則施加 >Λ 基 準 電 壓 V r e f 〇 ! 1 平 滑 電路 9由電阻R及 電 容 器 c之並列電路形成 。第 1開 1 1 關 6由順向脈衝訊號S 1控制, 而僅於其脈衝期間為 0 N 〇 第 線 ( 2開關7由 反向 脈衝訊 S2 控 制 i 並僅在其 脈衝期間為0 N 〇 1 1 又 於 施 加 順向 脈衝訊 Si 期 間 不 供給反向 脈衝訊號S2。 並 I 於 施 加 反 向脈 衝訊號 S2 期 間 不 供 給順向脈 衝訊號S 1。於此 i 1 脈 衝 Si N S2均 為pyM (脈 衝 幅 調 變 )訊號。 1 1 1 介 面 1的輸出端子11經由媛衝器2連接 至負載端子1 2〇 1 1 負 載 端 子 12例 如連接 於 馬 達 線 EBJ 圈 3。於施加脈衝S i 時, 茌 i I 其 脈 衝 期 間第 1開關6為 ON 〇 此 時 定電流源 5的定電 流通 過 1 1 第 1開關6流入 平滑電 路 9 〇 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 3 8 3 0 5 經濟部中央標準局員工消費合作社印製 B7 五、發明説明(4 ) 圖1中之A點的電壓為依存於第1開關6的關閉時間。亦 卽為比例於脈衝S :的脈衝幅升髙。在這期間第2開關7為 0 F F。其次於施加脈衝S 2時,第2開關7在其脈衝幅期間為 ON。此時第1開關6為OFF。 因此電流由端子10經平滑電路9及第2開關7流入定電 流源8而A點的電壓下降。A點的電壓供給至媛衝器2而供給 對應於其電壓的電流於線圈3。流入線圏3之電流的流向於 第1開關6為ON時如圖箭頭F1的方向,而於第2開關7為ON時 ,則如箭頭F2所示。 如上所述,依本實施形態其第1、第2開闞6、7僅由脈 衝Si、S2的波幅決定ON、 OFF的時間,由而決定輸出端子 11的電壓,因此驅動負載線圈3的控制訊號(此時為驅動電 流)亦僅依存於脈衝S 1、 S 2的波幅,不受脈衝S 1、S 2之波 峯值變化的影響。 圖2更詳细的表示圖1之介面1。圖中13為輸人順向脈 衝訊號Si之順向端子,14為輸入反向脈衝訊號S2的反向端 子。順向端子1 3連接於P N P電晶體Q 4的底極,電晶體Q 4的 集極為接地,其射極連接至a點。a點連接N P N電晶體Q 5的 基極,並連接定電流源18的輸出側。a點與接地之間連接 4個二極體。 電晶體Q5與電晶體Q6構成差動放大器。20為其定電流 源。電晶體Q6的底極連接於定電流源19與二極體電路23的 連接點b。電晶體Q6之集極連接於後述之電晶體Q9的基極 -----:-----^------ΐτ------^ (請先閱讀背面之注意事項再填寫本頁) 本纸張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) 6 3 8 30 5 經濟部中央標準局員工消費合作社印製 ^43935 8 377 一 —-...— ~ 五、發明説明(5 ) 一方面反向端子14連接於PNP電晶體Q1的基極,該電 晶體Q1的集極為接地,其射極經由二極體21連接於C點。 C點連接定電流源15並連接電晶體Q2的基極。電晶體Q2 與PHP電晶體Q3構成差動放大器,16為其定電流源β電晶 體Q3的基極連接於二極體踅路22與定電流源17之連接點廿 〇 電晶體Q2的集極連接電晶體Q7的基極,電晶體 的集極連接NPH電晶體Q8的基極。電晶體07,Q8的射極連 接至定電流源8。電晶體7的集極為連接至PNP電晶體Q9的 集極。 電晶體Q9的射極與其構成差動放大器之PNP電晶體 Q10的射極共同連接至定電流源5。電晶體之基極經由 2個二極體連接電源電壓Vcc的電源線25,同時並經由電阻 24連接於霄源線25。其基極並連接電晶體Q5的集極。電晶 體Q10構成圖1之開關6,而竃晶體Q8構成開關7。 其次說明圖2之電路的動作。首先於施加順向脈衝訊 號Si至順向端子!3時,電晶體Q4為OFF,電晶體Q5為ON。 由於此,電晶體Q10為一方面由於電晶體Q6為0FF,踅 晶體Q9亦為off。因此定電流源5的電流通過電晶體流 至A點。 此時反向端子14來施加脈衝,因此電晶體為0N,電 晶體Q2為ON, Q3為OFF。由於電晶體Q3為OFF,電晶體Q8亦 為OFF。由於此從定電流源5通過電晶體Q10流至A點的電流 由A點流至平滑電路9側得到平滑作用。 本紙張尺度適用中國國家操準((:11111£;)/\4規格(210父297公釐) 7 3 8 3 0 5 -----——----^------1T------i (請先聞讀背面之注意事項再填寫本頁) 經濟部中央標準局買工消費合作社印製 Α7 Β7 五、發明説明(6 ) 其次於供給反向脈衝訊號至反向端子14時,電晶體Q1 ,Q2成為OFF而Q7亦稱為OFF, —方面電晶體Q3為ON而使電 晶體Q 8為0 N。又由於未施加脈衝的電晶體Q 4之0 N ,電晶體 Q5為OFF, Q6為ON,電晶體Q9為ON, Q10為OFF。其结果電 流由端子104平滑電路9今A點今電晶體Q8今定電流源8的 方向流通。 圖3表示本發明之第2實施形態。上述圖1的電路連接 負載至接地,K基準電壓Vref為中心驅動負載3,然而圖 3之電路探用所謂BTL方式的負載驅動方式,將介面1之輸 出訊號輸入於2個緩衝放大器31及32,由其輸出驅動負載 〇 為使緩衝器31、32之輸出互相為反相,在緩衝器31的 前段設反相器30將介面1之輸出倒反以供給緩衝器31。 當施加如圖4所示順向脈衝訊號Si於介面1而不供給反 向脈衝訊號S2時,如圖5所示產生KVref為中心而為反相 之猨衝器31的輸出Vi與緩衝器32的輸出V2。當施加反向脈 衝訊號S2而不供給順向f衝訊號31時,Vi與V2的關係成為 相反。 圖6表示第3實施彤態。於此為提高增益設置電流/電 壓變換放大器(l/v AmPlifier)35,平滑電路9之電阻R的 一端連接於I/V放大器35的反轉輸入端子(-)。I/V放大器 35之非反轉輸入端子(+ )施加以基準電壓Vref,反轉輸入 端子(-)與輸出端子間連接電阻R1。 於此之e點與Vref·成為相同電位。流於e點的電流由1/ ---------神参------ΐτ------^ (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家摞準(CNS ) Α4規格(210Χ297公釐) 8 3 83 0 5 經濟部中央標準局員工消費合作社印製 /1 Ο 〇 口'、 Α7 、ι. ^ Β7 五、發明説明(7 ) V故大器35變換為電壓。其電K並經放大輸出。連接於1/ V放大器35之輸出惻的負載驅動電流與麵3之實施形態相同 Ο 其次以圖7表示使用本發明之電路於CD機的構成。40 為驅動馬達或線圈等負載之驅動IC, Μ上述BTL方式驅動 各負載。41為轉軸馬達,42為將拾訊器(pickup)碟片之半 徑方向輸送的輸送馬達,43為對焦線圈,44為跟跡線圈。 IC40中Μ對應於上述負載41〜44內裝圖3或圖6所示D/A變 換介面及驅動媛衝器電路。 56為光拾訊器,由其自碟片謓取的訊號經前置放大器 4 5供給於伺腋處理器4 6。該伺服處理器4 6包含轉軸控制電 路47,輸送馬達控制電路48,對焦錯誤檢出電路49,以及 跟踗錯誤檢出電路50等,由該等電路各輸出順向脈衝訊號 Si與反向脈衝訊號S2供給於驅動IC40。又馬達轉動狀態檢 出裝置的訊號亦為供給於伺服處理器4 6 ;於此省略其圖示 0 又伺服處理器46將前置放大器45之數據供給於數位訊 號處理等51。該數位處理器51將輸入的數據做解碼處理Μ 形成音頻訊號。該音頻信號由D/A變換器52變換為類比訊 號後,供姶於音頻放大器。54為喇叭,55為控制CD機全體 之微電腦。 [發明的效果] 如上所述,依照本發明,其D/A變換介面之輸出電壓 由平滑電路之時常數與開關的動作期間決定,開關的動作 I----.--^---抑衣------ΪΤ------^ (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CMS ) A4規格(210X297公釐) 9 3 8 3 05 ^439358 A7 B7五、發明説明(8 ) 期間僅依據於輸入之數位伺服脈衝詆號的波幅,不受脈衝 高度的影響,因此可Μ抑制脈衝之波峯值變化構成的輸出 可 此 因 内 置 。裝- 制路 控電 艮 圈 nfl Ληα. 伺積 的入 確裝 〇 正路本 待電成 期滑設 Μ 平裝 得將及 , 可 量 動於數 變由件 之又零 壓低 電減 圖 路 電 態 形 施 實 的 面 介 換 變 A / D 之 I—I .明 明發 說本 單 示 簡表 tt 的 面 圖 圖圖圖 圖圖圖 圖 成 構 路 電 细 詳 之 圖 路 電 態 形 施 實 的 路 電 服 何 之 明 發 圖本 示示 表表 2 3 之 3 施 實 1 另 的 路 電 服 Ο 〇 伺 圖圖及 形形面 波波介 用用換 明明變 說說/A 作作D b & 之 動 動 彳 . 明 為 圖 4 本 示圖示 表如表 4 5 6 圖 路 電 態 形 施 實 的 機 D C 之 明 發 本 圖示 電圖 態 形 圖圖 8 9 圖 路 電 的 路 電 服 〇 词 圖 及明 面說 介作 換動 變的 A r / 路 D電 之 - 3 之 用 8 習圖 示 示 表表 明 說 的 號 符 ----------^-- (請先閱讀背面之注意事項再填寫本頁) --° 線 經濟部中央標準局員工消費合作社印製 I張 紙 一本 X. 5
號 訊 源 — 衝 關 流卩脈 開 電 2 向 定第順 IX S 8 7 6 關 開 TJ- 第 虚 訊 路衝 電 脈 滑向 平反 9 2
C TA 動 1SS 達馬 轉 達圏 馬線 送踪 輸跟 2 4 4 4 器 圈理 線處 焦 服 對伺 N C /_1 |準 :標 家 -國 i國 I中 用 適 一釐 公-

Claims (1)

1439358 A8 B8 C8 D8 料/1年Ί 申請專利範圍
填讀委iTrl本恭榜JB徨是否键更原赀質内# 經濟部中央標準局J工消費合作社印製 1 . 一種D / Α變換介面,係用Μ變換數位伺服訊號Μ輸出類 比訊號;此介面具備: 供給定電流於輸出類比訊號之平滑電路的第1開關 ,及由前述平滑電路取出定電流的第2開關,而以前述 第1、第.2開關中之一的動作期間為由數位伺服訊號的 順向脈衝訊號控制,另一開關的動作期間為由數位伺 服訊號的反向脈衝訊號控制為其特徵者。 2. 如申請専利範圍第1項記載的D/A變換介面,其中,於 電源線與接地線之間以第1定電流源,第1開關,第2開 關,第2定電流源的順序串列連接,於前述第1,第2開 關的連接點與基準電位點間連接前述平滑電路,而由 前述連接點輸出類比的伺腋訊號為其特徵者。 3. —種伺服電路,Μ申請專利範圍第1項或第2項之D/A變 換介面的輸出使用BTL方式驅動負載為其特徼者。 4. 一種積體電路裝置,Μ具備複數之申請專利範圍第1項 或第2項之D/A變換介面為其特徵者。 5. —種CD機,以使用申請專利範圍第4項之積體電路裝置 於其轉軸馬達控制,拾訊器輸送馬達控制,對焦線圏 控制,跟踪線圏控制等為其特徵者。 I 訂 線 (請先閲讀背面之注意事項再填寫本頁) 木紙張尺度適用中國國家榇準(CNS ) Α4規格(210X297公釐) 11 38 30 5
TW085109620A 1995-08-24 1996-08-08 Interface for digital/analog conversion TW439358B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21560495A JP3254112B2 (ja) 1995-08-24 1995-08-24 D/a変換インターフェース

Publications (1)

Publication Number Publication Date
TW439358B true TW439358B (en) 2001-06-07

Family

ID=16675188

Family Applications (1)

Application Number Title Priority Date Filing Date
TW085109620A TW439358B (en) 1995-08-24 1996-08-08 Interface for digital/analog conversion

Country Status (4)

Country Link
US (1) US5719575A (zh)
JP (1) JP3254112B2 (zh)
KR (1) KR100425066B1 (zh)
TW (1) TW439358B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19740932A1 (de) * 1997-09-17 1999-04-01 Siemens Ag Schaltungsanordnung zur Bestimmung der Ausgangsleistung eines Schaltnetzteils
KR101020244B1 (ko) 2004-04-19 2011-03-07 페어차일드코리아반도체 주식회사 D/a변환 인터페이스
KR100635503B1 (ko) 2005-01-31 2006-10-17 삼성에스디아이 주식회사 귀환 회로부가 구비되는 액정표시장치
US7187316B1 (en) * 2006-02-06 2007-03-06 Brookhaven Science Associates, Llc Method and apparatus for clockless analog-to-digital conversion and peak detection
JP2012124774A (ja) * 2010-12-09 2012-06-28 Advantest Corp Ad変換装置およびda変換装置
CN106888012B (zh) * 2017-01-09 2023-06-16 四川埃姆克伺服科技有限公司 一种用于伺服控制器的差分型模拟量输入接口电路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8501896A (nl) * 1985-07-02 1987-02-02 Philips Nv Digitaal-analoog omzetter.
WO1992005552A1 (en) * 1986-03-04 1992-04-02 Yoshihiro Nakamura Magnetic recording device
JPH01173921A (ja) * 1987-12-28 1989-07-10 Sony Corp D/a変換器
JP2598138B2 (ja) * 1989-10-31 1997-04-09 株式会社東芝 D/a変換器

Also Published As

Publication number Publication date
JPH0964747A (ja) 1997-03-07
JP3254112B2 (ja) 2002-02-04
US5719575A (en) 1998-02-17
KR970012533A (ko) 1997-03-29
KR100425066B1 (ko) 2004-06-30

Similar Documents

Publication Publication Date Title
TW439358B (en) Interface for digital/analog conversion
JP3719853B2 (ja) 信号処理回路装置
JP3516178B2 (ja) プリアンプ回路装置
JPH0452649B2 (zh)
TW416227B (en) Level clamp circuit
JPS5947486B2 (ja) パルス幅変調増巾回路
JPH05504218A (ja) 周波数特性の補償された回路
JPH09298430A (ja) Ic化増幅回路
JP2711411B2 (ja) 演算増幅回路
KR0153555B1 (ko) 광디스크 구동장치의 모터 제어회로
JPH0552083B2 (zh)
JPH0527282B2 (zh)
JP2000339603A (ja) 磁気ディスクメモリ装置
KR100502563B1 (ko) 직류모터 구동 시스템
JP3462579B2 (ja) 増幅回路
JP2548419B2 (ja) 増幅回路
JP3534275B2 (ja) 電流源及び集積回路
JPH0440886B2 (zh)
JPH0135534B2 (zh)
JP3439252B2 (ja) 記録ドライブ回路及び磁気記録装置
JPH0341318Y2 (zh)
JP2839558B2 (ja) Pwm駆動回路
JPS6224974Y2 (zh)
JP2693861B2 (ja) 増幅回路
JPH01205612A (ja) 直流再生回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees