TW202205443A - 半導體裝置及其形成方法 - Google Patents

半導體裝置及其形成方法 Download PDF

Info

Publication number
TW202205443A
TW202205443A TW110111385A TW110111385A TW202205443A TW 202205443 A TW202205443 A TW 202205443A TW 110111385 A TW110111385 A TW 110111385A TW 110111385 A TW110111385 A TW 110111385A TW 202205443 A TW202205443 A TW 202205443A
Authority
TW
Taiwan
Prior art keywords
semiconductor layer
semiconductor
source
layer
epitaxial
Prior art date
Application number
TW110111385A
Other languages
English (en)
Other versions
TWI775371B (zh
Inventor
戴榮吉
白易芳
郭紫微
楊宗熺
游政衛
顏政雄
陳睿璿
李啟弘
育佳 楊
丁姮彣
游明華
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202205443A publication Critical patent/TW202205443A/zh
Application granted granted Critical
Publication of TWI775371B publication Critical patent/TWI775371B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0924Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02634Homoepitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種方法包含形成閘堆疊於半導體鰭片的第一部分上,移除半導體鰭片的第二部分以形成凹槽,以及從凹槽形成源極/汲極區域。源極/汲極區域的形成包含執行第一磊晶製程以生長第一半導體層,其中第一半導體層具有複數個垂直且筆直的邊緣,以及執行第二磊晶製程以生長第二半導體層於第一半導體層上。第一半導體層和第二半導體層具有相同的導電類型。

Description

有大著陸區的磊晶區域的接觸插塞
積體電路(Integrated Circuit;IC)材料和設計的技術進步已經產生了幾代IC,每一代都具有比前幾代更小且更複雜的電路。在IC發展的過程中,通常功能密度(例如,每一晶片面積上的互連裝置的數量)增加而幾何尺寸減小。這種比例縮小的過程藉由提高生產效率和降低相關成本而提供益處。
要實現這些進步,這種比例縮小還增加了IC處理和製造的複雜性,並且需要在IC處理和製造中進行類似的發展。舉例來說,已經引入了鰭式場效電晶體(Fin Field-Effect Transistor;FinFET)來替代平面電晶體。FinFET的結構和製造FinFET的方法正在開發中。
FinFET的形成通常涉及形成半導體鰭片、植入半導體鰭片以形成井區、形成虛設閘電極於半導體鰭片上、蝕刻半導體鰭片的一些部分、以及執行磊晶以再生長源極/汲極區域。
以下揭示提供許多不同實施方式或實施例,用於實現本揭示內容的不同特徵。以下敘述部件與佈置的特定實施例,以簡化本揭示內容。這些當然僅為實施例,並且不是意欲作為限制。舉例而言,在隨後的敘述中,第一特徵在第二特徵上方或在第二特徵上的形成,可包括第一特徵及第二特徵形成為直接接觸的實施方式,亦可包括有另一特徵可形成在第一特徵及第二特徵之間,以使得第一特徵及第二特徵可不直接接觸的實施方式。此外,本揭示內容可能會在不同的實例中重複標號和/或文字。重複的目的是為了簡化及明確敘述,而非界定所討論之不同實施方式和/或配置間的關係。
除此之外,空間相對用語如「下面」、「下方」、「低於」、「上面」、「上方」及其他類似的用語,在此是為了方便描述圖中的一個元件或特徵和另一個元件或特徵的關係。空間相對用語除了涵蓋圖中所描繪的方位外,該用語更涵蓋裝置在使用或操作時的其他定向。該裝置可以其他方式定向(旋轉90度或以其他定向),並且在此使用的空間相對用語可以同樣地被相應地解釋。
根據一些實施方式,提供鰭式場效電晶體(Fin Field-Effect Transistor;FinFET)及其形成方法。繪示出形成FinFET的中間階段。將討論實施方式的各種變化。根據一些實施方式,執行多個磊晶製程以形成FinFET的多個源極/汲極區域。磊晶製程包含執行第一磊晶製程以生長多個半導體條帶,半導體條帶具有多個垂直且筆直的邊緣,且半導體條帶的高度明顯大於半導體條帶的寬度。執行第二磊晶製程以垂直地和水平地生長多個源極/汲極區域,使得所得到的多個源極/汲極區域具有大面積的相對平坦的頂表面。因此,在不將源極/漏極區域的橫向尺寸增加很多的情況下,增加了源極/汲極接觸插塞的著陸區。磊晶製程的均勻性也得到改善。在各種視圖和說明性的實施方式中,相同的參考數字用於指示相同的元件。
第1圖至第11圖和第17圖至第20圖繪示根據一些實施方式的形成n型鰭式場效電晶體(Fin Field-Effect Transistor;FinFET)的中間階段的透視圖、截面圖和上視圖。在第22圖所示的處理流程200中還示意性地繪示第1圖至第11圖和第17圖至第20圖的製程。
在第1圖中,提供基板20。基板20可為半導體基板,例如主體(bulk)半導體基板、絕緣層上半導體(semiconductor-on-insulator;SOI)基板、或類似者,其可以是摻雜的(例如,具有一個p型或一個n型摻雜)或是未摻雜的。半導體基板20可為晶圓10的一部分,例如矽晶圓。一般來說,SOI基板是在絕緣層上形成的半導體材料層。絕緣層可以例如是埋入式氧化物(buried oxide;BOX)層、氧化矽層、或類似者。在基板上提供絕緣層,通常是矽或玻璃基板。也可使用其他基板,例如多層或漸變(gradient)基板。在一些實施方式中,半導體基板20的半導體材料可包含矽;鍺;包含碳摻雜的矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦的複合半導體;包含SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP、及/或GaInAsP的合金半導體;或其組合。
進一步參考第1圖,形成井區22於基板20中。在第22圖所示的製程流程200中,繪示為製程202。根據本揭示內容的一些實施方式,井區22是通過將p型雜質注入到基板20中而形成p型井區,p型雜質可為硼、銦或類似物。根據本揭示內容的其他實施方式,井區22是通過將n型雜質注入到基板20中而形成n型井區,n型雜質可為磷、砷、銻或類似物。所得的井區22可延伸至基板20的頂表面。n型或p型雜質濃度可等於或小於1018 cm-3 ,例如在約1017 cm-3 和約1018 cm-3 之間的範圍內。
參考第2圖,形成多個隔離區24以從基板20的頂表面延伸至基板20中。多個隔離區24在下文中也稱為多個淺溝槽隔離(shallow trench isolation;STI)區域。在第22圖所示的製程流程200中,繪示為製程204。在相鄰的多個隔離區24之間的基板20的部分稱為多個半導體條帶26。為形成多個隔離區24,在半導體基板20上形成襯墊氧化物層28和硬遮罩層30,然後圖案化襯墊氧化物層28和硬遮罩層30。襯墊氧化物層28可以是由氧化矽形成的薄膜。根據本揭示內容的一些實施方式,在熱氧化製程中形成襯墊氧化物層28,其中半導體基板20的頂表面層被氧化。襯墊氧化物層28當作介於半導體基板20和硬遮罩層30之間的黏著層。襯墊氧化物層28也可當作蝕刻硬遮罩層30的蝕刻停止層。根據本揭示內容的一些實施方式,硬遮罩層30由氮化矽所組成,舉例來說,利用低壓化學氣相沈積(low-pressure chemical vapor deposition;LPCVD)而形成。根據本揭示內容的實施方式,硬遮罩層30是通過矽的熱氮化或等離子體增強化學氣相沉積(plasma enhanced chemical vapor deposition;PECVD)而形成。在硬遮罩層30上形成光阻劑(未示出),然後對其進行圖案化。使用圖案化的光阻劑作為蝕刻遮罩對硬遮罩層30進行圖案化,以形成如第2圖所示的多個硬遮罩層30。
接著,圖案化的硬遮罩層30被用來當作蝕刻遮罩以蝕刻襯墊氧化物層28和基板20。然後用介電材料填充基板20中所得的多個凹槽。執行平坦化製程例如化學機械拋光(chemical mechanical polish;CMP)製程或機械研磨製程,以移除介電材料的多餘部分,而介電材料的剩餘部分為多個隔離區24。多個隔離區24可包含襯墊介電質(未示出),其可以是通過對基板20的表面層進行熱氧化而形成的熱氧化物。襯墊介電質也可以是使用例如原子層沉積(atomic layer deposition;ALD)、高密度等離子體化學氣相沉積(high-density plasma chemical vapor deposition;HDPCVD)或化學氣相沉積(chemical vapor deposition;CVD)而形成的沉積的氧化矽層、氮化矽層、或類似物。多個隔離區24也可包含在襯墊氧化物之上的介電材料,其中介電材料可以是利用可流動的化學氣相沉積(flowable chemical vapor deposition;FCVD)、旋轉塗佈(spin-on coating)或類似方法而形成。根據一些實施方式,襯墊介電質上的介電材料可以包括氧化矽。
多個硬遮罩層30的多個頂表面和多個隔離區24的多個頂表面可實質上彼此水平。多個半導體條帶26在相鄰的多個隔離區24之間。根據本揭示內容的一些實施方式,多個半導體條帶26為原始基板20的一部分,因此,多個半導體條帶26的材料和基板20的材料相同。根據本揭示內容的其他實施方式,多個半導體條帶26是替代的條帶,其通過蝕刻多個隔離區24之間的基板20的部分以形成凹槽,並且執行磊晶以在凹槽中再生長另一種半導體材料而形成。因此,多個半導體條帶26由與基板20不同的半導體材料所形成。根據一些實施方式,多個半導體條帶26由矽鍺、矽碳(silicon carbon)、或III-V族複合半導體材料所形成。
參考第3圖,多個隔離區24被凹陷,使得多個半導體條帶26的頂部部分凸出高於多個隔離區24的剩餘部分的多個頂表面24A以形成多個凸出鰭片36。在第22圖所示的製程流程200中,繪示為製程206。可以使用乾式蝕刻製程執行蝕刻,其中例如將NF3 和NH3 用作蝕刻氣體。在蝕刻製程期間,可能會產生電漿。也可以包括氬氣。根據本揭示內容的其他實施方式,多個隔離區24的凹槽是使用濕式蝕刻製程。例如,蝕刻化學物可以包括HF。
在上述繪示的實施方式中,鰭片可以通過任何合適的方法來圖案化。舉例來說,可以使用一種或多種微影製程來圖案化鰭片,包括雙圖案(double-patterning)或多圖案(multi-patterning)製程。一般來說,雙圖案或多圖案製程結合微影和自對準(self-aligned)製程,允許創建具有以下特徵的圖案,舉例來說,間距小於使用單個、直接微影製程可獲得的間距。在一實施方式中,舉例來說,在基板之上形成犧牲層,且使用一個微影製程來進行圖案化。使用自對準製程在圖案化的犧牲層旁邊形成間隔物。接著移除犧牲層,然後可以使用剩餘的間隔物或心軸(mandrel)對鰭片進行圖案化。
參考第4圖,形成多個虛設閘極堆疊38以在多個(凸出)鰭片36的頂表面和側壁上延伸。在第22圖所示的製程流程200中,繪示為製程208。多個虛設閘極堆疊38可以包含多個虛設閘極介電質(未繪示)和在多個虛設閘極介電質之上的多個虛設閘電極42。多個虛設閘電極42可以例如使用多晶矽形成,並且也可以使用其他材料。多個虛設閘極堆疊38的每一者可以包含在多個虛設閘電極42之上的一個(或複數個)硬遮罩層44。多個硬遮罩層44可以由氮化矽、氧化矽、碳氮化矽或它們的多層所形成。多個虛設閘極堆疊38可以跨過單個或多個凸出鰭片36和/或多個隔離區24。多個虛設閘極堆疊38也具有與多個凸出鰭片36的長度方向垂直的長度方向。
接著,閘極間隔物46形成在虛設閘極堆疊38的多個側壁上。在第22圖所示的製程流程200中,繪示為製程208。根據本揭示內容的一些實施方式,閘極間隔物46由例如氮化矽、碳氮化矽、或類似物的介電材料形成,並且可以具有包括多個介電層的單層結構或多層結構。
然後,執行蝕刻製程以蝕刻多個凸出鰭片36未被多個虛設閘極堆疊38和多個閘極間隔物46覆蓋的部分,從而得到第5圖所示的結構。在第22圖所示的製程流程200中,繪示為製程210。此凹槽可以是各向異性的,因此直接位於多個虛設閘極堆疊38和多個閘極間隔物46的底層的多個鰭片36部分受到保護,並且沒有被蝕刻。根據一些實施方式,多個凹陷的半導體條帶26的多個頂表面可以低於多個隔離區24的多個頂表面24A。相應地形成多個凹槽50。多個凹槽50包含位於多個虛設閘極堆疊38的相對兩側的一些部分,以及凸出鰭片36其餘部分之間的一些部分。
接著,如第6圖所示,多個n型磊晶區域(多個源極/汲極區域)54N通過選擇性地(通過磊晶)在多個凹槽50之內和之外生長一種(或多種)半導體材料而形成。根據這些實施方式,井區22為p型井區。根據一些實施方式,磊晶區域54N包含複數個磊晶層,磊晶層的每一者可以由或包含SiAs、SiP、SiCP、SiC、或類似物所形成。空氣隙56可以直接地形成在源極/汲極區域54N的一部分之下,其包含從兩個相鄰的凹槽50生成的合併的磊晶材料。在整個說明書中,將多個FinFET的通道寬度方向表示為方向CW(如第6圖所示),並且將通道長度方向(源極-漏極方向)表示為方向CL,方向CW和方向CL也在隨後的圖式中示出。
根據一些實施方式,多個磊晶區域54N的每一者包含磊晶層54N-1、磊晶層54N-2、磊晶層54N-3,和磊晶層54N-4,其可以使用不同的製程條件和/或具有不同的組成來形成。在整個說明書中,當兩層被稱為具有相同的組成時,這意味著這兩層具有相同類型的元素,並且這兩層中的元素的百分比彼此相同。相反地,當兩層被稱為具有不同的組成時,這兩層中的一層或者至少有一個元素不在另一層中,或者這兩層具有相同的元素,但是這兩層中的元素的原子百分比彼此不相同。
第7圖繪示在第6圖的參考截面7-7的截面圖。繪示的實例包含兩個源極/汲極區域54N,左側的源極/汲極區域54N包含從兩個半導體條帶26-1和26-2開始生長的磊晶半導體材料。右側的源極/汲極區域54N包含從一個半導體條帶26-3開始生長的磊晶半導體材料。第8圖繪示在第6圖的參考截面8A-8A或參考截面8B-8B的截面圖。
根據一些實施方式,執行第一磊晶製程以生長多個磊晶層54N-1。根據其他的實施方式,略過多個磊晶層54N-1的磊晶,而多個磊晶層54N-2直接地形成在多個半導體條帶26的多個頂表面。多個第一磊晶層54N-1可以包含SiAs、SiP、SiCP、SiC、或類似物。前驅物可以包含例如矽烷、乙矽烷,二氯矽烷、或類似物的含矽氣體,並且可以包含或不包含例如PH3 、AsH3 、或類似物的n型摻雜物的氣體。根據一些實施方式,多個第一磊晶層54N-1的磊晶在可以選擇地在第一溫度temp1下執行,使得所得的多個第一磊晶層54N-1是保形的。舉例來說,溫度temp1可以是在約600°C和約 800°C之間的範圍。多個磊晶層54N-1的厚度T1(第7圖)可以是在約5 nm和約10 nm之間的範圍。多個磊晶層54N-1可以具有在約5 x 1020 /cm3 和約1 x 1022 /cm3 之間的範圍的n型摻雜(若有摻雜,例如磷)濃度。多個磊晶層54N-1也可以包含碳,碳的濃度是在約1 x 1021 /cm3 和約1 x 1022 /cm3 之間的範圍。應該理解的是,也可以使用砷代替磷,且在多個磊晶層54N-1、54N-2、54N-3和54N-4中所討論的磷的濃度也可應用於砷的濃度。多個磊晶層54N-1的沉積方法可以包含化學氣相沉積(CVD)、分子束磊晶(molecular bean epitaxy;MBE)、物理氣相沉積(physical vapor deposition;PVD)、ALD、和類似方法。
然後多個磊晶層54N-2磊晶地生長。在第22圖所示的製程流程200中,繪示為製程212。根據一些實施方式,多個磊晶層54N-2可以包含SiAs、SiP、SiCP、或類似物。前驅物可以包含例如矽烷、乙矽烷,二氯矽烷、或類似物的含矽氣體,以及例如PH3 、AsH3 、或類似物的含n型摻雜的氣體。根據一些實施方式,多個磊晶層54N-2的磊晶在第二溫度下執行temp2,其相同或高於第一溫度temp1。所得的多個磊晶層54N-2可以具有在約1 x 1021 /cm3 和約1 x 1022 /cm3 之間的範圍的n型摻雜(例如磷)濃度。此形成方法可以包含CVD、分子束磊晶(MBE)、PVD、ALD、和類似方法,且此方法可以和形成多個磊晶層54N-1的方法相同或不同。
應該理解的是,第二溫度temp2將會影響多個邊緣54NE是否為垂直且筆直的(vertical-and-straight),因此,第二溫度temp2被控制在一選定的範圍內,例如在約600°C和約900°C之間的範圍內。多個垂直且筆直的邊緣可為在磊晶材料的(110)平面上。根據一些實施方式,一旦形成多個垂直且筆直的邊緣54NE,磊晶製程的延長導致多個垂直且筆直的邊緣54NE向上生長,而不是水平地生長。因此,多個磊晶層54N-2隨時間向上生長,而厚度T2不隨磊晶的進行而增加。根據其他實施方式,一旦形成多個垂直且筆直的邊緣54NE,連續的磊晶製程導致多個磊晶層54N-2垂直地且水平地生長。然而,垂直地生長速率VGR-N (vertical growth rate)明顯大於水平地生長速率HGR-N (horizontal growth rate),舉例來說,VGR-N/HGR-N之比值大於約5或大於約10。多個磊晶層54N-2可以具有多個三角形的頂面,每個三角形的頂面都由兩個傾斜且筆直的頂面組成。
根據一些實施方式,多個磊晶層54N-2的厚度T2 (第7圖)可以是在約30 nm和約40 nm之間的範圍之內。多個磊晶層54N-2的多個垂直且筆直的邊緣54NE具有高度H1,其可以大於約30 nm。高度H1也可以是在約30 nm和約150 nm之間的範圍之內,或是在約60 nm和約200 nm之間的範圍之內。H1/T2之比值可以約大於2或約大於5,或是在約5和約10之間的範圍之內。此外,如第8圖所示,磊晶層54N-2的頂表面可能與凸出鰭片36的頂表面齊平,或略低於凸出鰭片36的頂表面,舉例來說,高度差ΔH (第8圖)小於約10 nm。
然後生長多個磊晶層54N-3。在第22圖所示的製程流程200中,繪示為製程214。根據一些實施方式,多個磊晶層54N-3可以包含SiAs、SiP、SiCP、或類似物。多個磊晶層54N-3的組成可與底層的多個磊晶層54N-2的組成相同或不同。舉例來說,在多個磊晶層54N-3的n型摻雜濃度可以等於或大於在多個磊晶層54N-2的n型摻雜濃度。前驅物可以包含例如矽烷、乙矽烷、二氯矽烷、或類似物的含矽氣體,以及例如PH3 、AsH3 、或類似物的含n型摻雜物的氣體。根據一些實施方式,在低於第二溫度temp2的第三溫度temp3下執行多個磊晶層54N-3的磊晶。進一步選擇第三溫度temp3,使得當多個磊晶層54N-3垂直生長時也有明顯的橫向生長(不同於多個磊晶層54N-2)。根據一些實施方式,溫度temp3比溫度temp2低一個差值(temp2 – temp3),此差值大於約25°C,且可能在約25°C和約100°C之間的範圍內。舉例來說,溫度temp3可以在約500℃和約800℃之間的範圍內。根據一些實施方式,多個磊晶層54N-3的生長為保形的,具有相同厚度T3的不同部分,厚度T3可以約30nm和約40nm之間的範圍內。由於保形的增長,多個邊緣54NE’的一些部分是垂直且比直的,且這些部分在生長的半導體材料的(110)表面上。所得的多個磊晶層54N-3可以具有在約1 x 1021 /cm3 和約1 x 1022 /cm3 的範圍內的n型摻雜濃度。此形成方法可以包含CVD、分子束磊晶(MBE)、物理氣相沉積(PVD)、和類似的方法,且此形成方法可與形成多個磊晶層54N-1和54N-2的每一者的方法相同或不相同。
執行多個磊晶層54N-3的生長,直到從分開的多個磊晶層54N-2所生長的部分彼此合併為止。此外,可以執行此生長直到合併點55等於或高於多個磊晶層54N-2的多個尖頂53。
然後第四多個磊晶層54N-4磊晶地生長。根據一些實施方式,多個磊晶層54N-4可以包含SiAs、SiP、SiCP、或類似物。前驅物可以從用於形成多個磊晶層54N-1、54N-2和54N-3的相同前體物候選群組中選擇。根據一些實施方式,在溫度temp4執行多個磊晶層54N-4的磊晶,其可以在約600°C和約800°C的溫度範圍內。溫度temp4可以等於或大於溫度temp3。進一步選擇溫度temp4,使得多個磊晶層54N-4是保形的,或者多個磊晶層54N-3頂部上的頂部部分的生長速率高於多個磊晶層54N-3側壁上的側壁部分的生長速率。多個磊晶層54N-4可具有在約1 x 1020 /cm3 和約 1 x 1022 /cm3 之間的磷濃度。多個磊晶層54N-4的n型摻雜濃度也可能等於或小於多個磊晶層54N-3的n型摻雜濃度。此形成方法可以包含CVD、分子束磊晶(MBE)、物理氣相沉積(PVD)、和類似方法,且此形成方法可能相同或不同於形成多個磊晶層54N-3的方法。多個磊晶層54N-4的厚度T4可以在約2 nm和約10 nm之間的範圍內。
根據一些實施方式,多個磊晶層54N-1、54N-2、54-N3和54N-4中的溫度和所得的n-型摻雜物可以前述的任何值。根據一些實施方式,從多個磊晶層54N-2的生長至多個磊晶層54N-3的生長之轉變是通過降低溫度來實現的,而無需改變所有其他製程的條件,包括但不限於前驅物的類型、流速、分壓等。從多個磊晶層54N-1的生長至多個磊晶層54N-2的生長之轉變可能伴隨或不伴隨引入或增加含n型摻雜物的前驅物的流速以及升高溫度。從多個磊晶層54N-3的生長至多個磊晶層54N-4的生長之轉變可能伴隨或不伴隨引入或增加含n型摻雜物的前驅物的流速和/或升高溫度。
在磊晶步驟之後,可進一步植入p型或n型雜質至多個磊晶區域54N以形成多個源極和汲極區域,其也用參數54N標示。根據本揭示內容的其他實施方式,在磊晶期間,當磊晶區域54N原位摻雜有p型或n型雜質時,將跳過植入步驟。
第9圖繪示其中兩個磊晶區域54N生長並在磊晶製程完成之後彼此分離的截面圖。第10圖繪示多個磊晶區域54N的上視圖。上視圖是在多個凸出鰭片36的頂表面和底表面之間的位準(例如,第4圖中的位準9-9)上所獲得的,因此多個虛設閘極堆疊38和多個凸出鰭片都是在圖示的平面中。繪示出多個磊晶層54N-1、54N-2、54N-3和54N-4的每一者的位置。從多個凸出鰭片36的側壁生長出多個磊晶層54N-1,並且在多個磊晶層54N-1的相對部分之間生長多個磊晶層54N-2。多個磊晶層54N-3和54N-4也包含在多個磊晶層54N-2的相對側上的部分。第11圖根據一些實施方式繪示虛設閘極堆疊38、多個閘極間隔物46、多個STI區域22和多個磊晶區域54N的透視圖。
第17圖繪示形成接觸蝕刻停止層(Contact Etch Stop Layer;CESL) 58和層間介電質(Inter-Layer Dielectric;ILD) 60之後的結構的透視圖。在第22圖所示的製程流程200中,繪示為製程216。CESL 58可以由或包含氧化矽、氮化矽、碳氮化矽、或類似物所形成,其可利用CVD、ALD、或類似方法來形成。ILD 60可以包含使用例如FCVD、旋轉塗佈、CVD、或其他沉積方法所形成的介電材料。ILD 60可以由含氧的介電材料形成,其可以是基於氧化矽的材料,例如氧化矽、磷矽玻璃(phospho-silicate glass;PSG)、硼矽玻璃(boro-silicate glass;BSG)、摻硼磷矽玻璃(boron doped phospho-silicate glass;BPSG)、低介電常數的材料、或類似物。可以執行平坦化操作,例如CMP製程或機械研磨製程,以平整ILD 60、多個虛設閘極堆疊38和多個閘極間隔物46之間的多個頂表面。
接著,多個虛設閘極堆疊38包含蝕刻多個硬遮罩層44、多個虛設閘電極42和多個虛設閘極介電質,形成在多個閘極間隔物46之間的多個凹槽。在第22圖所示的製程流程200中,繪示為製程218。多個凸出鰭片36的頂表面和側壁暴露在多個凹槽中。接著,如第18圖所示,形成多個置換閘堆疊72於多個凹槽中。在第22圖所示的製程流程200中,繪示為製程220。多個置換閘堆疊72包含多個閘極介電質68和多個相應的閘電極70。
根據本揭示內容的一些實施方式,閘極介電質68包含介面層(interfacial layer;IL)作為其下部。IL形成在暴露的多個凸出鰭片36的頂表面和側表面。IL可以包含氧化層,例如氧化矽層,氧化層是通過多個凸出鰭片36的表面層的熱氧化或化學氧化,或通過沉積製程而形成。閘極介電質68也可以包含形成高k介電層於IL之上。高k介電層包含高k介電材料,例如氧化鉿、氧化鑭、氧化鋁、氧化鋯等或其複合層。高k介電材料的介電常數(k值)高於3.9,且可以高於約7.0。高k介電層形成為保形層,並且在多個凸出鰭片36的頂表面和側壁以及多個閘極間隔物46的頂表面和側壁上延伸。
進一步參考第18圖,閘電極70形成於閘極介電質68上。閘電極70可以包含複數個堆疊層,其可以形成為保形層,並且多個填充金屬區域填充未被複數個堆疊層填充的其餘凹槽。堆疊層可以包含阻擋層、在阻擋層上的一個或多個功函數層、以及可能在功函數層之上的膠層。根據一些實施方式,高k介電層和複數個堆疊層作為保形層逐層沉積,然後沉積多個填充金屬區域以完全填充多個凹槽。執行平坦化操作,例如CMP製程或機械研磨製程,以移除沉積材料的多餘部分,得到如第18圖所示的結構。根據一些實施方式,形成多個閘極隔離區域79以將每個長的多個閘堆疊72切割成兩部分,其中一部分當作電晶體76N-1 (第20圖)的閘堆疊,另一部分當作電晶體76N-2 (第20圖)的閘堆疊。
第19圖繪示根據一些實施方式的多個硬遮罩80的形成。在第22圖所示的製程流程200中,繪示為製程222。多個硬遮罩80的形成可以包含執行一蝕刻製程以凹陷多個閘堆疊72,使得多個凹槽形成在多個閘極間隔物46形成在之間,用介電材料填充多個凹槽,然後執行平坦化製程,例如CMP製程或機械研磨製程,以移除介電材料的多餘部分。多個硬遮罩80可以由氮化矽、氮氧化矽、氧碳氮化矽(silicon oxy-carbo-nitride)、或類似物所形成。
第20圖繪示多個源極/汲極接觸插塞82的形成。在第22圖所示的製程流程200中,繪示為製程224。多個源極/汲極接觸插塞82的形成包含蝕刻ILD 60以暴露CESL 58的底層部分,然後蝕刻CESL 58的暴露的底層部分以露出多個源極/汲極區域54N。在隨後的製程中,金屬層(例如鈦層)沉積且延伸至多個接觸孔。可以形成金屬氮化物覆蓋層。然後執行退火製程,使金屬層與多個源極/汲極區域54N的頂部部分反應,形成多個矽化物區域84。填充金屬材料,例如鎢、鈷或類似物,接著填入至多個接觸孔,然後進行平坦化製程以移除多餘的材料,從而形成多個源極/汲極接觸插塞82。也可形成多個閘極接觸插塞(未繪示)以穿過多個硬遮罩80的每一者的一部份以接觸多個閘電極70。因此形成多個N型FinFET 76N-1和76N-2。FinFET 76N-1包含合併的多個源極/汲極區域54N,且FinFET 76N-2包含離散的多個源極/汲極區域54N。
第12圖至第16圖繪示根據一些實施方式的p型FinFET的多個源極/汲極區域54P的形成。在第1圖至第5圖和第17圖至第20圖所示的相同部件在前述實施方式中由相同的附圖標記表示,除非另有說明,否則這些實施方式中的部件的材料和形成過程與相同的部件基本上相同。因此,可以在前面的實施方式的討論中找到關於第12圖至第16圖所示的部件的形成過程和材料的細節。
這些實施方式的初始步驟與第1圖至第5圖所示的步驟基本上相同。根據這些實施方式的井區22是n型井區。接著,如第12圖所示,形成p型的多個源極/汲極區域54P。從多個相鄰的半導體條帶中生長的磊晶材料相互融合,以在第12圖的左側形成源極/汲極區域54P,而第12圖的右側所示的多個源極/汲極區域54P是從單個半導體條帶26生長而成。多個源極/汲極區域54P包含在多個磊晶層54P-1之上的多個磊晶層54P-2和54P-3。可形成或不形成多個磊晶層54P-1。第13圖繪示一個橫截面圖,其尺寸標註在第13圖中,顯示了第12圖中的參考橫截面13-13。
根據一些實施方式。多個第一磊晶層54P-1 (若有形成)可以包含SiGe或Si。前驅物可以包含例如矽烷、乙矽烷,二氯矽烷、或類似物的含矽氣體。在前驅物中也可能有含鍺氣體,例如鍺烷、雙鍺烷、四氯化鍺或類似物。前驅物的流速可以在約10 Torr和約50 Torr之間的範圍內。沉積方法可以包含CVD、分子束磊晶(MBE)、PVD、ALD、或類似方法。前驅物可以沒有含p型摻雜物的氣體,或是可以包括含p型摻雜物的前驅物,例如三氯化硼(BCl3 )。根據一些實施方式,在多個磊晶層54P-1的沉積期間,晶圓溫度可以是在約400°C和約700°C之間的溫度範圍內。所得的多個磊晶層54P-1可以沒有鍺,或是具有低鍺濃度,舉例來說,小於約5 x 1020 /cm3 。多個磊晶層54P-1的厚度T5 (第13圖)可以小於約20 nm,且可以是在約2 nm和約20 nm之間的範圍內。
根據一些實施方式,多個第二磊晶層54P-2可以包含SiGe。前驅物可以包含例如矽烷、乙矽烷、二氯矽烷、或類似物的含矽氣體、例如鍺烷、雙鍺烷、四氯化鍺或類似物的含鍺氣體、含p型摻雜物的前驅物,例如三氯化硼(BCl3 )。前驅物的流速可以是在約10 Torr和約50 Torr之間的範圍內。根據一些實施方式,多個磊晶層54P-2具有多個垂直且筆直的邊緣54PE,其生長在半導體材料的(110)平面上。在多個磊晶層54P-2的磊晶中,一旦多個磊晶層54P-2生長得比多個隔離區24的頂表面高,就開始形成多個垂直且筆直的邊緣54PE。此外,一旦形成多個垂直且筆直的邊緣54PE,連續的生長導致多個磊晶層54P-2越來越高且越來越寬。垂直生長速率(horizontal growth rate) VGR-P2明顯地大於水平生長速率(horizontal growth rate) HGR-P2,舉例來說,VGR-P2/HGR-P2的比值大於4,且可以是在約4和約10之間的範圍內。根據一些實施方式。選擇晶圓溫度和鍺濃度的組合以獲得多個垂直且筆直的邊緣54PE,當溫度和鍺濃度的其中一者超出(高於或低於)所選溫度範圍和所選鍺濃度範圍時,將會形成傾斜的刻面(facet),隨著磊晶的進行,所得的磊晶層具有更大的橫向生長速率。導致所得的外延層具有更大的橫向生長速率。根據一些實施方式,為獲得多個垂直且筆直的邊緣54PE的生長,晶圓溫度可以是在約400°C和約700°C之間的範圍內,根據一些實施方式,在多個磊晶層54P-2中的鍺原子百分比可以是在約10百分比和約40百分比之間的範圍內。在多個磊晶層54P-2中的p型摻雜濃度可以是在約1 x 1020 /cm3 和約5 x 1020 /cm3 之間的範圍內。多個磊晶層54P-2的厚度T6比底層的半導體條帶26的寬度大。根據一些實施方式,多個磊晶層54P-2的厚度T6可以是在約5 nm和約20 nm之間的範圍內。沉積方法可以包含CVD、分子束磊晶(MBE)、物理氣相沉積(PVD)、ALD、或類似的方法,且此方法可以和形成多個磊晶層54N-1的方法相同或不同。
多個磊晶層54P-2的厚度T6比下層的半導體條帶26的寬度大。根據一些實施方式,多個磊晶層54P-2的厚度T6比約5 nm大,且可能是在約5 nm和約20 nm之間的範圍內。
根據一些實施方式,多個第三磊晶層54P-3可以包含SiGe。可以從形成多個磊晶層54P-2的相同候選前驅物中選擇形成多個磊晶層54P-3的前驅物,且可能與用於形成多個磊晶層54P-2的前驅物相同或不同。前驅物的流速可以是在約10 Torr和約50 Torr之間的範圍之內。根據一些實施方式,選擇晶圓溫度和鍺濃度的組合以獲得較小的VGR-P3/HGR-P3比值(垂直生長速率和水平生長速率的比值),使得多個相鄰的磊晶層54P-2的間隙可被填充。舉例來說,VGR-P3/HGR-P3比值可以是在約1和約3之間的範圍內。此外,多個磊晶層54P-3可以具有垂直且筆直的多個外部邊緣54PE’,其生長在半導體材料的(110)平面上。根據一些實施方式,為形成多個磊晶層54P-3,晶圓溫度可以是在約400°C和約700°C之間的範圍內,且晶圓溫度可以和形成多個磊晶層54P-2的溫度相同或不相同。可以選擇多個磊晶層54P-3中的鍺原子百分比高於多個磊晶層54P-2的鍺濃度(例如,藉由增加含鍺前驅物的流速),使得生長速率VGR-P3/HGR-P3比值小於VGR-P2/HGR-P2。舉例來說,在多個磊晶層54P-3中的鍺原子百分比可以是在約30百分比和約80百分比之間的範圍內。在多個磊晶層54P-3中的p型摻雜濃度可以高於或等於在多個磊晶層54P-2中的p型摻雜濃度,且可以是在約3 x 1020 /cm3 和約3 x 1021 /cm3 之間的範圍內。沉積方法可以包含CVD、分子束磊晶(MBE)、PVD、ALD或類似的方法。根據一些實施方式,此沉積方法可以相同(或不同)於形成多個磊晶層54P-2的方法。
根據一些實施方式,選擇在多個磊晶層54P-2中的鍺原子百分比以獲得垂直的多個邊緣。當從多個磊晶層54P-2的沉積過渡到多個磊晶層54P-3的沉積時,製程條件(例如含鍺前驅物的流速)增加,而所有其他製程條件(例如晶圓溫度、載氣流速等)都不會改變。
在形成如第12圖所示的多個源極/汲極區域54P之後,執行與第17圖至第20圖中所示過程相似的後續過程,所得的結構如第21圖所示。可以通過參考第20圖所示類似特徵的討論找到製程和材料的細節,於此不再贅述。所得的FinFET包含p型FinFET 76P-1和76P-2。
第13圖繪示如第12圖所示的兩個源極/汲極區域54P的截面圖。根據一些實施方式,多個磊晶層54P-3具有實質上平坦的頂面,頂表面在虛線86-86和虛線86’-86’之間實質上是平坦的。左側的(合併的)源極/汲極區域54P的多個平坦頂面54PT可以完全在虛線86-86的範圍之內。右側的源極/汲極區域54P的單個平坦頂面54PT可以完全虛線86’-86’的範圍之內。此外,多個磊晶層54P-3具有垂直且筆直的多個外部邊緣54PE’,其通過多個曲面連接到相應的多個平坦頂面54PT'。
第14圖繪示多個接觸插塞82上覆且電性連接至多個源極/汲極區域54P,其中符號h+代表p型FinFET的支配載體(孔)。示出由於具有多個源極/汲極區域54P的大的平坦頂面,在多個接觸插塞82與底層的多個源極/汲極區域54P之間的接觸面積較大,使得接觸電阻較小。此外,多個接觸插塞82著陸於具有高p型摻雜濃度的多個磊晶層54P-3上。因此,進一步減小了接觸電阻,並改善了所得的p型FinFET的性能。
第15圖和第16圖繪示一些實施方式和多個磊晶層54P-2和54P-3的特徵值。繪示出位準-A和位準-B兩條線,位準-A代表多個磊晶54P-2的多個垂直且筆直的邊緣54PE的頂部位準,位準-B代表多個磊晶層54P-3的多個垂直且筆直的邊緣54PE’的頂部位準。從位準-A至通道底部(多個隔離區24的頂表面24A)的垂直距離(vertical distance) VD1可以是在約20 nm和約80 nm之間的範圍內。從位準-B至通道底部(多個隔離區24的頂表面24A)的垂直距離VD2可以是在約30 nm和約100 nm之間的範圍內。
參考第15圖,根據一些實施方式,多個磊晶層54P-2的多個直的邊緣54PE的高度F1可以是在約10 nm和約70 nm之間的範圍內。在位準-A測得的多個磊晶層54P-2的寬度F2可以是在約5 nm和約50 nm之間的範圍內。F1/F2比值可以等於或大於1.0,且可以是在約2和約10之間的範圍內。多個磊晶層54P-3的多個直的邊緣54PE’的高度G1可以是在約20 nm和約90 nm之間的範圍內。在位準-B測得的多個磊晶層54P-2的寬度G2可以是在約30 nm和約300 nm之間的範圍內。G2/G1比值可以等於或大於1.0,且可以是在約2和約5之間的範圍內。
參考第16圖,根據一些實施方式,多個磊晶層54P-2的多個直的邊緣54PE的高度A1可以是在約10 nm和約70 nm之間的範圍內。在位準-A測得的磊晶層54P-2的寬度A2可以是在約5 nm和約50 nm之間的範圍內。A1/A2比值可以等於或大於2,且可以是在約2和約10之間的範圍內。多個磊晶層54P-3的多個直的邊緣54PE’的高度B1可以是在約20 nm和約90 nm之間的範圍內。在位準-B測得的多個磊晶層54P-2的寬度B2可以是在約30 nm和約300 nm之間的範圍內。B2/B1比值可以等於或大於1.0,且可以是在約2和約5之間的範圍內。
本揭示內容的實施方式採用獨特的組合以實現用於源極/汲極接觸插塞的小的橫向生長和大的著陸區。為形成n型FinFET的源極/汲極區域,調整溫度以實現垂直生長和隨後的保形生長。為了形成p型FinFET的源極/汲極區域,調整鍺原子百分比,以實現垂直生長和隨後的生長。
本揭示內容的實施方式具有一些有利的特徵。通過調整適當的製程條件和源極/汲極區域的組成,所得的源極/汲極區域包括具有垂直且筆直的邊緣的層,當源極/汲極區域橫向地生長時,垂直且筆直的邊緣的層會限制源極/汲極區域的橫向生長。這減少了相鄰源的極/汲極區域橋接的可能性。然後沉積額外的層以合併源極/汲極區域並增加橫向尺寸,使得將源極/汲極接觸插塞的著陸區增加到所需值。除此外,由於限制了源極/汲極區域的橫向尺寸,因此改善了晶圓均勻性。
根據本揭示內容的一些實施方式,一種方法包含形成閘堆疊於半導體鰭片的第一部分上;移除半導體鰭片的第二部分以形成凹槽;以及從凹槽形成源極/汲極區域,其中形成源極/汲極區域包含執行第一磊晶製程以生長第一半導體層,其中第一半導體層包含複數個垂直且筆直的邊緣;以及執行第二磊晶製程以生長第二半導體層於第一半導體層上,其中第一半導體層和第二半導體層具有相同的導電類型。在一實施方式中,複數個垂直且筆直的邊緣在第一半導體層的複數個(110)平面上。在一實施方式中,第一半導體層從下層的半導體條帶生長,下層的半導體條帶在複數個淺溝槽隔離區域的複數個相對部分之間,且其中具有複數個垂直且筆直的邊緣的第一半導體層的一部分比下層的半導體條帶寬。在一實施方式中,源極/汲極區域在複數個淺溝槽隔離區域的複數個相對部分之間具有一下部部分,且複數個垂直且筆直的邊緣屬於第一半導體層的凸出高於複數個淺溝槽隔離區域的一部分。在一實施方式中,相同的導電類型是n型,第一磊晶製程是在第一溫度下執行,且第二磊晶製程是在比第一磊晶製程低的第二溫度下執行。在一實施方式中,第一半導體層垂直地生長,而實質上沒有橫向生長,且其中第二半導體層保形地生長。在一實施方式中,相同的導電類型是p型,第一半導體層具有第一鍺原子百分比,且第二半導體層具有比第一鍺原子百分比高的第二鍺原子百分比。在一實施方式中,第一磊晶製程和該第二磊晶製程在一相同的溫度下執行。在一實施方式中,第一鍺原子百分比是在約10百分比和約40百分比之間的範圍內,且第二鍺原子百分比是在約30百分比和約80百分比之間的範圍內。
根據本揭示內容的一些實施方式,一種裝置包含半導體基板;複數個隔離區,延伸到半導體基板中;凸出的半導體鰭片,凸出高於複數個隔離區的複數個頂表面;閘堆疊,在凸出的半導體鰭片的頂表面和複數個側壁上;以及源極/汲極區域,在閘堆疊的一側上,源極/汲極區域包含第一半導體層,包含平行於彼此的第一垂直邊緣和第二垂直邊緣;第二半導體層,在第一半導體層上,其中第二半導體層從第一半導體層橫向且垂直地延伸。在一實施方式中,源極/汲極區域是n型。在一實施方式中,第一導體層在一截面上包含複數個三角形的頂面。在一實施方式中,第一垂直邊緣的高度與第一垂直邊緣和第二垂直邊緣之間的距離之比值大於約5。在一實施方式中,第二半導體層是保形的。在一實施方式中,源極/汲極區域是p型。在一實施方式中,第一半導體層更包含第一平坦頂面。在一實施方式中,第二半導體層更包含第二平坦頂面。
根據本揭示內容的一些實施方式,一種裝置包含複數個隔離區,包含第一部分和第二部分;半導體條帶,在第一部分和第二部分之間且接觸第一部分和第二部分;源極/汲極區域重疊半導體條帶,源極/汲極區域包含第一半導體層,第一半導體層包含在第一半導體層的複數個(110)平面上的第一垂直邊緣和第二垂直邊緣;以及第一傾斜頂面和第二傾斜頂面彼此接合以形成三角形,其中第一傾斜頂面和第二傾斜頂面分別連接到第一垂直邊緣和第二垂直邊緣;以及第二半導體層,在第一半導體層上。在一實施方式中,源極/汲極區域是n型,且第二半導體層是保形的。在一實施方式中,第二半導體層具有比第一半導體層更高的n型摻雜濃度。
上文概述多個實施方式的特徵,使得熟習此項技術者可更好地理解本揭示內容的態樣。熟習此項技術者應瞭解,可輕易使用本揭示內容作為設計或修改其他製程及結構的基礎,以便執行本文所介紹的實施方式的相同目的及/或實現相同優點。熟習此項技術者亦應認識到,此類等效構造並未脫離本揭示內容的精神及範疇,且可在不脫離本揭示內容的精神及範疇的情況下產生本文的各種變化、取代及更改。
10:晶圓 20:基板 22:井區 24:隔離區/STI區 24A:頂表面 26:半導體條帶 26-1:半導體條帶 26-2:半導體條帶 26-3:半導體條帶 28:襯墊氧化物層 30:硬遮罩層 36:鰭片 38:虛設閘極堆疊 42:虛設閘電極 44:硬遮罩層 46:閘極間隔物 9-9:位準 50:凹槽 53:尖頂 54N:磊晶區域/源極/汲極區域 54N-1:磊晶層 54N-2:磊晶層 54N-3:磊晶層 54N-4:磊晶層 54P:源極/汲極區域 54P-1:磊晶層 54P-2:磊晶層 54P-3:磊晶層 55:合併點 54NE:邊緣 54NE':邊緣 56:空氣隙 54P:源極/汲極區域 54P-1:磊晶層 54P-2:磊晶層 54P-3:磊晶層 54PE:邊緣 54PE':邊緣 54PT:平坦頂面 54PT':平坦頂面 58:接觸蝕刻停止層 60:層間介電質/ILD 68:閘極介電質 70:閘電極 72:閘堆疊 76N-1:電晶體/FinFET 76N-2:電晶體/FinFET 76P-1:FinFET 76P-2:FinFET 79:閘極隔離區域 80:硬遮罩 82:接觸插塞 84:矽化物區域 86-86:虛線 86'-86:虛線 200:製程流程 202, 204, 206, 208, 210, 212, 214, 216, 218, 220 ,222 ,224:製程 7-7:截面 8A-8A:截面 8B-8B:截面 13-13:截面 A1:高度 A2:寬度 B1:高度 B2:寬度 F1:高度 F2:寬度 G1:高度 G2:寬度 H1:高度 ΔH:高度差 T1:厚度 T2:厚度 T3:厚度 T4:厚度 T5:厚度 T6:厚度 CW:方向 CL:方向 VD1:垂直距離 VD2:垂直距離 h+:p型FinFET的支配載體(孔)
當結合附圖閱讀時,根據以下詳細描述可以最好地理解本揭示內容的各方面。應注意,根據業界中的標準實務,各種特徵未按比例繪製。實際上,出於論述清晰之目的,各種特徵的尺寸可以任意增加或減小。 第1圖至第11圖和第17圖至第20圖繪示根據一些實施方式的形成n型鰭式場效電晶體(Fin Field-Effect Transistor;FinFET)的中間階段的透視圖、截面圖和上視圖。 第12圖至第16圖和第21圖繪示根據一些實施方式的形成p型鰭式場效電晶體(Fin Field-Effect Transistor;FinFET)的中間階段的透視圖和截面圖。 第22圖繪示根據一些實施方式的用於形成FinFET的製程流程。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
200:製程流程
202,204,206,208,210,212,214,216,218,220,222,224:製程

Claims (20)

  1. 一種方法,包含: 形成一閘堆疊於一半導體鰭片的一第一部分上; 移除該半導體鰭片的一第二部分以形成一凹槽;以及 從該凹槽形成一源極/汲極區域,其中形成該源極/汲極區域包含: 執行一第一磊晶製程以生長一第一半導體層,其中該第一半導體層包含複數個垂直且筆直的邊緣;以及 執行一第二磊晶製程以生長一第二半導體層於該第一半導體層上,其中該第一半導體層和該第二半導體層具有一相同的導電類型。
  2. 如請求項1所述之方法,其中該些垂直且筆直的邊緣在該第一半導體層的複數個(110)平面上。
  3. 如請求項1所述之方法,其中該第一半導體層從一下層的半導體條帶生長,該下層的半導體條帶在複數個淺溝槽隔離區域的複數個相對部分之間,且其中具有該些垂直且筆直的邊緣的該第一半導體層的一部分比該下層的半導體條帶寬。
  4. 如請求項1所述之方法,其中該源極/汲極區域在複數個淺溝槽隔離區域的複數個相對部分之間具有一下部部分,且該些垂直且筆直的邊緣屬於該第一半導體層的凸出高於該些淺溝槽隔離區域的一部分。
  5. 如請求項1所述之方法,其中該相同的導電類型是n型,該第一磊晶製程是在一第一溫度下執行,且該第二磊晶製程是在比該第一磊晶製程低的一第二溫度下執行。
  6. 如請求項5所述之方法,其中該第一半導體層垂直地生長,而實質上沒有橫向生長,且其中該第二半導體層保形地生長。
  7. 如請求項1所述之方法,其中該相同的導電類型是p型,該第一半導體層具有一第一鍺原子百分比,且該第二半導體層具有比該第一鍺原子百分比高的一第二鍺原子百分比。
  8. 如請求項7所述之方法,其中該第一磊晶製程和該第二磊晶製程在一相同的溫度下執行。
  9. 如請求項7所述之方法,其中該第一鍺原子百分比是在約10百分比和約40百分比之間的一範圍內,且該第二鍺原子百分比是在約30百分比和約80百分比之間的一範圍內。
  10. 一種裝置,包含: 一半導體基板; 複數個隔離區,延伸到該半導體基板中; 一凸出的半導體鰭片,凸出高於該些隔離區的複數個頂表面; 一閘堆疊,在該凸出的半導體鰭片的一頂表面和複數個側壁上;以及 一源極/汲極區域,在該閘堆疊的一側上,該源極/汲極區域包含: 一第一半導體層,包含平行於彼此的一第一垂直邊緣和一第二垂直邊緣;以及 一第二半導體層,在該第一半導體層上,其中該第二半導體層從該第一半導體層橫向且垂直地延伸。
  11. 如請求項10所述之裝置,其中該源極/汲極區域是n型。
  12. 如請求項10所述之裝置,其中該第一導體層在一截面上包含複數個三角形的頂面。
  13. 如請求項10所述之裝置,其中該第一垂直邊緣的一高度與該第一垂直邊緣和該第二垂直邊緣之間的一距離之一比值大於約5。
  14. 如請求項10所述之裝置,其中該第二半導體層是保形的。
  15. 如請求項10所述之裝置,其中該源極/汲極區域是p型。
  16. 如請求項15所述之裝置,其中該第一半導體層更包含一第一平坦頂面。
  17. 如請求項15所述之裝置,其中該第二半導體層更包含一第二平坦頂面。
  18. 一種裝置,包含: 複數個隔離區,包含一第一部分和一第二部分; 一半導體條帶,在該第一部分和該第二部分之間且接觸該第一部分和該第二部分;以及 一源極/汲極區域,該源極/汲極區域重疊該半導體條帶,該源極/汲極區域包含: 一第一半導體層,包含: 在該第一半導體層的複數個(110)平面上的一第一垂直邊緣和一第二垂直邊緣;以及 一第一傾斜頂面和一第二傾斜頂面彼此接合以形成一三角形,其中該第一傾斜頂面和該第二傾斜頂面分別連接到該第一垂直邊緣和該第二垂直邊緣;以及 一第二半導體層,在該第一半導體層上。
  19. 如請求項18所述之裝置,其中該源極/汲極區域是n型,且該第二半導體層是保形的。
  20. 如請求項18所述之裝置,其中該第二半導體層具有比該第一半導體層更高的n型摻雜濃度。
TW110111385A 2020-07-22 2021-03-29 半導體裝置及其形成方法 TWI775371B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202063055052P 2020-07-22 2020-07-22
US63/055,052 2020-07-22
US17/143,681 US11652105B2 (en) 2020-07-22 2021-01-07 Epitaxy regions with large landing areas for contact plugs
US17/143,681 2021-01-07

Publications (2)

Publication Number Publication Date
TW202205443A true TW202205443A (zh) 2022-02-01
TWI775371B TWI775371B (zh) 2022-08-21

Family

ID=77358067

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110111385A TWI775371B (zh) 2020-07-22 2021-03-29 半導體裝置及其形成方法

Country Status (7)

Country Link
US (2) US11652105B2 (zh)
EP (1) EP3944334A1 (zh)
JP (1) JP2022022191A (zh)
KR (1) KR102584045B1 (zh)
CN (1) CN113496897A (zh)
DE (1) DE102021100629A1 (zh)
TW (1) TWI775371B (zh)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9012284B2 (en) 2011-12-23 2015-04-21 Intel Corporation Nanowire transistor devices and forming techniques
CN105531797A (zh) 2013-06-28 2016-04-27 英特尔公司 具有用于III-N外延的Si(100)晶片上的Si(111)平面的纳米结构和纳米特征
US9159833B2 (en) 2013-11-26 2015-10-13 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of semiconductor device
US9941406B2 (en) * 2014-08-05 2018-04-10 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with source/drain cladding
US9831116B2 (en) * 2015-09-15 2017-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. FETS and methods of forming FETs
US11437516B2 (en) * 2016-11-28 2022-09-06 Taiwan Semiconductor Manufacturing Co., Ltd. Mechanisms for growing epitaxy structure of finFET device
US10164042B2 (en) 2016-11-29 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US10297690B2 (en) * 2016-12-30 2019-05-21 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming a contact structure for a FinFET semiconductor device
CN109300845A (zh) * 2017-07-25 2019-02-01 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US10340190B2 (en) 2017-11-24 2019-07-02 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device structure and method for forming the same
KR102492300B1 (ko) * 2017-12-07 2023-01-27 삼성전자주식회사 반도체 소자
US11101347B2 (en) 2018-11-29 2021-08-24 Taiwan Semiconductor Manufacturing Company, Ltd. Confined source/drain epitaxy regions and method forming same
US11164944B2 (en) 2018-11-30 2021-11-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method of manufacturing a semiconductor device

Also Published As

Publication number Publication date
DE102021100629A1 (de) 2022-01-27
KR102584045B1 (ko) 2023-09-27
JP2022022191A (ja) 2022-02-03
US11652105B2 (en) 2023-05-16
US20220028856A1 (en) 2022-01-27
US20220384437A1 (en) 2022-12-01
CN113496897A (zh) 2021-10-12
EP3944334A1 (en) 2022-01-26
KR20220012162A (ko) 2022-02-03
TWI775371B (zh) 2022-08-21

Similar Documents

Publication Publication Date Title
US11830934B2 (en) Increasing source/drain dopant concentration to reduced resistance
CN107665862B (zh) 通过扩散掺杂和外延轮廓成型
US11948971B2 (en) Confined source/drain epitaxy regions and method forming same
TW201911389A (zh) 鰭式場效電晶體的製造方法
CN111200023B (zh) 集成电路器件和形成集成电路结构的方法
TWI828962B (zh) 半導體裝置及其形成方法
TW202034378A (zh) 積體電路裝置及其形成方法
CN110970489A (zh) 半导体器件和形成半导体器件的方法
US11302581B2 (en) Gate profile control through sidewall protection during etching
US20230011474A1 (en) Fin Bending Reduction Through Structure Design
TWI786528B (zh) 半導體結構和其形成方法
TWI775371B (zh) 半導體裝置及其形成方法
CN114792662A (zh) 半导体装置
TWI751763B (zh) 半導體裝置及其形成方法
TWI778507B (zh) 半導體元件及其形成方法
CN219457627U (zh) 半导体装置
US11804487B2 (en) Source/drain regions of semiconductor devices and methods of forming the same
KR102548071B1 (ko) 반도체 디바이스 및 방법
US20230369334A1 (en) Fin field-effect transistor and method of forming the same
TW202145351A (zh) 半導體元件的製造方法
TW202303984A (zh) 半導體裝置及其製造方法
KR20220021385A (ko) N-타입 finfet들 및 p-타입 finfet들을 위한 상이한 소스/드레인 프로파일들
CN112582403A (zh) 半导体结构及其形成方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent