TW202034313A - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TW202034313A
TW202034313A TW108121942A TW108121942A TW202034313A TW 202034313 A TW202034313 A TW 202034313A TW 108121942 A TW108121942 A TW 108121942A TW 108121942 A TW108121942 A TW 108121942A TW 202034313 A TW202034313 A TW 202034313A
Authority
TW
Taiwan
Prior art keywords
memory cell
voltage
threshold
level
data
Prior art date
Application number
TW108121942A
Other languages
English (en)
Other versions
TWI712049B (zh
Inventor
澁谷泰良
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW202034313A publication Critical patent/TW202034313A/zh
Application granted granted Critical
Publication of TWI712049B publication Critical patent/TWI712049B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/32Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3404Convergence or correction of memory cell threshold voltages; Repair or recovery of overerased or overprogrammed cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3427Circuits or methods to prevent or reduce disturbance of the state of a memory cell when neighbouring cells are read or written
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • G11C16/3459Circuits or methods to verify correct programming of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

實施形態提供一種抑制因資料保留造成之閾值電壓變化之影響之半導體記憶裝置。 根據實施形態,半導體記憶裝置包含具備複數個記憶胞之記憶胞陣列23、複數條字元線、字元線驅動器25、複數條位元線BL、經由複數條位元線BL檢測複數個記憶胞之資料並且對複數條位元線施加位元線電壓之感測放大器電路24、以及控制部22,控制部22控制字元線驅動器25及感測放大器電路24以執行對各記憶胞之資料寫入動作。控制部22在寫入動作中,根據選擇記憶胞之目標位準與鄰接記憶胞之閾值位準之差之狀態來變更位元線電壓,上述選擇記憶胞連接於成為寫入動作之對象之選擇字元,上述鄰接記憶胞連接於鄰接於選擇記憶胞之鄰接字元線。

Description

半導體記憶裝置
本發明之實施形態涉及一種半導體記憶裝置。
NAND(Not AND,反及)型閃速記憶體不僅存在將記憶胞設為能保持1位元(2值)資料之SLC(Single Level Cell,單層胞)之情形,亦存在將記憶胞構成為能保持2位元(4值)資料之MLC(Multi Level Cell,多層胞)、能保持3位元(8值)資料之TLC(Triple Level Cell,三層胞)或能保持4位元(16值)資料之QLC(Quad Level Cell,四層胞)之情形。
當對記憶胞進行資料寫入時,記憶胞之閾值電壓根據電荷儲存膜所儲存之電荷量發生變化。於記憶胞被設定高閾值電壓作為資料寫入之結果之情形時,於保持有寫入完成後之資料之狀態下經過時間(資料保留)有時會導致閾值電壓降低。又,於記憶胞被設定低閾值電壓作為資料寫入之結果之情形時,於保持有寫入完成後之資料之狀態下經過時間(資料保留)有時會導致閾值電壓上升。
實施形態提供一種抑制因資料保留造成之閾值電壓變化之影響之半導體記憶裝置。
根據實施形態,提供一種半導體記憶裝置,其具有:記憶胞陣列,其具備複數個記憶胞,上述複數個記憶胞可各自設定為複數個位準之閾值電壓中之任一個;複數條字元線,其分別連接於上述複數個記憶胞之閘極;字元線驅動器,其對上述複數條字元線分別施加電壓;複數條位元線,其分別連接於上述複數個記憶胞之一端;感測放大器電路,其經由上述複數條位元線檢測上述複數個記憶胞之資料,並且對上述複數條位元線施加位元線電壓;及控制電路,其控制上述字元線驅動器及上述感測放大器電路以執行對上述複數個記憶胞之資料寫入動作;且上述控制電路於上述寫入動作中,上述控制電路於上述寫入動作中,根據選擇記憶胞之目標位準與鄰接記憶胞之閾值位準之差之狀態來變更上述位元線電壓,上述選擇記憶胞連接於成為上述寫入動作之對象之選擇字元線,上述鄰接記憶胞連接於鄰接於上述選擇字元線之鄰接字元線。
以下,參照圖式對實施形態進行說明。
(第1實施形態) (記憶體系統之構成) 圖1係表示實施形態所涉及之記憶體系統之構成例之方塊圖。本實施形態之記憶體系統具備記憶體控制器1及非揮發性記憶體2。記憶體系統能夠與主機連接。主機例如係個人電腦、行動終端等電子機器。
非揮發性記憶體2係非揮發地記憶資料之半導體記憶裝置,例如具備NAND閃速記憶體。於本實施形態中,設非揮發性記憶體2為具有每個記憶胞能記憶3 bit之記憶胞之NAND記憶體、即3 bit/Cell(TLC:Triple Level Cell)之NAND記憶體來進行說明。非揮發性記憶體2經三維化。
記憶體控制器1依照來自主機之寫入請求控制對非揮發性記憶體2之資料寫入。又,記憶體控制器1依照來自主機之讀出請求控制資料自非揮發性記憶體2之讀出。記憶體控制器1具備RAM(Random Access Memory,隨機存取記憶體)11、處理器12、主機介面13、ECC(Error Check and Correct,錯誤檢查與校正)電路14及記憶體介面15。RAM11、處理器12、主機介面13、ECC電路14及記憶體介面15相互藉由內部匯流排16連接。
主機介面13將自主機接收到之請求、作為用戶資料之寫入資料等輸出至內部匯流排16。又,主機介面13將自非揮發性記憶體2讀出之用戶資料、來自處理器12之響應等發送至主機。
記憶體介面15基於處理器12之指示控制將用戶資料等寫入非揮發性記憶體2之處理及自非揮發性記憶體2讀出之處理。
處理器12總括地控制記憶體控制器1。處理器12例如為CPU(Central Processing Unit,中央處理單元)、MPU(Micro Processing Unit,微處理單元)等。處理器12在經由主機介面13自主機接收到請求之情形時,依照該請求進行控制。例如,處理器12依照來自主機之請求,對記憶體介面15指示將用戶資料及奇偶校驗寫入非揮發性記憶體2。又,處理器12依照來自主機之請求,對記憶體介面15指示自非揮發性記憶體2讀出用戶資料及奇偶校驗。
處理器12對於儲存於RAM11之用戶資料,決定在非揮發性記憶體2上之儲存區域(以下稱為記憶體區域)。用戶資料經由內部匯流排16儲存於RAM11。處理器12對作為寫入單位之頁單位之資料、即頁資料實施記憶體區域之決定。於本說明書中,將儲存於非揮發性記憶體2之一頁中之用戶資料定義為單元資料。單元資料例如經編碼作為碼字儲存於非揮發性記憶體2中。
再者,編碼並非必需。記憶體控制器1亦可不進行編碼便將單元資料儲存於非揮發性記憶體2中,於圖1中表示進行編碼之構成作為一構成例。於記憶體控制器1不進行編碼之情形時,頁資料與單元資料一致。又,可基於一個單元資料產生一個碼字,亦可基於將單元資料分割而成之分割資料產生一個碼字。又,亦可使用複數個單元資料產生一個碼字。
處理器12對每個單元資料決定寫入目標之非揮發性記憶體2之記憶體區域。對非揮發性記憶體2之記憶體區域分配物理位址。處理器12使用物理位址管理單元資料之寫入目標之記憶體區域。處理器12指定所決定之記憶體區域之物理位址,指示記憶體介面15將用戶資料寫入非揮發性記憶體2。處理器12管理用戶資料之邏輯位址(主機所管理之邏輯位址)與物理位址之對應。處理器12於接收到來自主機之包含邏輯位址之讀出請求之情形時,特定出與邏輯位址對應之物理位址,指定物理位址,對記憶體介面15指示用戶資料之讀出。
ECC電路14對RAM11所儲存之用戶資料進行編碼產生碼字。又,ECC電路14將自非揮發性記憶體2讀出之碼字解碼。
RAM11於記憶至非揮發性記憶體2之前暫時儲存自主機接收之用戶資料,或於向主機發送前暫時儲存自非揮發性記憶體2讀出之資料。RAM11例如為SRAM(Static Random Access Memory,靜態隨機存取記憶體)或DRAM(Dynamic Random Access Memory,動態隨機存取記憶體)等通用記憶體。
於圖1中,表示記憶體控制器1分別具備ECC電路14及記憶體介面15之構成例。然而,亦可將ECC電路14內置於記憶體介面15。又,亦可將ECC電路14內置於非揮發性記憶體2。
於自主機接收到寫入請求之情形時,記憶體控制器1以如下方式進行動作。處理器12將寫入資料暫時記憶於RAM11中。處理器12讀出RAM11所儲存之資料,輸入至ECC電路14。ECC電路14對所輸入之資料進行編碼,將碼字輸入至記憶體介面15。記憶體介面15將被輸入之碼字寫入非揮發性記憶體2。
於自主機接收到讀出請求之情形時,記憶體控制器1以如下方式進行動作。記憶體介面15將自非揮發性記憶體2讀出之碼字輸入至ECC電路14。ECC電路14對被輸入之碼字進行解碼,將已解碼之資料儲存至RAM11。處理器12將RAM11所儲存之資料經由主機介面13發送至主機。
圖2係表示本實施形態之非揮發性記憶體之構成例之方塊圖。非揮發性記憶體2具備NAND I/O(Input/Output,輸入/輸出)介面21、控制部22、NAND記憶胞陣列23、感測放大器電路24及字元線驅動器25。非揮發性記憶體2例如包含單晶片之半導體基板(例如矽基板)。
NAND I/O介面21接收自記憶體控制器1輸出之寫入使能信號WEn、讀出使能信號REn、位址閂使能信號ALE、指令閂使能信號CLE等控制信號。又,NAND I/O介面21接收自記憶體控制器1輸出之指令、位址、資料。
控制部(控制電路)22自NAND I/O介面21接收控制信號、指令、位址、資料,基於其等控制非揮發性記憶體2之動作。控制部22例如基於控制信號、指令、位址、資料來控制字元線驅動器25及感測放大器電路24,執行寫入動作、讀出動作、刪除動作等。
控制部22於被輸入寫入指令之情形時,控制感測放大器電路24及字元線驅動器25,將伴隨寫入指令輸入之資料寫入NAND記憶胞陣列23上之指定之位址。又,控制部22於被輸入讀出指令之情形時,控制感測放大器電路24及字元線驅動器25,自NAND記憶胞陣列23上之指定之位址讀出資料。
例如,控制部22為了對NAND記憶胞陣列23所包含之記憶胞(記憶胞電晶體)MT寫入資料,控制藉由字元線驅動器25對複數條字元線WL施加之電壓、及藉由感測放大器電路24對複數條位元線BL施加之電壓(位元線電壓)。
感測放大器電路24構成為能夠對複數條位元線BL獨立地施加電壓(或電流),又,能夠獨立地檢測複數條位元線BL之電壓(或電流)從而檢測各記憶胞MT之資料。即,感測放大器電路24能夠經由複數條位元線BL檢測複數個記憶胞MT之資料,並且對複數條位元線BL施加位元線電壓。
字元線驅動器25構成為能夠對複數條字元線及選擇閘極線獨立地施加編程電壓等各種電壓。即,字元線驅動器25能夠對複數條字元線施加編程電壓。
(NAND記憶胞陣列之構成) 圖3係表示三維構造之NAND記憶胞陣列23之區塊之構成例之圖。圖3表示構成三維構造之NAND記憶胞陣列(以下稱為記憶胞陣列)23之複數個區塊中之一個區塊BLK。記憶胞陣列以外之區塊亦具有與圖3同樣之構成。如下所述,記憶胞陣列23具備複數個記憶胞MT,複數個記憶胞MT可各自設定為複數個位準之閾值電壓之任一個。
如圖所示,區塊BLK例如包含4個串單元(SU0~SU3)。又,各個串單元SU包含複數個NAND串NS。此處,NAND串NS各自包含8個記憶胞MT(MT0~MT7)、及選擇電晶體ST1、ST2。再者,此處,NAND串NS所包含之記憶胞MT之個數為8個,但並不限定於8個,例如可為32個、48個、64個、96個。選擇電晶體ST1、ST2於電路上表示為一個電晶體,但於構造上亦可與記憶胞電晶體相同。又,例如為了提高截止特性,亦可分別使用複數個選擇電晶體作為選擇電晶體ST1、ST2。進而,亦可於記憶胞MT與選擇電晶體ST1、ST2之間設置虛設胞電晶體。
記憶胞MT係以於選擇電晶體ST1、ST2間串聯連接之方式配置。一端側之記憶胞MT7連接於選擇電晶體ST1,另一端側之記憶胞MT0連接於選擇電晶體ST2。
串單元SU0~SU3之各個選擇電晶體ST1之閘極分別連接於選擇閘極線SGD0~SGD3。另一方面,選擇電晶體ST2之閘極在位於同一區塊BLK內之複數個串單元SU間共同連接於同一選擇閘極線SGS。又,位於同一區塊BLK內之記憶胞MT0~MT7之閘極分別共同連接於字元線WL0~WL7。即,字元線WL0~WL7及選擇閘極線SGS在同一區塊BLK內之複數個串單元SU0~SU3間共同連接,而與此相對,選擇閘極線SGD即便於同一區塊BLK內亦在每個串單元SU0~SU3中獨立。
於構成NAND串NS之記憶胞MT0~MT7之閘極,分別連接有字元線WL0~WL7。即,複數條字元線WL連接於複數個記憶胞MT之閘極。於區塊BLK內位於同一行之記憶胞MTi之閘極連接於同一字元線WLi。再者,於以下說明中,存在將NAND串NS簡稱為「串」之情形。
各NAND串NS連接於對應之位元線。因此,各記憶胞MT經由NAND串NS所包含之選擇電晶體ST及其他記憶胞MT連接於位元線。複數條位元線BL各自包含複數個記憶胞,連接於複數個NAND串NS之一端。
如上所述,位於同一區塊BLK內之記憶胞MT之資料被一起刪除。另一方面,資料之讀出及寫入係以記憶胞組MG為單位(或以頁為單位)進行。於本說明書中,將連接於一個字元線WLi且從屬於一個串單元SU之複數個記憶胞MT定義為記憶胞組MG。於本實施形態中,非揮發性記憶體2係能保持3位元(8值)資料之TLC(Triple Level Cell)NAND記憶體。因此,一個記憶胞組MG能保持3頁資料。各記憶胞MT能夠保持之3位元分別對應於該3頁。
圖4係三維構造之NAND記憶胞陣列之一部分區域之剖視圖。如圖4所示,於p型阱區域(P-well)上形成有複數個NAND串NS。即,於p型阱區域上,積層有作為選擇閘極線SGS發揮功能之複數個配線層333、作為字元線WLi發揮功能之複數個配線層332、及作為選擇閘極線SGD發揮功能之複數個配線層331。
而且,形成有貫通該等配線層333、332、331到達p型阱區域之記憶體孔334。於記憶體孔334之側面,依序形成有阻擋絕緣膜335、電荷儲存膜(電荷保持區域)336、及閘極絕緣膜337,進而,於記憶體孔334內嵌埋有導電體柱338。導電體柱338例如包含多晶矽,作為於NAND串NS所包含之記憶胞MT以及選擇電晶體ST1及ST2進行動作時形成通道之區域發揮功能。即,配線層331、導電體柱338及其等之間之膜335~337分別作為選擇電晶體ST1發揮功能,配線層332、導電體柱338及其等之間之膜335~337分別作為記憶胞MT發揮功能,配線層333、各導電體柱338及其等之間之膜335~337作為選擇電晶體ST2發揮功能。
於各NAND串NS中,於p型阱區域上依序形成有選擇電晶體ST2、複數個記憶胞MT、及選擇電晶體ST1。於較導電體柱338更上側,形成有作為位元線BL發揮功能之配線層。於導電體柱338之上端,形成有將導電體柱338與位元線BL連接之接觸插塞339。
進而,於p型阱區域之表面內,形成有n+型雜質擴散層及p+型雜質擴散層。於n+型雜質擴散層上形成有接觸插塞340,於接觸插塞340上形成有作為源極線SL發揮功能之配線層。
以上之圖4中所示之構成於圖4之紙面之深度方向上排列有複數個,藉由在深度方向上排成一行之複數個NAND串之集合形成一個串單元SU。
(記憶胞電晶體之閾值分佈) 圖5係表示本實施形態之閾值電壓之閾值區域與資料編碼之關係之一例之圖。於圖5中,表示3 bit/Cell之非揮發性記憶體2之閾值分佈例。於非揮發性記憶體2中,藉由記憶胞MT之電荷儲存膜336所儲存之電荷量來記憶信息。各記憶胞MT具有與電荷量相應之閾值電壓。而且,記憶胞MT所記憶之複數個資料值分別對應於閾值電壓之複數個區域(閾值區域)。
圖5中記為Er、A、B、C、D、E、F、G之8個分佈(山型)表示8個閾值區域內各自之閾值分佈。如此,各記憶胞MT具有被7條邊界分隔之閾值分佈。圖5之橫軸表示閾值電壓,縱軸表示記憶胞數(胞數)之分佈。於相鄰之閾值區域之間設定寫入動作所使用之驗證電壓。
於本實施形態中,將閾值電壓為驗證電壓AV以下之區域稱為區域Er,將閾值電壓大於驗證電壓AV且為驗證電壓BV以下之區域稱為區域A,將閾值電壓大於驗證電壓BV且為驗證電壓CV以下之區域稱為區域B,將閾值電壓大於驗證電壓CV且為驗證電壓DV以下之區域稱為區域C。又,於本實施形態中,將閾值電壓大於驗證電壓DV且為驗證電壓EV以下之區域稱為區域D,將閾值電壓大於驗證電壓EV且為驗證電壓FV以下之區域稱為區域E,將閾值電壓大於驗證電壓FV且為驗證電壓GV以下之區域稱為區域F,將閾值電壓大於驗證電壓GV之區域稱為區域G。
又,將對應於區域Er、A、B、C、D、E、F、G之閾值分佈分別稱為分佈Er、A、B、C、D、E、F、G(第1~第8分佈)。AV~GV為成為各區域之邊界之閾值電壓。
於非揮發性記憶體2中,使複數個資料值分別對應於記憶胞MT之複數個閾值區域(即閾值分佈)。將該對應稱為資料編碼。預先規定該資料編碼,於資料寫入(編程)時,以成為與根據資料編碼記憶之資料值相應之閾值區域內之方式對記憶胞MT注入電荷。並且,於讀出時,對記憶胞MT施加讀出電壓,根據記憶胞MT之閾值係低於抑或高於讀出電壓來決定資料、即該記憶胞MT之閾值位準。
如圖5所示,讀出電壓AR、BR、CR、DR、ER、FR、GR分別設定為較驗證電壓AV、BV、CV、DV、EV、FV、GV低之電壓。
於圖5中,示出表示對應於各分佈之資料值之資料編碼。於本實施形態中,使8個閾值分佈(閾值區域)分別對應於3 bit之8個資料值。閾值電壓與對應於上位、中位、下位之各頁之位元之資料值之關係如下所示。 ·閾值電壓位於Er區域內之記憶胞為記憶“111”之狀態。 ·閾值電壓位於A區域內之記憶胞為記憶“011”之狀態。 ·閾值電壓位於B區域內之記憶胞為記憶“001”之狀態。 ·閾值電壓位於C區域內之記憶胞為記憶“101”之狀態。 ·閾值電壓位於D區域內之記憶胞為記憶“100”之狀態。 ·閾值電壓位於E區域內之記憶胞為記憶“110”之狀態。 ·閾值電壓位於F區域內之記憶胞為記憶“010”之狀態。 ·閾值電壓位於G區域內之記憶胞為記憶“000”之狀態。
如此,能夠針對每個閾值電壓之區域表示各記憶胞MT之3 bit之資料之狀態。再者,於記憶胞MT為未寫入之狀態(「刪除」之狀態)下,記憶胞MT之閾值電壓位於Er區域內。又,此處所示之符號中,比如Er(刪除)狀態下記憶“111”之資料、A狀態下記憶“011”之資料,於任意兩個鄰接之狀態間,僅1 bit資料發生變化。如此,圖5所示之編碼係在任意兩個鄰接區域間僅1 bit資料發生變化之格雷碼(Gray code)。
再者,於圖5中,以8個位準離散分佈之情形為例進行了說明,其係例如資料剛寫入後之理想狀態。因此,實際上可能發生鄰接之位準重疊之情形。例如,存在資料寫入後因干擾等導致分佈Er之上端與分佈A之下端重疊之情形。於此種情形時,例如使用ECC技術等校正資料。
(寫入動作) 首先,對本實施形態之寫入動作簡單地進行說明。首先,寫入動作大致包含編程動作與驗證動作。
編程動作係指藉由將電子注入電荷儲存膜336而使閾值電壓上升(或藉由禁止注入而維持閾值)之動作。以下,將使閾值電壓上升之動作稱為「“0”編程」或「“0”寫入」,對成為“0”編程對象之位元線BL賦予“0”資料。另一方面,將維持閾值電壓之動作稱為「“1”編程」、「“1”寫入」、或「寫入禁止」,對成為“1”編程對象之位元線BL賦予“1”資料。
驗證動作係指在編程動作後藉由讀出資料而判定記憶胞(記憶胞電晶體)MT之閾值電壓是否達到目標位準之動作。已達到目標位準之記憶胞MT其後被禁止寫入。
藉由反覆進行以上之編程動作與驗證動作之組合,使記憶胞MT之閾值上升至目標位準。
圖6表示編程動作時各配線之電位變化。如圖所示,首先,感測放大器電路24對各位元線BL傳送編程資料。對被賦予“0”資料之位元線BL施加接地電壓Vss(例如0 V)作為“L”位準。對被賦予“1”資料之位元線BL施加寫入禁止電壓Vinhibit(例如2.5 V)作為“H”位準。
又,字元線驅動器25選擇任一區塊BLK,進而選擇任一串單元SU。然後,對所選擇之串單元SU中之選擇閘極線SGD例如施加5 V,使選擇電晶體ST1成為接通狀態。另一方面,藉由對選擇閘極線SGS施加電壓Vss,使選擇電晶體ST2成為斷開狀態。
進而,字元線驅動器25對選擇區塊BLK中之非選擇串單元SU及非選擇區塊BLK中之非選擇串單元SU之選擇閘極線SGD及SGS施加電壓Vss,使選擇電晶體ST1及ST2成為斷開狀態。
又,源極線SL設為例如1 V(較選擇閘極線SGS之電位更高之電位)。
其後,字元線驅動器25將選擇區塊BLK中之選擇串單元SU中之選擇閘極線SGD之電位設為例如2.5 V。該電位係使被賦予“0”資料(0 V)之位元線BL所對應之選擇電晶體ST1接通,但使被賦予“1”資料(2.5 V)之位元線BL所對應之選擇電晶體ST1截止之電壓。
然後,字元線驅動器25在選擇區塊BLK中選擇任一字元線WL,對選擇字元線施加電壓Vpgm,對其他非選擇字元線WL施加電壓Vpass_pgm。電壓Vpgm為用以藉由穿隧現象將電子注入電荷儲存膜之高電壓,Vpgm>Vpass_pgm。將此時之串單元SU之情形表示於圖8中。圖7係表示編程動作時之串之情形之電路圖。
於圖7中,圖示有“0”寫入對象之位元線BL、及“1”寫入對象之位元線BL所對應之兩個NAND串。又,表示選擇了字元線WL3時之情形。
如圖所示,對選擇字元線WL3施加電壓Vpgm,對非選擇字元線WL0~WL2及WL4~WL7施加電壓Vpass_pgm。
於是,“0”寫入對象之位元線BL所對應之NAND串中,選擇電晶體ST1成為接通狀態。因此,連接於選擇字元線WL3之記憶胞MT3之通道電位Vch成為0 V。即,閘極與通道之間之電位差變大,其結果,電子被注入電荷儲存膜,記憶胞MT3之閾值上升。
在“1”寫入對象之位元線BL所對應之NAND串中,選擇電晶體ST1成為截止狀態。因此,連接於選擇字元線WL3之記憶胞MT3之通道成為電性浮動,藉由與字元線WL等之電容耦合使通道電位Vch上升至電壓Vpgm附近。即,閘極與通道之間之電位差變小,其結果,電子未被注入電荷儲存膜,記憶胞MT3之閾值維持不變(閾值分佈位準越向更高之分佈遷移則閾值越不會發生變動)。
(QPW動作) 再者,亦存在進行QPW(Quick pass write)動作作為編程動作之情形。
在上述(通常之)編程動作中,如圖6所示,對於對應於欲使閾值上升之記憶胞(記憶胞電晶體)MT之(被賦予“0”資料之)位元線BL施加“L”位準(例如接地電壓Vss,0 V),對於對應於不欲使閾值上升之記憶胞(記憶胞電晶體)MT之(被賦予“1”資料之)位元線BL施加“H”位準(例如2.5 V)。於該情形時,對於記憶胞組MG所包含之複數個記憶胞MT,僅能夠進行使閾值電壓上升或維持閾值電壓這兩種控制。
圖8係表示QPW動作時各配線之電位變化之圖。於QPW動作中,如圖8所示,對於與欲使閾值電壓以較小之變化幅度上升之記憶胞MT對應之位元線BL,例如施加高於“L”位準(接地電壓Vss,例如0 V)且低於“H”位準(寫入禁止電壓Vinhibit,例如2.5 V)之電壓。即,相較對應於欲使閾值電壓上升之記憶胞MT之(被賦予“0”資料之)位元線BL,更提高位元線BL之充電位準。藉此,於成為對象之記憶胞MT中,通道電位Vch相較“L”位準(接地電壓Vss,例如0 V)上升。因此,與該通道電壓Vch之上升量相應地,對選擇字元線WL施加之電壓Vpgm造成之電子向電荷儲存膜336之注入得以緩和。因此,藉由利用QPW動作,對於記憶胞組MG所包含之複數個記憶胞MT,能進行使閾值電壓上升、維持閾值、或者使閾值電壓以較小之變化幅度上升這三種控制。以下,將為了進行該QPW動作而對位元線BL施加之電壓稱為QPW電壓Vbl_qpw。
圖9及圖10係以閾值電壓為橫軸,以胞數為縱軸對QPW動作引起之閾值電壓之變化進行說明之圖。圖9係用以對通常之編程動作進行說明之圖,圖10係用以對QPW動作進行說明之圖。
於圖9及圖10中,分佈DEr表示區域Er之閾值分佈,分佈DS1a表示對於目標位準之區域A之各記憶胞MT,藉由例如第一次循環之寫入所獲得之閾值分佈之一例。於圖9之示例中,表示對目標位準之區域A之各記憶胞MT進行使用驗證電壓Vv之驗證動作。再者,於通常之編程動作中,位元線電壓例如固定於0 V,編程電壓=實效編程電壓。
因分佈DS1a未達到驗證電壓Vv,故對於該等各記憶胞MT使編程電壓增加ΔVpgm,實施第二次循環。
編程電壓增加ΔVpgm之結果係各記憶胞MT之閾值電壓上升與ΔVpgm相當之量(箭頭),獲得分佈DS1b。對於具有高於驗證電壓Vv之閾值電壓之分佈DS1b中之記憶胞MT,設為寫入禁止,對於未達到驗證電壓Vv之分佈DS1b中之記憶胞MT,於下一次之第三次循環中,使編程電壓再增加ΔVpgm進行寫入。
其結果,未達到驗證電壓Vv之分佈DS1b中之記憶胞MT之閾值電壓上升與ΔVpgm相當之量(箭頭),獲得分佈DS1c。對於具有高於驗證電壓Vv之閾值電壓之分佈DS1c中之記憶胞MT,設為寫入禁止,對於未達到驗證電壓Vv之分佈DS1c中之記憶胞MT,於下一次之第四次循環中,使編程電壓再增加ΔVpgm進行寫入。其結果,未達到驗證電壓Vv之分佈DS1c中之記憶胞MT之閾值電壓上升與ΔVpgm相當之量(箭頭),獲得分佈DS1。分佈DS1表示記憶胞MT全體具有較驗證電壓Vv更高之閾值電壓,設定為目標位準之所有記憶胞MT被設為寫入禁止。
於QPW動作時,例如,如圖10所示,作為驗證電壓,除使用與驗證電壓Vv相當之驗證電壓VvH以外,還使用較驗證電壓VvH低之電壓之驗證電壓VvL來進行驗證動作。以下,將驗證電壓VvH亦稱作驗證高位準,將驗證電壓VvL亦稱作驗證低位準。藉此,判定成為對象之記憶胞MT之閾值電壓為低於驗證低位準之值、或為驗證低位準與驗證高位準之間之值、抑或為高於驗證高位準之值。以下,將判定閾值電壓為驗證低位準與驗證高位準之間之值之記憶胞稱作通過寫入胞(pass write cell)。再者,此處作為QPW動作,表示為了判定記憶胞MT之閾值電壓,對字元線WL施加驗證低位準與驗證高位準這兩種電壓之示例,如下所述,亦可一面使對字元線WL施加之電壓保持固定一面變更感測放大器電路24之動作參數(例如使感測時間變短)而執行驗證動作。
然後,於記憶胞MT之閾值電壓低於驗證低位準之情形時,使編程電壓與通常同樣地增加ΔVpgm,於閾值電壓為高於驗證高位準之值之情形時設為寫入禁止,於閾值電壓為驗證低位準與驗證高位準之間之值之情形時,將實效編程電壓之增加量設定為小於ΔVpgm之電壓。
於QPW動作中,為了將實效編程電壓之增加量設定為小於ΔVpgm之電壓,使編程電壓Vpgm增加ΔVpgm,同時使位元線電壓自Vbl_L增加至QPW電壓Vbl_qpw(Vbl_L<Vbl_qpw)。因此,實效編程電壓之增加量成為(ΔVpgm-Vbl_qpw)。
於圖10之示例中,對目標位準之區域A之各記憶胞MT進行使用驗證低位準及驗證高位準之驗證動作。設為該驗證動作在寫入序列中之第n(n為自然數)次循環進行,對於分佈DS1a中未達到驗證低位準之記憶胞MT,使實效編程電壓增加ΔVpgm實施第(n+1)次循環。藉此,對於該成為對象之記憶胞MT,閾值電壓上升與ΔVpgm相當之量(空心箭頭)。
另一方面,對於分佈DS1a中驗證低位準與驗證高位準之間之記憶胞MT,使編程電壓增加ΔVpgm,同時使位元線電壓增加QPW電壓Vbl_qpw,實施第(n+1)次循環。藉此,對於該成為對象之記憶胞MT,實效編程電壓增加(ΔVpgm-Vbl_qpw),閾值電壓上升與該實效編程電壓之增加量相當之量(實心箭頭)。其結果,對於該成為對象之記憶胞MT,期待藉由第(n+1)次循環超過驗證高位準。如此,藉由第(n+1)次循環獲得閾值分佈DS1b_qpw。
對於具有高於驗證高位準之閾值電壓之分佈DS1b_qpw中之記憶胞MT,設為寫入禁止,對於未達到驗證低位準之分佈DS1b_qpw中之記憶胞MT,於下一次第(n+2)次循環中,進而使實效編程電壓增加ΔVpgm進行寫入。又,對於分佈DS1b_qpw中驗證低位準與驗證高位準之間之記憶胞MT(對所連接之位元線BL施加位元線電壓Vbl_L),使編程電壓增加ΔVpgm,同時使位元線電壓增加QPW電壓Vbl_qpw,實施第(n+2)次循環。藉此,對於該成為對象之記憶胞MT,實效編程電壓增加(ΔVpgm-Vbl_qpw),閾值電壓上升與實效編程電壓之增加量相當之量(實心箭頭)。其結果,對於該成為對象之記憶胞MT,期待藉由第(n+2)次循環超過驗證高位準。如此,藉由第(n+2)次循環獲得閾值分佈DS1c_qpw。
對於具有高於驗證高位準之閾值電壓之分佈DS1c_qpw中之記憶胞MT,設為寫入禁止,對於分佈DS1c_qpw中驗證低位準與驗證高位準之間之記憶胞MT,於下一次第(n+3)次循環中,使編程電壓增加ΔVpgm,同時使位元線電壓增加QPW電壓Vbl_qpw,實施第(n+3)次循環。藉此,對於該成為對象之記憶胞MT,實效編程電壓增加(ΔVpgm-Vbl_qpw),閾值電壓上升與實效編程電壓之增加量相當之量(實心箭頭)。其結果,對於該成為對象之記憶胞MT,期待藉由第(n+3)次循環超過驗證高位準。如此,藉由第(n+3)次循環,獲得閾值分佈DS1_qpw。
如圖9所示,於通常之編程動作中,目標位準之區域A之各記憶胞MT具有閾值分佈DS1所示之分佈,目標區域之寬度成為ΔVpgm。與此相對,於QPW動作中,如圖10所示,目標位準之區域A之各記憶胞MT具有閾值分佈DS1_qpw所示之分佈,目標區域之寬度成為ΔVpgm-Vbl_qpw,能夠使閾值分佈之寬度變窄。
如圖10所示,QPW動作時之閾值分佈之寬度對應於閾值電壓變化之大小、即實效編程電壓之增加量之大小。因此,藉由使位元線電壓變大且使實效編程電壓之增加量變小,能夠使閾值電壓變化之大小變小,從而使閾值分佈之寬度更小。
(驗證動作) 驗證動作係驗證是否已通過編程動作使選擇字元線WL所涉及之各記憶胞MT即選擇記憶胞MT之閾值電壓已達到驗證位準、即是否已對選擇記憶胞MT寫入了所期望之資料的動作。即,驗證動作係為了驗證選擇記憶胞MT之閾值電壓而作為寫入動作之一環執行之讀出動作。
圖11係表示驗證動作時各配線之電位變化之圖。字元線驅動器25選擇已進行編程動作之區塊BLK及串單元SU,對所選擇之區塊BLK中之選擇閘極線SGS及所選擇之串單元SU中之選擇閘極線SGD施加例如5 V。藉此,於所選擇之串單元SU所包含之NAND串中,選擇電晶體ST1與選擇電晶體ST2之兩者成為接通狀態。
另一方面,對非選擇之區塊BLK中之選擇閘極線SGS及所選擇之區塊BLK中之非選擇之串單元SU中之選擇閘極線SGD施加電壓Vss,使選擇電晶體ST1及/或ST2成為斷開狀態。藉此,於非選擇之串單元SU所包含之NAND串中,至少選擇電晶體ST1成為斷開狀態。又,於非選擇之區塊BLK所包含之NAND串中,選擇電晶體ST1與選擇電晶體ST2之兩者成為斷開狀態。
又,字元線驅動器25在選擇區塊BLK中選擇任一字元線WL,對選擇字元線施加電壓Vcgrv,對其他非選擇字元線WL施加電壓Vread。例如,於已進行用以使記憶胞MT之閾值電壓成為狀態A之編程動作之情形時,於驗證動作中,使用電壓AV作為電壓Vread。同樣地,於已進行用以使記憶胞MT之閾值電壓成為狀態B之編程動作之情形時,於驗證動作中,使用電壓BV作為電壓Vcgrv。電壓Vread係用以使連接於非選擇字元線WL之記憶胞MT與其等之閾值電壓無關地接通之電壓,Vread>Vcgrv(GV)。
然後,感測放大器電路24將各位元線BL充電至電壓Vbl。電壓Vbl大於源極線SL之電壓Vsl,Vbl>Vsl。藉此,於所選擇之串單元SU所包含之NAND串中,根據連接於選擇字元線WL之記憶胞MT之閾值電壓,電流自位元線BL側流向(或不流向)源極線SL側。藉此,能夠驗證閾值電壓是否已上升至所期望之位準。
如上所述,寫入動作係藉由反覆進行包含編程動作與驗證動作之循環執行。於編程動作中,對選擇字元線WL施加編程電壓Vpgm。於接下來之驗證動作中,與要驗證之閾值位準對應地施加電壓AV~GV中之至少一個。再者,於各循環中,有時在執行編程動作後反覆進行多次驗證動作。相反地,於各循環中,有時在執行編程動作後不執行驗證動作。
(感測放大器電路) 其次,對感測放大器電路24進行說明,感測放大器電路24對各位元線BL供給位元線電壓,並且進行記憶胞MT所記憶之資料之讀出及驗證動作。
圖12係表示圖1中之感測放大器電路24之具體構成之一例之電路圖。感測放大器電路24包含與位元線BL0~BL(m-1)分別建立關聯之複數個感測放大器單元SAU,於圖12中,表示連接於1根位元線BL之一個感測放大器單元SAU之詳細電路構成。
如圖12所示,感測放大器單元SAU包含感測放大器部SA、以及鎖存電路SDL、ADL、BDL、CDL、兩個DDL及XDL。感測放大器部SA以及鎖存電路SDL、ADL、BDL、CDL、兩個DDL及XDL以能夠相互接收資料之方式連接。其中鎖存電路SDL、ADL、BDL、CDL及兩個DDL藉由匯流排LBUS連接。鎖存電路SDL、ADL、BDL、CDL、兩個DDL及XDL暫時保持讀出及寫入資料及後述各種資料。鎖存電路XDL連接於控制部22,用於在感測放大器單元SAU與控制部22之間進行資料之輸入輸出。
鎖存電路ADL、BDL、CDL在寫入動作時儲存與目標位準對應之位元資料。如下所述,兩個鎖存電路DDL儲存與鄰接記憶胞MT之閾值位準相關之信息。
鎖存電路SDL包含例如逆變器50、51及n通道MOS電晶體52、53。逆變器50之輸入節點及逆變器51之輸出節點連接於節點LAT。逆變器51之輸入節點及逆變器50之輸出節點連接於節點INV。藉由逆變器50、51保持節點INV、LAT之資料。來自控制部22之寫入資料供給至節點LAT。節點INV中保持之資料為節點LAT中保持之資料之反轉資料。
電晶體52之汲極-源極路徑之一端連接於節點INV,另一端連接於匯流排LBUS。又,電晶體53之汲極-源極路徑之一端連接於節點INV,另一端連接於匯流排LBUS。對電晶體53之閘極輸入控制信號STL,對電晶體52之閘極輸入控制信號STI。
再者,因各鎖存電路ADL、BDL、CDL、兩個DDL及XDL之電路構成與鎖存電路SDL相同,故省略說明。再者,對感測放大器單元SAU供給之各種控制信號係自控制部22賦予。
感測放大器部SA例如包含p通道MOS(Metal Oxide Semiconductor,金屬氧化物半導體)電晶體40、n通道MOS電晶體41~48、及電容器49。
感測放大器部SA在讀出動作中,感測對應之位元線BL所讀出之資料,判定所讀出之資料為“0”或為“1”。又,感測放大器部SA在編程動作中,將對應之位元線BL設定成與寫入之資料“0”、“1”相應之電壓值。
在感測放大器部SA中,電晶體40~44參與編程動作。於供給作為內部電源電壓之電壓VDD之電源線與節點COM之間,串聯連接電晶體40之源極-汲極路徑及電晶體41之汲極-源極路徑。又,於節點COM與供給作為接地電壓之電壓Vss之節點SRC之間,連接電晶體44之汲極-源極路徑。又,於節點COM與位元線BL之間,串聯連接電晶體42之汲極-源極路徑及電晶體43之汲極-源極路徑。
電晶體40、44之閘極連接於節點INV。因此,於對應於“0”資料,節點LAT為低位準(以下稱為“L”)之情形時,INV維持高位準(以下稱為“H”),電晶體40斷開而電晶體44接通。相反地,於對應於“1”資料,節點LAT為“H”之情形時,節點INV維持“L”,電晶體40接通而電晶體44斷開。
於編程動作時,對電晶體45、46之閘極分別供給之控制信號HLL、XXL為“L”,電晶體45、46斷開。對電晶體41供給之控制信號為“H”,電晶體41接通。又,通常在編程動作時,藉由控制信號BLC、BLS將電晶體42、43導通。
因此,當“0”資料保持於節點LAT中時,電晶體40斷開而電晶體44接通,來自節點SRC之電壓Vss(例如0 V)等位元線電壓Vbl_L供給至位元線BL。又,當“1”資料保持於節點LAT中時,電晶體40接通而電晶體44斷開,根據對電晶體42、43賦予之控制信號BLC、BLS,例如對位元線BL供給2.5 V等位元線電壓Vbl_H。
又,於本實施形態中,於QPW動作時,對於連接於與通過寫入胞對應之位元線BL之感測放大器單元SAU,鎖存電路SDL之節點INV設定在“H”。藉此,電晶體40斷開。又,藉由控制信號BLX使電晶體41亦斷開。於該狀態下,藉由適當設定控制信號BLC及控制信號BLS而藉由電晶體42及43對位元線BL供給QPW時之電壓。
於本實施形態中,控制部22藉由對控制信號BLC及BLS之設定進行控制而變更QPW時之電壓。
感測放大器部SA之所有電晶體40~48及電容器49參與驗證動作。於電晶體40之汲極與節點COM之間,串聯連接電晶體45之汲極-源極路徑及46之汲極-源極路徑。又,於匯流排LBUS與基準電位點之間,串聯連接電晶體48之汲極-源極路徑及47之汲極-源極路徑。電晶體45之源極與電晶體46之汲極連接於感測節點SEN,感測節點SEN連接於電晶體47之閘極。對電晶體45~48之閘極分別施加控制信號HLL、XXL、感測節點SEN之電壓或控制信號STB。感測節點SEN經由電容器49被施加時鐘CLK。
其次,對於驗證動作,參照圖13進行說明。圖13係表示圖12之感測放大器電路24之動作波形之圖。
首先,字元線驅動器25對選擇字元線施加與目標位準相對應之驗證電壓Vv作為驗證電壓,對非選擇字元線施加高於驗證電壓Vv之非選擇讀出電壓Vread(例如5~7 V)。
於驗證動作時,控制部22首先將節點INV設為“L”,使電晶體40接通。又,藉由控制信號BLX使電晶體41接通,並且將控制信號BLC及控制信號BLS設定在規定之電壓,藉此使位元線BL固定於固定之電壓(例如0.5 V)。又,藉由將控制信號HLL設定為規定電壓,將感測節點SEN充電至較位元線BL之電壓更高之規定之預充電電壓Vpre。於該狀態下,當將控制信號XXL設為“H”時(t3),電流自感測節點SEN經由電晶體46、42及43流入位元線BL,感測節點SEN之電壓逐漸降低。
感測節點SEN之電壓根據驗證對象之記憶胞(選擇記憶胞)之閾值電壓之狀態發生變化。即,當選擇記憶胞MT之閾值電壓低於驗證電壓Vv時,選擇記憶胞MT為接通狀態,較大之胞電流流入選擇記憶胞MT,感測節點SEN之電壓降低之速度變快。又,於選擇記憶胞MT之閾值電壓高於驗證電壓Vv時,選擇記憶胞MT為斷開狀態,流入選擇記憶胞MT之胞電流較小,或胞電流不流入選擇記憶胞MT,感測節點SEN之電壓降低之速度變慢。
因此,於自開始將感測節點SEN之電荷放電之放電開始時t3經過第1期間之第1時點t4、即將控制信號XXL設為“H”後經過第1期間之時點,將控制信號XXL設為“L”,並且將控制信號STB設為“H”使電晶體48接通時,根據感測節點SEN之電壓為“L”或“H”,電晶體47接通或斷開。
例如,於選擇記憶胞MT為寫入不足胞時,其閾值電壓低於驗證電壓Vv,且兩者之差較大,因而選擇記憶胞MT為完全接通狀態,較大之胞電流流入選擇記憶胞MT。因此,感測節點SEN之電壓急速降低,電壓下降量在到達時刻t4前達到dV,於時刻t4,感測節點SEN成為“L”,電晶體47斷開,電流不自匯流排LBUS流入基準電壓點。
又,於選擇記憶胞MT為通過寫入胞時,其閾值電壓低於驗證電壓Vv,且兩者之差較小,因而較小之胞電流流入選擇記憶胞MT。因此,感測節點SEN之電壓緩慢降低,電壓下降量在到達時刻t4前未達到dV,於時刻t4,感測節點SEN保持與“H”對應之電壓。因此,電晶體47接通且電流自匯流排LBUS流入基準電壓點。
又,於選擇記憶胞MT為寫入完成胞時,其閾值電壓高於驗證電壓Vv,所以選擇記憶胞MT為斷開狀態,流入選擇記憶胞MT之胞電流非常小,或胞電流不流入選擇記憶胞MT。因此,感測節點SEN之電壓非常緩慢地降低,電壓下降量在到達時刻t4前未達到dV,於時刻t4,感測節點SEN保持“H”。因此,電晶體47接通,且電流自匯流排LBUS流入基準電壓點。
如此,首先能夠進行寫入不足胞之篩選。圖15之DET1表示根據在第1時點t4是否有電流流入匯流排LBUS所得之感測節點SEN之位準之檢測結果、亦即閾值電壓是否超過驗證低位準之檢測結果。
其後,於圖13之t5,將控制信號STB設為低位準,使電晶體48斷開。接下來,於t6,再次將控制信號XXL設為“H”。其次,於經過上一步驟中將感測節點SEN之電荷放電之第1期間(t3至t4)以及第2期間(t6至t7)之第2時點t7,將控制信號XXL設為“L”,並且將控制信號STB設為“H”,使電晶體48接通。藉此,於第2時點t7,根據感測節點SEN之電壓為“L”或為“H”,電晶體47接通或斷開。
例如,於選擇記憶胞MT為寫入不足胞時,感測節點SEN之電壓急速降低,電壓下降量在到達時刻t4前便已經達到dV,於時刻t7,感測節點SEN亦為“L”。因此,電晶體47斷開,電流不自匯流排LBUS流入基準電壓點。
又,於選擇記憶胞MT為通過寫入胞時,其閾值電壓低於驗證電壓Vv,且兩者之差較小,因此較小之胞電流流入選擇記憶胞MT。因此,感測節點SEN之電壓緩慢地降低,電壓下降量在到達時刻t7前達到dV,於時刻t7感測節點SEN成為“L”。因此,電晶體47斷開,電流不自匯流排LBUS流入基準電壓點。
又,於選擇記憶胞MT為寫入完成胞時,其閾值電壓高於驗證電壓Vv,因此流入選擇記憶胞MT之胞電流非常小或胞電流不流入選擇記憶胞MT。因此,感測節點SEN之電壓非常緩慢地降低,電壓下降量在到達時刻t7前未達到dV,於時刻t7,感測節點SEN亦保持“H”。因此,電晶體47接通,電流自匯流排LBUS流入基準電壓點。
如此,能夠進行通過寫入胞及寫入完成胞之篩選。圖13之DET2表示根據在第2時點t7是否有電流流入匯流排LBUS所得之感測節點SEN之位準之檢測結果、亦即閾值電壓為驗證低位準與驗證高位準之間之值或為超過驗證高位準之檢測結果。
如圖13所示,例如在DET1及DET2均為“L”時,選擇記憶胞MT被識別為寫入不足胞,於DET1為“H”且DET2為“L”時,選擇記憶胞MT被識別為通過寫入胞,於DET1及DET2均為“H”時,選擇記憶胞MT被識別為寫入完成胞。
再者,上述感測放大器部SA之動作僅為一例。例如亦可為:為了檢測選擇記憶胞MT之閾值電壓是否超過驗證高位準及驗證低位準,例如藉由字元線驅動器25對選擇字元線連續施加與目標位準對應之驗證電壓Vv及稍低於其之電壓作為驗證電壓,從而在各驗證電壓施加期間藉由感測放大器部SA檢測流入選擇記憶胞MT之電流。
控制部22判定出為寫入不足胞、通過寫入胞或寫入完成胞之哪一種,基於判定結果控制感測放大器電路24設定位元線電壓。於該情形時,控制部22在寫入通過編程動作時,根據寫入對象之記憶胞MT之位準、循環等,使QPW動作時之電壓發生變化。
(資料保留對閾值分佈之影響) 對選擇記憶胞MT之資料寫入完成後,於保持有所寫入之資料之狀態下經過期間(資料保留)有時會引起閾值位準發生變動。例如,於對選擇記憶胞MT之資料寫入中,於電荷對電荷儲存膜336之注入量較多、且鄰接於選擇記憶胞MT之記憶胞(以下稱為「鄰接記憶胞」或「連接於鄰接字元線之記憶胞」等)之電荷儲存膜336中儲存電荷量較少之情形時,寫入完成後,選擇記憶胞MT之閾值位準可能會降低。又,例如在對選擇記憶胞MT之資料寫入中,於電荷對電荷儲存膜336之注入量較少、且鄰接記憶胞MT之電荷儲存膜336中儲存電荷量較多之情形時,寫入完成後,選擇記憶胞MT之閾值位準可能會上升。
換言之,於選擇記憶胞MT之閾值位準較高且鄰接記憶胞MT之閾值位準較低之情形時,於對選擇記憶胞MT之資料寫入後,可能會產生選擇記憶胞MT之閾值位準之降低。於選擇記憶胞MT之閾值位準較低且鄰接記憶胞MT之閾值位準較高之情形時,於對選擇記憶胞MT之資料寫入後,可能會產生選擇記憶胞MT之閾值位準之上升。
於以下說明中,將電荷之注入量較多即閾值位準較高之記憶胞稱為高位準記憶胞,將電荷之注入量較少即閾值位準較低之記憶胞稱為低位準記憶胞。
圖14及圖15係用以對電荷儲存膜336中之電子之移動量進行說明之圖。
在選擇字元線WL(n)之選擇記憶胞MT之目標位準之閾值較高時,於對應於選擇字元線WL(n)之記憶胞MT之電荷儲存膜336中,儲存較多之電荷(此處為電子e)。
然而,與字元線WL(n)之高位準記憶胞MT同一通道之鄰接於高位準記憶胞MT之一個或兩個鄰接記憶胞MT之閾值位準低於高位準記憶胞MT之閾值位準時,電荷會經由電荷儲存膜336自高位準記憶胞MT向鄰接記憶胞MT移動。
圖14表示選擇記憶胞MT為高位準記憶胞且鄰接記憶胞MT為低位準記憶胞之情形。於該情形時,高位準記憶胞MT之電荷儲存膜336之電荷向鄰接記憶胞MT之電荷儲存膜336移動。如圖14所示,選擇字元線WL(n)之閘極下之電荷儲存膜336之電荷向鄰接字元線WL(n+1)及WL(n-1)之閘極下之電荷儲存膜336流出。
圖15表示鄰接記憶胞MT之電荷儲存膜336之電荷量較圖14之鄰接記憶胞MT之電荷儲存膜336之電荷量多之情形。即,圖15表示與圖14之情形相比鄰接記憶胞MT之閾值位準更高之情形。
電荷自圖15之高位準記憶胞MT之流出量較圖14之情形時之電荷之流出量少。反過來說,電荷自圖14之高位準記憶胞MT之流出量較圖15之情形時之電荷之流出量多。藉由將圖14之箭頭R1之長度表現為較圖15之箭頭R2之長度長而表示電荷自圖14之高位準記憶胞MT之流出量較圖15之情形時之電荷之流出量多。
於各記憶胞MT為記憶多值之三維構造之記憶胞MT之情形時,資料寫入後,伴隨時間經過發生此種電荷之移動時,鄰接之閾值分佈彼此有一部分靠近或重疊,導致資料讀出時之裕度降低。
圖16係用以對資料保留對閾值分佈之影響進行說明之說明圖。再者,於圖16中,省略阻擋絕緣膜335與閘極絕緣膜337。於圖16之左側,表示在對應於字元線WL(n)之記憶胞MT之電荷儲存膜336中與高目標位準相對應地保持有較多電荷之狀態。選擇記憶胞MT之電荷量遵照與目標位準相應之閾值分佈。圖16之左側之各閾值分佈DS表示與目標位準相應之閾值分佈。
各閾值分佈自資料寫入完成後,伴隨著時間經過,自圖16之右側之虛線所示之各閾值分佈DS起,如實線所示之閾值分佈DSs所示般偏移。高位準記憶胞MT向低位準側偏移,低位準記憶胞MT向高位準側偏移。其結果,閾值分佈DSs彼此之一部分重疊,若使用基於與各目標位準相應之閾值分佈設定之讀出電壓,則會發生資料之誤讀出。
(閾值分佈變動對策) 於本實施形態中,於對選擇記憶胞MT進行資料寫入前,確認鄰接之記憶胞MT之資料(閾值位準)。於是,根據鄰接記憶胞MT之資料與選擇記憶胞MT之目標位準(閾值位準)之差,使對選擇記憶胞MT注入之電荷量變化。
例如,於鄰接記憶胞MT之閾值位準低於選擇記憶胞MT之目標位準時,使對選擇記憶胞MT注入之電荷量增多。又,於鄰接記憶胞MT之閾值位準高於選擇記憶胞MT之目標位準時,使對選擇記憶胞MT注入之電荷量減少。
此處,根據選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準之狀態,對選擇記憶胞MT注入之電荷量變更。使對選擇記憶胞MT注入之電荷量增多之情形係鄰接記憶胞MT之閾值位準為規定之閾值位準以上且選擇記憶胞MT之目標位準未達規定之閾值位準之情形。使對選擇記憶胞MT注入之電荷量減少之情形係鄰接記憶胞MT之閾值位準未達規定之閾值位準且選擇記憶胞MT之目標位準為規定之閾值位準以上之情形。電荷量之注入量之變更係藉由QPW動作時QPW電壓Vbl_qpw之增減進行。
圖17係表示QPW動作中QPW電壓Vbl_qpw之增減之判斷基準之圖。橫軸表示選擇記憶胞MT之目標位準,縱軸表示鄰接記憶胞MT之閾值位準。
於選擇記憶胞MT之目標位準為Er至C之任一個,且兩個鄰接記憶胞MT之閾值位準均為D至G之任一個之情形時,伴隨時間經過,產生選擇記憶胞MT之電荷之增加。於該情形時,與圖17中之區域α對應。
又,於選擇字元線WL(n)之各選擇記憶胞MT之目標位準為D至G之任一個,且兩個鄰接記憶胞MT之閾值位準均為Er至C之任一個時,伴隨時間經過,產生選擇記憶胞MT之電荷之減少。於該情形時,與圖17中之區域β之狀態對應。
控制部22在對選擇記憶胞MT之資料寫入時進行QPW動作時,判別為選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準處於圖17所示之區域α之情形或為處於區域β之情形。控制部22基於該判別結果,判定是否需要進行QPW電壓Vbl_qpw之增減。
再者,此處,對於選擇記憶胞MT之目標位準之位準範圍,以位準D為基準,判定是否為位準D以上,且對於鄰接記憶胞MT之閾值位準範圍亦判定是否為位準D以上,但基準位準亦可不為D,進而,目標位準之位準範圍與鄰接記憶胞MT之閾值位準範圍亦可不同。
圖18係用以對QPW動作時QPW電壓Vbl_qpw增減引起之閾值分佈之變化進行說明之圖。
QPW動作係當判定記憶胞MT之閾值電壓處於驗證高位準之驗證電壓VvH與驗證低位準之驗證電壓VvL之間時執行。於選擇記憶胞MT之目標位準範圍與鄰接記憶胞MT之閾值位準範圍為上述區域α之情形時,控制部22使QPW電壓Vbl_qpw上升。其結果,閾值分佈如單點劃線所示,閾值電壓向較低側移動。又,於選擇記憶胞MT之目標位準範圍與鄰接記憶胞MT之閾值位準範圍為上述區域β之情形時,控制部22使QPW電壓Vbl_qpw減少。其結果,閾值分佈如雙點劃線所示,閾值電壓向較高側移動。
圖19係用以對本實施形態所涉及之QPW使選擇記憶胞MT之閾值分佈發生之變化進行說明之圖。於對選擇記憶胞MT之資料寫入時,於選擇記憶胞MT為高位準記憶胞且鄰接記憶胞MT為低位準記憶胞之情形時(區域β之情形時),使QPW電壓Vbl_qpw降低以使選擇記憶胞MT之閾值電壓上升。又,於對選擇記憶胞MT之資料寫入時,於選擇記憶胞MT為低位準記憶胞且鄰接記憶胞MT為高位準記憶胞之情形時(區域α之情形時),使QPW電壓Vbl_qpw上升以使閾值電壓下降。
即,如圖19所示,高位準記憶胞MT之閾值分佈DS成為向右偏移之閾值分佈DSn,低位準記憶胞MT之閾值分佈DS成為向左偏移之閾值分佈DSn,以此種方式對QPW電壓Vbl_qpw進行調整。
如上所述,於選擇記憶胞MT之閾值電壓高於鄰接記憶胞MT之閾值電壓之情形時,伴隨時間經過,選擇記憶胞MT之電荷向鄰接記憶胞MT移動。其結果,選擇記憶胞MT之電荷量減少,選擇記憶胞MT之閾值分佈向閾值電壓較低側(圖中為向左)偏移。
因此,於選擇記憶胞MT之閾值電壓高於鄰接記憶胞MT之閾值電壓之情形時,預先設想此種閾值分佈之偏移,使對選擇記憶胞MT之資料寫入時之電荷量變多。換言之,於選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準之差狀態為選擇記憶胞MT之目標位準高於鄰接記憶胞MT之閾值位準之狀態時,控制部22在位元線電壓之變更時使位元線電壓降低。
其結果,高位準記憶胞MT之閾值分佈DS向右偏移成為閾值分佈DSn。即便伴隨時間經過閾值電壓降低,選擇記憶胞MT之閾值分佈與鄰接記憶胞MT之閾值分佈彼此亦不易重疊。
同樣地,於選擇記憶胞MT之閾值電壓低於鄰接記憶胞MT之閾值電壓之情形時,伴隨時間經過,鄰接記憶胞MT之電荷流入選擇記憶胞MT。其結果,選擇記憶胞MT之電荷量增加,選擇記憶胞MT之閾值分佈向閾值電壓較高側(圖中為向右)偏移。
因此,於選擇記憶胞MT之閾值電壓低於鄰接記憶胞MT之閾值電壓之情形時,預先設想此種閾值分佈之偏移,使對選擇記憶胞MT之資料寫入時之電荷量變少。換言之,於選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準之差狀態為選擇記憶胞MT之目標位準低於鄰接記憶胞MT之閾值位準之狀態時,控制部22在位元線電壓之變更時使位元線電壓降低。
其結果,低位準記憶胞MT之閾值分佈DS向左偏移成為閾值分佈DSn。即便伴隨時間經過閾值電壓上升,選擇記憶胞MT之閾值分佈與鄰接記憶胞MT之閾值分佈彼此亦不易重疊。
如上所述之對選擇記憶胞MT之電荷注入量之變更係藉由調整QPW時之QPW電壓Vbl_qpw進行。當要使對選擇記憶胞MT之資料寫入時之電荷量變多時,以使QPW時之位元線電壓變低之方式進行調整。當要使對選擇記憶胞MT之資料寫入時之電荷量變少時,以使QPW時之位元線電壓變高之方式進行調整。
即,於對選擇記憶胞MT之資料寫入時,預先設想閾值分佈伴隨時間經過之變化,根據鄰接記憶胞MT之閾值電壓而變更閾值分佈。藉此,即便伴隨時間經過閾值分佈發生變化,選擇記憶胞MT之閾值分佈與鄰接記憶胞MT之閾值分佈亦不會部分重疊。
圖20係表示藉由控制部22進行之資料寫入流程之示例之流程圖。
控制部22當接收到寫入指令時,對鄰接於該寫入指令所涉及之選擇字元線之鄰接字元線執行各鄰接記憶胞MT之閾值位準之讀出(步驟(以下簡稱S)1)。此處,各鄰接記憶胞MT之閾值位準之讀出係指讀出鄰接字元線之各鄰接記憶胞MT之閾值電壓以判定該閾值電壓是否為圖17所示之規定之閾值位準、例如位準D以上。因此,各鄰接記憶胞MT之閾值位準之讀出係指判定各鄰接記憶胞MT是否為驗證電壓DV以上。
選擇字元線WL(n)之鄰接字元線為圖3中上下之字元線WL(n-1)、WL(n+1)。若選擇字元線WL(n)之上或下不存在字元線,則僅對下或上之字元線進行閾值位準之讀出。
控制部22將讀出結果之信息(各鄰接記憶胞MT是否為驗證電壓DV以上之信息)儲存至選擇字元線WL(n)之資料鎖存器(S2)。此處,資料鎖存器為選擇字元線WL(n)之各感測放大器單元SAU之兩個鎖存電路DDL。
對於各選擇記憶胞MT,將上下之字元線WL(n-1)、WL(n+1)之兩個鄰接記憶胞MT之閾值位準之狀態儲存至兩個鎖存電路DDL中。因此,於各感測放大器單元SAU之兩個鎖存電路DDL中,儲存兩個鄰接記憶胞MT之閾值位準之信息。
再者,於比如資料寫入係在資料刪除後自字元線WL(0)起依序進行之情形時、以及係串單元SU之端部之字元線WL(7)時,僅將一個鄰接記憶胞MT之閾值位準之信息儲存至兩個鎖存電路DDL中之一個。
進而,此處,有兩個鎖存電路DDL,但在儲存鄰接記憶胞MT之閾值資料之鎖存電路DDL為一個之情形時,將上下之字元線之鄰接記憶胞MT之兩個閾值資料中是否有至少一個處於如圖17所示之狀態(區域α、β)之信息儲存於一個鎖存電路DDL。
又,亦可在兩個鄰接記憶胞MT中只有一個處於如圖17所示之狀態(區域α、β)時,讀出另一個鄰接記憶胞MT之下一個鄰接之記憶胞(以下,稱為次鄰接記憶胞)之閾值位準。於該情形時,亦使用次鄰接記憶胞之閾值資料判斷是否為如圖17所示之狀態(區域α、β)之情形之任一種。例如,作為次鄰接記憶胞,讀出字元線WL(n-2)或WL(n-2)之記憶胞MT之閾值位準,將所讀出之閾值位準之信息覆寫至一個鎖存電路DDL中。
控制部22執行對選擇字元線WL(n)之寫入動作(S3)。於寫入動作中,亦進行上述QPW動作。如上所述,寫入動作包含編程動作與驗證動作,一面使實效編程電壓增加ΔVpgm一面進行。然後,於對目標位準之區域之各記憶胞MT進行使用驗證電壓Vv之驗證動作時,於所讀出之閾值電壓為驗證低位準與驗證高位準之間之值之情形時,藉由將實效編程電壓之增加量設定為較ΔVpgm小之電壓,執行QPW動作。即,於驗證動作中,當選擇記憶胞MT之閾值電壓處於驗證低位準與驗證高位準之間時,執行上述QPW動作。因此,於S3中,亦存在不執行QPW動作之情形。
如上,控制部22當接收到寫入指令時,於對選擇記憶胞MT執行編程動作前,讀出鄰接記憶胞MT之閾值位準。其後,執行資料寫入。於資料寫入之中途,於所讀出之閾值電壓為驗證低位準與驗證高位準之間之值之情形時,藉由將實效編程電壓之增加量設定為較ΔVpgm小之電壓,執行QPW動作。
圖21係表示於S3中執行QPW動作時之處理流程之示例之流程圖。執行QPW動作時,根據S1中讀出之鄰接字元線之讀出結果,變更QPW動作時之QPW電壓Vbl_qpw。
控制部22在S3中執行QPW動作時,判定是否選擇記憶胞MT之目標位準為低位準且鄰接記憶胞MT之閾值位準為高位準(S11)。
選擇記憶胞MT之目標位準儲存於作為資料鎖存器之鎖存電路ADL、BDL、CDL中。鄰接記憶胞MT之閾值位準藉由S2儲存於兩個鎖存電路DDL中。因此,控制部22能夠基於表示目標位準之鎖存電路ADL、BDL、CDL之各值與兩個鎖存電路DDL之各值,判定選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準是否處於上述區域α、β。
當選擇記憶胞MT之目標位準為低位準且鄰接記憶胞MT之閾值位準為高位準時、亦即選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準處於區域α時(S11:是(YES)),控制部22使QPW電壓Vbl_qpw加上規定之增加量之電壓Vα,從而以所得之高於QPW電壓Vbl_qpw之偏壓電壓執行QPW(S12)。其結果,藉由S12之QPW動作,使對選擇記憶胞MT注入之電荷量減少。
當選擇記憶胞MT之目標位準並非低位準、或者鄰接記憶胞MT之閾值位準並非高位準時(S11:否(NO)),控制部22判定是否選擇記憶胞MT之目標位準為高位準且鄰接記憶胞MT之閾值位準為低位準(S13)。
當選擇記憶胞MT之目標位準為高位準且鄰接記憶胞MT之閾值位準為低位準時、亦即選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準處於區域β時(S13:是),控制部22使QPW電壓Vbl_qpw減去規定之增加量之電壓Vβ,從而以所得之低於QPW電壓Vbl_qpw之偏壓電壓執行QPW(S14)。其結果,藉由S14之QPW動作,使對選擇記憶胞MT注入之電荷量增加。
如上,作為控制電路之控制部22在對各記憶胞MT之資料之寫入動作中,根據連接於成為資料之寫入動作之對象之選擇字元線WL之選擇記憶胞MT之目標位準、與連接於鄰接於選擇記憶胞MT之鄰接記憶胞MT(連接於鄰接於選擇記憶胞MT所連接之選擇字元線之鄰接字元線之記憶胞MT)之閾值位準之差狀態,控制感測放大器電路24以進行選擇記憶胞MT之位元線電壓之變更。
具體而言,當該差狀態係選擇記憶胞MT之目標位準為複數個位準中規定之第1閾值位準(於上述例中為位準D)以上且鄰接記憶胞MT之閾值位準未達該第1閾值位準之狀態時,控制部22在位元線電壓之變更時使位元線電壓降低。
又,當該差狀態係選擇記憶胞MT之目標位準未達複數個位準中之第2閾值位準(於上述例中為位準D)且鄰接記憶胞MT之閾值位準為第2閾值位準以上之狀態時,控制部22在位元線電壓之變更時使位元線電壓上升。
當選擇記憶胞MT之目標位準並非高位準、或者鄰接記憶胞MT之閾值位準並非高位準時(S13:否),控制部22將通常之偏壓電壓、即QPW電壓Vbl_qpw施加至位元線BL執行QPW動作(S15)。又,於兩個鄰接記憶胞MT均不處於區域α或者不處於區域β之情形時,執行通常之QPW動作。以上之QPW電壓之調整對每根位元線BL進行。
再者,於上述例中,於相對於選擇記憶胞MT鄰接之兩個鄰接記憶胞MT均處於區域α或者處於區域β之情形時進行QPW電壓Vbl_qpw之變更,亦可於兩個中之至少一個處於區域α或者處於區域β之情形時進行QPW電壓之變更。
進而,於上述例中,電壓Vα及Vβ於任一選擇字元線WL中均為固定,亦可根據選擇字元線WL0~WL7不同。藉此,能夠應對圖3所示之D3方向上之記憶胞MT之製造偏差導致因資料保留所產生之電荷之移動量不同之情形。
圖22係選擇字元線與鄰接字元線之波形圖。當控制部22經由I/O介面21接收到寫入指令時,於選擇字元線WL(n)中,開始編程循環、即針對各選擇記憶胞MT之編程動作。如圖22所示,寫入動作係反覆進行編程循環(loop),該編程循環(loop)包含為了使選擇記憶胞之閾值電壓上升而施加編程電壓Vpgm之編程動作、與為了驗證選擇記憶胞之閾值電壓是否已充分上升而施加驗證電壓Vv之驗證動作。編程循環之次數例如係預先決定,各目標位準下進行編程電壓之施加與驗證電壓之施加之循環之範圍亦為預先設定。
為了讀出鄰接字元線WL(n+1)、WL(n-1)之資料,對非選擇字元線WL施加大於位準G之閾值電壓GV之讀出電壓Vpass_read,對選擇字元線WL(n)施加電壓Vread,對鄰接字元線施加規定之電壓Vcgrv。於鄰接字元線WL(n+1)、WL(n-1)之資料讀出後,進行資料寫入。
如上,於上述實施形態中,於編程動作前,讀出同一通道之鄰接記憶胞MT之閾值位準,於QPW動作時,根據該讀出結果,將對選擇記憶胞之閾值電壓寫入高於或低於目標位準之閾值,藉此校正於保持寫入完成後之資料之狀態下經過時間(資料保留)導致之閾值之降低。
其結果,相對於閾值電壓伴隨時間經過之變動,能夠形成選擇記憶胞MT之穩固之閾值分佈,從而減少資料之誤讀出,實現可靠性較高之半導體記憶裝置。
換言之,藉由使QPW動作中之QPW電壓Vbl_qpw變動而使實效編程電壓變化。為了使QPW電壓Vbl_qpw變動,對QPW電壓Vbl_qpw賦予正或負之偏壓電壓。結果,抑制伴隨時間經過相鄰之閾值分佈重疊。
如上,根據上述實施形態,能夠提供抑制因資料保留造成之閾值電壓變化之影響之半導體記憶裝置。
其次,對上述實施形態之變化例進行說明。
(變化例1) 於上述實施形態中,鄰接字元線之讀出係於寫入動作中最初之編程循環前進行,亦可於寫入動作中途之編程循環前進行。
例如,於如圖5所示之資料編碼之情形時,相當於至位準C之目標位準為止之資料寫入之編程循環結束後,下位頁之資料全部為“0”,因此可不使用作為下位頁之資料鎖存器之鎖存電路CDL、即使鎖存電路CDL開路。可以在該開路之鎖存電路CDL中儲存鄰接記憶胞MT之閾值資料之狀態。進而,至位準E之目標位準為止之資料寫入結束後,上位頁之資料全部為“0”,因此可不使用作為上位頁之資料鎖存器之鎖存電路ADL、即使鎖存電路ADL開路。可以在該開路之鎖存電路ADL、CDL中儲存鄰接記憶胞MT之閾值資料之狀態。
圖23係表示本變化例1之藉由控制部22進行之資料寫入流程之示例之流程圖。於圖23中,對於與圖20相同之處理,標註同一步驟編號,省略說明,僅對不同點進行說明。
控制部22判定寫入動作是否進行至規定階段(S21)。例如判定當達到圖5中之位準C之編程循環時寫入是否已結束。
當達到規定之閾值位準時寫入動作已結束時(S21:是),控制部22使規定之鎖存電路開路(S22)。例如,於圖7之資料編碼之情形時,於相當於位準D以上之編程循環中,鎖存電路CDL之值全部為“0”,因此可不使用。於是,使鎖存電路CDL開路。
其後,執行上述S1至S3之處理。S2之規定資料鎖存器係S22中開路之鎖存電路。於S3中執行QPW動作之情形時,執行與上述實施形態同樣之處理。
又,當寫入動作未進行至規定階段時(S21:否),處理向S3移行。根據本變化例,無需鄰接記憶胞專用之鎖存電路。
再者,資料編碼之模式亦存於圖5所示之資料之分配模式以外之模式,當鎖存電路BDL亦能開路時,亦可在鎖存電路BDL中儲存鄰接記憶胞MT之閾值資料之狀態。
在該情形時,寫入動作進行至可不使用兩個鎖存電路BDL、CDL之閾值位準後,於S22中使兩個鎖存電路BDL、CDL開路,將鄰接記憶胞MT之閾值位準之狀態儲存至兩個鎖存電路BDL、CDL中。
根據本變化例,寫入動作包含複數個編程循環。各編程循環包含程式編程循環,該程式編程循環由對選擇字元線WL施加編程電壓Vpgm之編程動作、及對選擇字元線WL施加驗證電壓之驗證動作構成。複數個編程循環自對應於複數個位準中低閾值位準之編程循環至對應於高閾值位準之編程循環依序執行。控制部22自關於複數個位準之低閾值位準起到高閾值位準依序執行寫入序列,於執行該寫入序列之中途,於規定之編程循環前讀出鄰接記憶胞MT之閾值位準。即,控制部22在複數個編程循環之一部分結束之階段讀出鄰接記憶胞之閾值位準。然後,控制部22將所讀出之鄰接記憶胞MT之閾值位準之資料儲存至其後之編程循環中不使用之複數個鎖存電路ADL、BDL、CDL之至少一個中。因此,無需鄰接記憶胞MT專用之鎖存電路。
(變化例2) 於上述實施形態中,基於如圖17所示之選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準處於哪個區域,進行針對位元線BL之QPW電壓之變更,亦可基於選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準之差是否為規定位準以上之差,進行針對位元線BL之QPW電壓之變更。
例如,當選擇記憶胞MT之目標位準為A,鄰接記憶胞MT之閾值位準為D時,位準差為+3。當該位準差為3以上時,進行針對位元線BL之QPW電壓之變更以使QPW電壓Vbl_qpw上升。當該位準差未達3時,不進行QPW電壓Vbl_qpw之變更。
又,當選擇記憶胞MT之目標位準為E,鄰接記憶胞MT之閾值位準為A時,位準差為-4。此時,該位準差為3以上,因此進行針對位元線BL之QPW電壓之變更以使QPW電壓Vbl_qpw下降。
如上,亦可基於選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準之差是否為規定位準以上之差,進行針對位元線BL之QPW電壓Vbl_qpw之變更。
再者,亦可針對位準判斷用差值設置複數個範圍,判定選擇記憶胞MT之目標位準與鄰接記憶胞MT之閾值位準之差屬於哪個差值範圍,從而使用根據差所自屬之差值之範圍預先設定之調整量,進行針對位元線BL之QPW電壓之變更。於該情形時,雖然需要與複數個範圍相應之鎖存電路,但能夠與差值相應地調整QPW電壓Vbl_qpw。
(第2實施形態) 於第2實施形態中,於分兩個階段進行資料寫入之情形時,調整QPW動作之QPW電壓Vbl_qpw。
本實施形態之記憶體系統及非揮發性記憶體之構成與第1實施形態之記憶體系統及非揮發性記憶體相同,對相同構成要素標註相同符號,省略說明,僅對不同點進行說明。
在兩個階段之寫入方式中,對包含進行資料寫入之記憶胞MT之區塊BLK執行一次性刪除後,藉由第1寫入動作大致寫入各目標位準之資料後,藉由第2寫入動作高精度地寫入各目標位準之資料。即,本實施形態中之寫入動作包含第1寫入動作與第2寫入動作。
對記憶胞陣列23之資料寫入係藉由控制部22進行。控制部22以進行第1寫入動作與第2寫入動作之方式控制編程電壓Vpgm及位元線電壓。於第1寫入動作中,將具有較如圖5所示之各閾值分佈寬度更大寬度之複數個位準之資料寫入複數個記憶胞MT。第2寫入動作在第1寫入動作後進行,將具有如圖5所示之閾值分佈寬度之複數個位準A~G之資料寫入複數個記憶胞MT。
即,控制部22控制編程電壓Vpgm及位元線電壓,以進行各自具有較如圖5所示之閾值分佈寬度更寬之閾值分佈寬度之複數個位準之資料寫入複數個記憶胞MT之第1寫入動作、以及於該第1寫入動作後進行之將各自具有如圖5所示之閾值分佈寬度(圖5)之複數個狀態之資料寫入複數個記憶胞MT之第2寫入動作。
圖24係示意性地表示針對一根字元線WL之寫入動作之圖。於時刻t11開始第1寫入動作,於時刻t12,當第1寫入動作結束後,開始第2寫入動作,於時刻t13,第2寫入動作結束。以下,將第1寫入動作稱為模糊(foggy)寫入,將第2寫入動作稱為精細(fine)寫入。
再者,模糊寫入與精細寫入係以如下順序執行:為了減少鄰接字元線干涉,若將k設為0~7之整數之任一個,則在進行字元線WL(k)之模糊寫入後,其次進行字元線WL(k+1)之模糊寫入,其後,執行字元線WL(k)之精細寫入。於圖24中,示意性地表示在時刻t12第1寫入動作結束後開始第2寫入動作之情形。然而,為了減少鄰接字元線干涉,於對於對應於某一字元線WLk之某一記憶胞MT(記憶胞組MG)結束第1寫入動作之時刻、與開始第2寫入動作之時刻之間,至少在同一串單元SUj(j為0~3之整數之任一個)中對於對應於字元線WL(k+1)之其他記憶胞MT(記憶胞組MG)執行第1寫入動作。
圖25係表示第1寫入動作及第2寫入動作之執行順序之示例之圖。例如,作為第1個至第4個動作,對於對應於字元線WL0之記憶胞組MG執行第1寫入動作。其次,作為第5個至第8個動作,對於對應於字元線WL1之記憶胞組MG執行第1寫入動作。
其次,作為第9個至第12個動作,對於對應於字元線WL0之記憶胞組MG執行第2寫入動作。以下,以同樣之執行順序反覆進行動作。例如,於此種動作順序之情形時,於串單元SU0中針對對應於字元線WL0之記憶胞組MG之資料寫入係在第9個動作結束之時刻完成。
當進行兩個階段之寫入時,不進行模糊寫入之鄰接字元線之閾值位準不明,因此不設為圖20之S1中之讀入對象,將S1中進行過模糊寫入之鄰接字元線與進行過精細寫入之鄰接字元線設為S1中之讀入對象。
如圖25所示,於字元線間進行模糊寫入與精細寫入時,對字元線WL(n)進行模糊寫入,對字元線WL(n-1)進行精細寫入,對字元線WL(n+1)進行模糊寫入,對字元線WL(n)進行精細寫入。
在該情形時,當對字元線WL(n-1)進行精細寫入時,於S1中,讀出字元線WL(n)與字元線WL(n-2)為鄰接字元線之2根字元線之各位元線BL之閾值位準。
當對字元線WL(n+1)進行模糊寫入時,於S1中,僅以字元線WL(n)作為鄰接字元線,讀出各位元線BL之閾值位準。
當對字元線WL(n)進行精細寫入時,於S1中,讀出字元線WL(n+1)與字元線WL(n-1)為鄰接字元線之2根字元線之各位元線BL之閾值位準。
再者,QPW動作可以僅在精細寫入中進行,亦可在模糊寫入與精細寫入兩種寫入時進行。進而,QPW動作亦可在僅進行模糊寫入時應用。
因此,如上,根據上述第2實施形態,亦能夠提供抑制因資料保留造成之閾值電壓變化之影響之半導體記憶裝置。
第1實施形態之各變化例亦可應用於第2實施形態。
根據上述各實施形態及各變化例,能夠提供在保持有寫入完成後之資料之狀態下經過時間(資料保留)對閾值電壓變化造成之影響得到抑制之半導體記憶裝置。
再者,於上述各實施形態及各變化例中,記憶胞MT為能保持3位元(8值)資料之TLC(Triple Level Cell),但上述各實施形態及各變化例亦可應用於能保持2位元(4值)資料之MLC(Multi Level Cell)、或能保持4位元(16值)資料之QLC(Quad Level Cell)等其他多值記憶體。
對本發明之若干個實施形態進行了說明,但該等實施形態係作為範例而例示者,並非意圖限定發明之範圍。該等新穎之實施形態能夠以其他各種方式實施,且能夠在不脫離發明之主旨之範圍內進行各種省略、置換、變更。該等實施形態及其變化包含於發明之範圍及主旨內,且包含於申請專利範圍所記載之發明及與其均等之範圍內。
[相關申請案] 本申請案享有以日本專利申請案2019-45140號(申請日:2019年3月12日)為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之所有內容。
1:記憶體控制器 2:非揮發性記憶體 12:處理器 13:主機介面 14:ECC電路 15:記憶體介面 16:內部匯流排 21:介面 22:控制部 23:記憶胞陣列 24:感測放大器電路 25:字元線驅動器 40:電晶體 41:電晶體 42:電晶體 43:電晶體 44:電晶體 45:電晶體 46:電晶體 47:電晶體 48:電晶體 49:電容器 50:逆變器 51:逆變器 52:電晶體 53:電晶體 331:配線層 332:配線層 333:配線層 334:記憶體孔 335:阻擋絕緣膜 336:電荷儲存膜 337:閘極絕緣膜 338:導電體柱 339:接觸插塞 340:接觸插塞 ADL:鎖存電路 BDL:鎖存電路 BL:位元線 BLK:區塊 CDL:鎖存電路 COM:節點 DDL:鎖存電路 INV:節點 LAT:節點 LBUS:匯流排 MG:記憶胞組 MT:記憶胞 NS:NAND串 SDL:鎖存電路 SEN:節點 SGD:選擇閘極線 SGS:選擇閘極線 SRC:節點 ST1:擇電晶體 ST2:選擇電晶體 SU:串單元 WL:字元線 XDL:鎖存電路
圖1係表示第1實施形態所涉及之記憶體系統之構成例之方塊圖。 圖2係表示第1實施形態之非揮發性記憶體之構成例之方塊圖。 圖3係表示第1實施形態所涉及之三維構造之NAND記憶胞陣列之區塊之構成例之圖。 圖4係第1實施形態所涉及之三維構造之NAND記憶胞陣列之一部分區域之剖視圖。 圖5係表示第1實施形態之閾值電壓之閾值區域與資料編碼之關係之一例之圖。 圖6係表示第1實施形態所涉及之編程動作時各配線之電位變化之圖。 圖7係第1實施形態所涉及之編程動作時串之情形之電路圖。 圖8係表示第1實施形態所涉及之QPW(Quick Pass Write,快速通過寫入)動作時各配線之電位變化之圖。 圖9係用以對第1實施形態所涉及之通常之編程動作進行說明之圖。 圖10係用以對第1實施形態所涉及之QPW動作進行說明之圖。 圖11係表示第1實施形態所涉及之驗證動作時各配線之電位變化之圖。 圖12係表示第1實施形態所涉及之感測放大器電路之具體構成之一例之電路圖。 圖13係表示第1實施形態所涉及之感測放大器電路之動作波形之圖。 圖14係用以對第1實施形態所涉及之電荷儲存膜中之電子之移動量進行說明之圖。 圖15係用以對第1實施形態所涉及之電荷儲存膜中電子之移動量進行說明之圖。 圖16係用以對第1實施形態所涉及之資料保留對閾值分佈之影響進行說明之說明圖。 圖17係表示第1實施形態所涉及之QPW動作中QPW電壓之增減之判斷基準之圖。 圖18係用以對第1實施形態所涉及之QPW動作時QPW電壓之增減引起之閾值分佈之變化進行說明之圖。 圖19係用以對第1實施形態所涉及之QPW使選擇記憶胞之閾值分佈發生之變化進行說明之圖。 圖20係表示第1實施形態所涉及之藉由控制部進行之資料寫入流程之示例之流程圖。 圖21係表示第1實施形態所涉及之執行QPW動作時之處理流程之示例之流程圖。 圖22係第1實施形態所涉及之選擇字元線與鄰接字元線之波形圖。 圖23係表示第1實施形態之變化例1所涉及之藉由控制部進行之資料寫入流程之示例之流程圖。 圖24係示意性地表示第2實施形態所涉及之對一根字元線WL進行之寫入動作之圖。 圖25係表示第2實施形態所涉及之第1寫入動作及第2寫入動作之執行順序之示例之圖。
336:電荷儲存膜
338:導電體柱
WL:字元線

Claims (8)

  1. 一種半導體記憶裝置,其具有: 記憶胞陣列,其具備複數個記憶胞,上述複數個記憶胞可各自設定為複數個位準之閾值電壓中之任一個; 複數條字元線,其分別連接於上述複數個記憶胞之閘極; 字元線驅動器,其對上述複數條字元線分別施加電壓; 複數條位元線,其分別連接於上述複數個記憶胞之一端; 感測放大器電路,其經由上述複數條位元線檢測上述複數個記憶胞之資料,並且對上述複數條位元線施加位元線電壓;及 控制電路,其控制上述字元線驅動器及上述感測放大器電路,以執行對上述複數個記憶胞之資料寫入動作;且 上述控制電路於上述寫入動作中,根據選擇記憶胞之目標位準與鄰接記憶胞之閾值位準之差之狀態來變更上述位元線電壓,上述選擇記憶胞連接於成為上述寫入動作之對象之選擇字元線,上述鄰接記憶胞連接於鄰接於上述選擇字元線之鄰接字元線。
  2. 如請求項1之半導體記憶裝置,其中當上述差之狀態為第1狀態時,上述控制電路在變更上述位元線電壓時使上述位元線電壓降低,上述第1狀態係上述選擇記憶胞之上述目標位準為上述複數個位準中之第1閾值位準以上,且上述鄰接記憶胞之閾值位準未達上述第1閾值位準。
  3. 如請求項1或2之半導體記憶裝置,其中當上述差之狀態為第2狀態時,上述控制電路在變更上述位元線電壓時使上述位元線電壓上升,上述第2狀態係上述選擇記憶胞之上述目標位準未達上述複數個位準中之第2閾值位準,且上述鄰接記憶胞之閾值位準為上述第2閾值位準以上。
  4. 如請求項1之半導體記憶裝置,其中當上述差之狀態為上述選擇記憶胞之上述目標位準高於上述鄰接記憶胞之閾值位準之狀態時,上述控制電路在變更上述位元線電壓時使上述位元線電壓降低。
  5. 如請求項1之半導體記憶裝置,其中上述差之狀態為上述選擇記憶胞之上述目標位準低於上述鄰接記憶胞之閾值位準之狀態時,上述控制電路在變更上述位元線電壓時使上述位元線電壓降低。
  6. 如請求項1之半導體記憶裝置,其中上述控制電路在對上述選擇記憶胞進行上述資料寫入前,讀出上述鄰接記憶胞之閾值位準。
  7. 如請求項1之半導體記憶裝置,其中上述寫入動作包含複數個編程循環, 各編程循環包含程式編程循環,上述程式編程循環由對上述選擇字元線施加編程電壓之編程動作、及對上述選擇字元線施加驗證電壓之驗證動作構成, 上述複數個編程循環係依序執行對應於上述複數個位準中低閾值位準之編程循環至對應於高閾值位準之編程循環,且 上述控制電路在上述複數個編程循環之一部分結束之階段讀出上述鄰接記憶胞之上述閾值位準。
  8. 如請求項7之半導體記憶裝置,其具有將對應於上述選擇記憶胞之寫入資料之複數個資料鎖存之複數個鎖存電路,且 上述控制電路將所讀出之上述鄰接記憶胞之閾值位準之資料儲存於上述複數個鎖存電路之至少一個中。
TW108121942A 2019-03-12 2019-06-24 半導體記憶裝置 TWI712049B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019045140A JP2020149742A (ja) 2019-03-12 2019-03-12 半導体記憶装置
JP2019-045140 2019-03-12

Publications (2)

Publication Number Publication Date
TW202034313A true TW202034313A (zh) 2020-09-16
TWI712049B TWI712049B (zh) 2020-12-01

Family

ID=72423766

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108121942A TWI712049B (zh) 2019-03-12 2019-06-24 半導體記憶裝置

Country Status (4)

Country Link
US (1) US11322204B2 (zh)
JP (1) JP2020149742A (zh)
CN (1) CN111696606B (zh)
TW (1) TWI712049B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210391012A1 (en) * 2020-06-12 2021-12-16 Sandisk Technologies Llc Neighbor aware multi-bias programming in scaled bics
CN115440265B (zh) * 2021-06-01 2024-05-17 长鑫存储技术有限公司 存储器
CN115588450B (zh) * 2022-12-13 2023-03-14 至讯创新科技(无锡)有限公司 Nand闪存实现同或运算的控制方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006031871A (ja) * 2004-07-20 2006-02-02 Toshiba Corp 半導体記憶装置
JP2007012180A (ja) * 2005-06-30 2007-01-18 Renesas Technology Corp 半導体記憶装置
US7400532B2 (en) * 2006-02-16 2008-07-15 Micron Technology, Inc. Programming method to reduce gate coupling interference for non-volatile memory
US7652929B2 (en) * 2007-09-17 2010-01-26 Sandisk Corporation Non-volatile memory and method for biasing adjacent word line for verify during programming
JP5193830B2 (ja) * 2008-12-03 2013-05-08 株式会社東芝 不揮発性半導体メモリ
JP2013186932A (ja) 2012-03-12 2013-09-19 Toshiba Corp 不揮発性半導体記憶装置
JP2013191264A (ja) * 2012-03-15 2013-09-26 Toshiba Corp 半導体記憶装置およびその駆動方法
KR101980676B1 (ko) * 2012-05-25 2019-05-22 에스케이하이닉스 주식회사 메모리 및 그 검증 방법
JP5931822B2 (ja) * 2013-09-09 2016-06-08 株式会社東芝 不揮発性半導体記憶装置
JP2016054017A (ja) * 2014-09-04 2016-04-14 株式会社東芝 半導体記憶装置
JP2018156711A (ja) * 2017-03-21 2018-10-04 東芝メモリ株式会社 メモリコントローラおよびデータ読み出し方法
JP2019057345A (ja) * 2017-09-20 2019-04-11 東芝メモリ株式会社 半導体記憶装置

Also Published As

Publication number Publication date
CN111696606A (zh) 2020-09-22
US20200294600A1 (en) 2020-09-17
JP2020149742A (ja) 2020-09-17
US11322204B2 (en) 2022-05-03
CN111696606B (zh) 2023-10-27
TWI712049B (zh) 2020-12-01

Similar Documents

Publication Publication Date Title
US10720220B2 (en) Sense amplifier having a sense transistor to which different voltages are applied during sensing and after sensing to correct a variation of the threshold voltage of the sense transistor
JP4936914B2 (ja) 半導体記憶装置
CN107086051B (zh) 半导体存储装置
US9087608B2 (en) Method of programming non-volatile memory device and non-volatile memory device using the same
US10748631B2 (en) Semiconductor memory device
US8032810B2 (en) Non-volatile semiconductor storage device and non-volatile storage system
TWI628657B (zh) Semiconductor memory device
TWI438775B (zh) 程式化與選擇性抹除非揮發性儲存
US11107542B2 (en) Semiconductor memory device
KR20120121167A (ko) 반도체 장치 및 이를 이용한 소거 방법
KR101264019B1 (ko) 반도체 장치의 동작 방법
TW201015560A (en) Correcting for over programming non-volatile storage
TW201015558A (en) Selective erase operation for non-volatile storage
JP3977799B2 (ja) 不揮発性半導体記憶装置
US9536603B2 (en) Methods and apparatuses for determining threshold voltage shift
TWI712049B (zh) 半導體記憶裝置
JP2014157650A (ja) 半導体記憶装置
JP2020095767A (ja) 半導体記憶装置
JP2013524400A (ja) メモリにおけるプログラムノイズ低減のための鋸形のマルチパルスプログラミング
JP5242603B2 (ja) 半導体記憶装置
US20130314989A1 (en) Memory system
US20170069393A1 (en) Memory device
TWI802209B (zh) 半導體記憶裝置