TW202023056A - 包括具有氫氣阻障材料之垂直電晶體之裝置及相關方法 - Google Patents

包括具有氫氣阻障材料之垂直電晶體之裝置及相關方法 Download PDF

Info

Publication number
TW202023056A
TW202023056A TW108136550A TW108136550A TW202023056A TW 202023056 A TW202023056 A TW 202023056A TW 108136550 A TW108136550 A TW 108136550A TW 108136550 A TW108136550 A TW 108136550A TW 202023056 A TW202023056 A TW 202023056A
Authority
TW
Taiwan
Prior art keywords
conductive
conductive material
oxide
semi
drain region
Prior art date
Application number
TW108136550A
Other languages
English (en)
Other versions
TWI716146B (zh
Inventor
科莫 M 卡爾達
拉瑪納生 甘地
李宜芳
史考特 E 西利士
劉海濤
杜拉 維斯哈克 尼爾摩 拉瑪斯瓦米
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202023056A publication Critical patent/TW202023056A/zh
Application granted granted Critical
Publication of TWI716146B publication Critical patent/TWI716146B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/732Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/44Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/38 - H01L21/428
    • H01L21/441Deposition of conductive or insulating materials for electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76837Filling up the space between adjacent conductive structures; Gap-filling properties of dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78642Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/053Oxides composed of metals from groups of the periodic table
    • H01L2924/054313th Group
    • H01L2924/05432Al2O3

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種裝置包括一垂直電晶體,該垂直電晶體包含各個別地包括經組態以抑制氫氣透過其滲透之至少一導電材料之源極區域及汲極區域且包含垂直介於該源極區域與該汲極區域之間的一通道區域。該垂直電晶體進一步包括橫向鄰近一半導電支柱之該通道區域之至少一閘極電極,及在該半導電支柱與該至少一閘極電極之間的一介電材料。亦揭示相關裝置、電子系統及方法。

Description

包括具有氫氣阻障材料之垂直電晶體之裝置及相關方法
本發明之實施例係關於半導體裝置設計及製造之領域。更明確言之,本文中所揭示之實施例係關於包含具有經組態以抑制氫物種透過其滲透之材料之垂直電晶體之半導體裝置結構,及相關半導體裝置、電子系統及方法。
記憶體裝置通常係提供為電腦或其他電子裝置中之內部積體電路。存在諸多類型之記憶體,包含(但不限於):隨機存取記憶體(RAM)、唯讀記憶體(ROM)、動態隨機存取記憶體(DRAM)、同步動態隨機存取記憶體(SDRAM)、快閃記憶體及電阻可變記憶體。電阻可變記憶體之非限制性實例包含電阻性隨機存取記憶體(ReRAM)、導電橋隨機存取記憶體(導電橋RAM)、磁性隨機存取記憶體(MRAM)、相變材料(PCM)記憶體、相變隨機存取記憶體(PCRAM)、自旋力矩轉移隨機存取記憶體(STTRAM)、基於氧空位之記憶體及可程式化導體記憶體。
一記憶體裝置之一典型記憶體胞元包含至少一存取裝置(諸如一電晶體)及至少一記憶體儲存結構(諸如一電容器)。半導體裝置之現代應用可採用配置於展現記憶體胞元之列及行之記憶體陣列中之大量記憶體胞元。
電容器(例如,有時被稱為一「胞元電容器」或一「儲存電容器」)經組態以儲存藉由該電容器中之儲存電荷定義之一邏輯狀態(例如,「0」或「1」之二進制值)。電晶體在此技術中可被稱為一「存取電晶體」。電晶體習知地包含介於一對源極/汲極區域之間的一通道區域且進一步包含經組態以透過該通道區域使該等源極/汲極區域彼此電連接之一閘極。該通道區域習知地包含一半導體材料(諸如矽)。
形成一習知記憶體胞元之習知程序通常包含執行氫退火程序,其中經製造之記憶體胞元之一或多個特徵係曝露至氫氣同時在低溫(例如,小於450°C)下退火。然而,在該氫退火程序期間,氫氣可擴散至記憶體胞元之存取裝置之通道區域中,從而使所得記憶體裝置之效能及/或可靠性降級。因此,需要減少或甚至防止此非所要氫擴散之新方法及結構。
在一些實施例中,一種裝置包括一垂直電晶體。該垂直電晶體包括包含各個別地包括經組態以抑制氫氣透過其滲透之至少一導電材料之源極區域及汲極區域的一半導電支柱,且包括垂直介於該源極區域與該汲極區域之間的一通道區域。該垂直電晶體進一步包括橫向鄰近該半導電支柱之該通道區域之至少一閘極電極,及在該半導電支柱與該至少一閘極電極之間的一介電材料。
在額外實施例中,一種裝置包括一垂直電晶體。該垂直電晶體包括:一汲極區域,其包括經組態以抑制氫氣透過其滲透之至少一導電材料;一半導電支柱,其在該汲極區域上方,該半導電支柱包括:一源極區域,其包括經組態以抑制氫氣透過其滲透之至少一額外導電材料;及一通道區域,其垂直介於該源極區域與該汲極區域之間;至少一閘極電極,其橫向鄰近該半導電支柱之該通道區域;及一介電材料,其橫向介於該半導電支柱與該至少一閘極電極之間。
在進一步實施例中,一種製造一裝置之方法包括形成一堆疊,該堆疊包括:一第一導電材料;一汲極區域,其包括在該第一導電材料上方之一第二導電材料;及一半導電材料,其在該第二導電材料上方,該第二導電材料經組態以抑制氫物種透過其滲透。圖案化該半導電材料以形成一半導電支柱。形成一閘極介電材料及一閘極電極以橫向鄰近該半導電支柱,該閘極介電材料介於該閘極電極與該半導電支柱之間。在該閘極介電材料、該閘極電極及該半導電支柱上方形成經組態以抑制氫物種透過其滲透之一電絕緣材料。在該電絕緣材料中形成一開口以曝露該半導電支柱之一上表面。在該電絕緣材料之該開口內形成一源極區域,該源極區域包括經組態以抑制氫物種透過其滲透之一第三導電材料。
在又進一步實施例中,一種製造一半導體裝置之方法包括形成一堆疊,該堆疊包括:一第一導電材料;一第二導電材料,其在該第一導電材料上方;一半導電材料,其在該第二導電材料上方;及一第三導電材料,其在該半導電材料上方,其中該第二導電材料及該第三導電材料之各者經組態以抑制氫氣透過其滲透。選擇性地移除該半導電材料之至少一部分及該第三導電材料之至少一部分。形成包括該半導電材料之一剩餘部分及該第三導電材料之一剩餘部分之一半導電支柱。形成一閘極介電材料及一閘極電極以橫向鄰近該半導電支柱,該閘極介電材料介於該閘極電極與該半導電支柱之間。
優先權主張 本申請案主張於2018年10月9日針對「Semiconductor Devices Including Vertical Transistors Having Hydrogen Barrier Materials, and Related Methods」申請之美國臨時專利申請案第62/743,133號之申請日期之權利。
本文所包含之圖解並不意欲為任何特定系統、半導體結構或半導體裝置之實際視圖,而僅為用於描述本文中之實施例之理想化表示。圖中共有之元件及特徵可保持相同數字標識,惟以下情況除外:為便於遵循描述,在大多數情況下,元件符號以其上引入或最充分描述元件之圖式之編號開始。
以下描述提供特定細節(諸如材料類型、材料厚度及處理條件)以便提供本文中所描述之實施例之一透徹描述。然而,一般技術人員將理解,可在不採用此等特定細節之情況下實踐本文中所揭示之實施例。實際上,可結合半導體行業中所採用之習知製造技術實踐實施例。另外,本文中所提供之描述並未形成一半導體裝置結構、在處理一半導體裝置結構期間所使用之一工具之一完整描述,或用於製造一半導體裝置之一程序流程之一完整描述。下文描述之結構並未形成完整半導體裝置結構,或用於處理半導體裝置結構之工具或系統。下文僅詳細描述理解本文中所描述之實施例所需之該等程序動作及結構。形成一完整半導體裝置結構或用於處理一半導體裝置結構之一工具或系統之額外動作可藉由習知技術來執行。
如本文中所使用,關於一給定參數、性質或條件之術語「實質上」意謂及包含達到一般技術人員將理解該給定參數、性質或條件符合一差異度(諸如在可接受製造容限內)之一程度。藉由實例,取決於實質上滿足之特定參數、性質或條件,該參數、性質或條件可滿足至少90.0%、滿足至少95.0%、滿足至少99.0%、甚至滿足至少99.9%或甚至滿足100.0%。
如本文中所使用,關於一特定參數之一數值之「大約」或「近似」包括該數值及一般技術人員將理解之在該特定參數之可接受容限內之與該數值之一差異度。例如,關於一數值之「大約」或「近似」可包含在該數值之90.0%至110.0%之一範圍內(諸如在數值之95.0%至105.0%之一範圍內、在數值之97.5%至102.5%之一範圍內、在數值之99.0%至101.0%之一範圍內、在數值之99.5%至100.5%之一範圍內或在數值之99.9%至100.1%之一範圍內)之額外數值。
如本文中所使用,空間關係術語(諸如「在…下面」、「在…下方」、「下」、「底部」、「上方」、「上」、「頂部」、「前」、「後」、「左」、「右」及類似者)可為易於描述而用於描述如圖中所繪示之一元件或特徵與另一(些)元件或特徵之關係。除非另有指定,否則該等空間關係術語旨在涵蓋除如圖中所描繪之定向之外之不同材料定向。例如,若將圖中之材料反轉,則描述為在其他元件或特徵「下方」或「下面」或「之下」或「底部上」之元件將接著定向於其他元件或特徵之「上方」或「頂部上」。因此,取決於使用術語之背景內容,術語「下方」可涵蓋上方及下方兩種定向,此對於一般技術人員而言係顯而易見的。材料可以其他方式定向(例如,旋轉90度、反轉、翻轉等)且相應地解釋本文中所使用之空間關係描述符。
如本文中所使用,「及/或」包含相關聯列舉項之一或多者之任一組合及全部組合。
如本文中所使用,術語「經組態」係指至少一結構及至少一設備之一或多者以一預定方式促進該結構及該設備之一或多者之操作之一大小、形狀、材料組合物、定向及配置。
根據本文中所描述之實施例,一種半導體裝置包括一垂直電晶體。該垂直電晶體包括包含各個別地包括經組態以抑制氫氣透過其滲透之至少一導電材料之源極區域及汲極區域的一半導電支柱,且包括垂直介於源極區域與汲極區域之間的一通道區域。該垂直電晶體進一步包括橫向鄰近該半導電支柱之該通道區域之至少一閘極電極,及在該半導電支柱與該至少一閘極電極之間的一介電材料。
根據本文中所描述之額外實施例,半導體裝置之垂直電晶體包括一汲極區域及在該汲極區域上方之一半導電支柱。該汲極區域包括經組態以抑制氫氣透過其滲透之至少一導電材料。該半導電支柱包括:一源極區域,其包括經組態以抑制氫氣透過其滲透之至少一額外導電材料;及一通道區域,其垂直介於該源極區域與該汲極區域之間。垂直電晶體進一步包括:至少一閘極電極,其橫向鄰近該半導電支柱之該通道區域;及一介電材料,其在該半導電支柱與該至少一閘極電極之間。
根據本發明之實施例之製造一半導體裝置之方法包含形成一堆疊,該堆疊包括:一第一導電材料;一汲極區域,其包括在該第一導電材料上方之一第二導電材料;及一半導電材料,其在該第二導電材料上方。方法進一步包含:圖案化該半導電材料以形成一半導電支柱;及形成橫向鄰近該半導電支柱之一閘極電極及介於該閘極電極與該半導電支柱之間的一閘極介電材料。方法亦包含:在該閘極介電材料、該閘極電極及該半導電支柱上方形成經組態以抑制氫物種透過其滲透之一電絕緣材料;及在該電絕緣材料中形成一開口以曝露該半導電支柱之一上表面。在該電絕緣材料之該開口內形成包括經組態以抑制氫物種透過其滲透之一第三導電材料之一源極區域。該第二導電材料及該第三導電材料各經組態以抑制氫物種透過其滲透。
根據本發明之額外實施例之製造一半導體裝置之方法包含形成一堆疊,該堆疊包括:一第一導電材料;一第二導電材料,其在該第一導電材料上方;一半導電材料,其在該第二導電材料上方;及一第三導電材料,其在該半導電材料上方。該第二導電材料及該第三導電材料各經組態以抑制氫物種透過其滲透。選擇性地移除該半導電材料之至少一部分及該第三導電材料之至少一部分,且包括該半導電材料之一剩餘部分及該第三導電材料之一剩餘部分之一半導電支柱形成一半導電支柱。方法亦包含形成橫向鄰近該半導電支柱之一閘極電極及介於該閘極電極與該半導電支柱之間的一閘極介電材料。
圖1繪示根據本發明之實施例之一半導體裝置結構140之一簡化橫截面視圖。半導體裝置結構140包含上覆於一電絕緣材料102之一數位線104 (例如,資料線、位元線)。電絕緣材料102包括經組態以在氫退火步驟期間抑制氫氣滲透至半導體裝置結構140之一電晶體之一通道區域中的一材料。因此,電絕緣材料102在本文中亦可被稱為一阻障材料。電絕緣材料102可包括以下一或多者:氮化硼(BN)、氮化硼碳(BCN)、氮氧化矽鋁(SiAlON)、碳化矽(SiC)、氮化矽碳(SiCN)、氮化矽(SiN)、氮化矽鋁(SiAlN)、氮氧化鋁(AlON)及氧化鋁(Al2 O3 )。在一些實施例中,電絕緣材料102包括氧化鋁(Al2 O3 )。
一垂直電晶體130上覆於數位線104。垂直電晶體130包含一半導電支柱101,半導電支柱101包含一汲極區域106、一源極區域108及垂直介於汲極區域106與源極區域108之間的一通道區域110。如圖1中所展示,數位線104與半導電支柱101之汲極區域106電連通。另外,垂直電晶體130進一步包含至少部分圍繞半導電支柱101之橫向表面之一閘極介電材料112,及橫向鄰近於閘極介電材料112之一或多個閘極電極114 (例如,字線)。閘極介電材料112可橫向介於閘極電極114與半導電支柱101之通道區域110之間。
數位線104可包括一導電材料,舉例而言,諸如鎢、鈦、鎳、鉑、銠、釕、鋁、銅、鉬、銥、銀、金、金屬合金;含金屬材料(例如,金屬氮化物、金屬矽化物、金屬碳化物、金屬氧化物);包括氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、氮化鈦鋁(TiAlN)、氧化銥(IrOx )、氧化釕(RuOx )、其等之合金之至少一者之材料;導電摻雜半導體材料(例如,導電摻雜矽、導電摻雜鍺、導電摻雜矽鍺等);多晶矽;展現導電性之其他材料或其等之組合。
半導電支柱101之通道區域110可包括經配製及組態以回應於將一電壓(例如,一臨限電壓、一設定偏壓電壓、一讀取偏壓電壓)施加至一垂直電晶體130而傳導電流之一半導電材料109 (圖2A)。例如,通道區域110可包括具有大於多晶矽之一帶隙(諸如大於1.65電子伏特(eV)之一帶隙)之一半導電材料。在一些實施例中,通道區域110包括氧化物半導體材料,舉例而言,諸如氧化鋅錫(ZTO)、氧化銦鋅(IZO)、氧化鋅(ZnOx )、銦鎵鋅氧化物(IGZO)、銦鎵矽氧化物(IGSO)、氧化銦(InOx 、In2 O3 )、氧化錫(SnO2 )、氧化鈦(TiOx )、氮氧化鋅(Znx Oy Nz )、氧化鎂鋅(Mgx Zny Oz )、氧化銦鋅(Inx Zny Oz )、銦鎵鋅氧化物(Inx Gay Znz Oa )、鋯銦鋅氧化物(Zrx Iny Znz Oa )、鉿銦鋅氧化物(Hfx Iny Znz Oa )、錫銦鋅氧化物(Snx Iny Znz Oa )、鋁錫銦鋅氧化物(Alx Sny Inz Zna Od )、矽銦鋅氧化物(Six Iny Znz Oa )、氧化鋅錫(Znx Sny Oz )、鋁鋅錫氧化物(Alx Zny Snz Oa )、鎵鋅錫氧化物(Gax Zny Snz Oa )、鋯鋅錫氧化物(Zrx Zny Snz Oa )、銦鎵矽氧化物(InGaSiO)及其他類似材料。在一些實施例中,通道區域110包括IGZO。
半導電支柱101之汲極區域106及源極區域108可各個別地包括至少一導電材料。該導電材料可經組態以在氫退火步驟期間抑制氫氣透過其滲透。在一些實施例中,汲極區域106及源極區域108各為實質上均質的。例如,汲極區域106及源極區域108可各個別地由貫穿其尺寸(例如,橫向尺寸、垂直尺寸)具有一實質上均勻(例如,不可變)組合物之單一(例如,唯一)材料形成。在其他實施例中,汲極區域106及源極區域108之至少一者(例如,各者)係非均質的。例如,汲極區域106及源極區域108之一或多者貫穿其尺寸(例如,橫向尺寸、垂直尺寸)可具有一實質上非均勻(例如,可變)材料組合物。在一些實施例中,汲極區域106及源極區域108之一或多者包括一複合結構,該複合結構包含經組態以抑制氫氣透過其滲透之兩種或兩種以上(例如,三種或三種以上)不同導電阻障材料之一堆疊(例如,積層)。
例如,如圖1中所繪示,汲極區域106及源極區域108可各個別地包括導電材料之一堆疊,包含一第一阻障材料103、一第二阻障材料105及一第三阻障材料107。汲極區域106之阻障材料103、105、107可依不同於源極區域108之阻障材料103、105、107之一順序配置,使得(例如)汲極區域106之阻障材料103、105、107可按相對於源極區域108之阻障材料103、105、107反轉之一順序配置,如圖1中所繪示。在額外實施例中,第一、第二及第三阻障材料103、105、107可依任何其他順序配置以分別形成汲極區域106及源極區域108。在進一步實施例中,汲極區域106可包括源極區域108中不包含之一或多種阻障材料,或反之亦然。在一些實施例中,第一阻障材料103包括元素銥(Ir),第二阻障材料105包括氧化銥(IrO2 ),且第三阻障材料107包括氮化鈦鋁(TiAlN)。在其他實施例中,汲極區域106及源極區域108之一或多者係非均質的且包括包含元素銥(Ir)及氧化銥(IrO2 )之一堆疊。在進一步實施例中,汲極區域106及源極區域108之一或多者係實質上均質的且包括氮化鈦鋁(TiAlN)。
汲極區域106及源極區域108之各者可經形成為在自約20 Å至約550 Å (諸如自約50 Å至約250 Å或自約50 Å至約100 Å)之一範圍內之各自厚度。在一些實施例中,汲極區域106及源極區域108經形成以具有彼此不同之厚度。在其他實施例中,汲極區域106及源極區域108經形成為相同厚度。
閘極介電材料112可包括一或多種電絕緣材料,諸如磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃(BPSG)、氟矽酸鹽玻璃、二氧化矽、二氧化鈦、二氧化鋯、二氧化鉿、氧化鉭、氧化鎂、氧化鋁、氧化鈮、氧化鉬、氧化鍶、氧化鋇、氧化釔、氮化物材料(例如,氮化矽(Si3 N4 ))、氮氧化物(例如,氮氧化矽)、另一閘極介電材料、介電碳氮化物材料(例如,碳氮化矽(SiCN))、介電碳氮氧化物材料(例如,碳氮氧化矽(SiOCN))、另一材料或其等之組合。
閘極電極材料113 (圖2C)可包括一或多種導電材料,舉例而言,諸如鎢、鈦、鎳、鉑、釕、鋁、銅、鉬、金、金屬合金;含金屬材料(例如,金屬氮化物、金屬矽化物、金屬碳化物、金屬氧化物);包括氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、氮化鈦鋁(TiAlN)、元素鈦(Ti)、元素鉑(Pt)、元素銠(Rh)、元素釕(Ru)、元素鉬(Mo)、元素銥(Ir)、氧化銥(IrOx )、氧化釕(RuOx )、元素鎢(W)、元素鋁(Al)、元素銅(Cu)、元素金(Au)、元素銀(Ag)、多晶矽、其等之合金之至少一者之材料;導電摻雜半導體材料(例如,導電摻雜矽、導電摻雜鍺、導電摻雜矽鍺等);多晶矽;展現導電性之其他材料或其等之組合。
如圖1中所展示,另一電絕緣材料116可至少部分圍繞閘極電極114及閘極介電材料112之橫向表面。電絕緣材料116可填充鄰近垂直電晶體130之鄰近閘極電極114之間的空間。在一些實施例中,電絕緣材料116包括與電絕緣材料102及閘極介電材料112相同之材料組合物。在其他實施例中,電絕緣材料116、電絕緣材料102及閘極介電材料112之一或多者包括不同於電絕緣材料116、電絕緣材料102及閘極介電材料112之一或多個其他者之一材料組合物。
如圖1中所展示,在一些實施例中,另一電絕緣材料118之一第一部分上覆於垂直電晶體130,另一電絕緣材料120上覆於電絕緣材料118,且另一電絕緣材料118之一第二部分上覆於另一電絕緣材料120。在其他實施例中,省略另一電絕緣材料118之第一部分。例如,額外電絕緣材料120可上覆於垂直電晶體130,且整個另一電絕緣材料118上覆於額外電絕緣材料120。額外電絕緣材料120可包括經組態以在氫退火步驟期間抑制氫氣透過其滲透之一阻障材料。額外電絕緣材料120之一材料組合物可實質上相同於或可不同於電絕緣材料102之材料組合物。因此,垂直電晶體130之半導電支柱101之通道區域110可藉由半導電支柱101之汲極區域106及源極區域108以及電絕緣材料102及額外電絕緣材料120圍繞(例如,囊封)且實質上受半導電支柱101之汲極區域106及源極區域108以及電絕緣材料102及額外電絕緣材料120保護使之免於氫物種滲透。
繼續參考圖1,半導體裝置結構140可進一步包含填充延伸穿過另一電絕緣材料118及額外電絕緣材料120之一開口124之一導電材料122 (例如,一導電接觸件材料)。例如,導電材料122可使垂直電晶體130之源極區域108電耦合至一導電線結構(例如,一源極線)。
圖2A至圖2F繪示根據本發明之一些實施例之形成圖1中所展示之半導體裝置結構140之一製程的各種階段。參考圖2A,一堆疊結構200可經形成以包含電絕緣材料102、在電絕緣材料102上方之數位線104、在電絕緣材料102上方形成汲極區域106 (圖1)之導電阻障材料103、105、107之一或多者(例如,各者)、變為導電阻障材料103、105、107上方之通道區域110 (圖1)之一半導電材料109及在半導電材料109上方之用以形成源極區域108 (圖1)之導電阻障材料103、105、107之一或多者(例如,各者)之額外量。
參考圖2B,使堆疊結構200 (圖2A)經受至少一材料移除程序(例如,至少一蝕刻程序)以形成包含汲極區域106、通道區域110及源極區域108之半導電支柱101。如圖2B中所展示,該材料移除程序可曝露數位線104之一上表面126。
接著參考圖2C,可在數位線104之上表面126及半導電支柱101之表面(例如,上表面、側表面)上方形成(例如,保形地形成)閘極介電材料112。閘極介電材料112可藉由(例如)原子層沈積(ALD)、化學氣相沈積(CVD)、物理氣相沈積(PVD)、低壓化學氣相沈積(LPCVD)、電漿增強型化學氣相沈積(PECVD)、另一沈積方法或其等之組合來形成。在形成閘極介電材料112之後,可在閘極介電材料112之至少一部分上方形成變為閘極電極114 (圖1)之一閘極電極材料113。
參考圖2D,可圖案化閘極電極材料113 (圖2C)及閘極介電材料112以形成包含半導電支柱101、閘極介電材料112及閘極電極114之垂直電晶體130。閘極介電材料112及閘極電極材料113 (圖2C)可使用本文中未詳細描述之習知程序(例如,化學機械平坦化程序、蝕刻程序)圖案化。
接著參考圖2E,可在閘極電極114及閘極介電材料112之至少一部分上方形成電絕緣材料116。電絕緣材料116可填充鄰近垂直電晶體130之鄰近閘極電極114之間的空間。電絕緣材料116可使用本文中未詳細描述之習知程序(例如,習知材料沈積程序、習知化學機械平坦化(CMP)程序)來形成。
接著參考圖2F,可在垂直電晶體130及電絕緣材料116上方形成(例如,沈積)另一電絕緣材料118及額外電絕緣材料120,且接著可選擇性地移除電絕緣材料118及額外電絕緣材料120之部分以形成開口124。接著可用導電材料122 (圖1)填充開口124以形成半導體裝置結構140 (圖1)。另一電絕緣材料118、額外電絕緣材料120及開口124可使用本文中未詳細描述之習知程序(例如,習知材料沈積程序、習知蝕刻程序)來形成。
圖3A至圖3G係繪示根據本發明之額外實施例之形成一半導體裝置結構之一製程之各種階段的簡化橫截面視圖。貫穿剩餘描述及隨附圖式,功能上類似之特徵(例如,結構、裝置)係用以100遞增之類似元件符號指代。為避免重複,在本文中未詳細描述剩餘圖中所展示之所有特徵。實情係,除非下文另有描述,否則藉由作為一先前所描述特徵之元件符號之一100增量之一元件符號指定之一特徵(無論該先前所描述特徵在本段落之前首次描述,或在本段落之後首次描述)將被理解為實質上類似於該先前所描述特徵。
參考圖3A,形成一材料堆疊300以包含一電絕緣材料302、在電絕緣材料302上方之一數位線304、包含數位線304上方之導電阻障材料303、305、307之一或多者(例如,各者)之一汲極區域306、在導電阻障材料303、305、307上方形成一通道區域310 (圖3B)之一半導電材料309及在半導電材料309上方形成一源極區域308 (圖3B)之導電阻障材料303、305、307之一或多者(例如,各者)。
參考圖3B,使堆疊300經受至少一材料移除程序(例如,至少一蝕刻程序)以形成包括一源極區域308及一通道區域310之一半導電支柱301。如圖3B中所展示,該材料移除程序可曝露汲極區域306之一上表面311。在一些實施例中,汲極區域306之一或多個導電阻障材料303、305、307係在移除程序期間實質上維持於數位線304上方且未被移除。如圖3B中所展示,數位線304與在數位線304上方連續延伸之汲極區域306電連通。
接著參考圖3C,可在汲極區域306之上表面311及半導電支柱301之表面(例如,上表面、側表面)上方形成(例如,保形地形成)一閘極介電材料312。在形成閘極介電材料312之後,可在閘極介電材料312之至少一部分上方形成(例如,保形地形成)變為閘極電極314 (圖3D)之一閘極電極材料313。在一些實施例中,閘極介電材料312係藉由如先前參考圖2C所描述之一或多個沈積程序來形成。
接著參考圖3D,可圖案化閘極電極材料313 (圖3C)及閘極介電材料312以形成一垂直電晶體330 (圖3E),垂直電晶體330包含半導電支柱301 (包含源極區域308及通道區域310)、汲極區域306、橫向鄰近半導電支柱301之通道區域310之閘極電極314及在閘極電極314與半導電支柱301及汲極區域306之各者之間延伸之閘極介電材料312。閘極電極材料313及閘極介電材料312可使用本文中未詳細描述之習知程序(例如,CMP程序、蝕刻程序)圖案化。
接著參考圖3E,可在閘極電極314及閘極介電材料312之至少一部分上方形成(例如,選擇性地形成)一電絕緣材料316。電絕緣材料316可填充鄰近垂直電晶體之鄰近閘極電極314之間的空間。電絕緣材料316可使用本文中未詳細描述之習知程序(例如,CMP程序、蝕刻程序)圖案化。
接著參考圖3F,可在垂直電晶體330上方形成(例如,沈積)另一電絕緣材料318之一第一部分,可在另一電絕緣材料318之該第一部分上方形成一額外電絕緣材料320,且可在另一電絕緣材料320上方形成另一電絕緣材料318之一第二部分。在其他實施例中,省略另一電絕緣材料318之第一部分,額外電絕緣材料320可上覆於垂直電晶體330,且整個另一電絕緣材料318上覆於額外電絕緣材料320。額外電絕緣材料320可包括經組態以在氫退火步驟期間抑制氫氣透過其滲透之一阻障材料。
繼續參考圖3F,可選擇性地移除另一電絕緣材料318及額外電絕緣材料320之至少一部分以形成一開口324。
接著參考圖3G,接著可用導電材料322填充開口324以形成一半導體裝置結構340。隨後可藉由導電材料322將一導電線結構(例如,一源極線)電耦合至垂直電晶體330之源極區域308。
在形成半導體裝置結構340之後,可使半導體裝置結構340經受氫退火程序。在該氫退火程序期間,通道區域310係由汲極區域306、源極區域308、電絕緣材料302及額外電絕緣材料320圍繞(例如,囊封)且受汲極區域306、源極區域308、電絕緣材料302及額外電絕緣材料320保護使之免於氫物種滲透。因為汲極區域306在半導體裝置結構340中經維持且保持未經蝕刻,所以形成半導體裝置結構340之方法藉由減少必須執行之蝕刻步驟之數目而簡化。此外,汲極區域306對通道區域310提供擴展保護使之免受可在氫退火程序期間擴散通過數位線304及閘極介電材料312之氫物種之影響。
圖4A至圖4I係繪示根據本發明之進一步實施例之形成一半導體裝置結構之一製程之各種階段的簡化橫截面視圖。參考圖4A,一材料堆疊400包含一電絕緣材料402、在電絕緣材料402上方之一數位線404、包含在數位線404上方之導電阻障材料403、405、407之一或多者(例如,各者)之一汲極區域406及在汲極區域406上方形成一通道區域410 (圖4B)之一半導電材料409。
參考圖4B,使堆疊400 (圖4A)經受至少一材料移除程序(例如,至少一蝕刻程序)以形成包括通道區域410之一半導電支柱401。如圖4B中所展示,該材料移除程序可曝露汲極區域406之一上表面411之至少一部分。汲極區域406在材料移除期間經維持於數位線404上方。如圖4B中所展示,數位線404與在數位線404上方連續延伸之汲極區域406電連通。
接著參考圖4C,可在汲極區域406之上表面411之至少一部分及半導電支柱401之表面(例如,上表面、側表面)上方形成(例如,保形地形成)一閘極介電材料412。在形成閘極介電材料412之後,可在閘極介電材料412之至少一部分上方形成(例如,保形地形成)變為閘極電極414 (圖4D)之一閘極電極材料413。
接著參考圖4D,可圖案化閘極電極材料413 (圖4C)及閘極介電材料412以曝露通道區域410之一上表面419且形成閘極電極414。閘極電極材料413及閘極介電材料412可使用本文中未詳細描述之習知程序(例如,CMP程序、蝕刻程序)圖案化。
繼續參考圖4D,可在閘極介電材料412、閘極電極414及半導電支柱401之上表面419上方形成一電絕緣材料416。電絕緣材料416可填充鄰近垂直電晶體之鄰近閘極電極414之間的空間。在其他實施例中,電絕緣材料416未形成於閘極介電材料412、閘極電極414及半導電支柱401之一或多個上表面上方,如藉由圖4D中之虛線所繪示。
接著參考圖4E,在其中電絕緣材料416形成於上表面419上方之實施例中,可移除電絕緣材料416之一部分以在其中形成曝露通道區域410之上表面419之一開口423。在其他實施例中,一額外電絕緣材料420可視需要(如藉由虛線指示)形成於閘極介電材料412、閘極電極414及半導電支柱401上方。在此等實施例中,可移除額外電絕緣材料420之一部分以在其中形成曝露通道區域410之上表面419之開口423。
接著,如圖4F中所展示,可在電絕緣材料416之剩餘部分或額外電絕緣材料420之剩餘部分上方及在開口423 (圖4E)內之通道區域410上方形成一或多種導電阻障材料403、405、407。
接著參考圖4G,可使阻障材料403、405、407經受至少一材料移除程序以移除在開口423外部之阻障材料403、405、407之至少一部分且形成一源極區域408。如圖4G中所展示,形成源極區域408可形成一垂直電晶體430,垂直電晶體430包含源極區域408、通道區域410、汲極區域406、橫向鄰近通道區域410之閘極電極414及在閘極電極414與通道區域410及汲極區域406之各者之間延伸之閘極介電材料412。
接著參考圖4H,可在垂直電晶體430及電絕緣材料420上方形成(例如,沈積)另一電絕緣材料418,且接著可選擇性地移除另一電絕緣材料418之部分以形成一開口424。
接著參考圖4I,接著可用導電材料422填充開口424 (圖4H)以形成一半導體裝置結構440。導電材料422可用於將垂直電晶體430之源極區域408電耦合至一導電線結構(例如,一源極線)。
在形成半導體裝置結構440之後,可使半導體裝置結構440經受氫退火程序。垂直電晶體430之通道區域410可由汲極區域406、源極區域408、電絕緣材料416及電絕緣材料402圍繞(例如,囊封)且受汲極區域406、源極區域408、電絕緣材料416及電絕緣材料402保護使之免於氫物種滲透。因為汲極區域406在半導體裝置結構440中經維持且保持未經蝕刻且因為形成源極區域408並不需要蝕刻,所以形成半導體裝置結構440之方法藉由減少必須執行之蝕刻步驟之數目而簡化。此外,汲極區域406對通道區域410提供擴展保護使之免受可在氫退火程序期間擴散通過數位線404及閘極介電材料412之氫物種之影響。
根據本發明之實施例之包含半導體裝置結構(例如,先前參考圖1、圖3G及圖4I所描述之半導體裝置結構140、340、440)之半導體裝置可用於本發明之電子系統之實施例中。例如,圖5係根據本發明之實施例之一闡釋性電子系統550的一方塊圖。例如,電子系統550可包括(例如)一電腦或電腦硬體組件、一伺服器或其他網路連結硬體組件、一蜂巢式電話、一數位相機、一個人數位助理(PDA)、可攜式媒體(例如,音樂)播放器、一Wi-Fi或具蜂巢式功能之平板電腦(舉例而言,諸如iPad®或SURFACE®平板電腦)、一電子書、一導航裝置等。電子系統550包含至少一記憶體裝置555。至少一記憶體裝置555可包含(例如)包含半導體裝置結構(例如,本文中先前所描述之結構140、340、440)之一實施例。電子系統550可進一步包含至少一電子信號處理器裝置560 (通常被稱為一「微處理器」)。電子系統550可進一步包含用於由一使用者將資訊輸入至電子系統550中之一或多個輸入裝置565,舉例而言,諸如一滑鼠或其他指標裝置、一鍵盤、一觸控墊、一按鈕或一控制面板。電子系統550可進一步包含用於向一使用者輸出資訊(例如,視覺或音訊輸出)之一或多個輸出裝置570,舉例而言,諸如一監視器、一顯示器、一印表機、一音訊輸出插孔、一揚聲器等。在一些實施例中,輸入裝置565及輸出裝置570可包括既可用於將資訊輸入至電子系統550亦可向一使用者輸出視覺資訊之一單個觸控螢幕裝置。一或多個輸入裝置565及輸出裝置570可與記憶體裝置555及電子信號處理器裝置560之至少一者電通信。
下文描述本發明之額外非限制實例性實施例。
實施例1:一種裝置,其包括一垂直電晶體,該垂直電晶體包括:一半導電支柱,其包括:各個別地包括經組態以抑制氫氣透過其滲透之至少一導電材料之源極區域及汲極區域;及一通道區域,其垂直介於該源極區域與該汲極區域之間;至少一閘極電極,其橫向鄰近該半導電支柱之該通道區域;及一介電材料,其橫向介於該半導電支柱與該至少一閘極電極之間。
實施例2:如實施例1之裝置,其中該等源極區域及汲極區域之至少一者係非均質的。
實施例3:如實施例1及2中任一項之裝置,其中該等源極區域及汲極區域之至少一者之該至少一導電材料包括元素Ir、IrOx 及TiAlN之一或多者。
實施例4:如實施例1及2中任一項之裝置,其中該等源極區域及汲極區域之至少一者之該至少一導電材料包括元素Ir及IrOx
實施例5:如實施例1及2中任一項之裝置,其中該等源極區域及汲極區域之至少一者之該至少一導電材料包括TiAlN。
實施例6:如實施例1至5中任一項之裝置,其中該等源極區域及汲極區域各個別地具有在自約20 Å至約550 Å之一範圍內之一厚度。
實施例7:如實施例1至6中任一項之裝置,其中該等源極區域及汲極區域具有彼此不同之材料組合物。
實施例8:如實施例1至7中任一項之裝置,其中該通道區域包括ZTO、IZO、ZnOx 、IGZO、IGSO、InOx 、In2 O3 、SnO2 、TiOx 、Znx Oy Nz 、Mgx Zny Oz 、Inx Zny Oz 、Inx Gay Znz Oa 、Zrx Iny Znz Oa 、Hfx Iny Znz Oa 、Snx Iny Znz Oa 、Alx Sny Inz Zna Od 、Six Iny Znz Oa 、Znx Sny Oz 、Alx Zny Snz Oa 、Gax Zny Snz Oa 、Zrx Zny Snz Oa 及InGaSiO之一或多者。
實施例9:如實施例1至7中任一項之裝置,其中該通道區域包括IGZO。
實施例10:如實施例1至9中任一項之裝置,其中經組態以抑制氫氣透過其滲透之一電絕緣材料上覆於該垂直電晶體之至少一部分。
實施例11:如實施例10之裝置,其中該電絕緣材料包括Al2 O3
實施例12:如實施例10及11中任一項之裝置,其進一步包括上覆於該電絕緣材料且與該半導電支柱電連通之一數位線。
實施例13:一種裝置,其包括一垂直電晶體,該垂直電晶體包括:一汲極區域,其包括經組態以抑制氫氣透過其滲透之至少一導電材料;一半導電支柱,其在該汲極區域上方,該半導電支柱包括:一源極區域,其包括經組態以抑制氫氣透過其滲透之至少一額外導電材料;及一通道區域,其垂直介於該源極區域與該汲極區域之間;及至少一閘極電極,其橫向鄰近該半導電支柱之該通道區域;及一介電材料,其橫向介於該半導電支柱與該至少一閘極電極之間。
實施例14:如實施例13之裝置,其進一步包括在該垂直電晶體上方之一電絕緣材料,該電絕緣材料經組態以抑制氫氣透過其滲透。
實施例15:如實施例13及14中任一項之裝置,其中該汲極區域在一數位線上方連續延伸。
實施例16:一種製造一裝置之方法,其包括:形成一堆疊,該堆疊包括:一第一導電材料;一汲極區域,其包括在該第一導電材料上方之一第二導電材料;及一半導電材料,其在該第二導電材料上方,該第二導電材料經組態以抑制氫物種透過其滲透;圖案化該半導電材料以形成一半導電支柱;形成一閘極介電材料及一閘極電極以橫向鄰近該半導電支柱,該閘極介電材料介於該閘極電極與該半導電支柱之間;在該閘極介電材料、該閘極電極及該半導電支柱上方形成經組態以抑制氫物種透過其滲透之一電絕緣材料;在該電絕緣材料中形成一開口以曝露該半導電支柱之一上表面;及在該電絕緣材料之該開口內形成一源極區域,該源極區域包括經組態以抑制氫物種透過其滲透之一第三導電材料。
實施例17:如實施例16之方法,其進一步包括選擇該第二導電材料及該第三導電材料之至少一者以包括Ir及IrOx
實施例18:如實施例16之方法,其進一步包括選擇該第二導電材料及該第三導電材料之至少一者以包括元素Ir、IrOx 及TiAlN之一或多者。
實施例19:如實施例18之方法,其進一步包括選擇該第二導電材料及該第三導電材料以具有彼此不同之材料組合物。
實施例20:一種製造一裝置之方法,其包括:形成一堆疊,該堆疊包括:一第一導電材料;一第二導電材料,其在該第一導電材料上方;一半導電材料,其在該第二導電材料上方;及一第三導電材料,其在該半導電材料上方,其中該第二導電材料及該第三導電材料之各者經組態以抑制氫氣透過其滲透;選擇性地移除該半導電材料之至少一部分及該第三導電材料之至少一部分;形成包括該半導電材料之一剩餘部分及該第三導電材料之一剩餘部分之一半導電支柱;及形成一閘極介電材料及一閘極電極以橫向鄰近該半導電支柱,該閘極介電材料介於該閘極電極與該半導電支柱之間。
實施例21:如實施例20之方法,其進一步包括:選擇該第一導電材料及該第二導電材料之一者以包括TiAlN;及選擇該第一導電材料及該第二導電材料之另一者以包括元素Ir及IrO2 之一堆疊。
實施例22:如實施例20之方法,其進一步包括選擇該第一導電材料以包括BN、BCN、SiAlON、SiC、SiCN、SiN、SiAlN、AlON及Al2 O3 之一或多者。
實施例23:如實施例20至22中任一項之方法,其進一步包括選擇該半導電材料以包括ZTO、IZO、ZnOx 、IGZO、IGSO、InOx 、In2 O3 、SnO2 、TiOx 、Znx Oy Nz 、Mgx Zny Oz 、Inx Zny Oz 、Inx Gay Znz Oa 、Zrx Iny Znz Oa 、Hfx Iny Znz Oa 、Snx Iny Znz Oa 、Alx Sny Inz Zna Od 、Six Iny Znz Oa 、Znx Sny Oz 、Alx Zny Snz Oa 、Gax Zny Snz Oa 、Zrx Zny Snz Oa 及InGaSiO之一或多者。
雖然已結合圖描述特定闡釋性實施例,然一般技術人員將認知及瞭解,本發明所涵蓋之實施例並不限於本文中明確展示及描述之該等實施例。實情係,可在不脫離本發明所涵蓋之實施例之範疇(諸如下文所主張之範疇,包含合法等效物)之情況下做出本文中所描述之實施例之許多添加、刪除及修改。另外,來自一所揭示實施例之特徵可與另一所揭示實施例之特徵組合同時仍涵蓋於本發明之範疇內。
101:半導電支柱 102:電絕緣材料 103:阻障材料 104:數位線 105:阻障材料 106:汲極區域 107:阻障材料 108:源極區域 109:半導電材料 110:通道區域 112:閘極介電材料 113:閘極電極材料 114:閘極電極 116:電絕緣材料 118:電絕緣材料 120:電絕緣材料 122:導電材料 124:開口 126:上表面 130:垂直電晶體 140:半導體裝置結構 200:堆疊結構 300:堆疊 301:半導電支柱 302:電絕緣材料 303:導電阻障材料 304:數位線 305:導電阻障材料 306:汲極區域 307:導電阻障材料 308:源極區域 309:半導電材料 310:通道區域 311:上表面 312:閘極介電材料 313:閘極電極材料 314:閘極電極 316:電絕緣材料 318:電絕緣材料 320:電絕緣材料 322:導電材料 324:開口 330:垂直電晶體 340:半導體裝置結構 400:堆疊 401:半導電支柱 402:電絕緣材料 403:阻障材料 404:數位線 405:阻障材料 406:汲極區域 407:阻障材料 408:源極區域 409:半導電材料 410:通道區域 411:上表面 412:閘極介電材料 413:閘極電極材料 414:閘極電極 416:電絕緣材料 418:電絕緣材料 419:上表面 420:電絕緣材料 422:導電材料 423:開口 424:開口 430:垂直電晶體 440:半導體裝置結構 550:電子系統 555:記憶體裝置 560:電子信號處理器裝置 565:輸入裝置 570:輸出裝置
圖1係根據本發明之實施例之一半導體裝置結構之一簡化橫截面視圖; 圖2A至圖2F係繪示形成圖1之半導體裝置結構之一方法之各種階段的簡化橫截面視圖; 圖3A至圖3G係繪示根據本發明之額外實施例之形成一半導體裝置結構之一方法之各種階段的簡化橫截面視圖; 圖4A至圖4I係繪示根據本發明之進一步實施例之形成一半導體裝置結構之另一製程之各種階段的簡化橫截面視圖;及 圖5係繪示根據本發明之實施例之一電子系統之一示意性方塊圖。
101:半導電支柱
102:電絕緣材料
103:阻障材料
104:數位線
105:阻障材料
106:汲極區域
107:阻障材料
108:源極區域
110:通道區域
112:閘極介電材料
114:閘極電極
116:電絕緣材料
118:電絕緣材料
120:電絕緣材料
122:導電材料
124:開口
130:垂直電晶體
140:半導體裝置結構

Claims (20)

  1. 一種裝置,其包括: 一垂直電晶體,其包括: 一半導電結構,其包括: 一源極區域及一汲極區域,該源極區域及該汲極區域各個別地包括經組態以抑制氫氣透過其滲透之至少一導電材料;及 一通道區域,其垂直介於該源極區域與該汲極區域之間; 至少一閘極電極,其橫向鄰近該半導電結構之該通道區域;及 一介電材料,其橫向介於該半導電結構與該至少一閘極電極之間。
  2. 如請求項1之裝置,其中該源極區域及該汲極區域之至少一者係非均質的。
  3. 如請求項1之裝置,其中該源極區域及該汲極區域之一或多者之該至少一導電材料包括元素Ir、IrOx 及TiAlN之一或多者。
  4. 如請求項1之裝置,其中該源極區域及該汲極區域之一或多者之該至少一導電材料包括元素Ir及IrOx
  5. 如請求項1之裝置,其中該源極區域及該汲極區域之一或多者之該至少一導電材料包括TiAlN。
  6. 如請求項1之裝置,其中該源極區域及該汲極區域各個別地具有在自約20 Å至約550 Å之一範圍內之一厚度。
  7. 如請求項1之裝置,其中該源極區域及該汲極區域具有彼此不同之材料組合物。
  8. 如請求項1之裝置,其中該通道區域包括氧化鋅錫、氧化銦鋅、氧化鋅、銦鎵鋅氧化物、銦鎵矽氧化物、氧化銦、氧化錫、氧化鈦、氮氧化鋅、氧化鎂鋅、鋯銦鋅氧化物、鉿銦鋅氧化物、錫銦鋅氧化物、鋁錫銦鋅氧化物、矽銦鋅氧化物、氧化鋅錫、鋁鋅錫氧化物、鎵鋅錫氧化物、鋯鋅錫氧化物及銦鎵矽氧化物之一或多者。
  9. 如請求項1之裝置,其進一步包括一電絕緣材料,該電絕緣材料上覆於該垂直電晶體之至少一部分而經組態以抑制氫氣透過其滲透。
  10. 如請求項9之裝置,其中該電絕緣材料包括Al2 O3
  11. 如請求項9之裝置,其進一步包括上覆於該電絕緣材料且與該半導電支柱電連通之一數位線。
  12. 如請求項1之裝置,其中該半導電結構包括包含該源極區域、該汲極區域及該通道區域之一半導電支柱。
  13. 如請求項1之裝置,其中該半導電結構包括: 該汲極區域;及 一半導電支柱,其包括該源極區域及該通道區域,該半導電支柱具有小於該汲極區域之橫向尺寸。
  14. 如請求項13之裝置,其中該汲極區域在一數位線上方連續延伸。
  15. 一種製造一裝置之方法,其包括: 形成一堆疊,該堆疊包括: 一第一導電材料; 一第二導電材料,其在該第一導電材料上方,該第二導電材料經組態以抑制氫物種透過其滲透;及 一半導電材料,其在該第二導電材料上方; 圖案化至少該半導電材料以形成一支柱結構;及 形成一閘極介電材料及一閘極電極以橫向鄰近該半導電支柱,該閘極介電材料介於該閘極電極與該支柱結構之間。
  16. 如請求項15之方法,其中: 形成一堆疊包括形成該堆疊以進一步包括在該半導電材料上方之一第三導電材料,該第三導電材料經組態以抑制氫物種透過其滲透;且 圖案化至少該半導電材料以形成一支柱結構包含圖案化至少該半導電材料及該第三導電材料以形成該支柱結構。
  17. 如請求項16之方法,其中圖案化至少該半導電材料及該第三導電材料以形成該支柱結構包括圖案化該第二導電材料、該半導電材料及該第三導電材料以形成該支柱結構。
  18. 如請求項15之方法,其進一步包括: 在該閘極介電材料、該閘極電極及該支柱結構上方形成經組態以抑制氫物種透過其滲透之一電絕緣材料; 在該電絕緣材料中形成一開口以曝露該支柱結構之一上表面;及 在該電絕緣材料之該開口內形成一第三導電材料,該第三導電材料經組態以抑制氫物種透過其滲透。
  19. 如請求項16之方法,其進一步包括選擇該第二導電材料以包括元素Ir、IrOx 及TiAlN之一或多者。
  20. 如請求項20之方法,其進一步包括選擇該半導電材料以包括氧化鋅錫、氧化銦鋅、氧化鋅、銦鎵鋅氧化物、銦鎵矽氧化物、氧化銦、氧化錫、氧化鈦、氮氧化鋅、氧化鎂鋅、鋯銦鋅氧化物、鉿銦鋅氧化物、錫銦鋅氧化物、鋁錫銦鋅氧化物、矽銦鋅氧化物、氧化鋅錫、鋁鋅錫氧化物、鎵鋅錫氧化物、鋯鋅錫氧化物及銦鎵矽氧化物之一或多者。
TW108136550A 2018-10-09 2019-10-09 包括具有氫氣阻障材料之垂直電晶體之裝置及相關方法 TWI716146B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201862743133P 2018-10-09 2018-10-09
US62/743,133 2018-10-09

Publications (2)

Publication Number Publication Date
TW202023056A true TW202023056A (zh) 2020-06-16
TWI716146B TWI716146B (zh) 2021-01-11

Family

ID=70052385

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108136550A TWI716146B (zh) 2018-10-09 2019-10-09 包括具有氫氣阻障材料之垂直電晶體之裝置及相關方法

Country Status (7)

Country Link
US (1) US11658246B2 (zh)
EP (1) EP3857604A4 (zh)
JP (1) JP7177260B2 (zh)
KR (1) KR20210053353A (zh)
CN (1) CN113169225A (zh)
TW (1) TWI716146B (zh)
WO (1) WO2020076758A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11393908B1 (en) * 2021-02-04 2022-07-19 Micron Technology, Inc. Methods of forming a microelectronic device, and related microelectronic devices, memory devices, and electronic systems
CN116190413A (zh) * 2021-12-24 2023-05-30 北京超弦存储器研究院 半导体结构的制作方法及半导体结构

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0442579A (ja) 1990-06-08 1992-02-13 Seiko Epson Corp 薄膜トランジスタ及び製造方法
JP5646798B2 (ja) 1999-11-11 2014-12-24 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体集積回路装置の製造方法
US6559007B1 (en) 2000-04-06 2003-05-06 Micron Technology, Inc. Method for forming flash memory device having a tunnel dielectric comprising nitrided oxide
KR100451569B1 (ko) 2002-05-18 2004-10-08 주식회사 하이닉스반도체 수소배리어막을 구비한 반도체 장치의 제조 방법
US20070148939A1 (en) * 2005-12-22 2007-06-28 International Business Machines Corporation Low leakage heterojunction vertical transistors and high performance devices thereof
JP4952148B2 (ja) 2006-08-29 2012-06-13 富士通セミコンダクター株式会社 半導体装置及びその製造方法
US7859050B2 (en) 2007-01-22 2010-12-28 Micron Technology, Inc. Memory having a vertical access device
JP5092461B2 (ja) 2007-03-09 2012-12-05 富士通セミコンダクター株式会社 半導体装置及びその製造方法
JP5502302B2 (ja) 2008-09-26 2014-05-28 ローム株式会社 半導体装置およびその製造方法
KR101824124B1 (ko) 2009-11-28 2018-02-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR20110139394A (ko) 2010-06-23 2011-12-29 주성엔지니어링(주) 박막 트랜지스터 및 그 제조 방법
US8907396B2 (en) 2012-01-04 2014-12-09 Micron Technology, Inc Source/drain zones with a delectric plug over an isolation region between active regions and methods
JP6100071B2 (ja) 2012-04-30 2017-03-22 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8940592B2 (en) 2013-01-11 2015-01-27 Micron Technology, Inc. Memories and methods of forming thin-film transistors using hydrogen plasma doping
US8878271B2 (en) 2013-03-01 2014-11-04 Micron Technology, Inc. Vertical access device and apparatuses having a body connection line, and related method of operating the same
JP6444135B2 (ja) * 2013-11-01 2018-12-26 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
KR20150101726A (ko) * 2014-02-27 2015-09-04 에스케이하이닉스 주식회사 터널링 트랜지스터, 그를 포함하는 저항 변화 메모리 장치 및 그 제조방법
WO2015159179A1 (en) * 2014-04-18 2015-10-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
US9881954B2 (en) * 2014-06-11 2018-01-30 Semiconductor Energy Laboratory Co., Ltd. Imaging device
US9553199B2 (en) 2014-12-30 2017-01-24 Taiwan Semiconductor Manufacturing Company, Ltd. FET device having a vertical channel in a 2D material layer
KR102582523B1 (ko) 2015-03-19 2023-09-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 전자 기기
JP6736321B2 (ja) * 2015-03-27 2020-08-05 株式会社半導体エネルギー研究所 半導体装置の製造方法
EP3153463B1 (en) 2015-10-08 2018-06-13 IMEC vzw Method for producing a pillar structure in a semiconductor layer
JP6538598B2 (ja) 2016-03-16 2019-07-03 株式会社東芝 トランジスタ及び半導体記憶装置
KR102476806B1 (ko) * 2016-04-01 2022-12-13 에스케이하이닉스 주식회사 강유전체막을 포함하는 반도체 메모리 장치
US9806191B1 (en) * 2016-10-11 2017-10-31 United Microelectronics Corp. Vertical channel oxide semiconductor field effect transistor and method for fabricating the same
KR102558973B1 (ko) 2017-01-18 2023-07-24 삼성디스플레이 주식회사 트랜지스터 표시판
CN107359168A (zh) 2017-07-11 2017-11-17 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置

Also Published As

Publication number Publication date
CN113169225A (zh) 2021-07-23
EP3857604A4 (en) 2022-10-05
US20200111919A1 (en) 2020-04-09
KR20210053353A (ko) 2021-05-11
WO2020076758A1 (en) 2020-04-16
EP3857604A1 (en) 2021-08-04
JP7177260B2 (ja) 2022-11-22
US11658246B2 (en) 2023-05-23
TWI716146B (zh) 2021-01-11
JP2022502865A (ja) 2022-01-11

Similar Documents

Publication Publication Date Title
TWI725572B (zh) 形成裝置之方法,以及相關之裝置及電子系統
US11024802B2 (en) Method of fabricating resistive memory
TWI450390B (zh) 使用電阻材料及內電極之非揮發性記憶體裝置及其相關之方法及處理系統
TWI743568B (zh) 包括垂直電晶體之裝置及其相關方法
US9455403B1 (en) Semiconductor structure and method for manufacturing the same
TWI720645B (zh) 包含異構通道之電晶體及相關裝置、電子系統及方法
US11476259B2 (en) Memory devices including void spaces between transistor features, and related semiconductor devices and electronic systems
US11393908B1 (en) Methods of forming a microelectronic device, and related microelectronic devices, memory devices, and electronic systems
US11923459B2 (en) Transistor including hydrogen diffusion barrier film and methods of forming same
TWI716146B (zh) 包括具有氫氣阻障材料之垂直電晶體之裝置及相關方法
TW201711167A (zh) 半導體結構及其製造方法
TWI783765B (zh) 半導體記憶體裝置
US11063089B2 (en) Resistive memory device with meshed electrodes
TWI797949B (zh) 使用界面過渡金屬化合物層的電阻式記憶體單元及其形成方法
US11882773B2 (en) Resistive random access memory and manufacturing method thereof
US20230284540A1 (en) Resistive memory device with ultra-thin barrier layer and methods of forming the same
CN116896865A (zh) 半导体装置