TWI720645B - 包含異構通道之電晶體及相關裝置、電子系統及方法 - Google Patents

包含異構通道之電晶體及相關裝置、電子系統及方法 Download PDF

Info

Publication number
TWI720645B
TWI720645B TW108136374A TW108136374A TWI720645B TW I720645 B TWI720645 B TW I720645B TW 108136374 A TW108136374 A TW 108136374A TW 108136374 A TW108136374 A TW 108136374A TW I720645 B TWI720645 B TW I720645B
Authority
TW
Taiwan
Prior art keywords
region
heterogeneous
transistor
channel
forming
Prior art date
Application number
TW108136374A
Other languages
English (en)
Other versions
TW202029496A (zh
Inventor
史考特 E 西利士
拉瑪納生 甘地
杜拉 維斯哈克 尼爾摩 拉瑪斯瓦米
李宜芳
科莫 M 卡爾達
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202029496A publication Critical patent/TW202029496A/zh
Application granted granted Critical
Publication of TWI720645B publication Critical patent/TWI720645B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66431Unipolar field-effect transistors with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78642Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/802Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with heterojunction gate, e.g. transistors with semiconductor layer acting as gate insulating layer, MIS-like transistors
    • H01L29/803Programmable transistors, e.g. with charge-trapping quantum well
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • H10B63/34Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors of the vertical channel field-effect transistor type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)

Abstract

本發明揭示一種電晶體,其包括:一第一導電接觸件;一異構通道,其在該第一導電接觸件上方,包括至少一種氧化物半導體材料;一第二導電接觸件,其在該異構通道上方;及一閘極電極,其橫向鄰近該異構通道。亦揭示一種半導體裝置、一種形成一半導體裝置之方法、一種記憶體裝置及一種電子系統。

Description

包含異構通道之電晶體及相關裝置、電子系統及方法
本發明之實施例係關於半導體裝置設計及製造之領域。更明確言之,本發明之實施例係關於包含異構通道之電晶體,且係關於相關半導體裝置、記憶體裝置、電子系統及方法。
半導體裝置設計者通常期望藉由減小個別特徵之尺寸及藉由減小相鄰特徵之間的分離距離來增加一半導體裝置內之特徵之整合位準或密度。另外,半導體裝置設計者通常期望設計不僅緊湊而且提供效能優點以及簡化設計之架構。
半導體裝置之一個實例係記憶體裝置。記憶體裝置通常提供為電腦或其他電子裝置中之內部積體電路。存在諸多種類之記憶體,包含(但不限於):隨機存取記憶體(RAM)、唯讀記憶體(ROM)、動態隨機存取記憶體(DRAM)、同步動態隨機存取記憶體(SDRAM)、鐵電隨機存取記憶體(FeRAM)、快閃記憶體及電阻可變記憶體。電阻可變記憶體之非限制性實例包含電阻性隨機存取記憶體(ReRAM)、導電橋隨機存取記憶體(導電橋RAM)、磁性隨機存取記憶體(MRAM)、相變材料(PCM)記憶體、相變隨機存取記憶體(PCRAM)、自旋力矩轉移隨機存取記憶體 (STTRAM)、基於氧空位之記憶體及可程式化導體記憶體。
記憶體裝置之一典型記憶體胞元包含一電晶體及一記憶體儲存結構(例如,一電容器)。該電晶體通常包含介於一對源極/汲極區域之間的一通道區域,及經組態以透過該通道區域使該等源極/汲極區域彼此電連接之一閘極。電晶體可包括平面電晶體或垂直電晶體。平面電晶體可基於在其源極區域與汲極區域之間的電流流動方向而區別於垂直電晶體。在一垂直電晶體之源極區域與汲極區域之間的電流流動主要實質上正交(例如,垂直)於一基板或該基板下面之基底結構之一主要(例如,主)表面,且在一平面電晶體之源極區域與汲極區域之間的電流流動主要平行於基板或基板下面之基底之主要表面。
許多習知電晶體將諸如矽及多晶矽之半導電材料用於其等之通道。然而,使用此等材料可導致電晶體中之一些較不期望之電性質(例如,高關斷電流(Ioff)、低電子載子遷移率、在閘極氧化物材料與通道之間的一介面處之散射)。另外,此等材料之相對較小帶隙可阻礙(或甚至阻止)對電晶體之其他電性質(例如,較高接通電流(Ion)、較快切換速度、較低操作電壓、減少之電流洩漏)之改良。已研究其他半導電材料(諸如氧化物半導體材料)作為矽及多晶矽之替代材料用於電晶體之通道。此等材料可具有大於矽及多晶矽之帶隙,且採用此等材料可促進電晶體中之改良電性質(例如,較低Ioff)。然而,氧化物半導體材料可難以摻雜,此可(例如)透過在由其形成之一通道與金屬源極/汲極接觸件之間的接面處之肖特基(Schottky)障壁對通過該通道之電流流動產生負面影響。
因此,需要用於電晶體(例如,垂直電晶體)之新通道組態,及相關聯半導體裝置(例如,記憶體裝置)、電子系統及形成半導體裝 置之方法。
在一些實施例中,一種電晶體包括:一第一導電接觸件;一異構通道,其在該第一導電接觸件上方,包括至少一種氧化物半導體材料;一第二導電接觸件,其在該異構通道上方;及一閘極電極,其橫向鄰近該異構通道。
在額外實施例中,一種半導體裝置包括:一導電線;一導電接觸件,其在該導電線上;支柱結構,其等在該導電接觸件上;閘極電極,其等橫向鄰近該等支柱結構;及介電材料,其介於該等閘極電極與該等支柱結構之間。各支柱結構包括:一個氧化物半導體通道,其包括一區域及至少一額外區域,該區域具有不同於該至少一額外區域之一材料組合物及一或多種元素之一原子濃度之一或多者;及另一導電接觸件,其在該氧化物半導體通道上。
在又額外實施例中,一種形成一半導體裝置之方法包括:在一導電結構上形成一異構通道材料,該異構通道材料包括至少一種氧化物半導體材料。在該異構通道材料上形成一導電材料。移除該導電材料及該異構通道材料之部分以形成藉由開口彼此橫向分離之支柱結構。在該等開口中形成電極結構及介電襯裡結構。
在進一步實施例中,一種記憶體裝置包括:一存取線;一資料線;一源極線;及一記憶體胞元,其介於該資料線與該源極線之間。該記憶體胞元包括一垂直電晶體及一記憶體元件。該垂直電晶體電耦合至該存取線且包括一個氧化物半導體通道、一源極接觸件、一汲極接觸件、至少一閘極電極及一閘極介電材料。該氧化物半導體通道包括一第一區域 及垂直鄰近該第一區域之一第二區域。該第二區域具有大於該第一區域之一帶隙。該源極接觸件係垂直介於該源極線與該氧化物半導體通道之間。該汲極接觸件係在該氧化物半導體通道上。該至少一閘極電極橫向鄰近該氧化物半導體通道之該第二區域且電耦合至該存取線。該閘極介電材料係在該氧化物半導體通道與該至少一閘極電極之間。該記憶體元件係在該資料線與該垂直電晶體之該汲極接觸件之間。
在又進一步實施例中,一種電子系統包括:一輸入裝置;一輸出裝置;一處理器裝置,其可操作地耦合至該輸入裝置及該輸出裝置;及一記憶體裝置,其可操作地耦合至該處理器裝置。該記憶體裝置包括至少一電晶體,該至少一電晶體包括:一異構氧化物半導體通道,其垂直介於一金屬源極接觸件與一金屬汲極接觸件之間,該異構氧化物半導體通道包括介於至少兩個氧貧乏、富含金屬之端部區域之間的一富含氧、金屬貧乏之中間區域;及至少一閘極電極,其鄰近該異構氧化物半導體通道之至少一側表面且實質上定位於該異構氧化物半導體通道之該富含氧、金屬貧乏中間區域之最外垂直邊界內。
100:半導體裝置結構
102:源極線
104:源極接觸件
106:通道材料
106A:下區域
106B:中間區域
106C:上區域
108:汲極接觸件材料
110:支柱結構
112:開口
114:異構通道
114A:下區域
114B:中間區域
114C:上區域
116:汲極接觸件
118:閘極介電材料
120:閘極材料
122:閘極介電襯裡結構
124:閘極電極
126:垂直電晶體
200:半導體裝置結構
204:源極接觸件
210:一些橫向鄰近支柱
214:異構通道
214A:下區域
214B:中間區域
214C:上區域
216:汲極接觸件
224:閘極電極
226:垂直電晶體
228:隔離結構
300:半導體裝置結構
304:源極接觸件
310:支柱結構
314:異構通道
314A:下區域
314B:中間區域
314C:上區域
316:汲極接觸件
324:閘極電極
326:垂直電晶體
402:源極線
426:電晶體
428:記憶體裝置
430:記憶體胞元
432:資料線
434:記憶體元件
436:存取線
438:控制多工器
440:控制邏輯線
442:脈衝產生器
444:讀取感測邏輯
446:偏壓產生器
550:電子系統
552:記憶體裝置
554:電子信號處理器裝置
556:輸入裝置
558:輸出裝置
圖1A至圖1F係繪示根據本發明之實施例之形成一半導體裝置結構之一方法之實施例的簡化部分橫截面視圖。
圖2係根據本發明之額外實施例之另一半導體裝置結構之一簡化部分橫截面視圖。
圖3A及圖3B係根據本發明之額外實施例之另一半導體裝置結構之簡化部分橫截面視圖(圖3A)及簡化部分俯視圖(圖3B)。
圖4係根據本發明之一實施例之一記憶體裝置之一功能方塊圖。
圖5係根據本發明之一實施例之一電子系統之一示意性方塊圖。
優先權主張
本申請案主張於2018年10月9日針對「Transistors Including Heterogeneous Channels,and Related Semiconductor Devices,Memory Devices,Electronic Systems,and Methods」申請之美國臨時專利申請案第62/743,075號之申請日期之權利。
描述包含異構通道之電晶體(例如,存取裝置),同樣地,描述相關半導體裝置、記憶體裝置、電子系統及形成半導體裝置之方法。在一些實施例中,一電晶體包括:一第一導電接觸件(例如,一源極接觸件);一異構通道,其在該第一導電接觸件上方,包括至少一種氧化物半導體材料;一第二導電接觸件(例如,一汲極接觸件),其在該異構通道上方;及一閘極電極,其橫向鄰近該異構通道。該異構通道可包含:一下區域,其在該第一導電接觸件上方;一上區域,其在該第二導電接觸件下方;及一中間區域,其在該下區域與該上區域之間且具有大於該下區域及該上區域之各者之至少一帶隙之一帶隙。例如,該中間區域相對於該下區域及該上區域之各者可包含一較高氧原子濃度、一較低金屬元素原子濃度及一較低類金屬元素原子濃度之一或多者。本發明之異構通道及方法可促進形成如相較於習知裝置(例如,習知電晶體、習知半導體裝置、習知記憶體裝置)及習知系統(例如,習知電子系統)具有增加之效能、增加之效率、增加之可靠性及增加之耐久性之一或多者之裝置(例如,電晶體、半 導體裝置、記憶體裝置)及系統(例如,電子系統)。
以下描述提供特定細節(諸如材料物種、材料厚度及處理條件)以便提供本發明之實施例之一透徹描述。然而,一般技術人員將理解,可在不採用此等特定細節之情況下實踐本發明之實施例。實際上,可結合行業中所採用之習知製造技術實踐本發明之實施例。另外,下文提供之描述並未形成用於製造一半導體裝置(例如,一記憶體裝置)之一完整程序流程。下文描述之半導體裝置結構並未形成一完整半導體裝置。下文僅詳細描述理解本發明之實施例所需之該等程序動作及結構。由半導體裝置結構形成完整半導體裝置之額外動作可藉由習知製造技術來執行。又應注意,伴隨申請案之任何圖式僅用於闡釋性目的,且因此並不按比例繪製。此外,圖中共有之元件可保持相同數字標識。
如本文中所使用,術語「基板」意謂及包含其上形成額外材料之一基底材料或構造。該基板可為一半導體基板、一支撐結構上之一基底半導體層、一金屬電極或其上形成有一或多個層、結構或區域之一半導體基板。該基板可為一習知矽基板或包括一半導電材料層之其他塊體基板。如本文中所使用,術語「塊體基板」不僅意謂及包含矽晶圓,而且意謂及包含絕緣體上矽(SOI)基板(諸如藍寶石上矽(SOS)基板及玻璃上矽(SOG)基板)、一基底半導體基座上之矽之磊晶層及其他半導體或光電子材料(諸如矽鍺、鍺、砷化鎵、氮化鎵及磷化銦)。基板可經摻雜或未摻雜。藉由非限制性實例,一基板可包括以下至少一者:矽、二氧化矽、具有原生氧化物之矽、氮化矽、含碳氮化矽、玻璃、半導體、金屬氧化物、金屬、氮化鈦、含碳氮化鈦、鉭、氮化鉭、含碳氮化鉭、鈮、氮化鈮、含碳氮化鈮、鉬、氮化鉬、含碳氮化鉬、鎢、氮化鎢、含碳氮化鎢、銅、 鈷、鎳、鐵、鋁及貴金屬。
如本文中所使用,術語「經組態」係指至少一結構及至少一設備之一或多者之以一預定方式促進該結構及該設備之一或多者之操作之一尺寸、形狀、材料組合物、材料分佈、定向及配置。
如本文中所使用,除非上下文另有清楚指示,否則單數形式「一」、「一個」及「該」旨在亦包含複數形式。
如本文中所使用,「及/或」包含相關聯列舉項目之一或多者之任一組合及全部組合。
如本文中所使用,術語「縱向」、「垂直」、「橫向」及「水平」係關於在其中或其上形成一或多個結構及/或特徵之一基板(例如,基底材料、基底結構、基底構造等)之一主平面且並不一定藉由地球引力場予以定義。一「橫向」或「水平」方向係實質上平行於該基板之主平面之一方向,而一「縱向」或「垂直」方向係實質上垂直於該基板之主平面之一方向。基板之主平面係藉由基板之相較於基板之其他表面具有一相對較大面積之一表面予以界定。
如本文中所使用,「垂直鄰近」或「縱向鄰近」特徵(例如,結構、裝置)意謂及包含定位成彼此最垂直接近(例如,最垂直靠近)之特徵。另外,如本文中所使用,「水平鄰近」或「橫向鄰近」特徵(例如,結構、裝置)意謂及包含定位成彼此最水平接近(例如,最水平靠近)之特徵。
如本文中所使用,空間關係術語(諸如「在...下面」、「在...下方」、「下」、「底部」、「上方」、「上」、「頂部」、「前」、「後」、「左」、「右」及類似者)可為易於描述而用於描述如圖中所繪示之一元件或特徵 與另一(些)元件或特徵之關係。除非另有指定,否則該等空間關係術語旨在涵蓋除如圖中所描繪之定向之外之不同材料定向。例如,若將圖中之材料反轉,則描述為在其他元件或特徵「下方」或「下面」或「之下」或「底部上」之元件將接著定向於其他元件或特徵之「上方」或「頂部上」。因此,取決於使用術語之背景內容,術語「下方」可涵蓋上方及下方兩種定向,此對於一般技術人員係顯而易見的。材料可以其他方式定向(例如,旋轉90度、反轉、翻轉等)且相應地解釋本文中所使用之空間關係描述符。
如本文中所使用,關於一給定參數、性質或條件之術語「實質上」意謂及包含達到一般技術人員將理解該給定參數、性質或條件符合一差異度(諸如在可接受容限內)之一程度。藉由實例,取決於實質上滿足之特定參數、性質或條件,該參數、性質或條件可滿足至少90.0%、滿足至少95.0%、滿足至少99.0%、滿足至少99.9%或甚至滿足100.0%。
如本文中所使用,關於一特定參數之一數值之「大約」或「近似」包括該數值及一般技術人員將理解之在該特定參數之可接受容限內之與該數值之一差異度。例如,關於一數值之「大約」或「近似」可包括在該數值之90.0%至110.0%之一範圍內之額外數值,諸如在數值之95.0%至105.0%之一範圍內、在數值之97.5%至102.5%之一範圍內、在數值之99.0%至101.0%之一範圍內、在數值之99.5%至100.5%之一範圍內或在數值之99.9%至100.1%之一範圍內。
圖1A至圖1F係繪示形成用於一半導體裝置(例如,一記憶體裝置,諸如一DRAM裝置、一FeRAM裝置、RRAM裝置、一導電橋RAM裝置、一MRAM裝置、一PCM裝置、一PCRAM裝置、一STTRAM 裝置、一基於氧空位之記憶體裝置、一可程式化導體記憶體裝置)之一半導體裝置結構(例如,一記憶體結構)之一方法之實施例的簡化部分橫截面視圖。藉由下文所提供之描述,一般技術人員將易於明白本文中所描述之方法可用於各種裝置中。換言之,當需要形成一半導體裝置結構時,可使用本發明之方法。
參考圖1A,一半導體裝置結構100可包含一源極線102(例如,一共同源極線(CSL))及在源極線102上或上方之一源極接觸件104。源極線102可包括至少一導電材料,諸如金屬、合金、導電金屬氧化物、導電金屬氮化物、導電金屬矽化物及導電摻雜半導體材料之一或多者。藉由非限制性實例,源極線102可由以下一或多者形成且包含以下一或多者:鎢(W)、氮化鎢(WN)、鎳(Ni)、鉭(Ta)、氮化鉭(TaN)、矽化鉭(TaSi)、鉑(Pt)、銅(Cu)、銀(Ag)、金(Au)、鋁(Al)、鉬(Mo)、鈦(Ti)、氮化鈦(TiN)、矽化鈦(TiSi)、氮化矽鈦(TiSiN)、氮化鋁鈦(TiAlN)、氮化鉬(MoN)、銥(Ir)、氧化銥(IrOx)、釕(Ru)、氧化釕(RuOx)及導電摻雜矽。在一些實施例中,源極線102係由W形成且包含W。源極線102可定位於一基板中、該基板上或該基板上方。
源極接觸件104亦可包括至少一導電材料(例如,金屬、合金、導電金屬氧化物、導電金屬氮化物、導電金屬矽化物及導電摻雜半導體材料之一或多者)。藉由非限制性實例,源極接觸件104可包括W、WN、Ni、Ta、TaN、TaSi、Pt、Cu、Ag、Au、Al、Mo、Ti、TiN、TiSi、TiSiN、TiAlN、MoN、Ir、IrOx、Ru、RuOx及導電摻雜矽之一或多者。在一些實施例中,源極接觸件104係由TiN形成且包含TiN。源極接觸件104可以任何所要厚度形成於源極線102上或上方。
源極線102及源極接觸件104可使用本文中未詳細描述之習知程序(例如,習知沈積程序)及習知處理設備來形成。藉由非限制性實例,源極線102及源極接觸件104可透過以下一或多者形成:原地生長、自旋塗佈、毯覆式塗佈、化學氣相沈積(CVD)、電漿增強型化學氣相沈積(PECVD)、原子層沈積(ALD)及物理氣相沈積(PVD)。
接著參考圖1B,可在源極接觸件104上或上方形成一通道材料106。通道材料106係垂直異構的,使得一或多種元素(例如,氧、一或多種金屬、一或多種類金屬)之量(例如,原子濃度)貫穿通道材料106之不同垂直區域(例如,在Z方向上)係非均勻的(例如,改變、變更)。通道材料106之異構性可實質上不能藉由視覺檢測來偵測,但可藉由習知光譜學或光譜測定法技術偵測。如圖1B中所展示,在一些實施例中,通道材料106包含上覆於源極接觸件104之一下區域106A、上覆於下區域106A之一中間區域106B及上覆於中間區域106B之一上區域106C。如下文進一步詳細描述,通道材料106之在中間區域106B內之一帶隙可不同於(例如,大於)通道材料106之在下區域106A及上區域106C內之(若干)帶隙。
通道材料106包括包含具有大於多晶矽之帶隙之一帶隙(諸如大於1.65電子伏特(eV)之一帶隙)之至少一區域(例如,至少一中間區域)之一異構半導電材料。例如,通道材料106可包括包含以下一或多者(例如,一者、兩者或兩者以上、三者或三者以上)之一異構氧化物半導體材料:氧化鋅錫(ZnxSnyO,通常被稱為「ZTO」)、氧化銦鋅(InxZnyO,通常被稱為「IZO」)、氧化鋅(ZnxO)、銦鎵鋅氧化物(InxGayZnzO,通常被稱為「IGZO」)、銦鎵矽氧化物(InxGaySizOa,通常被稱為「IGSO」)、銦鎢氧化物(InxWyO,通常被稱為「IWO」)、氧化銦(InxO)、氧化錫 (SnxO)、氧化鈦(TixO)、氮氧化鋅(ZnxONz)、氧化鎂鋅(MgxZnyO)、鋯銦鋅氧化物(ZrxInyZnzO)、鉿銦鋅氧化物(HfxInyZnzO)、錫銦鋅氧化物(SnxInyZnzO)、鋁錫銦鋅氧化物(AlxSnyInzZnaO)、矽銦鋅氧化物(SixInyZnzO)、鋁鋅錫氧化物(AlxZnySnzO)、鎵鋅錫氧化物(GaxZnySnzO)、鋯鋅錫氧化物(ZrxZnySnzO)及其他類似材料。包含以上「x」、「y」、「z」及「a」之至少一者之式(例如,ZnxSnyO、InxZnyO、InxGayZnzO、InxWyO、InxGaySizO、AlxSnyInzZnaO)表示複合材料,該複合材料貫穿其之一或多個區域針對氧(O)之每一個原子含有一個元素之「x」個原子、另一元素(若有)之「y」個原子、一額外元素(若有)之「z」個原子及另一元素(若有)之「d」個原子之一平均比率。在式表示相對原子比而非嚴格化學結構時,通道材料106可包括貫穿其之不同區域(例如,下區域106A、中間區域106B、上區域106C)之一或多個化學計量化合物及/或一或多個非化學計量化合物,且「x」、「y」、「z」及「a」之值貫穿通道材料106之不同區域(例如,下區域106A、中間區域106B、上區域106C)可為整數或可為非整數。如本文中所使用,術語「非化學計量化合物」意謂及包含具有不能藉由明確定義之自然數之一比率表示且違反定比定律之一元素成分之一化學化合物。
繼續參考圖1B,可相對於通道材料106之中間區域106B中之一或多種元素之量來控制通道材料106之下區域106A及通道材料106之上區域106C中之一或多種元素之量(例如,原子濃度)以允許下區域106A及上區域106C各個別地具有小於中間區域106B之一帶隙之至少一帶隙。藉由非限制性實例,下區域106A及上區域106C相對於中間區域106B可各個別地具有一或多種金屬(例如,In、Sn、Zn、Ga、Mg、Ti、Al、Zr)及/ 或類金屬(例如,Si)之(若干)增加之原子濃度及減小之氧原子濃度。換言之,下區域106A及上區域106C相對於中間區域106B可各個別為富含金屬及氧貧乏。在一些實施例中,諸如其中通道材料106包括含In氧化物半導體材料(例如,InxZnyO、InxGayZnzO、InxGaySizOa、InxWyO、InxO、InxZnyO、ZrxInyZnzO、HfxInyZnzO、SnxInyZnzO、AlxSnyInzZnaO、InxGaySizO)之異構形式之實施例,下區域106A及上區域106C相較於中間區域106B各個別地包括增加之In原子濃度及減小之氧原子濃度。在額外實施例中,通道材料106包括InxGayZnzO,且下區域106A及上區域106C各包括InxO(例如,銦(III)氧化物,In2O3)。
在一些實施例中,通道材料106在其之不同垂直區域之各者中包含實質上相同元素,但通道材料106之至少中間區域106B包含不同於下區域106A及上區域106C之元素之一或多者之一原子濃度。例如,通道材料106可包括單一(例如,僅一種)氧化物半導體材料(例如,ZnxSnyO、InxZnyO、ZnxO、InxGayZnzO、InxGaySizOa、InxWyO、InxO、SnxO、TixO、ZnxONz、MgxZnyO、ZrxInyZnzO、HfxInyZnzO、SnxInyZnzO、AlxSnyInzZnaO、SixInyZnzO、ZnxSnyO、AlxZnySnzO、GaxZnySnzO、ZrxZnySnzO及InxGaySizO之僅一者)之一異構形式,但中間區域106B中之單一氧化物半導體材料之一或多種元素之原子濃度(及因此,該單一氧化物半導體材料之式之相對原子比)可不同於下區域106A及上區域106C中之單一氧化物半導體材料之一或多種元素之原子濃度(及因此,該單一氧化物半導體材料之式之相對原子比)。藉由非限制性實例,通道材料106可包括InxGayZnzO之一異構形式,使得通道材料106之下區域106A、中間區域106B及上區域106C之各者包含In、Ga、Zn及O,但中 間區域106B中之In、Ga、Zn及O之一或多者(例如,In及/或O)之(若干)原子濃度不同於下區域106A及上區域106C中之In、Ga、Zn及O之一或多者(例如,In及/或O)之(若干)原子濃度。因此,對於通道材料106之中間區域106B之式「InxGayZnzO」之「x」、「y」及「z」之一或多者之值可不同於對於通道材料106之下區域106A及通道材料106之上區域106C之式「InxGayZnzO」之「x」、「y」及「z」之一或多者之值。
在額外實施例中,通道材料106在其之不同垂直區域之至少一者中包含不同於在其之不同垂直區域之至少另一者中之元素。例如,通道材料106可包括兩種或兩種以上(例如,兩種、三種、三種以上)不同氧化物半導體材料(例如,ZnxSnyO、InxZnyO、ZnxO、InxGayZnzO、InxGaySizOa、InxWyO、InxO、SnxO、TixO、ZnxONz、MgxZnyO、ZrxInyZnzO、HfxInyZnzO、SnxInyZnzO、AlxSnyInzZnaO、SixInyZnzO、AlxZnySnzO、GaxZnySnzO、ZrxZnySnzO及InxGaySizO之兩者或兩者以上)之一堆疊(例如,積層)。作為一非限制性實例,通道材料106之中間區域106B可由不同於通道材料106之下區域106A及通道材料106之上區域106C之至少一者(例如,各者)之氧化物半導體材料形成且包含該氧化物半導體材料。因此,中間區域106B可包含或可實質上無下區域106A及上區域106C之一或多者(例如,各者)中所包含之至少一元素(例如,金屬、類金屬)。作為另一非限制性實例,通道材料106之下區域106A、中間區域106B及上區域106C之各者可由不同於下區域106A、中間區域106B及上區域106C之各其他者之氧化物半導體材料形成且包含該氧化物半導體材料。
在一些實施例中,通道材料106之不同垂直區域各個別地 展現其元素之一實質上同構分佈,使得垂直區域之元素貫穿該垂直區域實質上均勻分佈。例如,通道材料106之下區域106A、中間區域106B及上區域106C可各個別地展現其元素之一實質上同構分佈。在額外實施例中,通道材料106之不同垂直區域之至少一者展現其元素之一或多者之一異構分佈,使得該垂直區域之該一或多種元素貫穿該垂直區域非均勻分佈。例如,通道材料106之下區域106A及上區域106C之一或多者(例如,各者)可展現其一或多種元素之一異構分佈。在此等實施例中,一或多種元素(例如,一或多種金屬、一或多種類金屬、氧)之量可貫穿下區域106A及/或上區域106C之厚度(例如,高度)改變。作為一非限制性實例,下區域106A及上區域106C之一或多者(例如,各者)中之至少一金屬及/或至少一類金屬之量可在延伸遠離通道材料106之中間區域106B之一方向(例如,正Z方向、負Z方向)上增加。作為另一非限制性實例,下區域106A及上區域106C之一或多者(例如,各者)中之氧量可在延伸遠離通道材料106之中間區域106B之一方向(例如,正Z方向、負Z方向)上減小。若通道材料106之一垂直區域(例如,下區域106A、中間區域106B、上區域106C)展現其元素之一或多者之一異構分佈,則該一或多種元素之量貫穿該垂直區域之厚度可逐步改變(例如,突然改變),或可連續改變(例如,漸進改變,諸如線性或呈拋物線地改變)。
通道材料106可具有在自約30奈米(nm)至約200nm(諸如自約50nm至約200nm、自約75nm至約200nm、自約100nm至約200nm或自約150nm至約200nm)之一範圍內之一高度H(例如,厚度)。在一些實施例中,通道材料106之高度H係在自約50nm至約100nm之一範圍內。下區域106A及上區域106C可各個別地由通道材料106之高度H之約 1%至約20%(例如,自約5%至約10%)構成,且中間區域106B可構成通道材料106之高度H之剩餘部分(例如,自約60%至約98%,諸如自約80%至約90%)。
通道材料106之下區域106A及上區域106C可實質上彼此類似(例如,可展現實質上相同高度、材料組合物及延伸遠離中間區域106B之材料分佈),或可至少部分彼此不同(例如,可展現不同高度、不同材料組合物及延伸遠離中間區域106B之不同材料分佈之一或多者)。因此,下區域106A及上區域106C可具有實質上彼此相同之(若干)帶隙,或可具有彼此不同之帶隙。在一些實施例中,通道材料106之下區域106A及上區域106C係實質上彼此類似,且因此具有小於通道材料106之中間區域106B之一帶隙之(若干)實質上類似帶隙。在額外實施例中,通道材料106之下區域106A及上區域106C係至少部分彼此不同。在此等實施例中,下區域106A及上區域106C可具有彼此不同但仍分別小於通道材料106之中間區域106B之一帶隙之(若干)帶隙;或可具有(若干)實質上類似帶隙,但彼此不同之一或多個性質(例如,不同高度、不同材料組合物及/或延伸遠離中間區域106B之不同材料分佈)。
如下文進一步詳細描述,包含其之不同垂直區域(例如,下區域106A、中間區域106B、上區域106C)之通道材料106可透過各種程序形成。合適程序包含(但不限於):CVD、PECVD、ALD及PVD(包含濺鍍、蒸鍍及/或離子化PVD),只要所採用之程序允許調整促進形成通道材料106之不同垂直區域之一或多個參數(例如,材料、材料流速)。用於形成通道材料106之不同垂直區域之程序(或若干程序)可至少部分取決於通道材料106之不同垂直區域之所要性質(例如,材料組合物、材料分佈、尺 寸)。
在一些實施例中,通道材料106係至少部分透過一PVD程序形成,該PVD程序包含在通道材料106之不同垂直區域(例如,下區域106A、中間區域106B、上區域106C)之沈積期間操縱(例如,修改、改變、變更、調整)氧(O2)氣流量及/或一或多個標靶(例如,源)電漿轟擊參數(例如,所採用之功率、選定標靶、標靶材料組合物、標靶數量)。例如,可將包括用於包含於通道材料106中之組分(例如,元素)之半導體裝置結構100(在圖1A中所描繪之處理階段)及一或多個標靶(例如,氧化物半導體標靶、金屬標靶、類金屬標靶)提供至一沈積腔室(一PVD腔室)中,該沈積腔室經組態以接收O2氣體且產生包含惰性氣體元素(例如,氦、氖、氬、氪、氙、氡)之一電漿。此後,可產生該電漿,且用其轟擊標靶之一或多者。在用電漿轟擊(若干)標靶時,該(等)標靶之原子係自標靶表面濺鍍且可沈積於源極接觸件104之一上表面上方。來自O2氣體之氧原子亦可共價地鍵合至濺鍍於源極接觸件104之上表面上方之原子。可藉由調整O2氣體流速、電漿所採用之功率及用於藉由電漿轟擊之標靶選擇(例如,標靶材料物種、標靶數量)之一或多者來形成通道材料106之不同垂直區域。藉由非限制性實例,為形成通道材料106之下區域106A及上區域106C,可(相對於用於形成通道材料106之中間區域106B之O2氣體流速)減小O2氣體流速,可增加電漿所採用之功率,及/或可選擇相對富含金屬(及/或富含類金屬)之標靶(相較於用於形成中間區域106B之標靶)以用於電漿轟擊,使得相較於中間區域106B,下區域106A及上區域106C經形成為富含金屬(及/或富含類金屬)及/或氧貧乏。若在不同垂直區域(例如,下區域106A及上區域106C)之一或多者中需要一或多種元素(例如,氧、一或 多種金屬、一或多種類金屬)之一異構分佈,則可在該垂直區域之形成期間調整O2氣體流速、電漿所採用之功率及經選擇用於電漿轟擊之標靶之一或多者。在一些實施例中,在下區域106A及上區域106C之形成期間改變O2氣體流速、電漿所採用之功率及經選擇用於電漿轟擊之標靶之一或多者,使得下區域106A及上區域106C各在延伸遠離中間區域106B之一方向上自富含氧及金屬貧乏轉變至氧貧乏及富含金屬。
在額外實施例中,通道材料106係至少部分透過一ALD程序及一CVD程序之一或多者形成,該一或多個程序包含在通道材料106之不同垂直區域(例如,下區域106A、中間區域106B、上區域106C)之沈積期間操縱(例如,修改、改變、變更、調整)一或多個前驅體及/或一或多個反應物之流速,及/或修改一或多個沈積循環參數(例如,前驅體、反應物、脈衝時間)。例如,可將半導體裝置結構100(在圖1A中所描繪之處理階段)提供至一沈積腔室(一ALD腔室、一CVD腔室)中,該沈積腔室經組態以接收至少一前驅體及至少一反應物之交替脈衝與至少一惰性氣體(例如,氮氣、氬氣、氦氣、氖氣、氪氣、氙氣及/或儘管非惰性但在介電質形成程序之條件下表現為惰性之其他氣體)之干預脈衝。前驅體可包括用於包含於通道材料106之垂直區域之至少一者中之至少一金屬物種(及/或至少一類金屬物種)與經配製以與反應物反應(且藉由反應物消除)以形成至少一垂直區域之至少一部分之至少一配位體(例如,包括氫、氮及碳之一或多者之一配位體)的一複合物。反應物可包括與前驅體之配位體反應以形成通道材料106之至少一垂直區域之至少一部分的一材料,諸如至少一種氧化劑(例如,氧氣、臭氧、水、過氧化氫、一氧化二氮)。可藉由調整沈積程序期間之前驅體物種、前驅體物種量、前驅體脈衝時間、反應物 物種、反應物物種量、反應物脈衝時間、惰性物種及惰性物種脈衝時間之一或多者來形成通道材料106之不同垂直區域。藉由非限制性實例,為形成通道材料106之下區域106A及上區域106C,可在與下區域106A及上區域106C相關聯之脈衝循環期間採用一或多種相對富含金屬(及/或富含類金屬)之物種(相較於用於形成中間區域106B之物種)及/或一或多種相對氧貧乏之反應物種,使得相較於中間區域106B,下區域106A及上區域106C經形成為富含金屬(及/或富含類金屬)及/或氧貧乏的。若在不同垂直區域(例如,下區域106A及上區域106C)之一或多者中需要一或多種元素(例如,氧、一或多種金屬、一或多種類金屬)之一異構分佈,則可在該垂直區域之形成期間調整前驅體物種、前驅體物種量、前驅體脈衝時間、反應物物種、反應物物種量、反應物脈衝時間、惰性物種及惰性物種脈衝時間之一或多者。在一些實施例中,在下區域106A及上區域106C之形成期間改變前驅體物種、前驅體物種量、前驅體脈衝時間、反應物物種、反應物物種量、反應物脈衝時間、惰性物種及惰性物種脈衝時間之一或多者,使得下區域106A及上區域106C各在延伸遠離中間區域106B之一方向上自富含氧及金屬貧乏轉變至氧貧乏及富含金屬。
在進一步實施例中,通道材料106係至少部分使用一或多個沈積程序(例如,一或多個PVD程序、一或多個ALD程序、一或多個CVD程序、其等之組合)結合一或多個後續處理程序(例如,一或多個後續離子植入程序、一或多個後續電漿處理程序)形成。藉由非限制性實例,在形成之後,可(例如,藉由一離子植入程序及一電漿處理程序之至少一者)用選自由氫(例如,氕、氘)、氮、其他非金屬元素(例如,磷)及類金屬元素(例如,硼、砷、碲)組成之群組之至少一元素摻雜通道材料106之下 區域106A及上區域106C之一或多者。可至少部分基於穿透至下區域106A及/或上區域106C中之一所要深度來選擇用於摻雜下區域106A及/或上區域106C之至少一元素及條件(例如,溫度、壓力、功率、持續時間等)。至少一元素可變更下區域106A及/或上區域106C之電荷載子(例如,電洞、電子)特性,及/或可使下區域106A及/或上區域106C內之至少一些懸鍵鈍化。
接著參考圖1C,可在通道材料106上或上方(例如,在通道材料106之上區域106C上或上方)形成一汲極接觸件材料108。汲極接觸件材料108可由至少一導電材料(諸如金屬、金屬合金、導電金屬氧化物、導電金屬氮化物、導電金屬矽化物及導電摻雜半導體材料之一或多者)形成且包含該至少一導電材料。例如,汲極接觸件材料108可由以下一或多者形成且包含以下一或多者:W、WN、Ni、Ta、TaN、TaSi、Pt、Cu、Ag、Au、Al、Mo、Ti、TiN、TiSi、TiSiN、TiAlN、MoN、Ir、IrOx、Ru、RuOx及導電摻雜矽。汲極接觸件材料108之材料組合物可相同於或可不同於源極接觸件104之材料組合物。在至少一些實施例中,汲極接觸件材料108係由Ti形成且包含Ti。另外,汲極接觸件材料108可以任何所要厚度形成於通道材料106上或上方。汲極接觸件材料108可展現與源極接觸件104實質上相同之厚度,或可展現不同於源極接觸件104之一厚度。汲極接觸件材料108可使用本文中未詳細描述之習知程序(例如,習知沈積程序,諸如原地生長、自旋塗佈、毯覆式塗佈、CVD、PECVD、ALD及PVD之至少一者)及習知處理設備來形成。
接著參考圖1D,可移除汲極接觸件材料108(圖1C)及通道材料106(圖1C)之部分以形成上覆於源極接觸件104之支柱結構110。支柱 結構110之各者可包含一汲極接觸件116(對應於汲極接觸件材料108之一剩餘部分)及一異構通道114(對應於汲極接觸件材料108之一剩餘部分)。如圖1D中所展示,支柱結構110之各者之異構通道114可垂直異構的,包含分別對應於通道材料106(圖1C)之下區域106A(圖1C)、中間區域106B(圖1C)及上區域106C(圖1C)之剩餘部分之一下區域114A、一中間區域114B及一上區域114C。源極接觸件104可由支柱結構110共用。另外,橫向鄰近之支柱結構110可藉由自汲極接觸件116之上表面垂直(例如,在Z方向上)延伸至源極接觸件104之一上表面之開口112彼此分離(例如,間隔開、遠離)。
至少一材料移除程序可用於形成支柱結構110及開口112。藉由非限制性實例,汲極接觸件材料108(圖1C)及通道材料106(圖1C)可曝露至至少一蝕刻程序(例如,至少一乾式蝕刻程序,諸如一反應離子蝕刻(RIE)程序、一深度RIE程序、一電漿蝕刻程序、一反應離子束蝕刻程序及一化學輔助離子束蝕刻程序之至少一者;至少一濕式蝕刻程序,諸如一濕式化學蝕刻程序、一緩衝氫氟酸蝕刻程序及一緩衝氧化物蝕刻程序之至少一者)以形成支柱結構110及開口112。
接著,參考圖1E,可在支柱結構110及源極接觸件104之經曝露表面上或上方形成(例如,保形地形成)閘極介電材料118,且可在閘極介電材料118之經曝露表面上或上方形成(例如,保形地形成)一閘極極材料120。
閘極介電材料118可由以下各者形成且包含以下各者:介電氧化物材料(例如,二氧化矽;磷矽酸鹽玻璃;硼矽酸鹽玻璃;硼磷矽酸鹽玻璃;氟矽酸鹽玻璃;氧化鋁;高k氧化物,諸如氧化鉿(HfOx);其 等之一組合)、介電氮化物材料(例如,氮化矽(SiN))、介電氮氧化物材料(例如,氮氧化矽(SiON))、介電碳氮化物材料(例如,碳氮化矽(SiCN))及介電碳氮氧化物材料(例如,碳氮氧化矽(SiOCN))及非晶碳。在一些實施例中,閘極介電材料118包括二氧化矽。閘極介電材料118可以任何合適厚度形成。可選擇(例如,定製)閘極介電材料118之厚度以提供支柱結構110與隨後橫向鄰近其形成之閘極電極之間的一所要橫向偏移(例如,間距、距離),且提供該等隨後形成之閘極電極與源極接觸件104之間的一所要縱向偏移(例如,間距、距離)。藉由非限制性實例,閘極介電材料118之厚度可小於或等於約20nm,小於或等於約10nm或小於或等於約5nm。在一些實施例中,閘極介電材料118之厚度係在自約5nm至約10nm之一範圍內。閘極介電材料118之厚度可實質上均勻,或閘極介電材料118之至少一區域可具有不同於閘極介電材料118之至少另一區域之一厚度。
閘極材料120可由至少一導電材料(諸如金屬、金屬合金、導電金屬氧化物、導電金屬氮化物、導電金屬矽化物及導電摻雜半導體材料之一或多者)形成且包含該至少一導電材料。例如,閘極極材料120可由以下一或多者形成且包含以下一或多者:W、WN、Ni、Ta、TaN、TaSi、Pt、Cu、Ag、Au、Al、Mo、Ti、TiN、TiSi、TiSiN、TiAlN、MoN、Ir、IrOx、Ru、RuOx及導電摻雜矽。閘極材料120之材料組合物可相同於或可不同於源極線102、源極接觸件104及汲極接觸件116之一或多者之材料組合物。在至少一些實施例中,閘極材料120係由TiN形成且包含TiN。另外,閘極材料120可以任何合適厚度形成。藉由非限制性實例,閘極材料120之厚度可在自約5nm至約15nm(諸如自約5nm至約10 nm或自約10nm至約15nm)之一範圍內。在一些實施例中,閘極材料120之厚度係在自約5nm至約10nm之一範圍內。
閘極介電材料118及閘極材料120可各個別地使用本文中未詳細描述之習知程序(例如,自旋塗佈、CVD、PECVD、ALD及PVD之一或多者)及習知處理設備來形成。
接著參考圖1F,可移除閘極材料120(圖1E)及閘極介電材料118(圖1E)之部分以形成閘極電極124及閘極介電襯裡結構122。閘極電極124在支柱結構110之各者之相對側壁之橫向側面。例如,支柱結構110之各者可展現橫向鄰近其之一第一側壁之閘極電極124之一第一者,且可進一步展現橫向鄰近其之與該第一側壁相對之一第二側壁之閘極電極124之一第二者。閘極電極124可橫向鄰近支柱結構110之異構通道114之中間區域114B。另外,閘極電極124可實質上定位(例如,實質上限制)於支柱結構110之異構通道114之中間區域114B之垂直邊界內。換言之,閘極電極124可實質上垂直定位於支柱結構110之異構通道114之下區域114A與上區域114C之間。此外,如圖1F中所展示,閘極介電襯裡結構122可橫向介於支柱結構110與閘極電極124之間,且可垂直介於閘極電極124與源極接觸件104之間。
閘極電極124及閘極介電襯裡結構122可各個別地使用本文中未詳細描述之習知材料移除程序(例如,習知蝕刻程序)及習知材料移除設備來形成。例如,為形成閘極電極124,閘極材料120(圖1E)可經受一習知各向異性蝕刻程序(例如,一習知各向異性乾式蝕刻程序)以移除鄰近(例如,垂直鄰近、橫向鄰近)支柱結構110之異構通道114之上區域114C的閘極材料120(圖1E)之部分及垂直鄰近下伏於開口112之源極接觸件104 之部分的閘極極材料120(圖1E)之額外部分,同時維持橫向鄰近支柱結構110之異構通道114之中間區域114B之閘極材料120(圖1E)之其他部分。另外,為形成閘極介電襯裡結構122,閘極介電材料118(圖1E)可經受至少一化學機械平坦化(CMP)程序以移除定位於開口112之邊界(例如,垂直邊界、橫向邊界)外部之閘極介電材料118(圖1E)之部分(例如,垂直鄰近支柱結構110之異構通道114之上區域114C之閘極介電材料118之部分)。
在圖1F中所描繪之處理階段(例如,在形成閘極電極124及閘極介電襯裡結構122之後)之半導體裝置結構100包含多個垂直電晶體126(例如,垂直薄膜電晶體(TFT))。各垂直電晶體126包含:支柱結構110之一者(1)(包含支柱結構110之汲極接觸件116及異構通道114)、源極接觸件104(其在至少一些垂直電晶體126之間共用)、在支柱結構110之該一者(1)之橫向側面之閘極電極124之兩者(2),及介於支柱結構110之該一者(1)與閘極電極124之該兩者(2)之各者之間的閘極介電襯裡結構122之部分。各垂直電晶體126可被視為「雙閘極」,因為閘極電極124之兩者(2)橫向鄰近垂直電晶體126之異構通道114(例如,異構通道114之中間區域114B)之兩個(2)相對側。對於各垂直電晶體126,其之異構通道114之組態(包含下區域114A、中間區域114B及上區域114C之組態)可減小(或甚至消除)肖特基障壁(例如,靜電空乏層)且促進垂直電晶體126之異構通道114與源極接觸件104及汲極接觸件116之各者之間的接面處之歐姆接觸。因此,垂直電晶體126(及因此半導體裝置結構100,及包含垂直電晶體126之裝置及系統)可展現優於不包含本發明之異構通道114之習知垂直電晶體之改良效能。
因此,一種根據本發明之實施例之電晶體包括:一第一導 電接觸件;一異構通道,其在該第一導電接觸件上方,包括至少一種氧化物半導體材料;一第二導電接觸件,其在該異構通道上方;及一閘極電極,其橫向鄰近該異構通道。
此外,一種根據本發明之實施例之半導體裝置包括:一導電線;一導電接觸件,其在該導電線上;支柱結構,其等在該導電接觸件上;閘極電極,其等橫向鄰近該等支柱結構;及介電材料,其介於該等閘極電極與該等支柱結構之間。各支柱結構包括:一個氧化物半導體通道,其包括一區域及至少一額外區域,該區域具有不同於該至少一額外區域之一材料組合物及一或多種元素之一原子濃度之一或多者;及另一導電接觸件,其在該氧化物半導體通道上。
此外,根據本發明之實施例,一種形成一半導體裝置之方法包括:在一導電結構上形成一異構通道材料,該異構通道材料包括至少一種氧化物半導體材料。在該異構通道材料上形成一導電材料。移除該導電材料及該異構通道材料之部分以形成藉由開口彼此橫向分離之支柱結構。在該等開口中形成電極結構及介電襯裡結構。
一般技術人員將瞭解,根據本發明之額外實施例,可易於針對不同半導體裝置(例如,不同記憶體裝置)之設計需求調適上文參考圖1A至圖1F所描述之特徵及特徵組態。藉由非限制性實例,圖2及圖3A展示根據本發明之額外實施例之不同半導體裝置結構的簡化部分橫截面視圖。圖3B展示圖3A中所描繪之半導體裝置結構之一簡化部分俯視圖。貫穿其餘描述及隨附圖式,功能上類似之特徵(例如,結構、裝置)係用按100遞增之類似元件符號指代。為避免重複,在本文中未詳細描述剩餘圖(包含圖2、圖3A及圖3B)中所展示之所有特徵。實情係,除非下文另有描 述,否則藉由作為一先前所描述特徵之元件符號之一100增量之一元件符號指定之一特徵(無論該先前所描述特徵是否在本段落之前首次描述,或在本段落之後首次描述)將被理解為實質上類似於該先前所描述特徵。
圖2繪示根據本發明之另一實施例之一半導體裝置結構200之一簡化部分橫截面視圖。如圖2中所展示,半導體裝置結構200係類似於圖1F中所展示之半導體裝置結構100,惟半導體裝置結構200之垂直電晶體226之各者展現不同於圖1F中所描繪之半導體裝置結構100之垂直電晶體126之一閘極組態除外。垂直電晶體226各展現一「單閘極」組態,使得各垂直電晶體226僅包含橫向鄰近其異構通道214(例如,異構通道214之中間區域214B)之一個(1)閘極電極224。換言之,垂直電晶體226之異構通道214之僅一(1)側具有橫向鄰近其之一閘極電極224。如圖2中所展示,可提供橫向鄰近異構通道214之一相對側之包括一電絕緣材料之一隔離結構228來代替另一閘極電極224。雖然半導體裝置結構200之垂直電晶體226可展現不同於圖1F中所展示之半導體裝置結構100之垂直電晶體126之一閘極組態,但垂直電晶體226以實質上相同於半導體裝置結構100之垂直電晶體126之方式受益於其之異構通道214(其等實質上類似於先前所描述之垂直電晶體126之異構通道114)之組態。例如,對於各垂直電晶體226,其之異構通道214之組態(包含下區域214A、中間區域214B及上區域214C之組態)可減小(或甚至消除)肖特基障壁(例如,靜電空乏層)且促進垂直電晶體226之異構通道214與源極接觸件204及汲極接觸件216之各者之間的接面處之歐姆接觸。形成半導體裝置結構200之方法可實質上類似於形成先前參考圖1A至圖1F所描述之半導體裝置結構100之方法,惟以下一或多者除外:可減小至少一些橫向鄰近支柱210之間的一距離(例如, 間隔)及/或可採用一或多個遮罩程序以防止實現一「雙閘極」組態。
圖3A繪示根據本發明之另一實施例之一半導體裝置結構300之一簡化部分橫截面視圖。圖3B繪示圖3A中所展示之半導體裝置結構300之一簡化部分俯視圖。如圖3A中所展示,半導體裝置結構300類似於圖1F中所展示之半導體裝置結構100,惟半導體裝置結構300之垂直電晶體326之各者展現不同於圖1F中所描繪之半導體裝置結構100之垂直電晶體126之一閘極組態除外。垂直電晶體326各展現一「環繞閘極」組態,使得各垂直電晶體326個別地包含橫向包圍異構通道314之所有側壁(例如,側表面)(例如,在異構通道314展現一矩形橫截面形狀之情況下為四個(4)側壁)之一單個(例如,僅一個)閘極電極324。雖然半導體裝置結構300之垂直電晶體326可展現不同於圖1F中所展示之半導體裝置結構100之垂直電晶體126之一閘極組態,但垂直電晶體326以實質上相同於半導體裝置結構100之垂直電晶體126之方式受益於其之異構通道314(其等實質上類似於先前所描述之垂直電晶體126之異構通道114)之組態。例如,對於各垂直電晶體326,其之異構通道314之組態(包含下區域314A、中間區域314B及上區域314C之組態)可減小(或甚至消除)肖特基障壁(例如,靜電空乏層)且促進垂直電晶體326之異構通道314與源極接觸件304及汲極接觸件316之各者之間的接面處之歐姆接觸。形成半導體裝置結構300之方法可實質上類似於形成先前參考圖1A至圖1F所描述之半導體裝置結構100之方法,惟可控制沈積及圖案化程序以維持支柱結構310之異構通道314之中間區域314B之所有側壁周圍之至少一些閘極材料除外。
圖4繪示根據本發明之一實施例之一記憶體裝置428之一功能方塊圖。例如,記憶體裝置428可包含本文中先前所描述之一半導體裝 置結構(例如,半導體裝置結構100、200、300)之一實施例。記憶體裝置428可包含介於至少一資料線432(例如,位元線、資料線)與至少一源極線402之間的至少一記憶體胞元430。記憶體胞元430可包含與一記憶體元件434串聯耦合或連接之一電晶體426(例如,一垂直電晶體,諸如本文中先前所描述之垂直電晶體126、226、326之一者)。電晶體426可充當用於啟用及停用流動通過記憶體元件434之電流之一切換器。藉由非限制性實例,電晶體426可為具有連接至一存取線436(例如,一字線)之至少一閘極之一電晶體。存取線436可在實質上垂直於資料線432之方向之一方向上延伸。資料線432及源極線402可連接至用於程式化及讀取記憶體元件434之邏輯。一控制多工器438可具有連接至資料線432之一輸出。控制多工器438可藉由一控制邏輯線440加以控制以在連接至一脈衝產生器442之一第一輸入與至讀取感測邏輯444(例如,一感測放大器)之一第二輸入連接件之間進行選擇。
在一程式化操作期間,可將大於電晶體426之一臨限電壓之一電壓施加至存取線436以接通電晶體426。接通電晶體426藉由記憶體元件434完成源極線402與資料線432之間的一電路。在接通電晶體426之後,一偏壓產生器446可藉由脈衝產生器442建立資料線432與源極線402之間的一偏壓電壓電位差。在一讀取操作期間,偏壓產生器446可藉由讀取感測邏輯444建立資料線432與源極線402之間的一讀取偏壓電壓電位差。讀取偏壓電壓可低於重設偏壓電壓。讀取偏壓電壓可根據記憶體元件434之一活性材料之一電阻狀態使電流能夠流動通過記憶體元件434。例如,對於一給定讀取偏壓電壓,若該活性材料係在一高電阻狀態(例如,一重設狀態)中,則與在活性材料係處於一低電阻狀態(例如,一設定狀 態)中之情況下相比,一相對較小電流可流動通過記憶體元件434。可藉由讀取感測邏輯444比較在讀取操作期間流動通過記憶體元件434之電流量與一參考輸入以辨別儲存於記憶體胞元430中之資料是否係一邏輯「1」或一邏輯「0」。
因此,一種根據本發明之實施例之記憶體裝置包括一存取線、一資料線、一源極線及介於該資料線與該源極線之間的一記憶體胞元。該記憶體胞元包括一垂直電晶體及一記憶體元件。該垂直電晶體電耦合至存取線且包括一個氧化物半導體通道、一源極接觸件、一汲極接觸件、至少一閘極電極及一閘極介電材料。該氧化物半導體通道包括一第一區域及垂直鄰近該第一區域之一第二區域。該第二區域具有大於該第一區域之一帶隙。該源極接觸件係垂直介於該源極線與該氧化物半導體通道之間。該汲極接觸件係在該氧化物半導體通道上。該至少一閘極電極橫向鄰近該氧化物半導體通道之該第二區域且電耦合至該存取線。該閘極介電材料係在該氧化物半導體通道與該至少一閘極電極之間。該記憶體元件係在該資料線與該垂直電晶體之該汲極接觸件之間。
根據本發明之實施例之半導體裝置結構(例如,半導體裝置結構100、200、300)及半導體裝置(例如,記憶體裝置428)可用於本發明之電子系統之實施例中。例如,圖5係根據本發明之實施例之一闡釋性電子系統550的一方塊圖。例如,電子系統550可包括(例如)一電腦或電腦硬體組件、一伺服器或其他網路連結硬體組件、一蜂巢式電話、一數位相機、一個人數位助理(PDA)、可攜式媒體(例如,音樂)播放器、一Wi-Fi或具蜂巢功能之平板電腦(舉例而言,諸如iPad®或SURFACE®平板電腦)、一電子書、一導航裝置等。電子系統550包含至少一記憶體裝置552。記 憶體裝置552可包括(例如)本文中先前所描述之一半導體裝置結構(例如,半導體裝置結構100、200、300)及一半導體裝置(例如,記憶體裝置428)之一或多者之一實施例。電子系統550可進一步包含至少一電子信號處理器裝置554(通常被稱為一「微處理器」)。電子信號處理器裝置554可視需要包含本文中先前所描述之一半導體裝置結構(例如,半導體裝置結構100、200、300)及一半導體裝置(例如,記憶體裝置428)之一實施例。電子系統550可進一步包含用於由一使用者將資訊輸入至電子系統550中之一或多個輸入裝置556,舉例而言,諸如一滑鼠或其他指標裝置、一鍵盤、一觸控墊、一按鈕或一控制面板。電子系統550可進一步包含用於向一使用者輸出資訊(例如,視覺或音訊輸出)之一或多個輸出裝置558,舉例而言,諸如一監視器、一顯示器、一印表機、一音訊輸出插孔、一揚聲器等。在一些實施例中,輸入裝置556及輸出裝置558可包括既可用於將資訊輸入至電子系統550亦可向一使用者輸出視覺資訊之一單個觸控螢幕裝置。輸入裝置556及輸出裝置558可與記憶體裝置552及電子信號處理器裝置554之一或多者電通信。
因此,根據本發明之實施例之一電子系統包括:一輸入裝置;一輸出裝置;一處理器裝置,其可操作地耦合至該輸入裝置及該輸出裝置;及一記憶體裝置,其可操作地耦合至該處理器裝置。該記憶體裝置包括至少一電晶體,該至少一電晶體包括:一異構氧化物半導體通道,其垂直介於一金屬源極接觸件與一金屬汲極接觸件之間,該異構氧化物半導體通道包括介於至少兩個氧貧乏、富含金屬之端部區域之間的一富含氧、金屬貧乏之中間區域;及至少一閘極電極,其鄰近該異構氧化物半導體通道之至少一側表面且實質上定位於該異構氧化物半導體通道之該富含氧、 金屬貧乏之中間區域之最外垂直邊界內。
下文描述本發明之額外非限制實例性實施例。
實施例1:一種電晶體,其包括:一第一導電接觸件;一異構通道,其在該第一導電接觸件上方,包括至少一種氧化物半導體材料;一第二導電接觸件,其在該異構通道上方;及一閘極電極,其橫向鄰近該異構通道。
實施例2:如實施例1之電晶體,其中該異構通道包括:一下區域,其直接接觸該第一導電接觸件;一上區域,其直接接觸該第二導電接觸件;及一中間區域,其垂直介於該下區域與該上區域之間,該中間區域相對於該下區域及該上區域具有至少一金屬之一減小之原子濃度、至少一類金屬之一減小之原子濃度及一增加之氧原子濃度之一或多者。
實施例3:如實施例2之電晶體,其中:該中間區域包括一第一氧化物半導體材料;且該下區域及該上區域之一或多者包括具有不同於該第一氧化物半導體材料之一材料組合物之一第二氧化物半導體材料。
實施例4:如實施例2之電晶體,其中該下區域、該中間區域及該上區域各包括實質上彼此相同之元素。
實施例5:如實施例2至4中任一項之電晶體,其中該下區域、該中間區域及該上區域各為實質上同構的。
實施例6:如實施例2至4中任一項之電晶體,其中該下區域及該上區域之一或多者係異構的。
實施例7:如實施例6之電晶體,其中該下區域及該上區域中之至少一金屬及至少一類金屬之一或多者之量在遠離該中間區域垂直延伸之方向上增加。
實施例8:如實施例2至7中任一項之電晶體,其中該下區域及該上區域之一或多者係摻雜有選自氫、氮、磷、硼、砷及碲之至少一元素。
實施例9:如實施例2至8中任一項之電晶體,其進一步包括另一閘極電極,該閘極電極及該另一閘極電極橫向鄰近該異構通道之彼此不同之側。
實施例10:如實施例2至9中任一項之電晶體,其中該閘極電極橫向包圍異構通道之所有橫向邊界。
實施例11:如實施例1之電晶體,其中該異構通道包括:一下區域;一上區域;及一中間區域,其垂直介於該下區域與該上區域之間,該下區域及該上區域各展現低於該中間區域之一帶隙。
實施例12:如實施例11之電晶體,其中該下區域及該上區域相對於該中間區域具有增加之銦原子濃度。
實施例13:一種半導體裝置,其包括:一導電線;一導電接觸件,其在該導電線上;支柱結構,其等在該導電接觸件上,各支柱結構包括:一個氧化物半導體通道,其包括一區域及至少一額外區域,該區域具有不同於該至少一額外區域之一材料組合物及一或多種元素之一原子濃度之一或多者;及另一導電接觸件,其在該氧化物半導體通道上;閘極電極,其等橫向鄰近該等支柱結構;及介電材料,其介於該等閘極電極與該等支柱結構之間。
實施例14:如實施例13之半導體裝置,其中該氧化物半導體通道之該區域相對於該至少一額外區域係富含氧的。
實施例15:如實施例13及14中任一項之半導體裝置,其中 該氧化物半導體通道之該至少一額外區域相對於該區域係富含金屬的。
實施例16:如實施例13至15中任一項之半導體裝置,其中該氧化物半導體通道之該至少一額外區域靠近該區域係相對富含氧及金屬貧乏的,且遠離該區域係相對氧貧乏及富含金屬的。
實施例17:如實施例13至16中任一項之半導體裝置,其中該氧化物半導體通道之該區域包括InxGayZnzO,且該氧化物半導體通道之該至少一額外區域包括InxO。
實施例18:如實施例13至16中任一項之半導體裝置,其中該氧化物半導體通道包括ZnxSnyO、InxZnyO、ZnxO、InxGayZnzO、InxGaySizOa、InxWyO、InxO、SnxO、TixO、ZnxONz、MgxZnyO、ZrxInyZnzO、HfxInyZnzO、SnxInyZnzO、AlxSnyInzZnaO、SixInyZnzO、AlxZnySnzO、GaxZnySnzO、ZrxZnySnzO及InxGaySizO之一或多者。
實施例19:一種形成一半導體裝置之方法,其包括:在一導電結構上形成一異構通道材料,該異構通道材料包括至少一種氧化物半導體材料;在該異構通道材料上形成一導電材料;移除該導電材料及該異構通道材料之部分以形成藉由開口彼此橫向分離之支柱結構;及在該等開口中形成電極結構及介電襯裡結構。
實施例20:如實施例19之方法,其中形成一異構通道材料包括形成該異構通道材料以包括一下區域、一中間區域及一上區域,該中間區域具有大於該下區域及該上區域之各者之一帶隙。
實施例21:如實施例20之方法,其中形成該異構通道材料包括形成該中間區域以具有大於該下區域及該上區域之各者之一氧原子濃度。
實施例22:如實施例20及21中任一項之方法,其中形成該異構通道材料包括透過一PVD程序形成該異構通道材料,該PVD程序包含在該異構通道材料之該下區域、該中間區域及該上區域之沈積期間操縱氧流量及電漿轟擊參數之一或多者。
實施例23:如實施例22之方法,其中在該異構通道材料之該下區域、該中間區域及該上區域之沈積期間操縱氧流量及電漿轟擊參數之一或多者包括採用不同於用於使用至少一標靶之電漿轟擊形成該下區域及該上區域之一或多者之功率之一功率以使用一標靶之電漿轟擊形成該中間區域。
實施例24:如實施例20及21中任一項之方法,其中形成該異構通道材料包括透過一ALD程序及一CVD程序之一或多者形成該異構通道材料,包含在該異構通道材料之該下區域、該中間區域及該上區域之沈積期間操縱前驅體物種、前驅體物種量、前驅體脈衝時間、反應物物種、反應物物種量、反應物脈衝時間、惰性物種及惰性物種脈衝時間之一或多者。
實施例25:如實施例20至24中任一項之方法,其中形成該異構通道材料包括用氫、氘、氮、磷及砷之一或多者摻雜該下區域及該上區域之一或多者。
實施例26:如實施例20至25中任一項之方法,其中形成該異構通道材料包括形成該下區域及該上區域以具有實質上彼此相同之帶隙。
實施例27:如實施例20至26中任一項之方法,其中形成該異構通道材料包括:將該下區域形成為異構;將該中間區域形成為實質上 同構;及將該上區域形成為異構。
實施例28:一種記憶體裝置包括:一存取線;一資料線;一源極線;及一記憶體胞元,其介於該資料線與該源極線之間,該記憶體胞元包括:一垂直電晶體,其電耦合至該存取線,該垂直電晶體包括:一個氧化物半導體通道,其包括一第一區域、垂直鄰近該第一區域且具有大於該第一區域之一帶隙之一第二區域;一源極接觸件,其垂直介於該源極線與該氧化物半導體通道之間;一汲極接觸件,其在該氧化物半導體通道上;至少一閘極電極,其橫向鄰近該氧化物半導體通道之該第二區域且電耦合至該存取線;及一閘極介電材料,其在該氧化物半導體通道與該至少一閘極電極之間;及一記憶體元件,其在該資料線與該垂直電晶體之該汲極接觸件之間。
實施例29:如實施例28之記憶體裝置,其中該垂直電晶體之該氧化物半導體通道之該第一區域相對於該氧化物半導體通道之該第二區域係氧貧乏的。
實施例30:如實施例28及29中任一項之記憶體裝置,其中該氧化物半導體通道進一步包括具有小於該第二區域之一帶隙之一第三區域,該第二區域垂直定位於該第一區域與該第三區域之間。
實施例31:一種電子系統,其包括:一輸入裝置;一輸出裝置;一處理器裝置,其可操作地耦合至該輸入裝置及該輸出裝置;及一記憶體裝置,其可操作地耦合至該處理器裝置且包括至少一電晶體,該至少一電晶體包括:一異構氧化物半導體通道,其垂直介於一金屬源極接觸件與一金屬汲極接觸件之間,該異構氧化物半導體通道包括介於至少兩個氧貧乏、富含金屬之端部區域之間的一富含氧、金屬貧乏之中間區域;及 至少一閘極電極,其鄰近該異構氧化物半導體通道之至少一側表面且實質上定位於該異構氧化物半導體通道之該富含氧、金屬貧乏之中間區域之最外垂直邊界內。
雖然本發明易於以各種修改及替代形式呈現,但已在圖式中藉由實例展示且已在本文中詳細描述特定實施例。然而,本發明並非旨在限於所揭示之特定形式。實情係,本發明涵蓋落在如藉由以下隨附發明申請專利範圍及其合法等效物之範疇內之全部修改、等效物及替代物。
100:半導體裝置結構
102:源極線
104:源極接觸件
110:支柱結構
112:開口
114:異構通道
114A:下區域
114B:中間區域
114C:上區域
116:汲極接觸件
122:閘極介電襯裡結構
124:閘極電極
126:垂直電晶體

Claims (19)

  1. 一種電晶體,其包括:一第一導電接觸件;一異構通道(heterogeneous channel),其在該第一導電接觸件上方,包括至少一種氧化物半導體材料,該異構通道包括:一下區域,其直接接觸該第一導電接觸件;一上區域,其直接接觸一第二導電接觸件;及一中間區域,其垂直介於該下區域與該上區域之間,該中間區域相對於該下區域及該上區域具有至少一金屬之一減小之原子濃度、至少一類金屬(metalloid)之一減小之原子濃度及一增加之氧原子濃度之一或多者;該第二導電接觸件,其在該異構通道上方;及一閘極電極,其橫向鄰近該異構通道。
  2. 如請求項1之電晶體,其中:該中間區域包括一第一氧化物半導體材料;且該下區域及該上區域之一或多者包括具有不同於該第一氧化物半導體材料之一材料組合物之一第二氧化物半導體材料。
  3. 如請求項1之電晶體,其中該下區域、該中間區域及該上區域各為實質上同構的(homogeneous)。
  4. 如請求項1之電晶體,其中該下區域及該上區域之一或多者係異構 的。
  5. 如請求項1之電晶體,其中該下區域及該上區域中之至少一金屬及至少一類金屬之一或多者之量在遠離該中間區域垂直延伸之方向上增加。
  6. 如請求項1之電晶體,其中該下區域及該上區域之一或多者係摻雜有選自氫、氮、磷、硼、砷及碲之至少一元素。
  7. 如請求項1之電晶體,其中該下區域及該上區域相對於該中間區域具有增加之銦原子濃度。
  8. 一種半導體裝置,其包括:一導電線;及如請求項1之電晶體,其電耦合至該導電線。
  9. 如請求項8之半導體裝置,其中:該異構通道之該中間區域相對於該下區域及該上區域之一或多者係富含氧的;且該異構通道之該下區域及該上區域之該一或多者相對於該中間區域係富含金屬的。
  10. 如請求項8之半導體裝置,其中該異構通道之該下區域及該上區域之該一或多者靠近該中間區域係相對富含氧及金屬貧乏的,且遠離該中間區 域係相對氧貧乏及富含金屬的。
  11. 如請求項8之半導體裝置,其中該異構通道包括ZnxSnyO、InxZnyO、ZnxO、InxGayZnzO、InxGaySizOa、InxWyO、InxO、SnxO、TixO、ZnxONz、MgxZnyO、ZrxInyZnzO、HfxInyZnzO、SnxInyZnzO、AlxSnyInzZnaO、SixInyZnzO、AlxZnySnzO、GaxZnySnzO、ZrxZnySnzO及InxGaySizO之一或多者。
  12. 如請求項8之半導體裝置,其進一步包括:一存取線;一資料線;及一記憶體元件,其介於該資料線與該電晶體之該第二導電接觸件之間。
  13. 一種電子系統,其包括:一輸入裝置;一輸出裝置;一處理器裝置,其可操作地耦合至該輸入裝置及該輸出裝置;及一記憶體裝置,其可操作地耦合至該處理器裝置且包括如請求項1之電晶體。
  14. 一種形成一裝置之方法,其包括:在一導電結構上形成一異構通道材料,該異構通道材料包括至少一 種氧化物半導體材料;在該異構通道材料上形成一導電材料;移除該導電材料及該異構通道材料之部分以形成藉由開口彼此橫向分離之支柱結構;及在該等開口中形成電極結構及介電襯裡(liner)結構。
  15. 如請求項14之方法,其中形成一異構通道材料包括形成該異構通道材料以包括一下區域、一中間區域及一上區域,該中間區域具有大於該下區域及該上區域之各者之一帶隙。
  16. 如請求項15之方法,其中形成該異構通道材料包括透過一PVD程序形成該異構通道材料,包含在該異構通道材料之該下區域、該中間區域及該上區域之沈積期間操縱氧流量及電漿轟擊參數之一或多者。
  17. 如請求項15之方法,其中形成該異構通道材料包括透過一ALD程序及一CVD程序之一或多者形成該異構通道材料,包含在該異構通道材料之該下區域、該中間區域及該上區域之沈積期間操縱前驅體物種、前驅體物種量、前驅體脈衝時間、反應物物種、反應物物種量、反應物脈衝時間、惰性物種及惰性物種脈衝時間之一或多者。
  18. 如請求項15之方法,其中形成該異構通道材料包括用氫、氘、氮、磷及砷之一或多者摻雜該下區域及該上區域之一或多者。
  19. 如請求項15之方法,其中形成該異構通道材料包括:將該下區域形成為異構;將該中間區域形成為實質上同構;及將該上區域形成為異構。
TW108136374A 2018-10-09 2019-10-08 包含異構通道之電晶體及相關裝置、電子系統及方法 TWI720645B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201862743075P 2018-10-09 2018-10-09
US62/743,075 2018-10-09

Publications (2)

Publication Number Publication Date
TW202029496A TW202029496A (zh) 2020-08-01
TWI720645B true TWI720645B (zh) 2021-03-01

Family

ID=70051028

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108136374A TWI720645B (zh) 2018-10-09 2019-10-08 包含異構通道之電晶體及相關裝置、電子系統及方法

Country Status (6)

Country Link
US (2) US11515417B2 (zh)
EP (1) EP3857605A4 (zh)
KR (1) KR20210065186A (zh)
CN (1) CN112970121B (zh)
TW (1) TWI720645B (zh)
WO (1) WO2020076759A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10297290B1 (en) * 2017-12-29 2019-05-21 Micron Technology, Inc. Semiconductor devices, and related control logic assemblies, control logic devices, electronic systems, and methods
US11430895B2 (en) * 2020-06-03 2022-08-30 Micron Technology, Inc. Transistors including oxide semiconductive materials, and related microelectronic devices, memory devices, electronic systems, and methods
US11581366B2 (en) 2020-06-22 2023-02-14 Taiwan Semiconductor Manufacturing Company Limited Memory cell device with thin-film transistor selector and methods for forming the same
US11488981B2 (en) 2020-07-21 2022-11-01 Micron Technology, Inc. Array of vertical transistors and method used in forming an array of vertical transistors
KR20220101861A (ko) 2021-01-12 2022-07-19 에스케이하이닉스 주식회사 수직형 트랜지스터 및 그 제조 방법
EP4350779A1 (en) * 2022-10-06 2024-04-10 Samsung Electronics Co., Ltd. Semiconductor device and method of manufacturing the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080067495A1 (en) * 2006-09-15 2008-03-20 Interuniversitair Microelektronica Centrum (Imec) Tunnel effect transistors based on silicon nanowires
US20120045879A1 (en) * 2006-09-15 2012-02-23 Katholieke Universiteit Leuven, K.U. Leuven R&D Tunnel effect transistors based on elongate monocrystalline nanostructures having a heterostructure
US20120298961A1 (en) * 2009-06-24 2012-11-29 Imec Control of tunneling junction in a hetero tunnel field effect transistor
TW201727831A (zh) * 2013-09-27 2017-08-01 英特爾股份有限公司 用於嵌入式記憶體及邏輯技術之垂直電晶體裝置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7435987B1 (en) * 2007-03-27 2008-10-14 Intel Corporation Forming a type I heterostructure in a group IV semiconductor
US8232585B2 (en) * 2008-07-24 2012-07-31 Micron Technology, Inc. JFET devices with PIN gate stacks
JP5514447B2 (ja) * 2009-01-29 2014-06-04 株式会社半導体エネルギー研究所 半導体装置
TWI406419B (zh) 2009-11-06 2013-08-21 Chunghwa Picture Tubes Ltd 垂直式薄膜電晶體及其製造方法以及包括該垂直式薄膜電晶體之顯示裝置及其製造方法
US8936976B2 (en) 2009-12-23 2015-01-20 Intel Corporation Conductivity improvements for III-V semiconductor devices
WO2012002573A1 (ja) 2010-07-02 2012-01-05 合同会社先端配線材料研究所 半導体装置
KR101113990B1 (ko) * 2011-10-27 2012-03-05 국민대학교산학협력단 새로운 실리콘/실리콘게르마늄 이종 접합을 갖는 이중 에이치비티 기반의 커패시터가 없는 디램 셀
CN103730508B (zh) 2012-10-16 2016-08-03 瀚宇彩晶股份有限公司 显示面板的垂直式薄膜晶体管结构及其制作方法
JP6444135B2 (ja) * 2013-11-01 2018-12-26 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US9246013B2 (en) 2013-12-18 2016-01-26 Intermolecular, Inc. IGZO devices with composite channel layers and methods for forming the same
US9082793B1 (en) 2013-12-19 2015-07-14 Intermolecular, Inc. IGZO devices with reduced threshhold voltage shift and methods for forming the same
CN105793992B (zh) * 2013-12-23 2019-10-18 英特尔公司 用于隧穿场效应晶体管(tfet)的异质袋状件
US9620591B2 (en) * 2014-02-19 2017-04-11 Taiwan Semiconductor Manufacturing Company Limited Semiconductor structures and methods for multi-level work function and multi-valued channel doping of nanowire transistors to improve drive current
US9773888B2 (en) 2014-02-26 2017-09-26 Micron Technology, Inc. Vertical access devices, semiconductor device structures, and related methods
CN104091785A (zh) 2014-07-22 2014-10-08 深圳市华星光电技术有限公司 Tft背板的制作方法及tft背板结构
US20160079385A1 (en) 2014-09-16 2016-03-17 Carolyn Rae Ellinger Vertical tft with multilayer passivation
US9276092B1 (en) * 2014-10-16 2016-03-01 Micron Technology, Inc. Transistors and methods of forming transistors
US9397145B1 (en) 2015-05-14 2016-07-19 Micron Technology, Inc. Memory structures and related cross-point memory arrays, electronic systems, and methods of forming memory structures
US9853211B2 (en) 2015-07-24 2017-12-26 Micron Technology, Inc. Array of cross point memory cells individually comprising a select device and a programmable device
JP6538598B2 (ja) 2016-03-16 2019-07-03 株式会社東芝 トランジスタ及び半導体記憶装置
US11018254B2 (en) * 2016-03-31 2021-05-25 International Business Machines Corporation Fabrication of vertical fin transistor with multiple threshold voltages
US9899398B1 (en) * 2016-07-26 2018-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. Non-volatile memory device having nanocrystal floating gate and method of fabricating same
WO2018063308A1 (en) 2016-09-30 2018-04-05 Intel Corporation Two transistor, one resistor non-volatile gain cell memory and storage element
WO2019168515A1 (en) * 2018-02-28 2019-09-06 Intel Corporation Vertical tunneling field-effect transistors
JP7051511B2 (ja) * 2018-03-21 2022-04-11 キオクシア株式会社 半導体装置及びその製造方法
US10461184B1 (en) * 2018-05-04 2019-10-29 International Business Machines Corporation Transistor having reduced gate-induced drain-leakage current

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080067495A1 (en) * 2006-09-15 2008-03-20 Interuniversitair Microelektronica Centrum (Imec) Tunnel effect transistors based on silicon nanowires
US20120045879A1 (en) * 2006-09-15 2012-02-23 Katholieke Universiteit Leuven, K.U. Leuven R&D Tunnel effect transistors based on elongate monocrystalline nanostructures having a heterostructure
US20120298961A1 (en) * 2009-06-24 2012-11-29 Imec Control of tunneling junction in a hetero tunnel field effect transistor
TW201727831A (zh) * 2013-09-27 2017-08-01 英特爾股份有限公司 用於嵌入式記憶體及邏輯技術之垂直電晶體裝置

Also Published As

Publication number Publication date
EP3857605A4 (en) 2022-09-14
US20200111908A1 (en) 2020-04-09
WO2020076759A1 (en) 2020-04-16
CN112970121A (zh) 2021-06-15
KR20210065186A (ko) 2021-06-03
US20230081634A1 (en) 2023-03-16
EP3857605A1 (en) 2021-08-04
US11515417B2 (en) 2022-11-29
CN112970121B (zh) 2024-08-06
TW202029496A (zh) 2020-08-01

Similar Documents

Publication Publication Date Title
TWI720645B (zh) 包含異構通道之電晶體及相關裝置、電子系統及方法
TWI725572B (zh) 形成裝置之方法,以及相關之裝置及電子系統
US20200083294A1 (en) Resistive Switching Random Access Memory with Asymmetric Source and Drain
TWI743568B (zh) 包括垂直電晶體之裝置及其相關方法
US11437521B2 (en) Methods of forming a semiconductor device
US20240113223A1 (en) Semiconductor devices comprising transistors having increased threshold voltage and related methods and systems
US11127745B2 (en) Devices, methods of forming a device, and memory devices
WO2021096688A1 (en) Microelectronic devices including passivation materials, related electronic devices, and related methods
US10998440B2 (en) Device including a vertical transistor having a large band gap channel material and void spaces adjacent gate electrodes, and related methods and systems
TWI604645B (zh) 供可變電阻式記憶體用之貴金屬/非貴金屬電極
US11444243B2 (en) Electronic devices comprising metal oxide materials and related methods and systems