TW202010128A - 半導體裝置 - Google Patents
半導體裝置 Download PDFInfo
- Publication number
- TW202010128A TW202010128A TW108106852A TW108106852A TW202010128A TW 202010128 A TW202010128 A TW 202010128A TW 108106852 A TW108106852 A TW 108106852A TW 108106852 A TW108106852 A TW 108106852A TW 202010128 A TW202010128 A TW 202010128A
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- film
- material film
- semiconductor device
- substrate
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 96
- 239000000463 material Substances 0.000 claims abstract description 79
- 229910052751 metal Inorganic materials 0.000 claims abstract description 42
- 239000002184 metal Substances 0.000 claims abstract description 42
- 239000000758 substrate Substances 0.000 claims abstract description 39
- 238000000926 separation method Methods 0.000 claims description 28
- 239000010410 layer Substances 0.000 claims description 22
- 150000002736 metal compounds Chemical class 0.000 claims description 20
- 239000011347 resin Substances 0.000 claims description 10
- 229920005989 resin Polymers 0.000 claims description 10
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 4
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 4
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 3
- 239000002356 single layer Substances 0.000 claims description 3
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 claims description 2
- WNUPENMBHHEARK-UHFFFAOYSA-N silicon tungsten Chemical group [Si].[W] WNUPENMBHHEARK-UHFFFAOYSA-N 0.000 claims description 2
- 235000019994 cava Nutrition 0.000 abstract 1
- 235000012431 wafers Nutrition 0.000 description 47
- 238000005520 cutting process Methods 0.000 description 28
- 238000000034 method Methods 0.000 description 22
- 238000010586 diagram Methods 0.000 description 12
- 230000006870 function Effects 0.000 description 5
- UAJUXJSXCLUTNU-UHFFFAOYSA-N pranlukast Chemical compound C=1C=C(OCCCCC=2C=CC=CC=2)C=CC=1C(=O)NC(C=1)=CC=C(C(C=2)=O)C=1OC=2C=1N=NNN=1 UAJUXJSXCLUTNU-UHFFFAOYSA-N 0.000 description 5
- 229960004583 pranlukast Drugs 0.000 description 5
- 238000002161 passivation Methods 0.000 description 4
- 230000001681 protective effect Effects 0.000 description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 239000010937 tungsten Substances 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 3
- 238000003698 laser cutting Methods 0.000 description 3
- 230000002250 progressing effect Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000000227 grinding Methods 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000005484 gravity Effects 0.000 description 1
- 230000006698 induction Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L21/6836—Wafer tapes, e.g. grinding or dicing support tapes
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K26/00—Working by laser beam, e.g. welding, cutting or boring
- B23K26/36—Removing material
- B23K26/38—Removing material by boring or cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3171—Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/585—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Optics & Photonics (AREA)
- Plasma & Fusion (AREA)
- Mechanical Engineering (AREA)
- Dicing (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
實施形態提供一種可抑制材料膜之剝離朝元件區域進展之半導體裝置。 本實施形態之半導體裝置具備基板,該基板具有設置有半導體元件之第1區域、及自第1區域設置至端部之第2區域。材料膜設置於第1及第2區域之上方。第1金屬膜設置於第2區域之材料膜上、或第1區域與第2區域之間的材料膜上。自第1區域中之材料膜之表面及第1金屬膜之下的材料膜之表面朝向基板凹陷之槽部設置於第1金屬膜與第1區域之間的材料膜中。
Description
實施形態係關於一種半導體裝置。
於將半導體晶圓切割而單片化成半導體晶片時或單片化後,有於半導體晶片之端部之切割區域中材料膜自基板剝離之情形。此種材料膜之剝離若自切割區域朝向元件區域進展,則會導致半導體晶片不良。
實施形態提供一種可抑制材料膜之剝離朝向元件區域進展之半導體裝置。
實施形態之半導體裝置具備:基板,其具有設置有半導體元件之第1區域、及自上述第1區域設置至端部之第2區域;材料膜,其設置於第1及第2區域之上方;及第1金屬膜,其設置於第2區域之第1材料膜上、或第1區域與第2區域之間的第1材料膜上。自第1區域中之第1材料膜之表面及第1金屬膜之下的第1材料膜之表面朝向基板凹陷之槽部設置於第1金屬膜與第1區域之間的第1材料膜中。
以下,參照圖式對本發明之實施形態進行說明。本實施形態並不限定本發明。於以下之實施形態中,半導體基板之上下方向表示將設置有半導體元件之面設為上之情形時之相對方向,有時與依照重力加速度之上下方向不同。圖式係模式圖或概念圖,各部分之比率等未必與實物相同。於說明書及圖式中,對與關於已出現過之圖式於上文敍述過之要素相同之要素標註相同之符號,並適當省略詳細之說明。
(第1實施形態) 圖1係表示依照第1實施形態之半導體晶圓之一例之概略俯視圖。半導體晶圓W具備複數個元件區域Rdev及複數個切割區域Rdic。元件區域Rdev及切割區域Rdic係半導體晶圓W之表面上之區域。
於作為第1區域之元件區域Rdev,設置有電晶體、記憶胞陣列等半導體元件(未圖示)。半導體元件經由半導體製造工藝而形成於半導體晶圓W上。半導體元件例如亦可為NAND(Not And,反及)型快閃記憶體之記憶胞陣列或其控制電路。記憶胞陣列例如亦可為三維配置有記憶胞之立體型記憶胞陣列。當然,本實施形態亦可應用於半導體記憶體以外之LSI(Large Scale Integration,大型積體電路)。
作為第2區域之切割區域Rdic係鄰接之元件區域Rdev間之線狀區域,且係藉由切割被切斷之區域。切割區域Rdic亦被稱作切割線。根據本實施形態,藉由對基板10照射雷射,於切割區域Rdic之基板10內部形成改質部LM(參照圖4),以該改質部LM為起點將半導體晶圓W劈開。藉此,半導體晶圓W被單片化成各元件區域Rdev,成為半導體晶片。再者,例示了矽作為半導體,但亦可使用矽以外之半導體。
繼而,對半導體晶圓W之切割方法進行說明。於本實施形態中,半導體晶圓W係藉由使用雷射光之雷射切割法被切斷。雷射光例如使用紅外區域之透過雷射。再者,亦可代替雷射切割法而使用切刃切割法等其他切割方法。
圖2~圖8係表示第1實施形態之切割方法之一例之圖。此處,省略了形成於半導體晶圓W上之半導體元件之圖示。基板10及設置於半導體元件之上方之材料膜20被簡化圖示。關於材料膜20之構成,參照圖10於下文進行說明。
首先,如圖2所示,於半導體晶圓W之正面貼附切割用保護帶110。保護帶110於雷射切割時保護半導體元件或材料膜20等。
繼而,使半導體晶圓W及保護帶110上下反轉,如圖3及圖4所示,使用雷射振盪器120,自半導體晶圓W之背面對與切割區域Rdic對應之部分照射雷射光121。藉此,如圖4所示,於半導體晶圓W之內部形成改質部(非晶層或多晶矽層)LM。改質部LM形成於切割區域Rdic內之基板10內。
圖5係表示照射有雷射光121時之情形之立體圖。雷射振盪器120一面如箭頭A所示般朝Y方向移動,一面脈衝照射雷射光121。藉此,改質部LM於Y方向上斷續地形成,且沿切割區域Rdic大致平行地形成。此種改質部LM雖斷續地形成,但於Y方向上相連而形成大致層狀。改質部LM可為單層,但亦可形成為形成於Z方向上不同之位置(高度)之複數層。
繼而,如圖6所示,藉由CMP(Chemical Mechanical Polishing,化學機械拋光)法對半導體晶圓W之背面進行研磨。藉由利用磨石130進行研磨,半導體晶圓W不僅被薄化,亦如圖7所示般,因研磨之振動而劈開131自改質部LM於Z方向擴展。半導體晶圓W被研磨至去除改質部LM為止。
繼而,於具有接著層之切割帶136上接著半導體晶圓W之背面,利用環135將切割帶136固定。繼而,如圖8所示,藉由利用上推構件140將切割帶136自下方上推,而將切割帶136拉張(使其擴張)。藉此,半導體晶圓W與切割帶136一起被向外方向拉張。此時,以改質部LM為起點,半導體晶圓W沿著改質部LM(即,沿著切割線)進一步被劈開,從而被單片化成複數個半導體晶片。
再者,於上述例中,在照射雷射之後,對半導體晶圓W之背面進行研磨。但是,亦可於對半導體晶圓W之背面進行研磨之後,進行雷射照射。又,於本實施形態中,對雷射切割法進行了說明,但亦可使用切刃切割法等其他切割方法。切刃切割法相較於雷射切割法而言,使半導體晶圓W劇烈振動,且直接利用切刃切削材料膜20或基板10,因此,容易產生圖10所示之龜裂CR。因此,本實施形態之效果藉由應用於切刃切割法中而更有效地發揮功能。
其後,半導體晶片分別被拾取並安裝於樹脂基板(未圖示)上。半導體晶片與樹脂基板由金屬線接合,並利用樹脂密封。藉此,半導體封裝完成。
圖9係表示切割後之1個半導體晶片1之構成例之概略俯視圖。半導體晶片1之表面具有元件區域Rdev及切割區域Rdic。作為第1區域之元件區域Rdev係基板10(參照圖10)之表面上設置有半導體元件之區域。切割區域Rdic係基板10之表面上自元件區域Rdev至基板10之端部之區域,且係用於利用切割步驟進行切斷之區域。於切割區域Rdic設置有第1金屬膜40e及突出部70。第1金屬膜40e及突出部70係於與元件區域Rdev相隔之位置,以包圍元件區域Rdev之周圍之方式配置。針對第1金屬膜40e及突出部70,參照圖10,並於後文詳細說明。切割區域Rdic、第1金屬膜40e及突出部70亦可藉由切割步驟被完全去除,但通常如圖9所示般局部保留於元件區域Rdev之外周。
圖10係沿著圖9之10-10線之剖視圖。作為半導體裝置之半導體晶片1具備基板10、元件分離部12、金屬化合物層15、半導體元件17、材料膜20、裂痕擋止部30、金屬膜40及鈍化膜50。
如上所述,基板10例如係矽基板等半導體基板。設置於基板10之元件區域Rdev之半導體元件17例如可為記憶胞陣列或CMOS(Complementary Metal Oxide Semiconductor,互補金屬氧化物半導體)電路等。
金屬化合物層15設置於基板10上,用於元件區域Rdev之電晶體之閘極電極(未圖示)。金屬化合物層15例如使用鎢矽化物(WSi)或鎢氮化物(WN)等導電性金屬化合物。切割區域Rdic中,金屬化合物層15雖殘留,但未作為半導體元件17之要素而設置。切割區域Rdic中,金屬化合物層15係為了維持基板10之表面之平坦性,使微影步驟中之位置對準變得容易而設置。
元件分離部12於元件區域Rdev中規定主動區,且係為了將主動區之間電性分離而設置。元件分離部12亦被稱作STI(Shallow Trench Isolation,淺溝槽隔離)。元件分離部12亦設置於元件區域Rdev與切割區域Rdic之間。例如,元件分離部12中最靠近半導體晶片1之外緣之元件分離部12e設置於元件區域Rdev與切割區域Rdic之間,以將金屬化合物層15分斷之方式設置。元件分離部12e設置於元件區域Rdev與切割區域Rdic之間,但亦可設置於切割區域Rdic內。又,於平面佈局中,元件分離部12e以沿著圖9之半導體晶片1之外緣(沿著切割區域Rdic)包圍元件區域Rdev之外周整體之方式設置。元件分離部12e具有於龜裂CR進入至金屬化合物層15與材料膜20之間時抑制該龜裂CR之進展或使龜裂CR之方向變化之功能。元件分離部12e亦可兼具將位於切割區域Rdic之測試圖案分離之功能。
材料膜20設置於元件區域Rdev及切割區域Rdic上。於半導體元件17為記憶胞陣列之情形時,切割區域Rdic之材料膜20成為例如將複數層氧化矽膜(SiO2
)與複數層氮化矽膜(SiN)交替積層之積層膜(以下,亦稱作ONON膜)、或將複數層氧化矽膜(SiO2
)與複數層第2金屬膜(例如鎢膜(W))交替積層之積層膜(以下,亦稱作OWOW膜)。ONON膜係於記憶胞陣列之形成步驟中使用之積層膜。於記憶胞陣列之形成步驟中,ONON膜之氮化矽膜被置換成第2金屬膜(例如鎢膜)而成為OWOW膜。OWOW膜被用作記憶胞陣列之構成要素。此時,第2金屬膜作為記憶胞陣列之字元線發揮功能。材料膜20亦可為ONON膜或OWOW膜之任一者。
於半導體元件17為LSI之CMOS電晶體之情形時,切割區域Rdic之材料膜20可為被覆CMOS電晶體之層間絕緣膜。例如,切割區域Rdic之材料膜20可為TEOS(Tetraethyl Orthosilicate,四乙氧基矽烷)膜等包含氧化矽膜之單層膜。
裂痕擋止部30設置於元件區域Rdev之外緣之材料膜20中,自該材料膜20之表面朝向基板10於Z方向上延伸。裂痕擋止部30中例如嵌埋有鎢等金屬。裂痕擋止部30以包圍元件區域Rdev之外周整體之方式設置。藉此,裂痕擋止部30抑制龜裂CR進展至元件區域Rdev之內部。裂痕擋止部30亦被稱作保護環。
金屬膜40例如被用作接合墊之形成材料。金屬膜40例如使用鎢等導電性金屬。金屬膜40中最靠近半導體晶片1之外緣之第1金屬膜40e設置於切割區域Rdic之材料膜20上、或元件區域Rdev與切割區域Rdic之間的材料膜20上,且配置於與元件區域Rdev相隔之位置。第1金屬膜40e於使接合墊露出時之蝕刻步驟中作為遮罩發揮功能,且係為了形成槽部TR而設置。藉由此蝕刻步驟步驟,於第1金屬膜40e之下,形成包含材料膜20之突出部70。與第1金屬膜40e相同地,突出部70亦於與元件區域Rdev相隔之位置,以包圍元件區域Rdev之周圍之方式配置。藉此,於元件區域Rdev與突出部70之間形成槽部TR。
鈍化膜50被覆元件區域Rdev之材料膜20,保護半導體元件17及材料膜20等。鈍化膜50例如為聚醯亞胺。
槽部TR設置於元件區域Rdev與切割區域Rdic之間,且設置為較元件分離部12更靠元件區域Rdev。槽部TR自元件區域Rdev中之材料膜20之表面及第1金屬膜40e之下的材料膜20之表面朝向基板10凹陷。即,槽部TR朝向較其周圍之材料膜20之表面更低之位置凹陷。再者,於較第1金屬膜40e靠外側之切割區域Rdic,材料膜20與槽部TR同樣地被蝕刻。但是,於較第1金屬膜40e靠外側之切割區域Rdic,材料膜20亦可不被蝕刻。
又,槽部TR較佳為以包圍元件區域Rdev之外周整體之方式設置。但是,槽部TR亦可局部設置於材料膜20易被剝離而易產生龜裂CR之部位。進而,槽部TR之底部可為平面、曲面,亦可尖突。
此處,於切割區域Rdic,若金屬化合物層15設置於基板10與材料膜20之間,則因切割步驟中之衝擊或TCT(Thermal Cycle Test,熱循環試驗)中之應力等,材料膜20容易於半導體晶片1之端部自金屬化合物層15剝離。若材料膜20自金屬化合物層15剝離,則龜裂CR於材料膜20與金屬化合物層15之間朝向元件分離部12e進展。即,龜裂CR自半導體晶片1之端部朝向元件區域Rdev進展。由於元件分離部12e將金屬化合物層15分斷,故亦存在龜裂CR之進展到達至元件分離部12e後停止之情形。但是,由於材料膜20之厚度較基板10之厚度薄,不耐受機械應力,因此,若龜裂CR進一步進展,則龜裂CR於材料膜20內進展。即,龜裂CR欲朝向元件分離部12e之上表面(朝向離開基板10之Z方向)進展。因此,對材料膜20施加自半導體晶片1之端部朝向元件區域Rdev之力以及自元件分離部12e朝向上方(Z方向)之力。藉此,龜裂CR自元件分離部12e朝向元件區域Rdev向斜上方向於材料膜20內進展。
槽部TR設置於元件區域Rdev與切割區域Rdic之間的材料膜20之表面,且設置為較元件分離部12e更靠元件區域Rdev。因此,槽部TR位於元件分離部12e之斜上方向,故龜裂CR易朝向槽部TR進展,若到達至槽部TR,則進展結束。即,槽部TR具有誘導龜裂CR,使龜裂CR不朝元件區域Rdev側進展而終止之功能。
為了使槽部TR有效地誘導龜裂CR,槽部TR較佳為不由其他材料嵌埋而成為空腔。即,形成槽部TR後至安裝半導體晶片1為止(例如,進行切割步驟及TCT步驟時),槽部TR較佳為成為空腔。再者,於槽部TR之內表面附著薄膜並無問題。又,於TCT步驟中,槽部TR亦有被密封樹脂填埋之情形。於此情形時,槽部TR之龜裂誘導效果稍降低,但依然有效。
圖11係表示龜裂CR到達至槽部TR之情形之圖。龜裂CR若自半導體晶片1之端部擴展並到達至元件分離部12e,則朝向槽部TR向斜上方向進展。若龜裂CR到達至槽部TR,則龜裂CR不會進一步進展。再者,半導體晶片1之端部之材料膜20亦存在未殘留而被飛散去除之情形。但是,由於在切割區域Rdic無需材料膜20,故即便不存在該材料膜20亦無問題。當然,即便材料膜20直接保留於半導體晶片1之端部亦無問題。
容易誘導龜裂CR之槽部TR之位置根據材料膜20之膜厚等條件而不同,不可一概而論。但是,例如於材料膜20為ONON膜且膜厚為約5 μm~15 μm之情形時,在自基板10之表面上方觀察時之平面佈局中,槽部TR較佳為設置於自元件分離部12e向元件區域Rdev側靠近約5 μm之位置。
為了將槽部TR配置於較元件分離部12e更靠元件區域Rdev,第1金屬膜40e亦可配置於元件分離部12e之正上方。即,於自基板10之表面上方觀察時之平面佈局中,第1金屬膜40e只要配置於與元件分離部12e大致相同之位置即可。藉此,槽部TR自對準地配置為較元件分離部12e更靠元件區域Rdev。
圖12係表示半導體裝置之封裝後之狀態之剖視圖。切割後,半導體晶片1係安裝於安裝基板(未圖示),由作為樹脂部之樹脂60密封。樹脂60係設置於切割區域Rdic及元件區域Rdev之兩者之上方。另外,如圖12所示,第1金屬膜40e及突出部70尚存在之情況下,樹脂60係覆蓋材料膜20、第1金屬膜40e、突出部70及鈍化膜50,並與該等元件接觸。槽部TR係由樹脂60所填充。
如上所述,根據本實施形態,槽部TR設置於元件區域Rdev與切割區域Rdic之間的材料膜20之表面,且設置為較元件分離部12e更靠元件區域Rdev。藉此,槽部TR可誘導產生於材料膜20與金屬化合物層15之間之龜裂CR,使龜裂CR之進展終止。即,槽部TR可抑制材料膜20之剝離朝元件區域Rdev進展。
已對本發明之若干實施形態進行了說明,但該等實施形態係作為示例提出,並不限定發明之範圍。該等實施形態能以其他各種形態加以實施,且可於不脫離發明之主旨之範圍內進行各種省略、替換、變更。該等實施形態或其變化包含於發明之範圍或主旨內,並且包含於申請專利範圍所記載之發明及其均等之範圍內。
[相關申請] 本申請享有以日本專利申請2018-160575號(申請日:2018年8月29日)、及日本專利申請2018-218600號(申請日:2018年11月21日)為基礎申請之優先權。本申請藉由參照該等基礎申請而包含基礎申請之全部內容。
1‧‧‧半導體晶片10‧‧‧基板12‧‧‧元件分離部12e‧‧‧元件分離部15‧‧‧金屬化合物層17‧‧‧半導體元件20‧‧‧材料膜30‧‧‧裂痕擋止部40‧‧‧金屬膜40e‧‧‧第1金屬膜50‧‧‧鈍化膜70‧‧‧突出部110‧‧‧保護帶120‧‧‧雷射振盪器121‧‧‧雷射光130‧‧‧磨石131‧‧‧劈開135‧‧‧環136‧‧‧切割帶140‧‧‧上推構件A‧‧‧箭頭CR‧‧‧龜裂LM‧‧‧改質部Rdev‧‧‧元件區域Rdic‧‧‧切割區域TR‧‧‧槽部W‧‧‧半導體晶圓
圖1係表示依照第1實施形態之半導體晶圓之一例之概略俯視圖。 圖2係表示第1實施形態之切割方法之一例之圖。 圖3係表示繼圖2後之切割方法之一例之圖。 圖4係表示繼圖2後之切割方法之一例之圖。 圖5係表示繼圖2後之切割方法之一例之圖。 圖6係表示繼圖3後之切割方法之一例之圖。 圖7係表示繼圖3後之切割方法之一例之圖。 圖8係表示繼圖6後之切割方法之一例之圖。 圖9係表示切割後之1個半導體晶片之構成例之概略俯視圖。 圖10係沿著圖9之10-10線之剖視圖。 圖11係表示龜裂到達至槽部之情形之圖。 圖12係表示半導體裝置之封裝後之狀態之剖視圖。
10‧‧‧基板
12‧‧‧元件分離部
12e‧‧‧元件分離部
15‧‧‧金屬化合物層
17‧‧‧半導體元件
20‧‧‧材料膜
30‧‧‧裂痕擋止部
40‧‧‧金屬膜
40e‧‧‧第1金屬膜
50‧‧‧鈍化膜
CR‧‧‧龜裂
Rdev‧‧‧元件區域
Rdic‧‧‧切割區域
TR‧‧‧槽部
Claims (12)
- 一種半導體裝置,其具備: 基板,其具有設置半導體元件之第1區域、及自上述第1區域至上述基板之端部而設置之第2區域; 第1材料膜,其設置於上述第1及第2區域之上方;及 第1金屬膜,其設置於上述第2區域之上述第1材料膜上、及上述第1區域與上述第2區域之間的上述第1材料膜上之一者;且 自上述第1區域中之上述第1材料膜之表面及上述第1金屬膜之下的上述第1材料膜之表面朝向上述基板凹陷之槽部設置於上述第1金屬膜與上述第1區域之間的上述第1材料膜中。
- 如請求項1之半導體裝置,其進而具備元件分離部,該元件分離部設置於上述第1區域與上述第2區域之間的上述基板之表面; 上述槽部設置為較上述元件分離部更靠上述第1區域。
- 如請求項2之半導體裝置,其中上述第1金屬膜設置於上述元件分離部之正上方。
- 如請求項2之半導體裝置,其中上述第1材料膜具有自上述元件分離部朝向上述槽部方向之龜裂。
- 如請求項1至4中任一項之半導體裝置,其進而具備第2材料膜,該第2材料膜設置於上述第1區域之外緣之上述第1材料膜中,且自上述第1材料膜之表面朝向上述基板延伸。
- 如請求項1之半導體裝置,其中上述槽部係以包圍上述第1區域之外周整體之方式設置。
- 如請求項2之半導體裝置,其進而具備設置於上述基板與上述第1材料膜之間的金屬化合物層。
- 如請求項7之半導體裝置,其中於自上述第1材料膜之端部至上述元件分離部之上述第1材料膜與上述金屬化合物層之間,具有自上述元件分離部朝向上述槽部方向之龜裂。
- 如請求項7之半導體裝置,其中上述第1材料膜係將複數層氧化矽膜與複數層氮化矽膜或複數層導電膜交替積層之積層膜、或由絕緣膜組成之單層膜; 上述金屬化合物層係鎢矽化物(WSi)或鎢氮化物(WN)。
- 如請求項7之半導體裝置,其中上述元件分離部將上述金屬化合物層分斷。
- 如請求項1至4中任一項之半導體裝置,其中上述第2區域中之上述第1材料膜之表面位於較處於上述第1金屬膜之下的上述第1材料膜之表面更靠上述基板之位置; 上述第1金屬膜僅設置於上述第1區域與上述第2區域之間的上述第1材料膜上。
- 如請求項1至4中任一項之半導體裝置,其進而具備樹脂部,該樹脂部設置於上述第1及第2區域之上方,與上述第1金屬膜物理接觸,且填充於上述槽部。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018-160575 | 2018-08-29 | ||
JP2018160575 | 2018-08-29 | ||
JP2018-218600 | 2018-11-21 | ||
JP2018218600A JP7240149B2 (ja) | 2018-08-29 | 2018-11-21 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202010128A true TW202010128A (zh) | 2020-03-01 |
TWI699889B TWI699889B (zh) | 2020-07-21 |
Family
ID=69738223
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108106852A TWI699889B (zh) | 2018-08-29 | 2019-02-27 | 半導體裝置 |
Country Status (4)
Country | Link |
---|---|
US (2) | US11610852B2 (zh) |
JP (1) | JP7240149B2 (zh) |
CN (1) | CN110931544B (zh) |
TW (1) | TWI699889B (zh) |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5789302A (en) | 1997-03-24 | 1998-08-04 | Siemens Aktiengesellschaft | Crack stops |
US6492247B1 (en) | 2000-11-21 | 2002-12-10 | International Business Machines Corporation | Method for eliminating crack damage induced by delaminating gate conductor interfaces in integrated circuits |
JP4489345B2 (ja) * | 2002-12-13 | 2010-06-23 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
US20050026397A1 (en) * | 2003-07-28 | 2005-02-03 | International Business Machines Corporation | Crack stop for low k dielectrics |
JP4813778B2 (ja) * | 2004-06-30 | 2011-11-09 | 富士通セミコンダクター株式会社 | 半導体装置 |
US7777338B2 (en) * | 2004-09-13 | 2010-08-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Seal ring structure for integrated circuit chips |
JP4869664B2 (ja) * | 2005-08-26 | 2012-02-08 | 本田技研工業株式会社 | 半導体装置の製造方法 |
US7741196B2 (en) * | 2007-01-29 | 2010-06-22 | Freescale Semiconductor, Inc. | Semiconductor wafer with improved crack protection |
JP5446107B2 (ja) * | 2008-03-17 | 2014-03-19 | 三菱電機株式会社 | 素子ウェハおよび素子ウェハの製造方法 |
JP5173525B2 (ja) | 2008-03-28 | 2013-04-03 | ルネサスエレクトロニクス株式会社 | 半導体ウエハ、半導体チップ、半導体装置、及び半導体装置の製造方法 |
JP5638818B2 (ja) * | 2010-03-15 | 2014-12-10 | セイコーインスツル株式会社 | 半導体装置およびその製造方法 |
US8847400B2 (en) * | 2010-09-15 | 2014-09-30 | Ps4 Luxco S.A.R.L. | Semiconductor device, method for manufacturing the same, and data processing device |
JP5879774B2 (ja) | 2011-06-30 | 2016-03-08 | 富士通セミコンダクター株式会社 | 半導体装置とその製造方法 |
JP5874249B2 (ja) | 2011-09-02 | 2016-03-02 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
JP5834934B2 (ja) | 2012-01-17 | 2015-12-24 | 富士通セミコンダクター株式会社 | 半導体装置及び半導体装置の製造方法 |
JP5945180B2 (ja) | 2012-07-19 | 2016-07-05 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
US8970008B2 (en) | 2013-03-14 | 2015-03-03 | Infineon Technologies Ag | Wafer and integrated circuit chip having a crack stop structure |
JP5613290B2 (ja) | 2013-05-24 | 2014-10-22 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6292049B2 (ja) * | 2013-09-02 | 2018-03-14 | ソニー株式会社 | 半導体装置およびその製造方法 |
US9412662B2 (en) * | 2014-01-28 | 2016-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and approach to prevent thin wafer crack |
US9917011B2 (en) * | 2014-05-19 | 2018-03-13 | Sharp Kabushiki Kaisha | Semiconductor wafer, semiconductor device diced from semiconductor wafer, and method for manufacturing semiconductor device |
US10811334B2 (en) * | 2016-11-26 | 2020-10-20 | Texas Instruments Incorporated | Integrated circuit nanoparticle thermal routing structure in interconnect region |
-
2018
- 2018-11-21 JP JP2018218600A patent/JP7240149B2/ja active Active
-
2019
- 2019-02-26 CN CN201910143420.8A patent/CN110931544B/zh active Active
- 2019-02-27 TW TW108106852A patent/TWI699889B/zh active
-
2021
- 2021-10-28 US US17/513,212 patent/US11610852B2/en active Active
-
2023
- 2023-02-21 US US18/171,954 patent/US20230197641A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US11610852B2 (en) | 2023-03-21 |
US20230197641A1 (en) | 2023-06-22 |
JP7240149B2 (ja) | 2023-03-15 |
TWI699889B (zh) | 2020-07-21 |
CN110931544A (zh) | 2020-03-27 |
US20220051995A1 (en) | 2022-02-17 |
CN110931544B (zh) | 2023-10-20 |
JP2020038952A (ja) | 2020-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10741505B2 (en) | Method of manufacturing semiconductor device and semiconductor device | |
JP2019054150A (ja) | 半導体装置の製造方法および半導体ウェハ | |
TW200917442A (en) | Crack resistant semiconductor package and method of fabricating the same | |
JP2009302231A (ja) | 半導体装置の製造方法 | |
CN109524358B (zh) | 半导体装置及其制造方法 | |
US11764096B2 (en) | Method for semiconductor die edge protection and semiconductor die separation | |
TWI699889B (zh) | 半導體裝置 | |
TWI720394B (zh) | 半導體裝置及其製造方法 | |
TWI525763B (zh) | 晶片封裝體及其形成方法 | |
KR20110083278A (ko) | 반도체 칩 패키지 제조방법 | |
TWI689001B (zh) | 半導體裝置 | |
TW202242976A (zh) | 層積元件晶片的製造方法 | |
US11183469B2 (en) | Semiconductor device | |
TWI707454B (zh) | 半導體裝置 | |
US11776908B2 (en) | Semiconductor die edge protection for semiconductor device assemblies and associated systems and methods | |
TWI821854B (zh) | 半導體製造裝置及半導體裝置之製造方法 | |
WO2016009645A1 (ja) | 半導体装置およびその製造方法 | |
TWI680548B (zh) | 半導體封裝及其製備方法 | |
JP2014220375A (ja) | 半導体装置およびその製造方法 | |
TWI527152B (zh) | 半導體裝置及其製作方法 | |
CN110854070A (zh) | 半导体器件及其封装方法 | |
TWI450325B (zh) | 一種支援從晶圓背面實施切割的晶片封裝方法 | |
JP2011171643A (ja) | 半導体装置の製造方法 | |
JP2010225600A (ja) | 半導体装置の製造方法 |