TW202008434A - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TW202008434A
TW202008434A TW108125352A TW108125352A TW202008434A TW 202008434 A TW202008434 A TW 202008434A TW 108125352 A TW108125352 A TW 108125352A TW 108125352 A TW108125352 A TW 108125352A TW 202008434 A TW202008434 A TW 202008434A
Authority
TW
Taiwan
Prior art keywords
fin
spacer
height
fins
semiconductor
Prior art date
Application number
TW108125352A
Other languages
English (en)
Other versions
TWI742402B (zh
Inventor
黃玉蓮
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/177,889 external-priority patent/US11043424B2/en
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202008434A publication Critical patent/TW202008434A/zh
Application granted granted Critical
Publication of TWI742402B publication Critical patent/TWI742402B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41791Source or drain electrodes for field effect devices for transistors with a horizontal current flow in a vertical sidewall, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7855Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with at least two independent gates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/665Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

一種半導體裝置之製造方法包括在多個半導體鰭片上形成閘極堆疊。半導體鰭片包括複數個內鰭片以及第一外鰭片和第二外鰭片位於內鰭片的兩側。在半導體鰭片上磊晶地成長磊晶區,且沿著第一外鰭片的外側壁量測的磊晶區的第一高度小於沿著第一外鰭片的內側壁量測的磊晶區的第二高度。

Description

半導體裝置及其製造方法
本發明實施例內容是有關於一種半導體裝置及其製造方法,特別是有關於一種增加磊晶區體積的半導體裝置及其製造方法。
半導體積體電路(integrated circuit,IC)產業已經歷了快速的成長。積體電路(IC)的材料與設計的技術發展已經創造了積體電路的多個世代,且各個世代具有相較於前一世代更小且更複雜的電路。在積體電路演進的歷程中,功能密度(例如單位晶片面積的互連裝置數量)已普遍地增加,同時伴隨幾何尺寸的縮小。這樣的尺寸縮減的過程普遍地為提升生產效率與降低相關成本帶來了好處。
這樣的尺寸縮減也增加了積體電路的加工和製造的複雜性。為了實現這些發展,需要在積體電路的加工和製造上進行類似的開發。舉例而言,鰭 當裝置的長度尺寸持續縮減,在多個圖案化製程期間採用的蝕刻停止層的效能,可能會對積體電路裝置中的導電互連部件的形成造成影響。因此,需要在此領域中進行改良。例如,鰭式場效電晶體(FinFETs)已被引入以替代平面電晶體。鰭式場效電晶體的結構和製造鰭式場效電晶體之方法正在開發中。
鰭式場效電晶體是以半導體鰭片為基礎而形成。可以藉由對於閘極之兩側上的半導體鰭片進行部分蝕刻,然後在由半導體鰭片之被蝕刻部分所留下的空間中生長適合的材料來形成鰭式場效電晶體的源極區和汲極區。
本發明的一些實施例提供一種半導體裝置之製造方法。此製造方法包括在塊狀半導體基底上形成多個隔離區。此製造方法還包括使前述隔離區凹陷。一些實施例中,位於前述隔離區之間的半導體條狀物(semiconductor strips)的頂部係突出高於隔離區的頂表面而形成一鰭片群(fin group)。一些實施例中,鰭片群包括複數個內鰭片(inner fins),以及位於內鰭片的兩側的第一外鰭片(first outer fin)和第二外鰭片(second outer fin)。此製造方法更包括在內鰭片、第一外鰭片和第二外鰭片的側壁上形成鰭片間隔物。一些實施例中,鰭片間隔物包括外鰭片間隔物(outer fin spacer)以及內鰭片間隔物(inner fin spacer)。一些實施例中,外鰭片間隔物位於第一外鰭片的外側壁,外側壁朝向遠離鰭片群設置,且外鰭片間隔物具有第一高度。一些實施例中,內鰭片間隔物位於第一外鰭片之內側壁,內側壁朝向內鰭片,且內鰭片間隔物具有小於第一高度的第二高度。
本發明的一些實施例提供又一種半導體裝置之製造方法。此製造方法包括在複數個半導體鰭片上形成閘極堆疊。半導體鰭片包括複數個內鰭片,以及位於內鰭片的兩側的第一外鰭片和第二外鰭片。此製造方法還包括在半導體鰭片上磊晶地成長磊晶區。一些實施例中,沿著第一外鰭片的外側壁量測的磊晶區的第一高度小於沿著第一外鰭片的內側壁量測的磊晶區的第二高度。
本發明的一些實施例提供一種半導體裝置。此半導體裝置包括複數個半導體鰭片。半導體鰭片包括複數個內鰭片,以及位於內鰭片的兩側的第一外鰭片和第二外鰭片。此半導體裝置還包括位於半導體鰭片的側壁和頂表面上的閘極堆疊。此半導體裝置更包括位於閘極堆疊之一側的鰭片間隔物。一些實施例中,鰭片間隔物包括第一外鰭片間隔物、第二外鰭片間隔物、和位於第一外鰭片間隔物和第二外鰭片間隔物之間的內鰭片間隔物。一些實施例中,第一外鰭片間隔物和第二外鰭片間隔物具有第一高度,內鰭片間隔物具有小於第一高度的第二高度。此半導體裝置還包括半導體區,延伸至位於每對鰭片間隔物的空間中。
以下內容提供了很多不同的實施例或範例,用於實現本發明實施例的不同部件。組件和配置的具體範例描述如下,以簡化本發明實施例。當然,這些僅僅是範例,並非用以限定本發明實施例。舉例來說,敘述中若提及一第一部件形成於一第二部件之上或位於其上,可能包含第一和第二部件直接接觸的實施例,也可能包含額外的部件形成於第一和第二部件之間,使得第一和第二部件不直接接觸的實施例。另外,本發明實施例可能在許多範例中重複元件符號及/或字母。這些重複是為了簡化和清楚的目的,其本身並非代表所討論各種實施例及/或配置之間有特定的關係。
此外,此處可能使用空間上的相關用語,例如「在…之下」、「在…下方」、「下方的」、「在…上方」、「上方的」和其他類似的用語可用於此,以便描述如圖所示之一元件或部件與其他元件或部件之間的關係。此空間上的相關用語除了包含圖式繪示的方位外,也包含使用或操作中的裝置的不同方位。裝置可以被轉至其他方位(旋轉90度或其他方位),則在此所使用的空間相對描述可同樣依旋轉後的方位來解讀。
以下,根據一些實施例提出鰭式場效電晶體(FinFET)和其製造方法。根據一些實施例示出了形成FinFET的多個中間階段,並且討論了一些實施例的一些變形。在各種視圖和說明性實施例中,相同的元件標號用於表示相同的元件。根據一些實施例,形成的FinFET的鰭片間隔物具有不同的高度,外鰭片間隔物的高度大於內鰭片間隔物的高度。因此,實施例增加了鰭片之間的磊晶區的體積,以及增加了磊晶區施加的應變(strain)。也降低了相鄰FinFET的磊晶區的橋接風險。
第1-3、4A、4B-1至4B-5、 5A、5B、6-9和10A圖是根據本發明一些實施例的形成FinFET的多個中間階段的透視圖和剖面示意圖。第13圖中所示的製造流程也示意性地反映了相應圖中所示的步驟。
第1圖繪示初始結構的透視圖。初始結構包括晶圓10,晶圓10還包括基底20。基底20可以是半導體基底,其可以是矽基底、矽鍺基底、或由其他半導體材料形成的基底。基底20可以摻雜有p型或n型雜質。隔離區,例如是淺溝槽隔離(STI)區22,可以是從基底20的頂表面延伸到基底20中而形成。相鄰的淺溝槽隔離區22之間的基底20的部分被稱為半導體條狀物(semiconductor strips)24。根據一些實施例,半導體條狀物24和淺溝槽隔離區22的頂表面基本上可彼此齊平。
淺溝槽隔離區22可包括一介電襯層(dielectric liner)(未顯示於圖中),其可以是氧化矽、氮化矽或其他適當材料而形成。可利用例如原子層沉積(atomic layer deposition,ALD)、高密度電漿化學氣相沉積(high-density plasma chemical vapor deposition,HDPCVD)、或化學氣相沉積(chemical vapor deposition,CVD)方法進行介電襯層的沉積。淺溝槽隔離區22可包括一介電材料(例如氧化矽)形成於介電襯層上,其中可利用可流動化學氣相沉積(flowable chemical vapor deposition,FCVD)、旋轉塗佈(spin-on coating)、或其他適當方法形成介電材料。
參照第2圖,將淺溝槽隔離區22凹陷化,使半導體條狀物24的頂部比淺溝槽隔離區22的頂表面22A更為突出,以形成突出的鰭片24'。第13圖所示方法200的流程圖中步驟202的敘述是對應此相關製程。淺溝槽隔離區22中的半導體條狀物24的部分仍被稱為半導體條狀物。可以使用乾式蝕刻製程進行蝕刻,其中HF和NH3 的混合物可以作為蝕刻氣體。也可以使用NF3 和NH3 的混合物作為蝕刻氣體進行蝕刻。在蝕刻製程中,可以產生電漿。蝕刻氣體也可能包括氬氣。根據本發明的一些其他實施例,可以使用濕式蝕刻製程來使淺溝槽隔離區22凹陷化。蝕刻化學品可包括例如HF溶液。
根據一些實施例,可以通過任何合適的方法形成/圖案化來形成FinFET的鰭片。例如可以使用一個或多個黃光微影製程來對鰭片進行圖案化,圖案化製程包括了雙圖案(double-patterning)或多圖案(multi-patterning)製程。通常,雙圖案化或多圖案化製程結合了黃光微影和自對準製程,可以形成具有比使用單個直接黃光微影製程可獲得的間距更小的間距的圖案。例如,在一些實施例中,在基底上形成犧牲層並使用黃光微影製程進行圖案化。使用自對準製程在圖案化的犧牲層旁邊形成間隔物。然後去除犧牲層,之後可以使用留下的間隔物或心軸(mandrels)來對鰭片進行圖案化。
參照第3圖,在突出的鰭片24'的頂表面和側壁上形成虛設閘極堆疊(dummy gate stacks)30。第13圖的流程圖中步驟204的敘述是對應此相關製程。可以理解的是,儘管為了清楚說明而繪示了兩個虛設閘極堆疊30,但是可以形成單個虛設閘極堆疊或者多於兩個且彼此平行的虛設閘極堆疊,其中多個虛設閘極堆疊橫跨同一個半導體突出鰭片24'。虛設閘極堆疊30可以包括虛設閘極介電質32和虛設閘極介電質32上的虛設閘極電極(dummy gate electrodes)34。虛設閘極電極34可以使用例如非晶矽或多晶矽形成,並且也可以使用其他材料。每個虛設閘極堆疊30還可以包括在虛設閘極電極34上方的一個(或多個)硬質遮罩層36。硬質遮罩層36可以由氮化矽、碳氮化矽、或其他適當材料形成。虛設閘極堆疊30的長度方向(lengthwise direction)係垂直於突出的鰭片24'的長度方向。
接著,在虛設閘極堆疊30的側壁上形成密封間隔物(seal spacers)38A。第13圖的流程圖中步驟206的敘述是對應此相關製程。根據本發明的一些實施例。密封間隔物38A由介電材料例如氧化矽、碳氮化矽(SiCN)、氮化矽、或其他適當材料而形成。密封間隔物38A的形成可以包括使用例如ALD、CVD或其他適當方式的共形沉積方法沉積共形的介電層,然後進行非等向性蝕刻以去除在突出鰭片24'的頂部和側壁上的部分。
在形成密封間隔物38A後,可進行離子佈植以植入n型雜質或p型雜質,以在暴露的突出鰭片24'中形成輕摻雜汲極/源極區域37。 例如,當要形成的相應FinFET是n型FinFET時,可以植入例如磷、砷、或其他適當的n型雜質。當要形成的相應FinFET是p型FinFET時,可以植入例如硼、銦、鎵、或其他適當的p型雜質。在隨後的圖示中,未繪示出輕摻雜汲極/源極區域37,而它們可能仍然存在。
第4A圖示出了閘極間隔物(gate spacers)38B和鰭片間隔物(fin spacers)39的形成。第13圖的流程圖中步驟208的敘述是對應此相關製程。閘極間隔物38B形成在密封間隔物38A上。根據本發明的一些實施例,閘極間隔物38B是多層的閘極間隔物,且形成製程可以包括覆蓋式地沉積第一介電層和在第一介電層上沉積第二介電層,然後進行非等向性蝕刻以去除位於鰭片24'的頂部和側壁上的第一和第二介電層的部分。去除後,介電層留下的部分則為閘極間隔物38B。密封間隔物38A和閘極間隔物38B的組合在下文中可稱為閘極間隔物38。
第4A圖還繪示出了形成在突出鰭片24'的側壁上的鰭片間隔物39。根據本發明的一些實施例,在同一製程中形成鰭片間隔物39和閘極間隔物38B。例如,在形成閘極間隔物38B的製程中,沉積用於形成閘極間隔物38B的介電層在被蝕刻時可以在突出的鰭片24'的側壁上留下一些部分,因而形成鰭片間隔物39。
第4B-1至4B-5圖是根據本發明一些實施例的形成鰭片間隔物39的多個中間階段的剖面示意圖。 第4B-1至4B-5圖的剖面圖示是從包含第4A圖中的線A-A的垂直平面所獲得的。閘極間隔物38B是與鰭片間隔物39同時形成的,但未顯示於圖中,因為閘極間隔物38B是位於與第4B-1至4B-5圖中所示不同的平面中。參考第4B-1圖,形成間隔層140,其可以形成為一共形層。間隔層140由介電材料形成,介電材料例如是氮化矽、氧化矽、氮氧化矽、氮碳化矽、氮碳氧化矽、或其他適當材料。間隔層140包括突出的鰭片24'的頂表面和側壁上的一些部分,並且還包括密封間隔物38A和虛設閘極堆疊30的頂表面上方的一些部分。間隔層140的厚度可以在約2nm和約10nm之間。如圖所示之突出的鰭片24'緊密地設置以形成鰭片群(fin group)。用於形成同一個FinFET的突出鰭片可以是在相同的鰭片群中,此鰭片群與相鄰FinFETs的鰭片群係相隔開來。鰭片群中的突出鰭片24'之間的距離S1小於相鄰的鰭片群之間(或一鰭片群與不同群的一相鄰鰭片之間)的距離S2。例如,S2/S1的比值可以大於約2.0或大於約5.0。突出的鰭片24'可以具有一致的節距(pitch)P1。在整個說明內容,鰭片群中的兩個最外面的鰭片24'(標記為24'A)被稱為鰭片群的外鰭片(outer fins),而外鰭片24'A之間的鰭片24'B被稱為鰭片群的內鰭片(inner fins)。
然後進行非等向性蝕刻以蝕刻間隔層140。根據本發明的一些實施例,控制蝕刻製程以使鰭片間隔物39(包括39A和39B)具有如第4B-5圖所示的輪廓。位於鰭片群外側的鰭片間隔物39A在下文中稱為鰭片群的外鰭片間隔物(outer fin spacers)。位於鰭片群內部且位於鰭片群中的突出鰭片24'之間的鰭片間隔物39B,在下文中被稱為內鰭片間隔物(inner fin spacers)。根據一些實施例,外部的鰭片間隔物39A的高度H1大於內部的間隔物39B的高度H2。兩者的高度差(H1-H2)可以大於約10nm,並且可以在約30nm和約80nm之間的範圍。高度差(H1-H2)也可以大於突出鰭片24'的高度H3的約2.5%。
控制蝕刻製程條件以達到期望的高度差(H1-H2)。製程條件包括蝕刻氣體的組成、用於蝕刻的功率或其他條件,以對間隔層140(第4B-1圖)進行蝕刻。參照第4B-2圖,在蝕刻製程中,還形成例如含碳層的一層142。層142可以是聚合物層(polymer layer),因此在下文中稱為聚合物層142。聚合物層142可包含Cx Fy ,其中x和y為整數。根據本發明的一些實施例,聚合物142之位於鰭片群外側的外側部分具有厚度T1,且聚合物層142之位於鰭片群中的內側部分具有小於厚度T1的厚度T2。T1/T2比值可以大於約1.1,並且可以在約1.1和約5之間的範圍內。由於聚合物層142的保護,致使外側部分的蝕刻速率低於內側部分的蝕刻速率。
根據本發明的一些實施例,蝕刻氣體可包括主要用於蝕刻的元素和主要用於形成聚合物層的元素。根據一些實施例,蝕刻氣體包括CH3 F、CH2 F2 、CHF3 、或前述之組合。蝕刻氣體中的氟用於蝕刻,蝕刻氣體中的碳和氟用於形成聚合物。在隨後的討論中,碳被稱為聚合物形成氣體(polymer forming gas),儘管氟也部分地起到聚合物形成氣體的作用。因此,根據一些實施例,CF4 、 CH3 F、CH2 F2 、CHF3 中的每一個都可以作為蝕刻氣體和聚合物形成氣體。 根據一些其他的實施例,蝕刻氣體和聚合物形成氣體可以是不同的氣體。蝕刻氣體(例如包含氟)與聚合物形成氣體(例如包含碳)的相對含量會影響蝕刻行為。例如,由於同一鰭片群中的突出鰭片24'之間的內部空間小於鰭片群之間的距離,因此存在(鰭片圖案)空曠區域(鰭片群之間的空間)和(鰭片圖案)密集區域(在同一鰭片群中的鰭片24'之間的空間)。在蝕刻間隔層140的期間,由於蝕刻氣體比起進入密集區域更容易進入空曠區域,因此間隔層140傾向於在空曠區域中具有比在密集區域中更高的蝕刻速率。類似地,由於聚合物形成氣體比起進入密集區域更容易進入空曠區域,因此聚合物傾向於在空曠區域中具有比在密集區域中更高的累積速率。聚合物可以保護間隔層140不被蝕刻,並且可以降低間隔層140的蝕刻速率。因此,調節蝕刻氣體與聚合物形成氣體的比值(當使用上述氣體時比值表示為F/C)致使在鰭片群的外側部分產生比在鰭片群的內側部分更多的聚合物,使得間隔層140的外側部分的蝕刻速率減小到導致高度H1(第4B-5圖)大於高度H2。
例如,CH3 F具有F/C比值1,CH2 F2 具有F/C比值2,以及CHF3 具有F/C比值3。因此,CH3 F可具有比CH2 F2 更高的蝕刻速率和更低的聚合物累積速率,並且CH2 F2 可具有比CHF3 更高的蝕刻速率和更低的聚合物累積速率。混合CF4 、 CH3 F、CH2 F2 、CHF3 並選擇這些氣體的適當比例可以進一步調節F/C比值。再者,在蝕刻氣體中可以添加少量的其他氣體,例如H2 和O2 。H2 可以與蝕刻氣體中的氟反應,從而減少氟的含量,降低F/C比值。O2 可以與蝕刻氣體中的碳反應,從而減少碳的含量,提高F/C比值。可以理解的是,蝕刻的機制和因素是複雜的,實際的蝕刻速率和聚合物累積速率會受到各種因素的影響。例如,氟也可做為聚合物形成氣體,導致氟的增加也會影響蝕刻速率和聚合物形成速率。因此,提高F/C比值可能不是總會導致(聚合物142)T1/T2厚度比值增加。可進行實驗以微調製程條件,以在空曠區域和密集區域中達到期望的蝕刻速率和聚合物累積速率,並且達到期望的T1/T2厚度比值(第4B-2圖)。
另外,為了增加T1/T2厚度比值,可調節進行蝕刻的蝕刻腔室的主功率和偏壓功率。例如,其中放置晶圓10用於蝕刻間隔層140的蝕刻腔室可具有主(射頻)功率,其可以通過線圈和主電源提供(未顯示於圖中)。主功率可使蝕刻氣體產生電漿。偏壓電源可以連接到其上放置晶圓10的夾盤(chuck)以提供偏壓功率。控制單元控制主電源和偏壓電源。當輸出主功率且也輸出偏壓功率時,進行間隔層140的蝕刻,並產生較少的聚合物層142(第4B-2圖)。當輸出主功率但停止輸出偏壓功率時,蝕刻效果明顯降低且基本上被消除,於此同時產生和累積聚合物層142。可以輸出和停止輸出(脈衝式的)偏壓功率使其具有多個週期,並且可以調整相應的工作週期(duty cycle)(輸出時間/(輸出時間+停止輸出時間)的比值)。例如,縮短工作週期可使H1/H2比值(第4B-5圖)增加,增加工作週期可使H1/H2比值降低。因此,通過輸出和停止輸出偏壓功率並調整工作週期,可以控制蝕刻速率和聚合物累積速率,從而產生所需的聚合物的厚度差(T1-T2)(第4B-2圖),這會影響蝕刻製程而產生所需的高度差 (H1-H2)(第4B-5圖)。
除了脈衝式的提供偏壓/功率,用來產生電漿的主功率也可以是脈衝方式的(多個週期的輸出和停止輸出)。偏壓功率和主功率的脈衝的結合效應可用來進一步調整鰭片間隔物39的輪廓。主功率和偏壓功率的工作週期可以同步,其包括同時輸出和同時停止輸出主功率壓和偏壓功率,或者在停止輸出偏壓功率時輸出主功率,反之亦然。或者,也可以採用非同步模式(unsynchronized mode)施加主功率的脈衝和偏壓功率的脈衝。
根據一些實施例,在蝕刻製程中,CF4 、CH3 F、CH2 F2 、CHF3 、H2 、CO、O2 及前述之組合可以作為蝕刻氣體,並且還可以添加Ar和/或He。例如,蝕刻氣體可包括流速在約150sccm和約500sccm之間的CHF3 ,以及流速在約10sccm和約50sccm之間的CH3 F。腔室壓力可以在約3毫托(mtorr)和約900毫托之間的範圍內。可以提供流速在約5sccm和約50sccm之間的O2 。晶片溫度可以在約-50℃至約200℃的範圍內。主功率的射頻功率可在約50瓦特和約2,000瓦特之間的範圍內,以提供連續電漿或者通過脈衝的主功率提供脈衝電漿。 當提供脈衝方式時,主功率的脈衝頻率可以在約0.01KHz和約10KHz之間的範圍內。主功率的工作週期可以在約10%和約90%之間的範圍內,並且可以在約20%和約60%之間的範圍內。偏壓功率可以在約50瓦特和約2000瓦特之間的範圍內,並且可以連續地或脈衝式地施加偏壓。當提供脈衝方式時,偏壓功率的脈衝頻率可以在約0.01KHz和約10KHz之間的範圍內。偏壓功率的工作週期可以在約10%和約90%之間的範圍內,並且可以在約20%和約60%之間的範圍內。
再次參照第4B-2圖,主功率和偏壓功率可以存在有多個工作週期,因此可以存在有多個用於累積聚合物然後蝕刻間隔層140的週期。根據本發明一些實施例,在蝕刻一段時間之後,例如使用O2 氣體去除累積的聚合物層142。所得到的結構如第4B-3圖所示,其中間隔層140的頂部已經變薄。
如第4B-2和4B-3圖所述的方法可以重複地循環進行,可以重複1次至約100次範圍內的循環。第4B-4圖例示出了聚合物層142的累積和對間隔層140的連續蝕刻。蝕刻後,形成了如第圖4B-5所示的鰭片間隔物39。第4A圖中例示出了相應晶圓10的透視圖,其也繪示出了閘極間隔物38B。
在形成如第4A和4B-5圖所示的鰭片間隔物39之後,進行蝕刻製程(下文中也稱為鰭片凹陷製程) 以使未被虛設閘極堆疊30和閘極間隔物38覆蓋的突出鰭片24'的部分凹陷化,而得到如第5A圖所示的結構。第13圖的流程圖中步驟210的敘述是對應此相關製程。凹陷可以是非等向性的,因此保護直接在虛設閘極堆疊30和閘極間隔物38下面的鰭片24'的部分免於受到蝕刻。根據一些實施例,凹陷的半導體條狀物24的頂表面可以低於淺溝槽隔離區22的頂表面22A。因此,在淺溝槽隔離區22之間形成凹部(recesses)40。凹部40也位於虛設閘極堆疊30的兩側。凹部40的底表面可以高於淺溝槽隔離區22的底表面22B,且低於淺溝槽隔離區22的頂表面22A。在形成凹部40之後留下鰭片間隔物39。
根據一些實施例,在相同的晶圓和相同的元件晶粒上如第4A和4B-5圖中所示的晶圓/晶粒上,一些突出的鰭片24'未被蝕刻,且源極/汲極區是形成在未被蝕刻的突出鰭片24'上。例如,第12圖繪示出了未被蝕刻的鰭片24'和相應的源極/汲極區。根據本發明的一些實施例,在p型FinFET的突出鰭片上進行鰭片凹陷,在n型FinFET的突出鰭片上不進行鰭片凹陷。
根據本發明的一些實施例,通過乾式蝕刻步驟進行凹陷。可以使用例如C2 F6 、CF4 、SO2 、或者HBr、Cl2 和O2 的混合物、或者HBr、Cl2 和O2 的混合物、或者HBr、Cl2 、O2 和CF2 的混合物等製程氣體來執行乾式蝕刻。 根據本發明的其他實施例,通過濕式蝕刻步驟進行凹陷。可以使用KOH、四甲基氫氧化銨(TMAH)、CH3 COOH、NH4 OH、H2 O2 、異丙醇(IPA)、或者HF、HNO3 和H2 O的溶液來進行濕式蝕刻。
第5B圖繪示了第5A圖所示之結構的剖面示意圖,且是從包含第5A圖中的箭頭5B-5B的垂直平面所獲得的剖面圖。根據本發明的一些實施例,如第5B圖所示,凹部40具有基本上垂直的邊緣,其基本上與鰭片間隔物39的內側邊緣(inner edges)齊平。
第6圖繪示出了形成磊晶區42的磊晶製程。第13圖的流程圖中步驟212的敘述是對應此相關製程。在文中,磊晶區42也稱為源極/汲極區42。在閘極堆疊30下面的突出鰭片24’並不在圖示的平面中,因此使用虛線標示。磊晶區42的形成方法可以包括化學氣相沉積(CVD)、電漿增強化學氣相沉積(PECVD)、或其他適當方法。 根據一些實施例,磊晶區42包括矽化鍺、矽或矽化碳。根據欲製得之FinFET是p型FinFET還是n型FinFET,可以在磊晶時決定進行p型或n型雜質的原位摻雜(in-situ doped)。例如,欲製得的FinFET是p型FinFET時,可以成長SiGeB、GeB等,以形成p型磊晶區42。當欲製得的FinFET是n型FinFET時,可以成長SiP、SiCP等,以形成n型磊晶區42。根據本發明一些其他的實施例,磊晶區42由III-V族化合物半導體形成,例如GaAs、InP、GaN、InGaAs、InAlAs、GaSb、AlSb、AlAs、AlP、GaP、前述之組合、或前述之多層材料層。在磊晶區42完全填充凹部40之後,磊晶區42開始水平地擴展,並且可能形成刻面(facets)。
一些實施例中,在磊晶區42形成之前沒有使突出的鰭片24'凹陷,由於外部的間隔物39A高於內部的間隔物39B,所以突出的鰭片24'的朝向鰭片群之間的空間的外側壁表面具有比朝向鰭片群內部的空間的內側壁表面還有著更小的面積和高度。因此,從內側壁表面生長的磊晶區42的部分的高度H5會大於從外側壁表面生長的磊晶區42的部分的高度H4。當突出的鰭片24'凹陷時,也會有類似的結構。高度H4和H5是從各個鰭片間隔物39A和39B的頂端垂直地量測到磊晶區42的相應頂表面的高度。換句話說,高度H4是從最外側的突出鰭片24'的外側壁垂直向上量測的,高度H5是從最外側的突出鰭片24'的內側壁垂直向上量測的。雖然突出的鰭片24'不在繪示的平面中(除非此平面是閘極間隔物38B的外側壁),但仍可以確定突出的鰭片24'的位置。例如,透過穿透式電子顯微鏡(Transmission Electron Microscopy,TEM)拍攝的影像可獲得如第6圖所示的剖面圖的影像,因此可在TEM影像中看見鰭片24'。
根據一些實施例,高度H5大於高度H4。高度差(H5-H4)可以大於約2nm,並且可以在約2nm和約10nm之間的範圍內。再者,從突出鰭片24'之外側壁表面生長的磊晶區42的部分的厚度T4小於從突出鰭片24'之內側壁表面生長的磊晶區42的部分的厚度T5。厚度差(T5-T4)可以大於約2nm,並且可以在約2nm和約10nm之間的範圍內。在厚度T4減小的情況下,可以降低磊晶區42橋接到最近相鄰的FinFET之磊晶區42的可能性。
根據一些實施例,當從不同鰭片24'生長的磊晶區42彼此間隔開來,磊晶區42的形成結束,並且在最終FinFET中形成未合併的源極/汲極磊晶區42。因此,如第6圖所示的磊晶區42反應了相應的最終FinFET中的結構。根據一些其他的實施例,磊晶區42進一步生長而產生如第7圖中所示的結構。磊晶區42相應的外部高度和內部高度分別為H4'和H5'。根據一些實施例,高度H5'大於高度H4'。高度差(H5’-H4’)可以大於約2nm,並且可以在約2nm和約8nm之間的範圍內。在相鄰的鰭片間隔物39之間形成氣隙(Air gaps)43。
第8圖繪示第7圖所示結構的透視圖。第9圖繪示在形成接觸蝕刻停止層(contact etch stop layer,CESL)46和層間介電質(inter-layer dielectric,ILD)48之後的結構的透視圖。第13圖的流程圖中步驟214的敘述是對應此相關製程。接觸蝕刻停止層46可以由氮化矽、碳氮化矽或其他適當材料而形成。根據本發明的一些實施例,使用例如ALD或CVD的共形沉積方法形成接觸蝕刻停止層46。層間介電質48可包括使用例如可流動化學氣相沉積(FCVD)、旋轉塗佈、CVD或其他沉積方法形成的介電材料。層間介電質48也可以由含氧介電材料形成,其可以是氧化矽基材料,例如四乙氧基矽烷(TEOS)氧化物、PECVD氧化物(SiO2)、磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼摻雜的磷矽酸鹽玻璃(BPSG)或其他適合材料。一些實施例中,可以進行例如化學機械拋光(CMP)製程或機械研磨製程(mechanical grinding process)的平坦化製程,以使層間介電質48和閘極間隔物38的頂表面彼此齊平。
第9圖繪示替換閘極(replacement gates)50的形成。第13圖的流程圖中步驟216的敘述是對應此相關製程。形成製程包括去除虛設閘極堆疊30之留下的部分(第8圖)以形成溝槽,並且在形成的溝槽中形成替換閘極50。替換閘極50包括閘極介電質(gate dielectrics)52和金屬閘極電極(metal gate electrodes)54。根據本發明的一些實施例,每個閘極介電質52包括作為其下部的界面層(Interfacial Layer,IL)(未顯示於圖中)。界面層形成在突出的鰭片24'的暴露表面上。界面層可以包括氧化物層,例如氧化矽層,可通過對突出的鰭片24'進行熱氧化(未顯示於第8圖中)、化學氧化製程或沉積製程以形成界面層。閘極介電質52還可包括在界面層上方形成的高介電常數介電層 (皆未分別顯示於圖中)。高介電常數介電層可以包括高介電常數介電材料,例如氧化鉿、氧化鑭、氧化鋁、氧化鋯、或其他適當材料。高介電常數介電材料的介電常數(k值)高於約3.9,並且可高於約7.0。高介電常數介電層覆蓋並且可接觸界面層。高介電常數介電層可以形成為一共形層,並且在突出鰭片24'的側壁和閘極間隔物38的側壁上延伸。根據本發明的一些實施例,使用ALD或CVD形成高介電常數介電層。
閘極電極54可以包括擴散阻擋層(diffusion barrier layer)和在擴散阻擋層上的一個(或多個)功函數層(work-function layer)。擴散阻擋層可以由氮化鈦(TiN)形成,其可以(或沒有)摻雜矽。功函數層決定了閘極的功函數,並且包括至少一個層或由不同材料形成的多個層。例如,功函數層的材料可以包括氮化鉭(TaN)層和在TaN層上的鈦鋁(TiAl)層。在沉積功函數層之後,形成另一個阻擋層,其可以是另一個氮化鈦層。例如鎢或鈷的一填充金屬可以填充到去除虛設閘極後所留下的溝槽裡。然後可以進行平坦化製程以去除擴散阻擋層、功函數層、填充金屬等多餘的部分,以形成閘極電極54。
如第9圖所示,硬質遮罩56形成在替換閘極50之上和閘極間隔物38之間。硬質遮罩56可以由氮化矽、碳化矽、碳氮化矽,氧碳氮化矽、或其他適當材料而形成。硬質遮罩56的形成可包括使替換閘極50凹陷、用介電材料填充所形成之凹陷、以及進行平坦化製程以去除介電材料的多餘部分。
參照第10A圖,去除層間介電質 48和接觸蝕刻停止層46的一些部分以形成接觸開口(設置接觸插塞60),之後對源極/汲極42的暴露部分進行金屬矽化以形成源極/汲極金屬矽化物區58。第13圖的流程圖中步驟218的敘述是對應此相關製程。將例如鎢的導電材料填充到接觸開口中,以形成源極/汲極接觸插塞(contact plugs)60。第13圖的流程圖中步驟220是對應此相關製程。因此,形成了FinFET 62和相應的源極/汲極接觸插塞。根據本發明的一些實施例,如第10A、10B圖所示,合併在不同鰭片上形成的源極/汲極區42。根據本發明的一些其他的實施例,在不同鰭片上形成的源極/汲極區保持彼此分離。
第10B圖繪示了第10A圖所示之結構的剖面示意圖,其中第10B圖所示之結構是從包含第10A圖中的線10B-10B的垂直平面所獲得的。磊晶區42的外部高度和內部高度分別稱為H4''和H5''。根據一些實施例,高度H5''大於高度H4''。高度差(H5''-H4'')可以大於約2nm,並且可以在約2nm和約8nm之間的範圍內。
第11圖繪示了具有未合併的磊晶區42的FinFET 62'的剖面示意圖。磊晶區42的外部高度和內部高度分別被稱為H4'''和H5'''。根據一些實施例,高度H5'''大於高度H4'''。高度差(H5'''-H4''')可以大於約2nm,並且可以在約2nm和約10nm之間的範圍內。再者,從突出鰭片24'的外側壁表面成長的磊晶區42的部分的厚度T4'小於從突出鰭片24'的內側壁表面成長的磊晶區42的部分的厚度T5'。厚度差(T5'-T4')可以在大於約2nm的範圍內,並且可以在約2nm和約10nm之間的範圍內。可以理解的是,第10A和10B圖中所示的FinFET 62可以與第11圖中所示的FinFET 62'共同存在於相同晶粒和相同晶圓上。
第12圖繪示FinFET 62'',其中突出的鰭片24'未被蝕刻而凹陷化,並且在未蝕刻的突出鰭片24'上形成磊晶區(源極/汲極區)42'。根據本發明的一些實施例,FinFET 62''是n型FinFET,其磊晶區42'是n型,並且可以由SiP、SiCP、Si、或適當材料而形成。而且,磊晶區42'可以具有圓弧形的外表面,而不是具有基本上直的刻面(straight facets)。磊晶區42'相應的外部高度(從外鰭片間隔物39A的頂表面量測)和內部高度(從內鰭片間隔物39B的頂表面測量)分別為H6和H7。根據一些實施例,高度H7大於高度H6。高度差(H7-H6)可以大於約2nm,並且可以在約2nm和約10nm之間的範圍內。
本發明的一些實施例具有一些有利部件。藉由控制用於形成鰭片間隔物的蝕刻製程,磊晶區的內部部分具有比磊晶區的外部部分更高的高度。這可使磊晶區的體積增加,並使磊晶區產生的應變增加。再者,減少了磊晶區橋接的可能性。
根據本發明的一些實施例,一種製造半導體裝置之方法包括在塊狀半導體基底上方形成多個隔離區;使這些隔離區凹陷,其中位於這些隔離區之間的多個半導體條狀物的頂部係突出高於隔離區的頂表面而形成一鰭片群,且此鰭片群包括複數個內鰭片、位於這些內鰭片的兩側的一第一外鰭片和一第二外鰭片;以及在內鰭片、第一外鰭片和第二外鰭片的側壁上形成多個鰭片間隔物,其中這些鰭片間隔物包括位於第一外鰭片之外側壁上的一外鰭片間隔物,其中外側壁朝向遠離鰭片群的方向而設置,且此外鰭片間隔物具有第一高度;以及位於第一外鰭片之內側壁的一內鰭片間隔物,其中內側壁朝向內鰭片,且此內鰭片間隔物具有小於第一高度的第二高度。在一實施例中,第一高度以大於約2nm的高度差而大於第二高度。在一實施例中,在同一製程中形成外鰭片間隔物和內鰭片間隔物。在一實施例中,製造半導體裝置的方法更包括形成閘極堆疊,其中閘極堆疊在內鰭片、第一外鰭片和第二外鰭片的個別的側壁上和頂表面上延伸。在一實施例中,製造半導體裝置的方法更包括在閘極堆疊之側壁上形成閘極間隔物,其中在同一製程中形成閘極間隔物和鰭片間隔物。 在一實施例中,製造半導體裝置的方法更包括在內鰭片、第一外鰭片和第二外鰭片上磊晶地成長磊晶區,其中在外鰭片間隔物上方直接量測的磊晶區的第三高度係小於在內鰭片間隔物上方直接量測的磊晶區的第四高度。在一實施例中,前述第四高度以大於約2nm的高度差而大於前述第三高度。在一實施例中,包括以複數個週期脈衝施加一偏壓以磊晶地成長前述磊晶區。 在一實施例中,前述脈衝具有約10%至90%範圍之間的工作週期。
根據本發明的一些實施例,一種製造半導體裝置之方法包括在複數個半導體鰭片上形成一閘極堆疊,其中半導體鰭片包括複數個內鰭片、位於內鰭片的兩側的一第一外鰭片和一第二外鰭片;以及在半導體鰭片上磊晶地成長多個磊晶區,其中沿著第一外鰭片的外側壁量測的磊晶區的第一高度小於沿著第一外鰭片的內側壁量測的磊晶區的第二高度。在一實施例中,前述第一高度與前述第二高度的差值大於約2nm。在一實施例中,在半導體鰭片上所形成的前述磊晶區合併在一起。在一實施例中,在半導體鰭片上所形成的前述磊晶區不合併。在一實施例中,製造半導體裝置的方法更包括在閘極堆疊的側壁上形成閘極間隔物;以及在與形成閘極間隔物的相同製程中,在半導體鰭片的側壁上形成鰭片間隔物,其中鰭片間隔物包括:第一外鰭片間隔物和第二外鰭片間隔物,其中第一外鰭片間隔物和第二外鰭片間隔物具有第三高度;以及位於第一外鰭片間隔物和第二外鰭片間隔物之間的內鰭片間隔物,其中內鰭片間隔物具有小於第三高度的第四高度。在一實施例中,前述第三高度與前述第四高度的差值大於約2nm。
根據本發明的一些實施例,一種半導體裝置包括複數個半導體鰭片,其中該些半導體鰭片包括:複數個內鰭片、位於此些內鰭片的兩側的一第一外鰭片和一第二外鰭片;位於半導體鰭片的側壁和頂表面上的閘極堆疊;位於閘極堆疊之一側上的多個鰭片間隔物,這些鰭片間隔物包括一第一外鰭片間隔物和一第二外鰭片間隔物,其中第一外鰭片間隔物和第二外鰭片間隔物具有第一高度;以及位於第一外鰭片間隔物和第二外鰭片間隔物之間的一內鰭片間隔物,其中內鰭片間隔物具有小於第一高度的第二高度;以及多個半導體區,延伸至位於每對鰭片間隔物之間的空間中。在一實施例中,前述第一高度與前述第二高度的差值大於約2nm。在一實施例中,半導體裝置更包括形成於閘極堆疊的側壁上的閘極間隔物,其中鰭片間隔物連續地連接至閘極間隔物。在一實施例中,在第一外鰭片間隔物上方直接量測的半導體區的第三高度小於在內鰭片間隔物上方直接量測的半導體區的第四高度。在一實施例中,前述半導體區合併成一連續的半導體區。
以上概述數個實施例之部件,以便在本發明所屬技術領域中具有通常知識者可以更加理解本發明實施例的觀點。在本發明所屬技術領域中具有通常知識者應理解,他們能輕易地以本發明實施例為基礎,設計或修改其他製程和結構,以達到與在此介紹的實施例相同之目的及/或優勢。在本發明所屬技術領域中具有通常知識者也應理解,此類等效的結構並無悖離本發明的精神與範圍,且他們能在不違背本發明之精神和範圍下,做各式各樣的改變、取代和替換。因此,本發明之保護範圍當視後附之申請專利範圍所界定為準。
10‧‧‧晶圓; 20‧‧‧基底; 22‧‧‧淺溝槽隔離區; 22A‧‧‧淺溝槽隔離區的頂表面; 22B‧‧‧淺溝槽隔離區的底表面; 24‧‧‧半導體條狀物; 24'‧‧‧突出的鰭片; 24'A‧‧‧鰭片群的外鰭片; 24'B‧‧‧鰭片群的內鰭片; 30‧‧‧虛設閘極堆疊; 32‧‧‧虛設閘極介電質; 34‧‧‧虛設閘極電極; 36‧‧‧硬質遮罩層; 37‧‧‧輕摻雜汲極/源極區域; 38A‧‧‧密封間隔物; 38、38B‧‧‧閘極間隔物; 39、39A、39B‧‧‧鰭片間隔物; 140‧‧‧間隔層; 142‧‧‧聚合物層; 40‧‧‧凹部; 42、42'‧‧‧磊晶區(源極/汲極區); 43‧‧‧氣隙; 46‧‧‧接觸蝕刻停止層; 48‧‧‧層間介電質; 50‧‧‧替換閘極; 52‧‧‧閘極介電質; 54‧‧‧金屬閘極電極; 56‧‧‧硬質遮罩; 58‧‧‧源極/汲極金屬矽化物區; 60‧‧‧源極/汲極接觸插塞; 62、62'、62''‧‧‧FinFET; S1、S2‧‧‧距離; P1‧‧‧節距; H1、H2、H3、H4、 H4'、H4''、H4'''、H5、H5'、H5''、H5'''、H6、H7‧‧‧高度; T1、T2、T4、T4'、T5、T5'‧‧‧厚度; 200‧‧‧方法; 202、204、206、208、210、212、214、216、218、220‧‧‧步驟。
藉由以下的詳細描述配合所附圖式,可以更加理解本發明實施例的內容。需強調的是,根據產業上的標準慣例,許多部件(feature)並未按照比例繪製。事實上,為了能清楚地討論,各種部件的尺寸可能被任意地增加或減少。 第1-3、4A、4B-1至4B-5、5A、5B、6-9和10A圖是根據本發明一些實施例的形成FinFET的多個中間階段的透視圖和剖面示意圖。 第10B圖是根據本發明一些實施例繪示具有合併的磊晶區的FinFET的剖面示意圖。 第11圖是根據本發明一些實施例繪示具有未合併的磊晶區的FinFET的剖面示意圖。 第12圖是根據本發明一些實施例繪示具有未凹陷的鰭片的FinFET的剖面示意圖。 第13圖是是根據本發明一些實施例的形成FinFETs的製程流程圖。
200‧‧‧方法
202、204、206、208、210、212、214、216、218、220‧‧‧步驟

Claims (20)

  1. 一種半導體裝置之製造方法,包括: 在一塊狀半導體基底上形成複數個隔離區;以及 使該些隔離區凹陷,其中位於該些隔離區之間的複數個半導體條狀物的頂部係突出高於該些隔離區之頂表面而形成一鰭片群,且該鰭片群包括: 複數個內鰭片; 一第一外鰭片和一第二外鰭片位於該些內鰭片的兩側;以及 在該些內鰭片、該第一外鰭片和該第二外鰭片的側壁上形成複數個鰭片間隔物,其中該些鰭片間隔物包括: 一外鰭片間隔物,位於該第一外鰭片的一外側壁,其中該外側壁朝向遠離該鰭片群設置,且該外鰭片間隔物具有第一高度;以及 一內鰭片間隔物,位於該第一外鰭片之一內側壁,其中該內側壁朝向該些內鰭片,且該內鰭片間隔物具有小於該第一高度的第二高度。
  2. 如申請專利範圍第1項所述之半導體裝置之製造方法,其中該第一高度以大於2nm的高度差而大於該第二高度。
  3. 如申請專利範圍第1項所述之半導體裝置之製造方法,其中在同一製程中形成該外鰭片間隔物和該內鰭片間隔物。
  4. 如申請專利範圍第1項所述之半導體裝置之製造方法,更包括 形成一閘極堆疊,其中該閘極堆疊在該些內鰭片、該第一外鰭片和該第二外鰭片之個別的側壁上和頂表面上延伸。
  5. 如申請專利範圍第4項所述之半導體裝置之製造方法,更包括在該閘極堆疊之側壁上形成一閘極間隔物,其中在同一製程中形成該閘極間隔物和該些鰭片間隔物。
  6. 如申請專利範圍第1項所述之半導體裝置之製造方法,更包括:在該些內鰭片、該第一外鰭片和該第二外鰭片上磊晶地成長複數個磊晶區,其中在該外鰭片間隔物上方直接量測的該些磊晶區的第三高度係小於在該內鰭片間隔物上方直接量測的該些磊晶區的第四高度。
  7. 如申請專利範圍第6項所述之半導體裝置之製造方法,其中該第四高度以大於2nm的高度差而大於該第三高度。
  8. 如申請專利範圍第6項所述之半導體裝置之製造方法,其中包括以複數個週期脈衝施加一偏壓以磊晶地成長該些磊晶區。
  9. 如申請專利範圍第8項所述之半導體裝置之製造方法,其中前述脈衝具有約10%至90%範圍之間的工作週期。
  10. 一種半導體裝置之製造方法,包括: 在複數個半導體鰭片上形成一閘極堆疊,其中該些半導體鰭片包括: 複數個內鰭片; 一第一外鰭片和一第二外鰭片位於該些內鰭片的兩側;以及 在該些半導體鰭片上磊晶地成長複數個磊晶區,其中沿著該第一外鰭片的外側壁量測的該些磊晶區的第一高度小於沿著該第一外鰭片的內側壁量測的該些磊晶區的第二高度。
  11. 如申請專利範圍第10項所述之半導體裝置之製造方法,其中該第一高度與該第二高度的差值大於2nm。
  12. 如申請專利範圍第10項所述之半導體裝置之製造方法,其中在該些半導體鰭片上所形成的該些磊晶區合併在一起。
  13. 如申請專利範圍第10項所述之半導體裝置之製造方法,其中在該些半導體鰭片上所形成的該些磊晶區不合併。
  14. 如申請專利範圍第10項所述之半導體裝置之製造方法,更包括: 在該閘極堆疊的側壁上形成複數個閘極間隔物;以及 在與形成該些閘極間隔物的一相同製程中,在該些半導體鰭片之側壁上形成複數個鰭片間隔物,其中該些鰭片間隔物包括: 一第一外鰭片間隔物和一第二外鰭片間隔物,其中該第一外鰭片間隔物和該第二外鰭片間隔物具有第三高度;以及 一內鰭片間隔物位於該第一外鰭片間隔物和該第二外鰭片間隔物之間,其中該內鰭片間隔物具有小於該第三高度的第四高度。
  15. 如申請專利範圍第14項所述之半導體裝置之製造方法,其中該第三高度與該第四高度的差值大於2nm。
  16. 一種半導體裝置,包括: 複數個半導體鰭片,其中該些半導體鰭片包括: 複數個內鰭片; 一第一外鰭片和一第二外鰭片位於該些內鰭片的兩側; 一閘極堆疊位於該些半導體鰭片的側壁和頂表面上;以及 複數個鰭片間隔物位於該閘極堆疊之一側上,其中該些鰭片間隔物包括: 一第一外鰭片間隔物和一第二外鰭片間隔物,其中該第一外鰭片間隔物和該第二外鰭片間隔物具有第一高度; 一內鰭片間隔物,位於該第一外鰭片間隔物和該第二外鰭片間隔物之間,其中該內鰭片間隔物具有小於該第一高度的第二高度;以及 複數個半導體區,延伸至位於每對的該些鰭片間隔物之間的空間中。
  17. 如申請專利範圍第16項所述之半導體裝置,其中該第一高度與該第二高度的差值大於2nm。
  18. 如申請專利範圍第16項所述之半導體裝置,更包括位於該閘極堆疊的側壁上的一閘極間隔物,其中該些鰭片間隔物連續地連接至該閘極間隔物。
  19. 如申請專利範圍第16項所述之半導體裝置,其中在該第一外鰭片間隔物上方直接量測的該些半導體區的第三高度小於在該內鰭片間隔物上方直接量測的該些半導體區的第四高度。
  20. 如申請專利範圍第16項所述之半導體裝置,其中該些半導體區合併成一連續的半導體區。
TW108125352A 2018-07-31 2019-07-18 半導體裝置及其製造方法 TWI742402B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862712402P 2018-07-31 2018-07-31
US62/712,402 2018-07-31
US16/177,889 2018-11-01
US16/177,889 US11043424B2 (en) 2018-07-31 2018-11-01 Increase the volume of epitaxy regions

Publications (2)

Publication Number Publication Date
TW202008434A true TW202008434A (zh) 2020-02-16
TWI742402B TWI742402B (zh) 2021-10-11

Family

ID=69168315

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108125352A TWI742402B (zh) 2018-07-31 2019-07-18 半導體裝置及其製造方法

Country Status (2)

Country Link
DE (1) DE102018127585A1 (zh)
TW (1) TWI742402B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI783502B (zh) * 2020-06-01 2022-11-11 台灣積體電路製造股份有限公司 半導體結構及其形成方法
TWI847344B (zh) 2021-11-12 2024-07-01 台灣積體電路製造股份有限公司 半導體裝置及其製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9431540B2 (en) * 2014-05-28 2016-08-30 Stmicroelectronics, Inc. Method for making a semiconductor device with sidewall spacers for confining epitaxial growth
US9899268B2 (en) * 2015-03-11 2018-02-20 Globalfoundries Inc. Cap layer for spacer-constrained epitaxially grown material on fins of a FinFET device
US10032910B2 (en) * 2015-04-24 2018-07-24 GlobalFoundries, Inc. FinFET devices having asymmetrical epitaxially-grown source and drain regions and methods of forming the same
US9472669B1 (en) * 2015-09-04 2016-10-18 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor Fin FET device with epitaxial source/drain
US9935199B2 (en) * 2016-01-15 2018-04-03 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET with source/drain structure
US10910223B2 (en) * 2016-07-29 2021-02-02 Taiwan Semiconductor Manufacturing Company, Ltd. Doping through diffusion and epitaxy profile shaping
US9991165B1 (en) * 2016-11-29 2018-06-05 Taiwan Semiconductor Manufacturing Company, Ltd. Asymmetric source/drain epitaxy
US10164042B2 (en) * 2016-11-29 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI783502B (zh) * 2020-06-01 2022-11-11 台灣積體電路製造股份有限公司 半導體結構及其形成方法
US11888064B2 (en) 2020-06-01 2024-01-30 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method
US12009429B2 (en) 2020-06-01 2024-06-11 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method
TWI847344B (zh) 2021-11-12 2024-07-01 台灣積體電路製造股份有限公司 半導體裝置及其製造方法

Also Published As

Publication number Publication date
DE102018127585A1 (de) 2020-02-06
TWI742402B (zh) 2021-10-11

Similar Documents

Publication Publication Date Title
CN110783268B (zh) 用于形成半导体的方法以及半导体器件
TWI791855B (zh) 半導體裝置及其製造方法和多閘極半導體裝置
TW202020993A (zh) 半導體裝置的製造方法及半導體裝置
TWI755106B (zh) 半導體結構及其形成方法
US11923201B2 (en) Self-protective layer formed on high-K dielectric layer
TWI739071B (zh) 半導體結構及半導體製程方法
US20190131185A1 (en) Self-Protective Layer Formed on High-K Dielectric Layers with Different Materials
CN111696859B (zh) 使用等离子体刻蚀进行超窄沟道图案化
TWI721575B (zh) 半導體裝置及其形成方法
TWI697052B (zh) 半導體裝置及其製造方法
TWI787773B (zh) 積體電路結構及形成半導體元件的方法
US20220384616A1 (en) Cut Metal Gate Processes
TW202131389A (zh) 半導體結構及其形成方法
TWI806113B (zh) 製造半導體裝置的方法和半導體裝置
TW202201558A (zh) 製造半導體裝置的方法
TWI742402B (zh) 半導體裝置及其製造方法
TWI821658B (zh) 半導體裝置及其形成方法
TW202243018A (zh) 閘極間隙壁之形成方法
KR20210141312A (ko) 반도체 디바이스 및 방법
CN107706110B (zh) FinFET器件的制造方法
TWI778507B (zh) 半導體元件及其形成方法
TWI735954B (zh) 半導體元件及其形成方法
TW202209447A (zh) 半導體結構及其形成方法
TW202147436A (zh) 半導體裝置及其形成方法
TW202305896A (zh) 半導體裝置的製造方法