TWI783502B - 半導體結構及其形成方法 - Google Patents
半導體結構及其形成方法 Download PDFInfo
- Publication number
- TWI783502B TWI783502B TW110119821A TW110119821A TWI783502B TW I783502 B TWI783502 B TW I783502B TW 110119821 A TW110119821 A TW 110119821A TW 110119821 A TW110119821 A TW 110119821A TW I783502 B TWI783502 B TW I783502B
- Authority
- TW
- Taiwan
- Prior art keywords
- source
- drain
- contact
- silicide
- gate
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 125
- 239000004065 semiconductor Substances 0.000 title claims description 52
- 230000015572 biosynthetic process Effects 0.000 title description 13
- 239000010410 layer Substances 0.000 claims abstract description 248
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 98
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 97
- 239000011229 interlayer Substances 0.000 claims abstract description 71
- 239000000758 substrate Substances 0.000 claims abstract description 49
- 125000006850 spacer group Chemical group 0.000 claims description 92
- 230000008569 process Effects 0.000 claims description 90
- 238000005530 etching Methods 0.000 claims description 52
- 206010010144 Completed suicide Diseases 0.000 claims description 14
- 238000000151 deposition Methods 0.000 claims description 11
- 239000011800 void material Substances 0.000 claims description 10
- 239000000463 material Substances 0.000 description 52
- 239000011810 insulating material Substances 0.000 description 22
- 239000002019 doping agent Substances 0.000 description 19
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 18
- 229910052710 silicon Inorganic materials 0.000 description 18
- 239000010703 silicon Substances 0.000 description 18
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 15
- 229920002120 photoresistant polymer Polymers 0.000 description 15
- 229910052814 silicon oxide Inorganic materials 0.000 description 15
- 229910052581 Si3N4 Inorganic materials 0.000 description 14
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 14
- 238000002513 implantation Methods 0.000 description 12
- 229910052751 metal Inorganic materials 0.000 description 10
- 239000002184 metal Substances 0.000 description 10
- 239000004020 conductor Substances 0.000 description 9
- 239000003989 dielectric material Substances 0.000 description 9
- 238000000206 photolithography Methods 0.000 description 9
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- NBVXSUQYWXRMNV-UHFFFAOYSA-N fluoromethane Chemical compound FC NBVXSUQYWXRMNV-UHFFFAOYSA-N 0.000 description 8
- 238000011065 in-situ storage Methods 0.000 description 7
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 6
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 6
- 239000005360 phosphosilicate glass Substances 0.000 description 6
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 5
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 229910017052 cobalt Inorganic materials 0.000 description 5
- 239000010941 cobalt Substances 0.000 description 5
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 5
- 150000001875 compounds Chemical class 0.000 description 5
- 238000001312 dry etching Methods 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 5
- 150000004767 nitrides Chemical class 0.000 description 5
- 238000000059 patterning Methods 0.000 description 5
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 5
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 5
- 229910010271 silicon carbide Inorganic materials 0.000 description 5
- 229910052719 titanium Inorganic materials 0.000 description 5
- 239000010936 titanium Substances 0.000 description 5
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 4
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 4
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 4
- 238000000137 annealing Methods 0.000 description 4
- 239000005388 borosilicate glass Substances 0.000 description 4
- 229910052732 germanium Inorganic materials 0.000 description 4
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 4
- 238000002955 isolation Methods 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 239000010937 tungsten Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 229910000881 Cu alloy Inorganic materials 0.000 description 3
- 229910005540 GaP Inorganic materials 0.000 description 3
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 3
- 229910000673 Indium arsenide Inorganic materials 0.000 description 3
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 3
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 3
- 239000012790 adhesive layer Substances 0.000 description 3
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 3
- 238000000231 atomic layer deposition Methods 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 239000010931 gold Substances 0.000 description 3
- 239000007943 implant Substances 0.000 description 3
- 230000000873 masking effect Effects 0.000 description 3
- 238000005240 physical vapour deposition Methods 0.000 description 3
- 239000005368 silicate glass Substances 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 239000004332 silver Substances 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- 229910052715 tantalum Inorganic materials 0.000 description 3
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 238000004380 ashing Methods 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 238000005137 deposition process Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000000407 epitaxy Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000001534 heteroepitaxy Methods 0.000 description 2
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 235000019407 octafluorocyclobutane Nutrition 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 230000008439 repair process Effects 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- LGPPATCNSOSOQH-UHFFFAOYSA-N 1,1,2,3,4,4-hexafluorobuta-1,3-diene Chemical compound FC(F)=C(F)C(F)=C(F)F LGPPATCNSOSOQH-UHFFFAOYSA-N 0.000 description 1
- YBMDPYAEZDJWNY-UHFFFAOYSA-N 1,2,3,3,4,4,5,5-octafluorocyclopentene Chemical compound FC1=C(F)C(F)(F)C(F)(F)C1(F)F YBMDPYAEZDJWNY-UHFFFAOYSA-N 0.000 description 1
- IHGSAQHSAGRWNI-UHFFFAOYSA-N 1-(4-bromophenyl)-2,2,2-trifluoroethanone Chemical compound FC(F)(F)C(=O)C1=CC=C(Br)C=C1 IHGSAQHSAGRWNI-UHFFFAOYSA-N 0.000 description 1
- 229910015900 BF3 Inorganic materials 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- 239000004341 Octafluorocyclobutane Substances 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 1
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- AUCDRFABNLOFRE-UHFFFAOYSA-N alumane;indium Chemical compound [AlH3].[In] AUCDRFABNLOFRE-UHFFFAOYSA-N 0.000 description 1
- FTWRSWRBSVXQPI-UHFFFAOYSA-N alumanylidynearsane;gallanylidynearsane Chemical compound [As]#[Al].[As]#[Ga] FTWRSWRBSVXQPI-UHFFFAOYSA-N 0.000 description 1
- LVQULNGDVIKLPK-UHFFFAOYSA-N aluminium antimonide Chemical compound [Sb]#[Al] LVQULNGDVIKLPK-UHFFFAOYSA-N 0.000 description 1
- MDPILPRLPQYEEN-UHFFFAOYSA-N aluminium arsenide Chemical compound [As]#[Al] MDPILPRLPQYEEN-UHFFFAOYSA-N 0.000 description 1
- AJGDITRVXRPLBY-UHFFFAOYSA-N aluminum indium Chemical compound [Al].[In] AJGDITRVXRPLBY-UHFFFAOYSA-N 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910052788 barium Inorganic materials 0.000 description 1
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- WTEOIRVLGSZEPR-UHFFFAOYSA-N boron trifluoride Chemical compound FB(F)F WTEOIRVLGSZEPR-UHFFFAOYSA-N 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000000109 continuous material Substances 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 230000009969 flowable effect Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- VTGARNNDLOTBET-UHFFFAOYSA-N gallium antimonide Chemical compound [Sb]#[Ga] VTGARNNDLOTBET-UHFFFAOYSA-N 0.000 description 1
- IWTIUUVUEKAHRM-UHFFFAOYSA-N germanium tin Chemical compound [Ge].[Sn] IWTIUUVUEKAHRM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- WPYVAWXEWQSOGY-UHFFFAOYSA-N indium antimonide Chemical compound [Sb]#[In] WPYVAWXEWQSOGY-UHFFFAOYSA-N 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- WPBNNNQJVZRUHP-UHFFFAOYSA-L manganese(2+);methyl n-[[2-(methoxycarbonylcarbamothioylamino)phenyl]carbamothioyl]carbamate;n-[2-(sulfidocarbothioylamino)ethyl]carbamodithioate Chemical compound [Mn+2].[S-]C(=S)NCCNC([S-])=S.COC(=O)NC(=S)NC1=CC=CC=C1NC(=S)NC(=O)OC WPBNNNQJVZRUHP-UHFFFAOYSA-L 0.000 description 1
- 229910052914 metal silicate Inorganic materials 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- NFFIWVVINABMKP-UHFFFAOYSA-N methylidynetantalum Chemical compound [Ta]#C NFFIWVVINABMKP-UHFFFAOYSA-N 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 description 1
- BCCOBQSFUDVTJQ-UHFFFAOYSA-N octafluorocyclobutane Chemical compound FC1(F)C(F)(F)C(F)(F)C1(F)F BCCOBQSFUDVTJQ-UHFFFAOYSA-N 0.000 description 1
- -1 or the like Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 239000011295 pitch Substances 0.000 description 1
- QVLTXCYWHPZMCA-UHFFFAOYSA-N po4-po4 Chemical compound OP(O)(O)=O.OP(O)(O)=O QVLTXCYWHPZMCA-UHFFFAOYSA-N 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 150000004760 silicates Chemical class 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229910003468 tantalcarbide Inorganic materials 0.000 description 1
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823475—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823871—Complementary field-effect transistors, e.g. CMOS interconnection or wiring or contact manufacturing related aspects
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/7855—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with at least two independent gates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
- H01L21/28506—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
- H01L21/28512—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
- H01L21/28518—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76816—Aspects relating to the layout of the pattern or to the size of vias or trenches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76831—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823431—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823437—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
- H01L21/823443—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes silicided or salicided gate conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823814—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823821—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823864—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0684—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41758—Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41791—Source or drain electrodes for field effect devices for transistors with a horizontal current flow in a vertical sidewall, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4966—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2
- H01L29/4975—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2 being a silicide layer, e.g. TiSi2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76853—Barrier, adhesion or liner layers characterized by particular after-treatment steps
- H01L21/76855—After-treatment introducing at least one additional element into the layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823418—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Composite Materials (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
在一實施例中,半導體結構包括:閘極堆疊物、源極/汲極區域、第一層間介電層、矽化物以及第一源極/汲極接觸物。閘極堆疊物在基板的通道區域上方。源極/汲極區域相鄰於通道區域。第一層間介電層在源極/汲極區域上方。矽化物介於第一層間介電層及源極/汲極區域之間,矽化物接觸源極/汲極區域的頂表面與源極/汲極區域的底表面。第一源極/汲極接觸物具有第一部分與第二部分。第一源極/汲極接觸物的第一部分設置在介於矽化物及第一層間介電層之間,且第一源極/汲極接觸物的第二部分延伸穿過第一層間介電層且接觸矽化物。
Description
本發明實施例是關於半導體結構及其形成方法,特別是關於能夠提升性能的半導體結構及其形成方法。
半導體裝置用於各種電子應用,諸如:舉例而言個人電腦、行動電話、數位相機及其他電子設備。通常藉由在半導體基板上方按照順序地沉積絕緣或介電層、導電層及半導體層的材料,並使用微影使各種材料層圖案化,以形成電路組件及元件在半導體基板上而製造出半導體裝置。
半導體產業藉由不斷地縮減最小部件(feature)的尺寸,而持續改善了各種電子組件(例如:電晶體、二極體、電阻器、電容器等)的積體密度,這使得更多的組件可以被整合至指定的面積內。然而,隨著最小部件的尺寸縮減,需要解決其所衍生出的其他問題。
一實施例是關於一種半導體結構。前述半導體結構包括:閘極堆疊物、源極/汲極區域、第一層間介電層、矽化物及第一源極/汲極接觸物。閘極堆疊物在基板的通道區域上方。源極/汲極區域相鄰於通道區域。第一層間介電層在源極/汲極區域上方。矽化物介於第一層間介電層及源極/汲極區域之間。矽化物接觸源極/汲極區域的頂表面與源極/汲極區域的底表面。第一源極/汲極接觸物具有第一部分與第二部分。第一源極/汲極接觸物的第一部分設置在介於矽化物及第一層間介電層之間。第一源極/汲極接觸物的第二部分延伸穿過第一層間介電層且接觸矽化物。
另一實施例是關於一種半導體結構。前述半導體結構包括:閘極堆疊物、閘極間隔物、源極/汲極區域、矽化物、源極/汲極接觸物及層間介電層。閘極堆疊物在基板上。閘極間隔物相鄰於閘極堆疊物。源極/汲極區域相鄰於閘極間隔物。矽化物在源極/汲極區域上。矽化物接觸閘極間隔物的側壁。源極/汲極接觸物在矽化物上。源極/汲極接觸物接觸閘極間隔物的側壁。層間介電層在源極/汲極接觸物的下部上。層間介電層圍繞源極/汲極接觸物的上部。
又另一實施例是關於一種半導體結構的形成方法。前述半導體結構的形成方法包括:沉積蝕刻停止層在源極/汲極區域上方。沉積層間介電層在蝕刻停止層上方。蝕刻開口在層間介電層中。藉由第一蝕刻製程使開口延伸穿過蝕刻停止層。第一蝕刻製程為非等向性。藉由第二蝕刻製程使開口的下部加寬(widening),以形成介於層間介電層及源極/汲極區域之間的底切(undercut)。第二蝕刻製程為等向性。形成矽化物在開口及底切中。矽化物接觸源極/汲極區域。形成源極/汲極接觸物在開口及底切中。源極/汲極接觸物接觸矽化物。
以下的揭露內容提供許多不同的實施例或範例,以實施本揭露的不同部件(features)。以下敘述組件及排列方式的特定範例,以簡化本揭露。當然,這些特定的範例僅為示例,而非用以限定。舉例而言,若是本揭露書敘述了將一第一部件形成於一第二部件上方(over)或上(on),即表示其可能包括上述第一部件與上述第二部件是直接接觸(in direct contact)的實施例,且亦可能包括了將其他部件形成於上述第一部件與上述第二部件之間,而使上述第一部件與第二部件可能未直接接觸的實施例。另外,本揭露在不同範例中,可能重複使用元件符號及/或標記。這些重複是為了簡化與清晰的目的,並非用以限定在此所討論的不同實施例及/或配置之間有特定的關係。
再者,在本文中所用的空間相關用詞,諸如「在…下方(beneath)」、「下方(below)」、「較低的(lower)」、「之上(above)」、「上部的(upper)」及類似的用詞,是為了便於描述圖式中一個元件(element)或部件與另一個(些)元件或部件之間的關係。除了在圖式中繪示的方位外,這些空間相關用詞意欲包括使用中或操作中的裝置之不同方位。設備可能被轉向不同方位(旋轉90度或其他方位),則在本文中使用的空間相關用詞也可據此進行相同解釋。
根據一些實施例,底切(undercuts)形成在接觸蝕刻停止層(contact etch stop layer,CESL)中,且底切設置在介於源極/汲極區域與上層的(overlying)層間介電(inter-layer dielectric,ILD)層之間。形成底切而暴露源極/汲極區域的表面,從而使得矽化物及用於源極/汲極區域的接觸物接觸源極/汲極區域的較大表面積。因此,可以減少對於源極/汲極區域的接觸電阻,從而改善所得的電晶體的性能。
第1圖根據一些實施例,顯示顯示的經簡化的鰭式場效電晶體(Fin Field-Effect Transistors,FinFET)的範例的三維視圖。為了顯示清楚,省略FinFET的一些其他部件(如下面所討論)。所示的FinFET可以以一種方式來電耦合(electrically coupled),以作為舉例而言,一個電晶體或諸如四個電晶體的多個電晶體來操作。
FinFET包括從基板50延伸的鰭片52。淺溝槽隔離(shallow trench isolation,STI)區域56設置在基板50上方,且鰭片52在介於相鄰的STI區域56之間的上方,且鰭片52從介於相鄰的STI區域56之間突出。雖然描述/顯示STI區域56與基板50分離,然而如本文所用,用詞「基板(substrate)」可以用於僅指半導體基板、或者包括隔離區域的半導體基板。另外,雖然顯示鰭片52為基板50的單一連續材料,但是鰭片52及/或基板50可包括單一材料或複數個材料。在本文中,鰭片52指為在介於相鄰的STI區域56之間延伸的部分。
閘極結構80在鰭片52的通道區域上方。閘極結構80包括閘極介電質82及閘極電極84。閘極介電質82沿著鰭片52的側壁並且在鰭片52的頂表面上方,且閘極電極84在閘極介電質82上方。相對於閘極介電質82及閘極電極84,源極/汲極區域70設置在鰭片52的兩側。閘極間隔物66將源極/汲極區域70從閘極結構80分離。在形成多個電晶體的實施例中,可以在介於各個電晶體之間共享源極/汲極區域70。在一個電晶體由多個鰭片52形成的實施例中,可以電耦合相鄰的源極/汲極區域70,諸如藉由磊晶生長將源極/汲極區域70合併(coalescing),或者以相同的源極/汲極接觸物來耦合源極/汲極區域70。一個或多個層間介電(ILD)層(在下面進一步討論)在源極/汲極區域70及/或閘極電極84上方,且藉由其形成與源極/汲極區域70及閘極電極84的接觸(在下面進一步討論)。
第1圖進一步說明b了幾個參考剖面。剖面AA是沿著鰭片52的縱軸,且在舉例而言,介於FinFET的源極/汲極區域70之間的電流流動的方向上。剖面BB垂直於剖面AA,且延伸穿過FinFET的源極/汲極區域70。為了清楚起見,後續附圖參考這些參考剖面。
本文討論的一些實施例是在使用閘極後製(gate-last)製程形成的FinFET的背景下討論的。在其他實施例中,可以使用閘極先製(gate-first)製程。而且,一些實施例考慮了在諸如平面式FET的平面裝置中使用的態樣。
第2圖及第3圖根據一些實施例,是在製造FinFET的中間階段的三維視圖。第2圖及第3圖除了顯示三個閘極結構之外,顯示與第1圖類似的視圖。
在第2圖中,提供了基板50。基板50可以是半導體基板,諸如塊材(bulk)半導體,絕緣層上覆半導體(semiconductor-on-insulator,SOI)基板或其類似基板,且基板50可以是經摻雜的(例如,以p型或n型摻質)或是未摻雜的。基板50可以是晶圓(wafer),諸如矽晶圓。一般而言,SOI基板是在絕緣層上形成的半導體材料層。絕緣層可以是舉例而言,掩置氧化物(buried oxide,BOX)層、氧化矽(silicon oxide)層或其類似物。絕緣層設置在通常為矽或玻璃基板的基板上。也可以使用其他基板,諸如多層(multi-layered)基板或漸變(gradient)基板。在一些實施例中,基板50的半導體材料可以包括矽(silicon);鍺(germanium);化合物半導體(compound semiconductor),包括:碳化矽(silicon carbide)、砷化鎵(gallium arsenide)、磷化鎵(gallium phosphide)、磷化銦(indium phosphide)、砷化銦(indium arsenide)及/或銻化銦(indium antimonide);合金半導體(alloy semiconductor),包括:矽鍺(silicon-germanium)、磷砷化鎵(gallium arsenide phosphide)、砷化鋁銦(aluminum indium arsenide)、砷化鋁鎵(aluminum gallium arsenide)、砷化鎵銦(gallium indium arsenide)、磷化鎵銦(gallium indium phosphide)及/或磷砷化鎵銦(gallium indium arsenide phosphide);或其組合。
基板50具有區域50N及區域50P。區域50N可以用於形成n型裝置,諸如,n型金屬氧化物半導體(N type Metal-Oxide-Semiconductor,NMOS)電晶體,例如n型FinFET。區域50P可以用於形成p型裝置,諸如,p型金屬氧化物半導體(P type Metal-Oxide-Semiconductor,PMOS)電晶體,例如p型FinFET。區域50N可以與區域50P物理上地分離,且可以在介於區域50N及區域50P之間設置任何數量的裝置部件(例如,其他主動裝置、摻雜區域、隔離結構等)。
形成鰭片52為從基板50延伸。鰭片52是半導體條(semiconductor strips)。在一些實施例中,可以藉由在基板50中蝕刻溝槽來在基板50中形成鰭片52。蝕刻可以是任何可接受的蝕刻製程,諸如反應離子蝕刻(reactive ion etch,RIE)或其類似製程。蝕刻可以是非等向性的(anisotropic)。
可以藉由任何合適的方法來使鰭片圖案化。舉例而言,可以使用一或多種光微影製程來使鰭片圖案化,前述一或多種光微影製程包括雙重圖案化(double-patterning)或多重圖案化(multi-patterning)製程。一般而言,雙重圖案化或多重圖案化製程將光微影製程及自對準製程結合,從而允許創造具有舉例而言,間距(pitches)小於使用單一且直接光微影法可獲得的間距的圖案。舉例而言,在一個實施例中,形成犧牲層在基板上方,並使用光微影製程使犧牲層圖案化。使用自對準製程沿著經圖案化的犧牲層旁邊(alongside)形成間隔物。然後移除犧牲層,之後可以使用剩餘的間隔物來使鰭片圖案化。在一些實施例中,可以保留間隔物(或其他遮罩)在鰭片52上。
STI區域56形成在基板50上方,且介於相鄰的鰭片52之間。作為形成STI區域56的範例,在中間結構上方形成絕緣材料。絕緣材料可以是諸如氧化矽的氧化物(oxide)、氮化物(nitride)或其組合,且可以藉由高密度電漿化學氣相沉積(high density plasma chemical vapor deposition,HDP-CVD)、流動式化學氣相沉積(flowable chemical vapor deposition,FCVD)(例如,在遠程電漿系統中執行化學氣相沉積類(CVD based)的材料沉積,並進行後固化以使其轉變為諸如氧化物的另一種材料)、其類似製程或其組合來形成。可以使用藉由任何可接受的方法形成的其他絕緣材料。在所示的實施例中,絕緣材料是藉由FCVD製程形成的氧化矽。一旦形成絕緣材料,可以執行退火製程。在一實施例中,形成絕緣材料,使得多餘的絕緣材料覆蓋鰭片52。雖然STI區域56示為單層,但是一些實施例可以使用多層。舉例而言,在一些實施例中,可以先沿著基板50及鰭片52的表面形成襯層。此後,可以形成諸如上述材料的填充材料在襯層上方。對絕緣材料施加移除製程,以移除鰭片52上方的多餘的絕緣材料。在一些實施例中,可以利用諸如化學機械研磨(chemical mechanical polish,CMP)、回蝕(etch back)製程、其組合或其類似製程的平坦化製程。平坦化製程暴露鰭片52,使得在平坦化製程完成之後,鰭片52及絕緣材料的頂表面為共平面。在遮罩保留在鰭片52上的實施例中,平坦化製程可以暴露遮罩或移除遮罩,使得在平坦化製程完成之後,遮罩或鰭片52的頂表面各別與絕緣材料的頂表面為共平面。然後,使絕緣材料凹入(recessed),絕緣材料的剩餘部分形成STI區域56。使絕緣材料凹入,使得在區域50N及區域50P中的鰭片52的上部從介於相鄰的STI區域56之間突出。鰭片52的經暴露部分包括將成為所得的FinFET的通道區域的區域。
再者,STI區域56的頂表面可以具有如圖所示的平坦表面、凸出(convex)表面、凹入(concave)(諸如,碟狀(dishing))表面或其組合。藉由適當的蝕刻,STI區域56的頂表面可以形成為平坦的、凸出的及/或凹入的。可以使用可接受的蝕刻製程來使STI區域56凹入,諸如使用對絕緣材料的材料具有選擇比(selective)的蝕刻製程(例如,相較於鰭片52的材料,以更快地速率來蝕刻絕緣材料的材料)。舉例而言,可以使用例如稀氫氟酸(dilute hydrofluoric,dHF)來移除氧化物。
上述製程僅僅是可以如何形成鰭片52的一個範例。在一些實施例中,可以藉由磊晶生長製程來形成鰭片52。舉例而言,可在基板50的頂表面上方形成介電層,且溝槽可以蝕刻穿過介電層,以暴露出下層的(underlying)基板50。可以在溝槽中磊晶生長同質磊晶(homoepitaxial)結構,且可以使介電層凹入,使得同質磊晶結構從介電層突出,以形成鰭片52。另外,在一些實施例中,異質磊晶(heteroepitaxial)結構可以用於鰭片52。舉例而言,在STI區域56的絕緣材料與鰭片52平坦化之後,如圖所示,可以使鰭片52凹入,且可以在經凹入的鰭片52上方磊晶生長與鰭片52不同的材料。在這樣的實施例中,鰭片52包括經凹入的材料、及設置在經凹入的材料上方的磊晶生長材料。在另一實施例中,可以在基板50的頂表面上方形成介電層,且溝槽可以蝕刻穿過介電層。然後,可以使用與基板50不同的材料在溝槽中磊晶生長異質磊晶結構,且可以使介電層凹入,使得異質磊晶結構從介電層突出,以形成鰭片52。在磊晶生長同質磊晶或異質磊晶結構的一些實施例中,在生長期間中,可以原位摻雜(in situ doped)磊晶生長的材料,雖然原位摻雜及植入摻雜(implantations)可以一起使用,但原位摻雜可以消除先前及之後的植入摻雜。
更進一步地,在區域50N(例如,NMOS區域)中磊晶生長與在區域50P(例如,PMOS區域)中的材料不同的材料可能是有利的。在各個實施例中,鰭片52的上部可以由矽鍺(Six
Ge1-x
,其中x可以在0至1的範圍內)、碳化矽、純的(pure)或實質上為純的(substantially pure)鍺、III-V族化合物半導體、II-VI族化合物半導體或其類似物來形成。舉例而言,用於形成III-V化合物半導體的可用材料包括但不限於砷化銦(indium arsenide)、砷化鋁(aluminum arsenide)、砷化鎵(gallium arsenide)、磷化銦(indium phosphide)、氮化鎵(gallium nitride)、砷化銦鎵(indium gallium arsenide)、砷化銦鋁(indium aluminum arsenide)、銻化鎵(gallium antimonide)、銻化鋁(aluminum antimonide)、磷化鋁(aluminum phosphide)、磷化鎵(gallium phosphide)或其類似物。
此外,可以形成適當的井區在鰭片52及/或基板50中。在一些實施例中,可以形成P型井區在區域50N中,且可以形成N型井區在區域50P中。在一些實施例中,形成P型井區或N型井區在區域50N及區域50P之兩者中。
在具有不同井區類型的實施例中,可以使用光阻或其他遮罩,來實現用於區域50N及區域50P的不同植入步驟。舉例而言,可以形成光阻在區域50N中的鰭片52及STI區域56上方。使光阻圖案化以暴露基板50的區域50P,諸如PMOS區域。可以藉由使用旋轉塗布(spin-on)技術來形成光阻,且可以使用可接受的光微影技術來對光阻進行圖案化。一旦使光阻圖案化,在區域50P中執行n型摻質植入,且光阻可以用作遮罩,以實質上防止n型摻質植入到諸如NMOS區域的區域50N中。n型摻質可以是磷(phosphorus)、砷(arsenic)、銻(antimony)或其類似物,且可以以等於或小於1018
cm-3
的濃度植入到區域中,諸如在大約1016
cm-3
至大約1018
cm-3
的範圍內。在植入製程之後,諸如藉由可接受的灰化製程移除光阻。
接續區域50P的植入之後,形成光阻在區域50P中的鰭片52及STI區域56上方。使光阻圖案化以暴露基板50的區域50N,諸如NMOS區域。可以藉由使用旋轉塗布技術來形成光阻,且可以使用可接受的光微影技術來對光阻進行圖案化。一旦使光阻圖案化,可以在區域50N中執行p型摻質植入,且光阻可以用作遮罩,以實質上防止p型摻質植入到諸如PMOS區域的區域50P中。p型摻質可以是硼(boron)、氟化硼(boron fluoride)、銦(indium)或其類似物,且可以以等於或小於1018
cm-3
的濃度植入到區域中,諸如在大約1016
cm-3
至大約1018
cm-3
的範圍內。在植入製程之後,諸如藉由可接受的灰化製程移除光阻。
在區域50N及區域50P的植入之後,可以執行退火以修復植入損傷並活化已經植入的p型及/或n型摻質。在一些實施例中,在生長期間中,可以原位摻雜磊晶鰭片的生長材料,且雖然原位摻雜及植入摻雜可以一起使用,但原位摻雜可以消除植入摻雜。
在第3圖中,虛設介電質60形成在鰭片52上方,虛設閘極62形成在虛設介電質60上方。虛設介電質60及虛設閘極62可統稱為「虛設閘極堆疊物(dummy gate stacks)」,且每個虛設閘極堆疊物包括虛設介電質60及虛設閘極62。虛設閘極堆疊物沿著鰭片52的側壁延伸。
作為形成虛設介電質60及虛設閘極62的範例,在鰭片52上形成虛設介電層。虛設介電層可以是舉例而言,氧化矽、氮化矽、其組合或其類似物,且可以根據可接受的技術沉積或熱生長虛設介電層。形成虛設閘極層在虛設介電層上方,且形成遮罩層在虛設閘極層上方。可以沉積虛設閘極層在虛設介電層上方,然後諸如藉由CMP平坦化。可以沉積遮罩層在虛設閘極層上。虛設閘極層可以是導電或非導電材料,且可以選自包括非晶矽(amorphous silicon)、多晶矽(polycrystalline-silicon,polysilicon)、多晶矽鍺(poly-crystalline silicon germanium,poly-SiGe)、金屬氮化物(metallic nitrides)、金屬矽化物(metallic silicides)、金屬氧化物(metallic oxides)及金屬的群組。可以藉由物理氣相沉積(physical vapor deposition,PVD)、CVD、濺鍍沉積或本領域中已知的及用於沉積所選材料的其他技術來沉積虛設閘極層。虛設閘極層可以由其他材料製成,且相較於STI區域56的蝕刻,前述其他材料具有高蝕刻選擇比(selectivity)。遮罩層可以包括舉例而言氮化矽、氮氧化矽(silicon oxynitride)或其類似物。在此範例中,跨越(across)區域50N及區域50P形成單一虛設閘極層及單一遮罩層。然後,使用可接受的光微影及蝕刻技術對遮罩層進行圖案化,以形成遮罩64。然後,藉由可接受的蝕刻技術將遮罩64的圖案轉移至虛設閘極層,以形成虛設閘極62。可以可選地使遮罩64的圖案進一步轉移到虛設介電層,以形成虛設介電質60。虛設閘極62覆蓋鰭片52的各個通道區域58。遮罩64的圖案可以用於將每一個虛設閘極62與相鄰的虛設閘極物理上地分離。虛設閘極62還可以具有與各個鰭片52的長度方向實質上垂直的長度方向(在製程限制內)。雖然顯示虛設介電質60覆蓋STI區域56,但是應當理解的是,虛設介電質60可以以其他方式形成。在一些實施例中,諸如當虛設介電層熱生長時,形成虛設介電質60為僅覆蓋鰭片52。
第4A、4B、5A、5B、6A、6B、7A、7B、8A、8B、9A、9B、10A、10B、11A、11B、12A、12B、13A、13B、14A及14B圖是根據一些實施例,在製造FinFET的進一步的中間階段的剖面圖。除了顯示三個閘極結構之外,第4A、5A、6A、7A、8A、9A、10A、11A、12A、13A及14A是沿著第1圖中的參考剖面AA所顯示的剖面圖。除了僅顯示兩個鰭片之外,第4B、5B、6B、7B、8B、9B、10B、11B、12B、13B及14B圖是沿著第1圖中的參考剖面BB所顯示的剖面圖。第4A、4B、5A、5B、6A、6B、7A、7B、8A、8B、9A、9B、10A、10B、11A、11B、12A、12B、13A、13B、14A及14B圖顯示在區域50N及區域50P中的任一個中的部件。舉例而言,第4A、4B、5A、5B、6A、6B、7A、7B、8A、8B、9A、9B、10A、10B、11A、11B、12A、12B、13A、13B、14A及14B圖所顯示的結構可以適用於區域50N及區域50P之兩者。在本文中描述區域50N及區域50P的結構上的差異(如果有的話)。
在第4A及4B圖中,形成閘極間隔物66在虛設閘極62、遮罩64及/或鰭片52的經暴露表面上。可以藉由形成絕緣材料並隨後蝕刻絕緣材料,來形成閘極間隔物66。閘極間隔物66的絕緣材料可以是氮化矽、碳氮化矽(silicon carbonitride)、碳氮氧化矽(silicon oxycarbonitride)、其組合或其類似物,且可以藉由熱氧化、沉積、其組合或其類似製程來形成。在一些實施例中,閘極間隔物66由多層絕緣材料形成,且包括多層。舉例而言,閘極間隔物66可以包括多層碳氮化矽;可以包括多層碳氮氧化矽;或者可以包括設置在介於兩層氮化矽之間的氧化矽層。閘極間隔物66的蝕刻可以是非等向性的。在蝕刻之後,閘極間隔物66可以具有直的側壁或彎曲的側壁。
在形成閘極間隔物66之前或期間中,可以執行用於輕摻雜的源極/汲極(lightly doped source/drain,LDD)區域(未明確示出)的植入。在具有不同裝置類型的實施例中,類似於所討論的植入,可以在區域50N上方形成諸如光阻的遮罩,同時暴露區域50P,且可以將適當類型(例如,p型)的摻質植入到區域50P中的經暴露的鰭片52中。然後可以移除遮罩。隨後,可以在區域50P上方形成諸如光阻的遮罩,同時暴露區域50N,並且可以將適當類型(例如,n型)的摻質植入到區域50N中的經暴露的鰭片52中。然後可以移除遮罩。n型摻質可以是先前討論的任何n型摻質,且p型摻質可以是先前討論的任何p型摻質。輕摻雜的源極/汲極區域可以具有從大約1015
cm-3
到大約1019
cm-3
的摻質濃度。可以使用退火來修復植入損傷並活化經植入的摻質。
之後,形成磊晶源極/汲極區域70在鰭片52中。形成磊晶源極/汲極區域70在鰭片52中,使得每個虛設閘極62設置在介於磊晶源極/汲極區域70的各自對應的相鄰對磊晶源極/汲極區域70之間。在一些實施例中,磊晶源極/汲極區域70可以延伸到在STI區域56的頂表面下方的鰭片52的一部分中。在一些實施例中,閘極間隔物66用於將磊晶源極/汲極區域70與虛設閘極62以適當的橫向距離分離,以使得磊晶源極/汲極區域70不會使所形成的FinFET的隨後形成的閘極短路。磊晶源極/汲極區域70可以在鰭片52的通道區域58中施加應力,從而提高性能。
可以藉由遮蔽例如PMOS區域的區域50P並蝕刻區域50N中的鰭片52的源極/汲極區域,以形成在例如NMOS區域的區域50N中的磊晶源極/汲極區域70,來形成在鰭片52中的凹部。然後,在凹部中磊晶生長區域50N中的磊晶源極/汲極區域70。磊晶源極/汲極區域70可以包括任何可接受的材料,諸如適用於n型FinFET的材料。舉例而言,如果鰭片52是矽,在區域50N中的磊晶源極/汲極區域70可以包括在通道區域58中施加拉伸應力的材料,諸如矽、碳化矽、磷摻雜的碳化矽(phosphorous doped silicon carbide)、磷化矽或其類似物。在區域50N中的磊晶源極/汲極區域70可以具有從鰭片52的相應的表面凸起的(raised)表面,且可以具有刻面。
可以藉由遮蔽例如NMOS區域的區域50N並蝕刻區域50P中的鰭片52的源極/汲極區域,以形成在例如PMOS區域的區域50P中的磊晶源極/汲極區域70,來形成在鰭片52中的凹部。然後,在凹部中磊晶生長區域50P中的磊晶源極/汲極區域70。磊晶源極/汲極區域70可以包括任何可接受的材料,諸如適用於p型FinFET的材料。舉例而言,如果鰭片52是矽,在區域50P中的磊晶源極/汲極區域70可以包括在通道區域58中施加壓縮應力的材料,諸如矽鍺、硼摻雜的矽鍺(boron doped silicon-germanium)、鍺(germanium)、鍺錫(germanium tin)或其類似物。在區域50P中的磊晶源極/汲極區域70亦可以具有從鰭片52的相應表面凸起的表面,且可以具有刻面。
類似於先前討論的用於形成輕摻雜源極/汲極區域,然後進行退火的製程,磊晶源極/汲極區域70及/或鰭片52可以植入摻質以形成源極/汲極區域。源極/汲極區域可以具有在大約1019
cm-3
至大約1021
cm-3
的範圍內的摻雜濃度。用於源極/汲極區域的n型及/或p型摻質可以是先前討論的任何摻質。在一些實施例中,在生長期間中可以原位摻雜磊晶源極/汲極區域70。
作為用於形成磊晶源極/汲極區域70的磊晶製程的結果,磊晶源極/汲極區域70的上表面具有刻面,且前述刻面橫向向外擴展超過(expand laterally outward beyond)鰭片52的側壁。在一些實施例中,如第4B圖所示,這些刻面導致相同的FinFET的相鄰的磊晶源極/汲極區域70合併(merge)。舉例而言,當一個電晶體由多個鰭片52形成時,可以形成經合併的磊晶源極/汲極區域70。在其他實施例中,在磊晶製程完成之後,相鄰的磊晶源極/汲極區域70保持分離。舉例而言,當一個電晶體由單一鰭片52形成時、或者當一個電晶體由多個鰭片52形成時,可以形成未經合併的磊晶源極/汲極區域70。在所示的實施例中,閘極間隔物66形成為覆蓋在STI區域56上方延伸的鰭片52的側壁的一部分,從而阻擋磊晶生長。在一些其他實施例中,可以調整用於形成閘極間隔物66的間隔物蝕刻以移除間隔物材料,來允許磊晶生長的區域延伸到STI區域56的表面。
注意的是,以上揭露總體上描述了形成間隔物、LDD區域及源極/汲極區域的製程。可以使用其他製程及順序。舉例而言,可以利用更少或更多的間隔物;可以利用不同順序的步驟;可以形成及移除間隔物及/或其類似製程及順序。在一些實施例中,可以在磊晶源極/汲極區域70之後形成閘極間隔物66。此外,可以使用不同的結構及步驟來形成n型及p型裝置。在一些實施例中,在區域50N中形成磊晶源極/汲極區域70的期間中,可以在區域50N中形成虛設間隔物。然後,可以移除區域50N中的虛設間隔物。之後,在區域50P中形成磊晶源極/汲極區域70的期間中,可以在區域50P中形成虛設間隔物。然後,可以移除區域50P中的虛設間隔物。之後,可以在區域50N及區域50P之兩者中已經形成磊晶源極/汲極區域70之後形成閘極間隔物66。
在第5A及5B圖中,沉積CESL 72在磊晶源極/汲極區域70、閘極間隔物66、遮罩64(如果存在的話)或虛設閘極62及STI區域56上方。CESL 72由介電材料形成,諸如氮化矽、氧化矽、氮氧化矽或其類似物。在一實施例中,CESL 72由氮化矽形成。
然後沉積第一ILD層74在CESL 72上方。第一ILD層74由具有與CESL 72的蝕刻速率不同的蝕刻速率的介電材料形成,且可以藉由任何適當的方法進行沉積,諸如CVD、電漿輔助CVD(plasma-enhanced CVD、PECVD)或FCVD。介電材料可以包括氧化物,諸如氧化矽、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼矽酸鹽玻璃(borosilicate glass,BSG)、硼摻雜磷矽酸鹽玻璃(boron-doped phosphosilicate glass,BPSG)、未摻雜的矽酸鹽玻璃(undoped Silicate Glass,USG)或其類似物;氮化物,諸如氮化矽;或其類似物。可以使用藉由任何可接受的方法形成的其他絕緣材料。在形成之後,可以使第一ILD層74平坦化,諸如藉由CMP。
形成CESL 72為大的厚度T1
,諸如在大約3 nm至大約10 nm範圍內的厚度T1
。如下面進一步討論的,在介於磊晶源極/汲極區域70及第一ILD層74之間的CESL 72中將形成底切。隨後形成的源極/汲極接觸物將形成為延伸到底切中,從而增加磊晶源極/汲極區域70的接觸表面積。形成CESL 72為大的厚度T1
有助於為隨後源極/汲極接觸物的形成提供足夠的空間。
在第6A及6B圖中,可以執行諸如CMP的平坦化製程,以使第一ILD層74的頂表面與遮罩64(如果存在)或虛設閘極62的頂表面齊平(level)。平坦化製程可以移除虛設閘極62上的遮罩64以及沿著遮罩64的側壁的閘極間隔物66的一部分。平坦化製程還可以移除在虛設閘極62及閘極間隔物66上方的CESL 72的一部分。在平坦化製程之後,虛設閘極62、閘極間隔物66、CESL 72及第一ILD層74的頂表面為共平面。因此,藉由(through)第一ILD層74暴露虛設閘極62的頂表面。在一些實施例中,在平坦化製程使第一ILD層74的頂表面與遮罩64的頂表面齊平的情況下,可以保留遮罩64。
在第7A及7B圖中,移除虛設閘極62且可選地(optionally)移除虛設介電質60移除並閘極結構80取代。閘極結構80包括閘極介電質82及閘極電極84。如用於形成閘極結構80的範例,在一或多個蝕刻步驟中移除虛設閘極62及遮罩64(如果存在的話),從而形成凹部。亦可以移除在凹部中的虛設介電質60的一部分。在一些實施例中,僅移除虛設閘極62且保留虛設介電質60並藉由凹部暴露虛設介電質60。在一些實施例中,從晶片的第一區域(例如,核心邏輯區域(core logic region))中的凹部中移除虛設介電質60,且保留虛設介電質60在晶片的第二區域(例如,輸入/輸出(input/output)區域)中的凹部中。在一些實施例中,藉由非等向性乾式蝕刻製程移除虛設閘極62。舉例而言,蝕刻製程可以包括使用反應氣體的乾式蝕刻製程,前述反應氣體選擇性地蝕刻虛設閘極62,而不蝕刻第一ILD層74、CESL 72或閘極間隔物66。每個凹口暴露及/或覆蓋(overliese)相應的鰭片52的通道區域58。每個通道區域58設置在介於相鄰對(neighboring pair)的磊晶源極/汲極區域70之間。在移除期間中,當蝕刻虛設閘極62時,虛設介電質60可以用作蝕刻停止層。然後,在移除虛設閘極62之後,可以可選地(optionally)移除虛設介電質60。在移除之後,閘極介電質82順應性地(conformally)沉積在凹部中,諸如在鰭片52的頂表面及側壁上、以及在閘極間隔物66的側壁上。亦可以形成閘極介電質82在第一ILD層74的頂表面上。根據一些實施例,閘極介電質82包括氧化矽、氮化矽或其多層。在一些實施例中,閘極介電質82包括高介電常數(高k,high dielectric constant,high-k)的介電材料,且在這些實施例中,閘極介電質82可具有大於大約7.0的k值,且可以包括鉿(hafnium)、鋁(aluminum)、鋯(zirconium)、鑭(lanthanum)、錳(manganese)、鋇(barium)、鈦(titanium)、鉛(lead)及其組合的金屬氧化物(metal oxide)或矽酸鹽(silicate)。閘極介電質82的形成方法可以包括分子束沉積(molecular-beam deposition,MBD)、原子層沉積(ALD)、PECVD及其類似製程。在保留虛設介電質60的一部分在凹部中的實施例中,閘極介電質82包括虛設介電質60的材料(例如,氧化矽)。閘極電極84分別沉積在閘極介電質82上方,並填充凹部的剩餘部分。閘極電極84可以包括含金屬(metal-containing)的材料,諸如氮化鈦(titanium nitride)、氧化鈦(titanium oxide)、氮化鉭(tantalum nitride)、碳化鉭(tantalum carbide)、鈷(cobalt)、釕(ruthenium)、鋁(aluminum)、鎢(tungsten)、其組合或其多層。舉例而言,雖然顯示單層閘極電極84,但是每個閘極電極84可以包括任意數量的襯層、任意數量的功函數調整層及填充材料。在填充閘極電極84之後,可以執行諸如CMP的平坦化製程,以移除閘極介電質82的多餘部分及閘極電極84的材料,前述多餘部分在第一ILD層74的頂表面上方。閘極電極84及閘極介電質82的材料的剩餘部分形成所得FinFET的閘極結構80。閘極結構80也可以稱為「閘極堆疊物(gate stacks)」或「金屬閘極(metal gates)」。閘極結構80可以沿著鰭片52的通道區域58的側壁延伸。
在區域50N及區域50P中的閘極結構80的形成可以同時發生,使得在每個區域中的閘極介電質82由相同的材料形成,且在每個區域中的閘極電極84由相同的材料形成。在一些實施例中,在每個區域中的閘極結構80可以藉由不同的製程形成,使得在每個區域中的閘極介電質82可以是不同的材料,且在每個區域中的閘極電極84可以是不同的材料。當使用不同的製程時,可以使用各種遮罩步驟來遮罩及暴露適當的區域。
在第8A及8B圖中,第二ILD層90沉積在第一ILD層74上方。第二ILD層90可以由介電材料形成,且可以藉由任何合適的方法沉積,諸如CVD、電漿輔助CVD(PECVD)或FCVD。介電材料可以包括諸如氧化矽的氧化物;磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼摻雜磷矽酸鹽玻璃(BPSG)、未摻雜的矽酸鹽玻璃(USG)或其類似物;諸如氮化矽的氮化物;或類似物。在形成之後,可以諸如藉由CMP來使第二ILD層90平坦化。在一些實施例中,蝕刻停止層形成在介於第一ILD層74及第二ILD層90之間。蝕刻停止層可以包括介電材料,諸如氮化矽、氧化矽、氮氧化矽或其類似物,且蝕刻停止層具有與第二ILD層90的材料的蝕刻速率不同的蝕刻速率。在一些實施例中,在形成第二ILD層90之前,可以形成閘極遮罩在閘極介電質82及閘極電極84上方,這可以在接觸物的形成期間中保護閘極介電質82及閘極電極84。
在第9A及9B圖中,形成穿過第一ILD層74及第二ILD層90的源極/汲極接觸開口92。可以使用可接受的光微影及蝕刻技術形成源極/汲極接觸開口92。前述蝕刻可以藉由對第一ILD層74及第二ILD層90的材料具有選擇比(例如,相較於CESL 72的材料,以更快地速率蝕刻第一ILD層74及第二ILD層90)的乾式蝕刻來進行。因此,CESL 72停止對源極/汲極接觸開口92的蝕刻。舉例而言,當第一ILD層74及第二ILD層90由氧化矽形成,前述蝕刻可以是乾式(例如,電漿)蝕刻,諸如反應性離子蝕刻(RIE),且可以使用一或多種反應氣體來執行,諸如六氟-1,3-丁二烯(hexafluoro-1,3-butadiene,C4F6)、八氟環戊烯(octafluorocyclopentene,C5F8)、八氟環丁烷(octafluorocyclobutane,C4F8)或其類似物。在以H2
、O2
、CO2
或其類似物蝕刻的期間中,可產生電漿。如第9B圖的剖面所示,源極/汲極接觸開口92暴露CESL 72的第一部分72A,例如,磊晶源極/汲極區域70上方的部分,但是不暴露出CESL 72的第二部分72B,例如,在磊晶源極/汲極區域70下方且在STI區域56上的部分。值得注意的是,保留第一ILD層74的一些部分在CESL 72的第二部分72B上方。保留在CESL 72的第二部分72B上方的第一ILD層74的前述部分具有厚度T2
,且厚度T2
可以在大約0 nm至大約50 nm的範圍內。在隨後用於在CESL 72中形成底切的製程期間中,在源極/汲極接觸開口92的底部處留下第一ILD層74的一些部分可以幫助保護STI區域56。
在第10A及10B圖中,打開(opened)CESL 72,從而暴露磊晶源極/汲極區域70。藉由使用蝕刻製程,使源極/汲極接觸開口92延伸穿過CESL 72,來打開CESL 72。如第10A圖的剖面所示,在蝕刻之後,在CESL 72中的源極/汲極接觸開口92具有寬度W1
,且寬度W1
可以在大約8 nm至大約200 nm的範圍內。如第10B圖的剖面所示,不藉由蝕刻來移除CESL 72的第二部分72B,而是移除CESL 72的第一部分72A(參照第9B圖)。因此,在蝕刻之後,暴露磊晶源極/汲極區域70的頂表面,但是不暴露磊晶源極/汲極區域70的底表面。
用於打開CESL 72的蝕刻製程不同於(例如,以不同的蝕刻參數、不同的蝕刻劑及/或不同的蝕刻類型執行)用於關於第9A及9B圖所討論的用於形成穿過第一ILD層74及第二ILD層90的源極/汲極接觸開口92的蝕刻製程。蝕刻可以是對CESL 72的材料具有選擇比的濕式或乾式蝕刻(例如,相較於第一ILD層74及第二ILD層90的材料,以更快地速度蝕刻CESL 72的材料)。如上所述,形成CESL 72為較大的厚度T1
(參照第5A圖)。如此一來,在一些實施例中,蝕刻可以是非等向性蝕刻。舉例而言,當CESL 72由氮化矽形成時,蝕刻可以是乾式(例如,電漿)蝕刻,諸如反應性離子蝕刻(RIE),且可以使用一或多種反應氣體來執行,諸如氟甲烷(fluoromethane,CH3
F)或類似物。在以H2
、O2
、CO2
或其類似物蝕刻期間中,可產生電漿。
在第11A及11B圖中,橫向擴展(laterally expanded)(例如,加寬(widened))源極/汲極接觸開口92的下部,從而在介於磊晶源極/汲極區域70及第一ILD層74之間形成底切(undercuts)94(例如,空隙(voids))。因此,藉由源極/汲極接觸開口92暴露的磊晶源極/汲極區域70的表面積增加。隨後形成的源極/汲極接觸物將形成為至少部分地延伸到底切94中,從而增加了磊晶源極/汲極區域70的接觸表面積。如第11A圖的剖面所示,底切94可以暴露閘極間隔物66的側壁的一部分。如第11B圖的剖面所示,蝕刻CESL 72的第二部分72B,以形成至少部分地在磊晶源極/汲極區域70下方的底切94。因此,在蝕刻之後,暴露磊晶源極/汲極區域70的底表面的一部分。
用於橫向擴展(例如,加寬)源極/汲極接觸開口92的下部的蝕刻製程不同於(例如,以不同的蝕刻參數、不同的蝕刻劑及/或不同的蝕刻類型執行)用於關於第10A及10B圖所討論的用於打開CESL 72的蝕刻製程。蝕刻可以是對CESL 72的材料具有選擇比的濕式或乾式蝕刻(例如,相較於第一ILD層74及第二ILD層90,以更快地速率蝕刻CESL 72的材料)。在一些實施例中,蝕刻是等向性蝕刻(或至少以相較於用於打開CESL 72的蝕刻製程更高的等向性程度(degree of isotropy)來蝕刻CESL 72)。舉例而言,當CESL 72由氮化矽形成時,蝕刻可以是濕式蝕刻,諸如化學濕式蝕刻,且可以使用一或多種蝕刻化學品來執行,諸如磷酸(phosphoric acid,H3
PO4
),例如,磷酸溶液(phosphoric acid solution)(例如,H3
PO4
:H2
O)。蝕刻可以執行很長的時間,諸如大約10秒到大約30秒,且可以在高溫下執行,諸如大約100℃到大約180℃,這使得底切94能夠在第一ILD層74下方延伸大約5 nm至大約10 nm範圍內的距離。形成大尺寸的底切94有助於為隨後的源極/汲極接觸物的形成提供足夠的空間。
在形成底切94之後,可以減少磊晶源極/汲極區域70的經蝕刻部分的高度。可以藉由一或多種用於打開CESL 72(參照第10A及10B圖)及/或形成底切94(參照第11A及11B圖)的蝕刻製程,來減少磊晶源極/汲極區域70的高度。舉例而言,可以以距離D1
來減少磊晶源極/汲極區域70的高度,前述距離D1
可以是磊晶源極/汲極區域70的原始高度的大約1%至大約6%。在一些實施例中,距離D1
可以從大約0.5 nm到大約3 nm。因此,可以增加底切94的尺寸(例如,高度),從而有助於為後續形成在底切94中的源極/汲極接觸物提供足夠的空間。
在第12A及12B圖中,矽化物96形成在源極/汲極接觸開口92及底切94中,諸如在藉由源極/汲極接觸開口92及底切94暴露的磊晶源極/汲極區域70的一部分上。可以藉由在源極/汲極接觸開口92中沉積金屬並進行退火,來形成矽化物96。金屬可以是例如鈦、鈷、鎳或其類似物,且可以藉由例如ALD、CVD、PVD或其類似製程來沉積。矽化物96物理上地且電性上地耦合到磊晶源極/汲極區域70。如第12A圖的剖面所示,矽化物96接觸藉由底切94暴露的閘極間隔物66的側壁的一部分。在第12B圖的剖面中,矽化物96亦接觸磊晶源極/汲極區域70的底表面及藉由底切94暴露的CESL 72的第二部分72B。因此,設置矽化物96的至少一些部分在介於磊晶源極/汲極區域70及第一ILD層74之間。
形成矽化物96在底切94中有助於增加矽化物96與磊晶源極/汲極區域70接觸的表面積。再者,如上所述,可以藉由一或多個用於打開CESL 72(參照第10A及10B圖)及/或形成底切94(參照第11A及11B圖)的蝕刻製程,來減少磊晶源極/汲極區域70的高度。因此,矽化物96可以具有大的厚度T3
。在一些實施例中,厚度T3
在大約2 nm至大約5 nm的範圍內。在一些實施例中,厚度T3
為大約1 nm。增加矽化物96的表面積及厚度可以幫助減少對於磊晶源極/汲極區域70的接觸電阻。
在第13A及13B圖中,形成源極/汲極接觸物102在源極/汲極接觸開口92及底切94中(參照第12A圖)。形成諸如擴散阻障層、黏著層或其類似層的襯層及導電材料在源極/汲極接觸開口92及底切94中且在矽化物96上的。襯層可以包括鈦、氮化鈦、鉭、氮化鉭或其類似物。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳或其類似物。可以執行諸如CMP的平坦化製程,以從第二ILD層90的表面移除多餘的材料。剩餘的襯層及導電材料在源極/汲極接觸開口92及底切94中形成源極/汲極接觸物102。源極/汲極接觸物102物理上地且電性上地耦合至矽化物96,並因此連接到磊晶源極/汲極區域70。形成之後,源極/汲極接觸物102延伸穿過第一ILD層74及第二ILD層90。如第13A圖的剖面所示,源極/汲極接觸物102接觸閘極間隔物66的側壁的一部分,例如,藉由底切94暴露的一部分(參照第12A圖)。同樣地,源極/汲極接觸物102接觸沿著閘極間隔物66的側壁延伸的CESL 72的剩餘部分。再者,第一ILD層74接觸源極/汲極接觸物102的下部的頂表面,且第一ILD層74亦圍繞源極/汲極接觸物102的上部。
形成矽化物96及源極/汲極接觸物102在底切94中有助於增加磊晶源極/汲極區域70的接觸表面積。增加接觸表面積可以有助於減少對於磊晶源極/汲極區域70的接觸電阻,特別是當在較小的技術節點上形成所得的FinFET時。再者,如上所述,可以藉由一或多種用於打開CESL 72(參照第10A及10B圖)及/或形成底切94(參照第11A及11B圖)的蝕刻製程,來減少磊晶源極/汲極區域70的高度。因此,沿著磊晶源極/汲極區域70的表面延伸的源極/汲極接觸物102的一部分(例如,底切94中的那些部分)可以具有大的厚度T4
,例如在大約1 nm至大約5 nm的範圍內的厚度T4
。增加源極/汲極接觸物102的厚度可以幫助減少對於磊晶源極/汲極區域70的接觸電阻。最後,可以減少介於閘極電極84與源極/汲極接觸物102之間的寄生電容。因此,可以提升FinFET的性能。
在第14A及14B圖中,形成穿過第二ILD層90的閘極接觸物104。形成穿過第二ILD層90的用於閘極接觸物104的開口。可以使用可接受的光微影及蝕刻技術來形成開口。形成諸如擴散阻障層、黏著層或其類似層的襯層及導電材料在開口中。襯層可包括鈦、氮化鈦、鉭、氮化鉭或其類似物。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳或其類似物。可以執行諸如CMP的平坦化製程,以從第二ILD層90的表面移除多餘的材料。剩餘的襯層及導電材料形成閘極接觸物104在開口中。閘極接觸物104物理上地且電性上地耦合到閘極電極84,且因此連接到閘極電極84。閘極接觸物104可以穿透(penetrate through)閘極電極84上方的閘極遮罩(如果存在)。
在其他實施例中,可以改變上面所討論的一些步驟的順序。舉例而言,源極/汲極接觸物102及閘極接觸物104可以在不同的製程中形成,或者可以在相同的製程中形成。在一些實施例中,閘極接觸物104與源極/汲極接觸物102同時形成,例如,用於閘極接觸物104的開口與用於源極/汲極接觸物102的開口同時形成。用於打開CESL 72(參照第10A及10B圖)及/或用於形成底切94(參照第11A及11B圖)的蝕刻製程可以實質上未蝕刻閘極電極84。此外,雖然以相同的剖面顯示源極/汲極接觸物102及閘極接觸物104,但是源極/汲極接觸物102及閘極接觸物104中的每一個可以形成為不同的剖面,而這可以避免接觸物的短路。
第15A及15B圖是根據一些其他實施例的FinFET的剖面圖。除了源極/汲極接觸物102包括分開的下部源極/汲極接觸物102A及上部源極/汲極接觸物102B之外,此實施例類似於關於第14A及14B圖所描述的實施例。下部源極/汲極接觸物102A延伸穿過第一ILD層74,而上部源極/汲極接觸物102B延伸穿過第二ILD層90。因此,下部源極/汲極接觸物102A設置在介於上部源極/汲極接觸物102B與矽化物96之間。
作為形成下部源極/汲極接觸物102A的範例,在形成第二ILD層90之前,可以在第一ILD層74及CESL 72中形成用於下部源極/汲極接觸物102A的開口及底切。前述開口可以使用與關於第9A至11B圖所討論的製程相似的製程來形成。然後,使用與關於第12A至13B圖所討論的製程相似的製程,在開口及底切中形成矽化物96及下部源極/汲極接觸物102A。在形成之後,閘極間隔物66、CESL 72、第一ILD層74、閘極電極84及下部源極/汲極接觸物102A的頂表面為共平面。
作為形成上部源極/汲極接觸物102B的範例,在形成第二ILD層90之後,穿過第二ILD層90形成用於上部源極/汲極接觸物102B的開口。可以使用可接受的光微影及蝕刻技術來形成開口。在開口中形成諸如擴散阻障層、黏著層或其類似物的襯層以及導電材料。襯層可包括鈦、氮化鈦、鉭、氮化鉭或其類似物。導電材料可以為銅、銅合金、銀、金、鎢、鈷、鋁、鎳或其類似物。可以執行諸如CMP的平坦化製程,以從第二ILD層90的表面移除多餘的材料。剩餘的襯層及導電材料形成在開口中的上部源極/汲極接觸物102B。上部源極/汲極接觸物102B連接到下部源極/汲極接觸物102A,且下部源極/汲極接觸物102A連接到磊晶源極/汲極區域70。上部源極/汲極接觸物102B及閘極接觸物104可以在不同的製程中形成,或者可以在相同的製程中形成。在形成之後,第二ILD層90、上部源極/汲極接觸物102B及閘極接觸物104的頂表面為共平面。
應當理解的是,一些實施例可以組合來自第14A、14B、15A及15B圖所示的實施例的部件。舉例而言,在晶片的第一區域(例如,輸入/輸出區域)中的源極/汲極接觸物可以是延伸穿過多個ILD層(如第14A及14B圖所示)的連續的導電部件,且同時在晶片的第二區域(例如,核心邏輯區域)中的源極/汲極接觸物可以具有在相應的ILD層中的分離的上部及下部導電部件(如第15A及15B圖所示)。
第16A及16B圖是根據一些其他實施例的FinFET的剖面圖。除了在形成源極/汲極接觸物102之後,保留底切94的一些部分之外,此實施例類似於關於第14A及14B圖所描述的實施例。當藉由具有低階梯覆蓋率(step coverage)的沉積製程形成矽化物96及/或源極/汲極接觸物102的材料時,可以保留底切94的一部分。舉例而言,當使用CVD來沉積用於矽化物96的金屬時,可能未填充底切94的一些部分。如第16A圖的剖面所示,可以保留底切94的一些部分在介於閘極間隔物66與矽化物96及源極/汲極接觸物102中的每一個之間,並暴露閘極間隔物66與矽化物96及源極/汲極接觸物102中的每一個。如第16B圖的剖面所示,可以保留底切94的其他部分在介於磊晶源極/汲極區域70及第一ILD層74之間,並暴露磊晶源極/汲極區域70及第一ILD層74。在每個剖面中的底切94可以是連續的(continuous)或可以是不連續的(discontinuous)。剩餘的底切94可以稱為氣隙(air gaps)或空隙(voids)。以空氣(air)、真空、或其類似氣體填充空隙,因此空隙具有較低的k值,從而減少介於源極/汲極接觸物102及閘極電極84之間的電容。
應當理解的是,一些實施例可以組合來自第14A、14B、16A及16B圖所示的實施例的部件。舉例而言,底切94的一些部分可以保留在磊晶源極/汲極區域70上方(參照第16A圖),且同時沒有底切保留在磊晶源極/汲極區域70及第一ILD層74下方(參照第14B圖)。同樣地,底切94的一些部分可以保留在磊晶源極/汲極區域70下方(參照第16B圖),且同時沒有底切保留在磊晶源極/汲極區域70及第一ILD層74上方(參照第14A圖)。
第17A及17B圖是根據一些其他實施例的FinFET的剖面圖。除了源極/汲極接觸物102包括分開的下部源極/汲極接觸物102A及上部源極/汲極接觸物102B之外,此實施例類似於關於第16A及16B圖所描述的實施例。
第18A及18B圖是根據一些其他實施例的FinFET的剖面圖。除了矽化物96接觸磊晶源極/汲極區域70的較小表面積之外,此實施例類似於關於第14A及14B圖所描述的實施例。回頭參照第11A及11B圖,藉由減少底切94的尺寸,可以形成矽化物96為接觸磊晶源極/汲極區域70的較小表面積。具體而言,可以形成底切94以在第一ILD層74下方延伸較小的距離,使得底切94不暴露閘極間隔物66的側壁的一部分,且使得CESL 72的一部分保留在介於第一ILD層74及磊晶源極/汲極區域70之間。因此,藉由底切94,暴露在磊晶源極/汲極區域70上方的CESL 72的側壁。可以藉由改變用於形成底切94的蝕刻參數來減少底切94的寬度。舉例而言,可以在更短的期間內執行蝕刻,諸如在大約2秒到大約10秒的範圍內的期間;或者可以在更低的溫度下執行蝕刻,諸如在大約25℃到大約100℃的範圍中的溫度,且此蝕刻允許底切94在第一ILD層74下方,以在大約1 nm至大約5 nm的範圍內的距離延伸。形成較小尺寸的底切94有助於降低FinFET的製造成本。
第19A及19B圖是根據一些其他實施例的FinFET的剖面圖。除了源極/汲極接觸物102包括分開的下部源極/汲極接觸物102A及上部源極/汲極接觸物102B之外,此實施例類似於關於第18A及18B圖所描述的實施例。
第20A及20B圖是根據一些其他實施例的FinFET的剖面圖。除了在形成源極/汲極接觸物102之後,保留底切94的一些部分之外,此實施例類似於關於第19A及19B圖所描述的實施例。當藉由具有低階梯覆蓋率的沉積製程形成矽化物96及/或源極/汲極接觸物102的材料時,可以保留底切94的一部分。舉例而言,當使用CVD來沉積用於矽化物96的金屬時,可能未填充底切94的一些部分。如第20A圖的剖面所示,可以保留底切94在介於CESL 72與矽化物96及源極/汲極接觸物102中的每一個之間。如第20B圖的剖面所示,可保留底切94在介於磊晶源極/汲極區域70與第一ILD層74之間。
應當理解的是,一些實施例可以組合來自第18A、18B、20A及20B圖所示的實施例的部件。舉例而言,底切94的一些部分可以保留在磊晶源極/汲極區域70上方(參照第20A圖),且同時沒有底切保留在磊晶源極/汲極區域70及第一ILD層74下方(參照第18B圖)。同樣地,底切94的一些部分可以保留在磊晶源極/汲極區域70下方(參照第20B圖),且同時沒有底切保留在磊晶源極/汲極區域70及第一ILD層74上方(參照第18A圖)。
第21A及21B圖是根據一些其他實施例的FinFET的剖面圖。除了源極/汲極接觸物102包括分開的下部源極/汲極接觸物102A及上部源極/汲極接觸物102B之外,此實施例類似於關於第20A及20B圖所描述的實施例。
實施例可以實現優點。形成底切94允許矽化物96及源極/汲極接觸物102接觸磊晶源極/汲極區域70的更多的表面積。增加接觸表面積可以幫助減少對於磊晶源極/汲極區域70的接觸電阻,特別是當在一個小型的技術節點處形成最終的FinFET時。此外,形成底切94允許矽化物96以及在底切94中的源極/汲極接觸物102的一部分的厚度增加。增加矽化物96及源極/汲極接觸物102的厚度可以幫助減少對於磊晶源極/汲極區域70的接觸電阻。最後,藉由減少圍繞磊晶源極/汲極區域70的介電材料的量,可以減少介於閘極電極84及源極/汲極接觸物102之間的寄生電容。因此,可以提升FinFET的性能。
在一實施例中,半導體結構包括:閘極堆疊物、源極/汲極區域、第一層間介電層、矽化物及第一源極/汲極接觸物。閘極堆疊物在基板的通道區域上方。源極/汲極區域相鄰於通道區域。第一層間介電層在源極/汲極區域上方。矽化物介於第一層間介電層及源極/汲極區域之間。矽化物接觸源極/汲極區域的頂表面與源極/汲極區域的底表面。第一源極/汲極接觸物具有第一部分與第二部分。第一源極/汲極接觸物的第一部分設置在介於矽化物及第一層間介電層之間。第一源極/汲極接觸物的第二部分延伸穿過第一層間介電層且接觸矽化物。
在一些實施例中,半導體結構更包括:閘極間隔物及接觸蝕刻停止層。閘極間隔物從閘極堆疊物分離源極/汲極區域。閘極間隔物的側壁接觸矽化物及第一源極/汲極接觸物。接觸蝕刻停止層沿著閘極間隔物的側壁延伸。接觸蝕刻停止層接觸第一源極/汲極接觸物。在一些實施例中,半導體結構更包括:閘極間隔物、接觸蝕刻停止層及空隙。閘極間隔物從閘極堆疊物分離源極/汲極區域。接觸蝕刻停止層沿著閘極間隔物的側壁延伸。空隙介於接觸蝕刻停止層及源極/汲極區域之間。空隙暴露閘極間隔物、矽化物及第一源極/汲極接觸物的表面。在一些實施例中,半導體結構更包括:閘極間隔物及接觸蝕刻停止層。閘極間隔物從閘極堆疊物分離源極/汲極區域。接觸蝕刻停止層沿著閘極間隔物的側壁及源極/汲極區域的頂表面延伸。接觸蝕刻停止層接觸矽化物及第一源極/汲極接觸物。在一些實施例中,半導體結構更包括:閘極間隔物、接觸蝕刻停止層及空隙。閘極間隔物從閘極堆疊物分離源極/汲極區域。接觸蝕刻停止層沿著閘極間隔物的側壁及源極/汲極區域的頂表面延伸。空隙介於第一層間介電層及源極/汲極區域之間。空隙暴露接觸蝕刻停止層、矽化物及第一源極/汲極接觸物的表面。在一些實施例中,半導體結構更包括:第二層間介電層、第二源極/汲極接觸物及閘極接觸物。第二層間介電層在第一層間介電層上。第二源極/汲極接觸物延伸穿過第二層間介電層。第二源極/汲極接觸物接觸第一源極/汲極接觸物。閘極接觸物延伸穿過第二層間介電層。閘極接觸物接觸閘極堆疊物。其中,第一層間介電層、第一源極/汲極接觸物及閘極堆疊物的頂表面共平面。其中,第二層間介電層、第二源極/汲極接觸物及閘極接觸物的頂表面共平面。在一些實施例中,半導體結構更包括:第二層間介電層及閘極接觸物。第二層間介電層在第一層間介電層上。第一源極/汲極接觸物延伸穿過第二層間介電層。閘極接觸物延伸穿過第二層間介電層。閘極接觸物接觸閘極堆疊物。其中,第二層間介電層、該第一源極/汲極接觸物及閘極接觸物的頂表面共平面。
在一實施例中,半導體結構包括:閘極堆疊物、閘極間隔物、源極/汲極區域、矽化物、源極/汲極接觸物及層間介電層。閘極堆疊物在基板上。閘極間隔物相鄰於閘極堆疊物。源極/汲極區域相鄰於閘極間隔物。矽化物在源極/汲極區域上。矽化物接觸閘極間隔物的側壁。源極/汲極接觸物在矽化物上。源極/汲極接觸物接觸閘極間隔物的側壁。層間介電層在源極/汲極接觸物的下部上。層間介電層圍繞源極/汲極接觸物的上部。
在一些實施例中,半導體結構更包括:接觸蝕刻停止層。接觸蝕刻停止層接觸源極/汲極接觸物的頂表面、閘極間隔物的側壁及層間介電層的側壁。在半導體結構的一些實施例中,矽化物具有第一部分及第二部分。第一部分設置在介於源極/汲極接觸物及源極/汲極區域的頂表面之間。第二部分設置在介於層間介電層及源極/汲極區域的底表面之間。在一些實施例中,半導體結構更包括:暴露源極/汲極區域的底表面、層間介電層的表面及矽化物的表面的空隙。
在一實施例中,半導體結構的形成方法包括:沉積蝕刻停止層在源極/汲極區域上方。沉積層間介電層在蝕刻停止層上方。蝕刻開口在層間介電層中。藉由第一蝕刻製程使開口延伸穿過蝕刻停止層。第一蝕刻製程為非等向性。藉由第二蝕刻製程使開口的下部加寬(widening),以形成介於層間介電層及源極/汲極區域之間的底切(undercut)。第二蝕刻製程為等向性。形成矽化物在開口及底切中。矽化物接觸源極/汲極區域。形成源極/汲極接觸物在開口及底切中。源極/汲極接觸物接觸矽化物。
在一些實施例中,形成方法更包括:形成相鄰於源極/汲極區域的閘極間隔物。其中,在使開口的下部加寬之後,底切暴露閘極間隔物的側壁。在形成方法的一些實施例中,在形成源極/汲極接觸物及矽化物之後,閘極間隔物的側壁接觸源極/汲極接觸物及矽化物中的每一個。在形成方法的一些實施例中,在形成源極/汲極接觸物及矽化物之後,底切的一部分保留在介於閘極間隔物的側壁與源極/汲極接觸物及矽化物中的每一個之間。在形成方法的一些實施例中,蝕刻接觸停止層由氮化矽(silicon nitride)來形成,層間介電層由氧化矽(silicon oxide)來形成,第一蝕刻製程是使用氟甲烷(fluoromethane)來執行的乾式蝕刻,且第二蝕刻製程是使用磷酸(phosphoric acid)來執行的濕式蝕刻,其中第二蝕刻製程是在10秒至30秒的範圍期間中,在100℃至180℃的範圍的溫度下執行。在形成方法的一些實施例中,在使開口的下部加寬之後,底切暴露接觸蝕刻停止層的側壁。在形成方法的一些實施例中,在形成源極/汲極接觸物及矽化物之後,接觸蝕刻停止層的側壁接觸源極/汲極接觸物及矽化物中的每一個。在形成方法的一些實施例中,在形成源極/汲極接觸物及矽化物之後,底切的一部分保留在介於接觸蝕刻停止層的側壁與源極/汲極接觸物及矽化物中的每一個之間。在形成方法的一些實施例中,蝕刻接觸停止層由氮化矽來形成,層間介電層由氧化矽來形成,第一蝕刻製程是使用氟甲烷來執行的乾式蝕刻,且第二蝕刻製程是使用磷酸來執行的濕式蝕刻,其中第二蝕刻製程是在2秒至10秒的範圍期間中,在25℃至100℃的範圍的溫度下執行。
前述內文概述了各種實施例的部件,使所屬技術領域中具有通常知識者可以更佳地了解本揭露的態樣。所屬技術領域中具有通常知識者應可理解的是,他們可輕易地以本揭露為基礎來設計或修飾其他製程及結構,並以此達到與在本文中介紹的各種實施例相同的目的及/或達到相同的優點。所屬技術領域中具有通常知識者也應理解的是,這些等效的構型並未脫離本揭露的發明精神與範圍,且在不脫離本揭露的發明精神與範圍的情況下,可對本揭露進行各種改變、置換或修改。
50:基板
50N, 50P:區域
52:鰭片
56:淺溝槽隔離區域
58:通道區域
60:虛設介電質
62:虛設閘極
64:遮罩
66:閘極間隔物
70:源極/汲極區域
72:接觸蝕刻停止層
72A:第一部分
72B:第二部分
74:第一層間介電層
80:閘極結構
82:閘極介電質
84:閘極電極
90:第二層間介電層
92:源極/汲極接觸開口
94:底切
96:矽化物
102:源極/汲極接觸物
102A:下部源極/汲極接觸物
102B:上部源極/汲極接觸物
104:閘極接觸物
D1
:距離
T1
, T2
, T3
, T4
:厚度
根據以下的詳細說明並配合所附圖式閱讀,能夠最好的理解本揭露的所有態樣。應注意的是,根據本產業的標準作業,各種部件並未必按照比例繪製。事實上,可能任意的放大或縮小各種部件的尺寸,以做清楚的說明。
第1圖是根據一些實施例,描繪鰭式場效電晶體(Fin Field Effect Transistor,FinFET)的範例的三維視圖。
第2圖及第3圖是根據一些實施例,描繪在製造鰭式場效電晶體的中間階段的三維視圖。
第4A、4B、5A、5B、6A、6B、7A、7B、8A、8B、9A、9B、10A、10B、11A、11B、12A、12B、13A、13B、14A及14B圖是根據一些實施例,描繪在製造鰭式場效電晶體的進一步地中間階段的剖面圖。
第15A及15B圖是根據一些其他實施例的鰭式場效電晶體的剖面圖。
第16A及16B圖是根據一些其他實施例的鰭式場效電晶體的剖面圖。
第17A及17B圖是根據一些其他實施例的鰭式場效電晶體的剖面圖。
第18A及18B圖是根據一些其他實施例的鰭式場效電晶體的剖面圖。
第19A及19B圖是根據一些其他實施例的鰭式場效電晶體的剖面圖。
第20A及20B圖是根據一些其他實施例的鰭式場效電晶體的剖面圖。
第21A及21B圖是根據一些其他實施例的鰭式場效電晶體的剖面圖。
50:基板
50N,50P:區域
52:鰭片
58:通道區域
66:閘極間隔物
70:源極/汲極區域
72:接觸蝕刻停止層
74:第一層間介電層
82:閘極介電質
84:閘極電極
90:第二層間介電層
96:矽化物
102:源極/汲極接觸物
104:閘極接觸物
Claims (12)
- 一種半導體結構,包括:一閘極堆疊物,在一基板的一通道區域上方;一源極/汲極區域,相鄰於該通道區域;一第一層間介電(inter-layer dielectric,ILD)層,在該源極/汲極區域上方;一矽化物(silicide),介於該第一層間介電層及該源極/汲極區域之間,該矽化物接觸該源極/汲極區域的一頂表面與該源極/汲極區域的一底表面;一第一源極/汲極接觸物,具有一第一部分與一第二部分,該第一源極/汲極接觸物的該第一部分設置在介於該矽化物及該第一層間介電層之間,且該第一源極/汲極接觸物的該第二部分延伸穿過該第一層間介電層且接觸該矽化物,一閘極間隔物,從該閘極堆疊物分離該源極/汲極區域,該閘極間隔物的一側壁接觸該矽化物及該第一源極/汲極接觸物;以及一接觸蝕刻停止層(contact etch stop layer,CESL),沿著該閘極間隔物的該側壁延伸,且該接觸蝕刻停止層接觸該第一源極/汲極接觸物。
- 一種半導體結構,包括:一閘極堆疊物,在一基板的一通道區域上方;一源極/汲極區域,相鄰於該通道區域;一第一層間介電(inter-layer dielectric,ILD)層,在該源極/汲極區域上方;一矽化物(silicide),介於該第一層間介電層及該源極/汲極區域之間,該矽化物接觸該源極/汲極區域的一頂表面與該源極/汲極區域的一底表面;一第一源極/汲極接觸物,具有一第一部分與一第二部分,該第一源極/汲極接觸物的該第一部分設置在介於該矽化物及該第一層間介電層之間,且該第一 源極/汲極接觸物的該第二部分延伸穿過該第一層間介電層且接觸該矽化物;一閘極間隔物,從該閘極堆疊物分離該源極/汲極區域;一接觸蝕刻停止層,沿著該閘極間隔物的一側壁延伸;以及一空隙,介於該接觸蝕刻停止層及該源極/汲極區域之間,該空隙暴露該閘極間隔物、該矽化物及該第一源極/汲極接觸物的表面。
- 一種半導體結構,包括:一閘極堆疊物,在一基板的一通道區域上方;一源極/汲極區域,相鄰於該通道區域;一第一層間介電(inter-layer dielectric,ILD)層,在該源極/汲極區域上方;一矽化物(silicide),介於該第一層間介電層及該源極/汲極區域之間,該矽化物接觸該源極/汲極區域的一頂表面與該源極/汲極區域的一底表面;一第一源極/汲極接觸物,具有一第一部分與一第二部分,該第一源極/汲極接觸物的該第一部分設置在介於該矽化物及該第一層間介電層之間,且該第一源極/汲極接觸物的該第二部分延伸穿過該第一層間介電層且接觸該矽化物;一閘極間隔物,從該閘極堆疊物分離該源極/汲極區域;一接觸蝕刻停止層,沿著該閘極間隔物的一側壁及該源極/汲極區域的該頂表面延伸;以及一空隙,介於該第一層間介電層及該源極/汲極區域之間,該空隙暴露該接觸蝕刻停止層、該矽化物及該第一源極/汲極接觸物的表面。
- 如請求項1所述的半導體結構,更包括:一第二層間介電層,在該第一層間介電層上;一第二源極/汲極接觸物,延伸穿過該第二層間介電層,該第二源極/汲極接 觸物接觸該第一源極/汲極接觸物;以及一閘極接觸物,延伸穿過該第二層間介電層,且該閘極接觸物接觸該閘極堆疊物,其中,該第一層間介電層、該第一源極/汲極接觸物及該閘極堆疊物的頂表面共平面;以及其中,該第二層間介電層、該第二源極/汲極接觸物及該閘極接觸物的頂表面共平面。
- 如請求項1所述的半導體結構,更包括:一第二層間介電層,在該第一層間介電層上,該第一源極/汲極接觸物延伸穿過該第二層間介電層;以及一閘極接觸物,延伸穿過該第二層間介電層,且該閘極接觸物接觸該閘極堆疊物,其中,該第二層間介電層、該第一源極/汲極接觸物及該閘極接觸物的頂表面共平面。
- 一種半導體結構,包括:一閘極堆疊物,在一基板上;一閘極間隔物,相鄰於該閘極堆疊物;一源極/汲極區域,相鄰於該閘極間隔物;一矽化物,在該源極/汲極區域上,該矽化物接觸該閘極間隔物的一側壁;一源極/汲極接觸物,在該矽化物上,該源極/汲極接觸物接觸該閘極間隔物的該側壁;一層間介電層,在該源極/汲極接觸物的一下部上,該層間介電層圍繞該源極 /汲極接觸物的一上部;以及一接觸蝕刻停止層,接觸該源極/汲極接觸物的一頂表面、該閘極間隔物的該側壁及該層間介電層的一側壁。
- 一種半導體結構,包括:一閘極堆疊物,在一基板上;一閘極間隔物,相鄰於該閘極堆疊物;一源極/汲極區域,相鄰於該閘極間隔物;一矽化物,在該源極/汲極區域上,該矽化物接觸該閘極間隔物的一側壁;一源極/汲極接觸物,在該矽化物上,該源極/汲極接觸物接觸該閘極間隔物的該側壁;以及一層間介電層,在該源極/汲極接觸物的一下部上,該層間介電層圍繞該源極/汲極接觸物的一上部,其中該矽化物具有一第一部分及一第二部分,該第一部分設置在介於該源極/汲極接觸物及該源極/汲極區域的一頂表面之間,且該第二部分設置在介於該層間介電層及該源極/汲極區域的一底表面之間。
- 如請求項7所述的半導體結構,更包括:一空隙,暴露該源極/汲極區域的該底表面、該層間介電層的一表面及該矽化物的一表面。
- 一種半導體結構的形成方法,包括:沉積一蝕刻停止層在一源極/汲極區域上方;沉積一層間介電層在該蝕刻停止層上方;蝕刻一開口在該層間介電層中; 藉由一第一蝕刻製程使該開口延伸(extending)穿過該蝕刻停止層,該第一蝕刻製程為非等向性;藉由一第二蝕刻製程使該開口的一下部加寬(widening),以形成介於該層間介電層及該源極/汲極區域之間的一底切(undercut),該第二蝕刻製程為等向性;形成一矽化物在該開口及該底切中,該矽化物接觸該源極/汲極區域;形成一源極/汲極接觸物在該開口及該底切中,該源極/汲極接觸物接觸該矽化物;以及形成相鄰於該源極/汲極區域的一閘極間隔物,其中,在使該開口的該下部加寬之後,該底切暴露該閘極間隔物的一側壁。
- 如請求項9所述的形成方法,其中在形成該源極/汲極接觸物及該矽化物之後,該閘極間隔物的該側壁接觸該源極/汲極接觸物及該矽化物中的每一個、或者該底切的一部分保留在介於該閘極間隔物的該側壁與該源極/汲極接觸物及該矽化物中的每一個之間。
- 一種半導體結構的形成方法,包括:沉積一蝕刻停止層在一源極/汲極區域上方;沉積一層間介電層在該蝕刻停止層上方;蝕刻一開口在該層間介電層中;藉由一第一蝕刻製程使該開口延伸(extending)穿過該蝕刻停止層,該第一蝕刻製程為非等向性;藉由一第二蝕刻製程使該開口的一下部加寬(widening),以形成介於該層間介電層及該源極/汲極區域之間的一底切(undercut),該第二蝕刻製程為等向性;形成一矽化物在該開口及該底切中,該矽化物接觸該源極/汲極區域;以及 形成一源極/汲極接觸物在該開口及該底切中,該源極/汲極接觸物接觸該矽化物,其中在使該開口的該下部加寬之後,該底切暴露該接觸蝕刻停止層的一側壁。
- 如請求項11所述的形成方法,其中在形成該源極/汲極接觸物及該矽化物之後,該接觸蝕刻停止層的該側壁接觸該源極/汲極接觸物及該矽化物中的每一個、或者該底切的一部分保留在介於該接觸蝕刻停止層的該側壁與該源極/汲極接觸物及該矽化物中的每一個之間。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/889,028 US11888064B2 (en) | 2020-06-01 | 2020-06-01 | Semiconductor device and method |
US16/889,028 | 2020-06-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202147613A TW202147613A (zh) | 2021-12-16 |
TWI783502B true TWI783502B (zh) | 2022-11-11 |
Family
ID=77318745
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110119821A TWI783502B (zh) | 2020-06-01 | 2021-06-01 | 半導體結構及其形成方法 |
Country Status (5)
Country | Link |
---|---|
US (3) | US11888064B2 (zh) |
KR (1) | KR102502370B1 (zh) |
CN (1) | CN113299751A (zh) |
DE (1) | DE102020115408A1 (zh) |
TW (1) | TWI783502B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11699734B2 (en) * | 2021-02-10 | 2023-07-11 | Nanya Technology Corporation | Semiconductor device with resistance reduction element and method for fabricating the same |
TWI826190B (zh) * | 2022-12-16 | 2023-12-11 | 力晶積成電子製造股份有限公司 | 高頻電晶體 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201533911A (zh) * | 2014-02-21 | 2015-09-01 | 台灣積體電路製造股份有限公司 | 場效電晶體及其製作方法 |
TW201913748A (zh) * | 2017-08-31 | 2019-04-01 | 台灣積體電路製造股份有限公司 | 半導體裝置的形成方法 |
TW201916178A (zh) * | 2017-09-28 | 2019-04-16 | 台灣積體電路製造股份有限公司 | 鰭式場效電晶體裝置結構 |
US20190371898A1 (en) * | 2018-05-30 | 2019-12-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Methods for Forming Recesses in Source/Drain Regions and Devices Formed Thereof |
TW202002004A (zh) * | 2018-06-28 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 半導體結構的製造方法 |
TW202008434A (zh) * | 2018-07-31 | 2020-02-16 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
Family Cites Families (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
US9105490B2 (en) | 2012-09-27 | 2015-08-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
US9236300B2 (en) | 2012-11-30 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact plugs in SRAM cells and the method of forming the same |
US8921191B2 (en) * | 2013-02-05 | 2014-12-30 | GlobalFoundries, Inc. | Integrated circuits including FINFET devices with lower contact resistance and reduced parasitic capacitance and methods for fabricating the same |
US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
US9406804B2 (en) | 2014-04-11 | 2016-08-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with contact-all-around |
US9443769B2 (en) * | 2014-04-21 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wrap-around contact |
US9831183B2 (en) | 2014-08-07 | 2017-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure and method of forming |
KR102230198B1 (ko) * | 2014-09-23 | 2021-03-19 | 삼성전자주식회사 | 반도체 소자 및 이의 제조 방법 |
KR102235578B1 (ko) * | 2014-11-19 | 2021-04-02 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
KR102407994B1 (ko) * | 2015-03-23 | 2022-06-14 | 삼성전자주식회사 | 반도체 소자 및 이의 제조 방법 |
KR20160141034A (ko) * | 2015-05-27 | 2016-12-08 | 삼성전자주식회사 | 반도체 소자 및 반도체 소자의 제조 방법 |
KR102258109B1 (ko) * | 2015-06-08 | 2021-05-28 | 삼성전자주식회사 | 누설 전류를 차단할 수 있는 반도체 소자 및 그의 형성 방법 |
US9922978B2 (en) * | 2015-08-21 | 2018-03-20 | Taiwan Semiconductor Manufacturing Co., Ltd | Semiconductor structure with recessed source/drain structure and method for forming the same |
US9607838B1 (en) * | 2015-09-18 | 2017-03-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Enhanced channel strain to reduce contact resistance in NMOS FET devices |
US9647115B1 (en) | 2015-10-14 | 2017-05-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure with enhanced contact and method of manufacture the same |
US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
US10153351B2 (en) | 2016-01-29 | 2018-12-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and a method for fabricating the same |
US10153199B2 (en) | 2016-03-25 | 2018-12-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and fabrication method therefor |
US9548366B1 (en) | 2016-04-04 | 2017-01-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self aligned contact scheme |
US9831346B1 (en) * | 2016-07-27 | 2017-11-28 | GlobalFoundries, Inc. | FinFETs with air-gap spacers and methods for forming the same |
US10164042B2 (en) * | 2016-11-29 | 2018-12-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
WO2018182620A1 (en) * | 2017-03-30 | 2018-10-04 | Intel Corporation | Transistors employing cap layer for ge-rich source/drain regions |
US10868181B2 (en) * | 2017-09-27 | 2020-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure with blocking layer and method for forming the same |
US10164048B1 (en) | 2017-11-29 | 2018-12-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming source/drain contacts |
US10395991B2 (en) * | 2017-12-04 | 2019-08-27 | United Microelectronics Corp. | Semiconductor device and method for fabricating the same |
US11031286B2 (en) * | 2018-03-01 | 2021-06-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Conductive feature formation and structure |
US10763363B2 (en) * | 2018-04-10 | 2020-09-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gradient doped region of recessed fin forming a FinFET device |
KR102557549B1 (ko) * | 2018-04-26 | 2023-07-19 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
US10553492B2 (en) * | 2018-04-30 | 2020-02-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Selective NFET/PFET recess of source/drain regions |
US10854716B2 (en) * | 2018-07-30 | 2020-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device with source/drain contact formed using bottom-up deposition |
US11227918B2 (en) | 2018-07-31 | 2022-01-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Melt anneal source and drain regions |
US10566246B1 (en) * | 2018-08-17 | 2020-02-18 | International Business Machines Corporation | Shared contact trench comprising dual silicide layers and dual epitaxial layers for source/drain layers of NFET and PFET devices |
US11043425B2 (en) | 2018-08-31 | 2021-06-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Methods of reducing parasitic capacitance in semiconductor devices |
US11133223B2 (en) * | 2019-07-16 | 2021-09-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Selective epitaxy |
-
2020
- 2020-06-01 US US16/889,028 patent/US11888064B2/en active Active
- 2020-06-10 DE DE102020115408.9A patent/DE102020115408A1/de active Pending
- 2020-10-21 KR KR1020200136865A patent/KR102502370B1/ko active IP Right Grant
-
2021
- 2021-01-04 CN CN202110003998.0A patent/CN113299751A/zh active Pending
- 2021-06-01 TW TW110119821A patent/TWI783502B/zh active
-
2022
- 2022-07-25 US US17/872,825 patent/US12009429B2/en active Active
-
2024
- 2024-05-06 US US18/656,134 patent/US20240290887A1/en active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201533911A (zh) * | 2014-02-21 | 2015-09-01 | 台灣積體電路製造股份有限公司 | 場效電晶體及其製作方法 |
TW201913748A (zh) * | 2017-08-31 | 2019-04-01 | 台灣積體電路製造股份有限公司 | 半導體裝置的形成方法 |
TW201916178A (zh) * | 2017-09-28 | 2019-04-16 | 台灣積體電路製造股份有限公司 | 鰭式場效電晶體裝置結構 |
US20190371898A1 (en) * | 2018-05-30 | 2019-12-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Methods for Forming Recesses in Source/Drain Regions and Devices Formed Thereof |
TW202002004A (zh) * | 2018-06-28 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 半導體結構的製造方法 |
TW202008434A (zh) * | 2018-07-31 | 2020-02-16 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN113299751A (zh) | 2021-08-24 |
US20210376139A1 (en) | 2021-12-02 |
KR20210149571A (ko) | 2021-12-09 |
KR102502370B1 (ko) | 2023-02-23 |
TW202147613A (zh) | 2021-12-16 |
US12009429B2 (en) | 2024-06-11 |
US20220359745A1 (en) | 2022-11-10 |
DE102020115408A1 (de) | 2021-12-02 |
US20240290887A1 (en) | 2024-08-29 |
US11888064B2 (en) | 2024-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11823949B2 (en) | FinFet with source/drain regions comprising an insulator layer | |
US11532519B2 (en) | Semiconductor device and method | |
US11515165B2 (en) | Semiconductor device and method | |
US11901455B2 (en) | Method of manufacturing a FinFET by implanting a dielectric with a dopant | |
TWI801859B (zh) | 半導體裝置及其形成方法 | |
US12009429B2 (en) | Semiconductor device and method | |
TW202109623A (zh) | 形成半導體裝置的方法 | |
US11495682B2 (en) | Semiconductor device and method | |
TW202236435A (zh) | 半導體裝置的形成方法 | |
TWI807706B (zh) | 半導體裝置及其製造方法 | |
US11842933B2 (en) | Semiconductor device and method | |
KR20220154598A (ko) | 반도체 디바이스 및 제조 방법 | |
US11557518B2 (en) | Gapfill structure and manufacturing methods thereof | |
TWI808458B (zh) | 半導體裝置及其形成方法 | |
TWI854640B (zh) | 奈米結構場效電晶體及其製造方法 | |
US20230155005A1 (en) | Semiconductor device and method |