TW202305896A - 半導體裝置的製造方法 - Google Patents

半導體裝置的製造方法 Download PDF

Info

Publication number
TW202305896A
TW202305896A TW111120997A TW111120997A TW202305896A TW 202305896 A TW202305896 A TW 202305896A TW 111120997 A TW111120997 A TW 111120997A TW 111120997 A TW111120997 A TW 111120997A TW 202305896 A TW202305896 A TW 202305896A
Authority
TW
Taiwan
Prior art keywords
fins
gate
semiconductor
semiconductor device
layer
Prior art date
Application number
TW111120997A
Other languages
English (en)
Inventor
林士堯
陳振平
游家豪
李筱雯
林志翰
張銘慶
陳昭成
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202305896A publication Critical patent/TW202305896A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • H01L21/823425MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures manufacturing common source or drain regions between a plurality of conductor-insulator-semiconductor structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41775Source or drain electrodes for field effect devices characterised by the proximity or the relative position of the source or drain electrode and the gate electrode, e.g. the source or drain electrode separated from the gate electrode by side-walls or spreading around or above the gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66553Unipolar field-effect transistors with an insulated gate, i.e. MISFET using inside spacers, permanent or not
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Abstract

說明一種半導體裝置的製造方法。在一基底的上方形成複數個鰭狀物。形成複數個虛設閘極,其在上述鰭狀物的上方被圖形化,每個上述虛設閘極在上述圖形化的虛設閘極的側壁上具有一間隔物。使用上述圖形化的虛設閘極作為一遮罩,在上述鰭狀物形成複數個凹部。在上述鰭狀物的上方及在上述鰭狀物中的上述凹部形成一鈍化層。圖形化上述鈍化層,以僅在上述鰭狀物中的上述凹部中的一些留下一保留的鈍化結構。僅在上述鰭狀物中不具上述保留的鈍化結構的上述凹部磊晶形成複數個源極與汲極區。

Description

半導體裝置的製造方法
本發明實施例一般是關於一種半導體裝置,在一些實施例中是關於電晶體裝置,包括經由鈍化層提供一通道切口。
半導體積體電路(integrated circuit;IC)產業已歷經指數型的成長。在積體電路材料及設計方面的技術進步已製造出數個世代的積體電路,每個世代與其前一個世代相比,具有較小且較複雜的電路。在積體電路革命的進程中,已一般性地增加功能密度(舉例而言:在單位晶片面積互連的裝置數量),而幾何尺寸(舉例而言:使用一製造製程所能製作的最小構件(或是,線))卻已減少。這樣的尺寸縮減的過程一般藉由增加製造效率及降低相關成本而獲益。如此的尺寸縮減亦已經增加積體電路結構(例如,三維電晶體)及製程上的複雜度,並且為了要實現這些進展,在積體電路處理與製造方面需要類似的發展。例如,當持續縮減裝置尺寸,場效電晶體的裝置效能(例如,與各種缺陷相關的裝置效能的降低)及製造成本變得愈來愈受到挑戰。儘管用以解決這樣的挑戰的方法一般而言足堪應付,但未能在所有方面完全得到滿足。
在積體電路領域,愈來愈普遍使用鰭式場效電晶體(Fin field-effect Transistor;FinFET)裝置。鰭式場效電晶體裝置具有三維結構,包括從一基底突出的一鰭狀物。一閘極結構——設置來控制電荷載子在此鰭式場效電晶體裝置的一導體通道區內的流動,則包裹在此鰭狀物的周圍。例如,在一鰭式場效電晶體裝置,其閘極結構包裹在此鰭狀物的三個邊的周圍,藉此在此鰭狀物的三個邊形成導體通道。
一實施例是關於一種半導體裝置的製造方法。在一基底的上方形成複數個鰭狀物。形成複數個虛設閘極,其在上述鰭狀物的上方被圖形化,每個上述虛設閘極在上述圖形化的虛設閘極的側壁上具有一間隔物。使用上述圖形化的虛設閘極作為一遮罩,在上述鰭狀物形成複數個凹部。在上述鰭狀物的上方及在上述鰭狀物中的上述凹部形成一鈍化層。圖形化上述鈍化層,以僅在上述鰭狀物中的上述凹部中的一些留下一保留的鈍化結構。僅在上述鰭狀物中不具上述保留的鈍化結構的上述凹部磊晶形成複數個源極與汲極區。
另一實施例是關於一種半導體裝置。上述半導體裝置包括一基底。複數個鰭狀物置於上述基底的上方。複數個凹部置於每個上述鰭狀物。僅在上述凹部中的一些設置一鈍化層。僅在未具有上述鈍化層於其中的上述凹部設置源極與汲極區。
又另一實施例是關於一種半導體裝置。上述半導體裝置包括一基底。複數個鰭狀物置於上述基底的上方,每個上述鰭狀物包括複數個半導體子層。複數個凹部置於每個上述鰭狀物。僅在上述凹部中的一些設置一鈍化層。複數個內間隔物,其橫向鄰近上述鰭狀物中的上述凹部的側壁上的導電閘極材料。上述內間隔物並未置於具有上述鈍化層於其中的上述鰭狀物中的上述凹部。
以下揭露內容提供了許多不同的實施例或範例,用於實施所提供之申請專利之發明的不同部件。組件和配置的具體範例描述如下,以簡化本發明實施例的說明。當然,這些僅僅是範例,並無用以限定的意圖。舉例而言,以下敘述中提及第一部件形成於第二部件上或上方,可能包含第一與第二部件直接接觸的實施例,也可能包含額外的部件形成於第一與第二部件之間,使得第一與第二部件不直接接觸的實施例。此外,本發明實施例在各種範例中可能重複元件符號的數字及/或字母,此重複是為了簡化和清楚,並非在討論的各種實施例及/或組態之間指定其關係。
再者,在此可使用空間相對用詞,例如「在……下方」、「在……下」、「低於」、「下方的」、「在……上」、「高於」、「上方的」及類似的用詞以助於描述圖中所示之其中一個元件或部件相對於另一(些)元件或部件之間的關係。這些空間相對用詞係用以涵蓋圖式所描繪的方向以外,使用中或操作中之裝置的不同方向。裝置可能被轉向(旋轉90度或其他方向),且可與其相應地解釋在此使用之空間相對描述。
在當代的半導體裝置製造製程,在一單一的晶圓上製造大量的半導體裝置,例如場效電晶體(field effect transistors;FETs)。非平面式的電晶體裝置架構例如鰭式場效電晶體(fin-based transistors;一般稱為 「FinFETs」),與平面式電晶體比較,可以提供裝置密度的增加及效能的增加。一些先進的非平面式電晶體裝置架構,例如奈米結構電晶體像是奈米片/奈米線(nanosheet/ nanowire)電晶體,與鰭式場效電晶體比較,可以進一步增加效能。與藉由一閘極結構部分地包裹(舉例而言:跨立於)通道的鰭式場效電晶體比較,奈米片電晶體一般而言是包括一閘極結構,其包裹在一或多個奈米片的整個周圍,用以改善通道電流的控制。例如,在具有類似尺寸的一鰭式場效電晶體與一奈米片電晶體,此奈米片電晶體可以呈現較大的驅動電流(driving current;I on)、較小的次臨界漏電流(subthreshold leakage current;I off)等。具有完全包裹在其通道周圍的閘極結構這樣的電晶體,通常稱為全繞式閘極場效電晶體的一全繞式閘極(gate-all-around;GAA)電晶體。
本發明實施例提供一半導體裝置的各種實施例,其可以包括一鰭式場效電晶體、全繞式閘極場效電晶體或奈米片場效電晶體。
本發明實施例的實施形態是以形成例如一鰭式場效電晶體、全繞式閘極場效電晶體或奈米片場效電晶體等地一非平面式電晶體的背景來討論,且特別是以施行一通道切割製程(channel cut process)來形成一半導體裝置的背景來討論,其中上述通道切割製程的施行是使用鈍化結構(passivation)來選擇哪些鰭狀物的附近不會形成任何源極/汲極(source/drain;S/D)。在一些實施例中,在一基底的上方形成複數個鰭狀物。隨後,形成複數個虛設閘極,其在上述鰭狀物的上方被圖形化,每個上述虛設閘極在上述圖形化的虛設閘極的側壁上具有一間隔物。使用上述圖形化的虛設閘極作為一遮罩,在上述鰭狀物形成複數個凹部。在上述鰭狀物的上方及在上述鰭狀物中的上述凹部形成一鈍化層。圖形化上述鈍化層,以僅在上述鰭狀物中的上述凹部中的一些留下一保留的鈍化結構。僅在上述鰭狀物中不具上述保留的鈍化結構的上述凹部磊晶形成複數個源極與汲極區。
藉由根據前述方法形成的半導體裝置可以有利地解決在形成虛設(dummy)閘極之前施行通道切割(channel cut)所引發的製程問題。在製程早期施行通道切割,會造成因為切割導致不同的通道至通道的間隔(channel-to-channel spacing),而可能會在例如淺溝槽隔離(shallow trench isolation;STI)與虛設閘極形成等的一些裝置製造處理步驟,造成疏-密負載效應(iso-dense loading effect)。在製程早期施行通道切割,可能會進一步在通道切口造成缺陷,例如來自關鍵尺寸控制、覆蓋控制(overlay control)或輪廓控制(profile control)。根據一些實施例,以將一鈍化層圖形化來取代在製程早期施行通道切割,以選擇性地避免在選定的通道的源極/汲極磊晶製程,藉此在虛設閘極的圖形化之後將上述選定的通道隔離。因此,例如疏-密負載效應等的在製程早期施行通道切割的問題可以避免,且可以改善製程良率。
第1圖顯示根據本發明實施例的一或多個實施形態的形成一非平面式電晶體裝置的一方法100的流程圖。例如,方法100的至少一些操作(或是,步驟)可以用來形成一全繞式閘極(或是,一鰭式場效電晶體)電晶體裝置,例如一奈米片場效電晶體裝置、一奈米線電晶體裝置、一垂直式電晶體裝置或類似裝置。另外,方法100可以用來形成一全繞式閘極(或是,一鰭式場效電晶體)電晶體裝置,其為各自的導電形態,例如一n型全繞式閘極電晶體裝置或一p型全繞式閘極電晶體裝置。本文使用的「n型」的術語,可指一電晶體的導電形態具有電子作為其傳導載子;而本文使用的「p型」的術語,可指一電晶體的導電形態具有電洞作為其傳導載子。
第1圖顯示根據本發明實施例的一或多個實施形態的形成一電晶體裝置的一方法100的流程圖。要注意的是,方法100僅僅是範例,並無用以限定本發明實施例的意圖。在一些實施例中,上述半導體裝置包括一鰭式場效電晶體(fin field-effect-transistor ;FinFET),但是可以包括任何各種其他電晶體(舉例而言:一全繞式閘極場效電晶體、一奈米片場效電晶體),其仍在本發明實施例的範圍內。
請參考第1圖,方法100始於操作102,其中提供一半導體基底。方法100繼續進行至操作104,其中形成一或多個鰭狀物,其延伸至上述半導體基底的一主要表面範圍外。方法100繼續進行至操作106,其中在上述鰭狀物形成一隔離介電質。方法100繼續進行至操作108,其中形成一虛設閘極及側壁。方法100繼續進行至操作110,其中在上述鰭狀物形成源極/汲極磊晶區凹部。方法100繼續進行至操作112,其中形成一鈍化層。方法100繼續進行至操作114,其中將上述鈍化層圖形化,僅在上述磊晶區凹部中的一些留下一保留的鈍化結構。方法100繼續進行至操作116,其中僅在不具保留的鈍化結構的那些磊晶區凹部以磊晶形成源極/汲極結構。方法100繼續進行至操作118,其中形成一層間介電質(interlevel dielectric;ILD)。方法100繼續進行至操作120,其中將虛設閘極移除並以導體閘極取代虛設閘極。
在以下的討論中,會將方法100的操作與在各個製造階段的一半導體裝置200的視圖建立關聯。在一些實施例中,半導體裝置200可以是一鰭式場效電晶體。在其他實施例中,半導體裝置200可以是一全繞式閘極場效電晶體或一奈米片場效電晶體。
對應於第1圖的操作102,第2A圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其包括一基底202。在一些實施例中,基底202是被一光敏層208覆蓋,將基底202圖形化,以在後續形成半導體裝置的一或多個鰭狀物,將會在後續的操作討論。
用於一鰭式場效電晶體結構,基底202可以是一半導體基底,例如一塊狀(bulk)半導體、一絕緣體上覆半導體(semiconductor-on-insulator ;SOI)基底或類似物,其可以是已摻雜(舉例而言:以p型或n型摻雜物摻雜)或未摻雜。基底202可以是一晶圓,例如一矽晶圓。一般而言,一絕緣體上覆半導體基底包括一層半導體材料,其形成在一絕緣體層上。上述絕緣體層可以是例如一埋入式氧化物(buried oxide;BOX)層、氧化矽層或類似物。上述絕緣體層是提供在一基底上,此基底通常是矽基底或玻璃基底。亦可以使用其他基底,例如一多層或組成漸變基底。在一些實施例中,基底202的半導體材料可以包括矽;鍺;一化合物半導體包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;一合金半導體包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP;或上述之組合。
第2A圖繪示一基底202,其用於一鰭式場效電晶體半導體裝置。替代性地,上述半導體裝置可以是一全繞式閘極場效電晶體或一奈米片場效電晶體,其中如第2B圖所示,基底202被複數個半導體子層覆蓋,上述半導體子層與犧牲層交錯配置。具體而言,上述堆疊結構可以包括複數個第一半導體層210(犧牲層)與複數個第二半導體層220,其一個置於另一個頂部上(舉例而言:沿著Z方向)交錯配置,以形成一堆疊物。例如,將第二半導體層220中的一個置於第一半導體層210中的一個的上方,然後另一個第一半導體層210置於此第二半導體層220的上方,以此類推。
上述堆疊物可以包括任何數量的交錯配置的第一半導體層210與第二半導體層220。第一半導體層210與第二半導體層220可以具有不同的厚度。複數個第一半導體層210的其中一層與另一層可以具有不同的厚度。複數個第二半導體層220的其中一層與另一層可以具有不同的厚度。第一半導體層210與第二半導體層220的每一個的厚度的範圍可以從數奈米至數十奈米。上述堆疊物的第一層可以厚於其他的第一半導體層210與第二半導體層220。在一實施例中,第一半導體層210的每一個所具有的厚度是從約5奈米(nm)至約20 nm的範圍,而第二半導體層220的每一個所具有的厚度是從約5 nm至約20 nm的範圍。
二種第一半導體層210與第二半導體層220具有不同的成分。在各種實施例中,二種第一半導體層210與第二半導體層220所具有的成分是為了在層間提供不同的氧化速率及/或不同的蝕刻選擇性。在一實施例中,第一半導體層210包括矽鍺(Si 1-xGe x),而第二半導體層220包括矽(Si)。在一實施例中,每個第二半導體層220為矽,其可以是未摻雜或實質上無摻雜物(舉例而言:具有從約0 cm −3至約1×10 17cm −3的非本徵摻雜物(extrinsic dopant)濃度),其中例如,在形成第二半導體層220(舉例而言:其為矽)時並未施行任何刻意的摻雜。
在各種實施例中,第二半導體層220可以是已摻雜(舉例而言:以p型或n型摻雜物摻雜)或未摻雜。例如,當半導體裝置200是配置為n型(且在一加強模式(enhancement mode)操作)的一全繞式閘極場效電晶體,每個第二半導體層220可以是矽,其摻雜有一p型摻雜物,例如硼(B)、鋁(Al)、銦(In)與鎵(Ga);當半導體裝置200是配置為p型(且在一加強模式操作)的一全繞式閘極場效電晶體,每個第二半導體層220可以是矽,其摻雜有一n型摻雜物,例如磷(P)、砷(As)、銻(Sb)。在另一例子中,當半導體裝置200是配置為n型(且在一空乏模式(depletion mode)操作)的一全繞式閘極場效電晶體,每個第二半導體層220可以是矽,其改成摻雜有一n型摻雜物;當半導體裝置200是配置為p型(且在一空乏模式操作)的一全繞式閘極場效電晶體,每個第二半導體層220可以是矽,其改成摻雜有一p型摻雜物。在一些實施例中,每個第一半導體層210是Si 1-xGe x,其包括小於50%(x<0.5)莫耳比的Ge。例如,Si 1-xGe x的第一半導體層210可以包括15%至35%莫耳比的Ge。還有,第一半導體層210之間可以彼此包括不同的成分,而第二半導體層220之間可以彼此包括不同的成分。
第一半導體層210與第二半導體層220的任一個可以包括其他材料,例如一化合物半導體例如碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;一合金半導體例如GaAsP、AlInAs、AlGaAs、InGaAs、GaInP及/或GaInAsP;或上述之組合。可以基於提供的蝕刻選擇性來選擇第一半導體層210與第二半導體層220的材料。
第一半導體層210與第二半導體層220可以從基底202(半導體基底)磊晶成長。例如,第一半導體層210與第二半導體層220的每一個可以藉由一分子束磊晶(molecular beam epitaxy;MBE)製程、一化學氣相沉積(chemical vapor deposition;CVD)製程例如一金屬有機化學氣相沉積(metal organic chemical vapor deposition;MOCVD)製程及/或其他適當的磊晶成長製程來成長。在磊晶成長的期間,基底202(半導體基底)的結晶構造向上延伸,而使第一半導體層210及第二半導體層220與基底202(半導體基底)具有相同的結晶取向(crystal orientation)。
對應於第1圖的操作104,第3A圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其包括至少一鰭狀物212。如圖所示,鰭狀物212是夾置於溝槽213之間。要注意的是,儘管在第3A圖(以及以後的圖式)的圖示的實施例顯示三個鰭狀物212,但是可以使用具有對應圖形的光敏層208(第2A圖)來將任何所需數量的鰭狀物形成在基底202(半導體基底)上。如此,當在基底202上形成彼此平行的多個鰭狀物,藉由一對應的溝槽213將上述鰭狀物彼此隔開。
可以藉由例如一光學微影製程來形成鰭狀物212。例如,可以在一光學微影製程將光敏層208圖形化,並使用光敏層208作為一蝕刻遮罩來蝕刻基底202,以在基底202形成鰭狀物212及鰭狀物212之間的溝槽213。基底202夾置於溝槽213之間的部分因此形成為鰭狀物212。鰭狀物212各自從表面203向上延伸。溝槽213可以是彼此平行且彼此緊密相隔的條狀(從半導體裝置200的頂部觀之)。在形成鰭狀物212之後,移除光敏層208(為了明確的目的而未示於第3A圖)。其後,可以施行一清潔製程,以移除基底202(半導體基底)的原生氧化物。可以使用例如稀釋的氫氟酸(diluted hydrofluoric acid;DHF acid)或類似物來施行上述清潔製程。
第3B圖繪示一實施例,其中半導體裝置200是一全繞式閘極場效電晶體或一奈米片場效電晶體,其中鰭狀物212包括第2B圖的覆蓋堆疊物,且其中鰭狀物212可以包括複數個第一半導體層210(犧牲層)與複數個第二半導體層220。
對應於第1圖的操作106,第4圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其包括複數個隔離區400。以例如一隔離介電質等的一絕緣材料形成的隔離區400,可以將相鄰的鰭狀物彼此電性隔離。上述絕緣材料可以是例如氧化矽等的氧化物、氮化物、類似物或上述之組合,其形成可以藉由高密度電漿化學氣相沉積(high density plasma chemical vapor deposition;HDP-CVD)、流動式化學氣相沉積(flowable chemical vapor deposition;FCVD)(舉例而言:在一遠距離電漿系統(remote plasma system)沉積一CVD類(CVD-based)材料,後續加以固化以使其轉化成另一材料,例如氧化物)、類似方法或上述之組合。可以使用其他絕緣材料及/或其他形成製程。在圖示的實施例中,上述絕緣材料是藉由流動式化學氣相沉積形成的氧化矽。一旦形成上述絕緣材料,可以施行一退火製程。例如化學機械研磨(chemical mechanical polish;CMP)等的一平坦化製程可以移除任何多餘的絕緣材料,並形成隔離區400的頂表面及鰭狀物212的頂表面,其為共平面(未繪示)。
在一些實施例中,隔離區400包括一襯層(liner),舉例而言:一襯層氧化物(未繪示),上述襯層在每個隔離區400與基底202(鰭狀物212)之間的界面。在一些實施例中,形成上述襯層氧化物以減少在基底202與隔離區400之間的界面的結晶缺陷。類似地,上述襯層氧化物亦可能用來減少在鰭狀物212與隔離區400之間的界面的結晶缺陷。上述襯層氧化物(舉例而言:氧化矽)可以是一熱氧化物,其經由基底202的一表面層的加熱氧化來形成,而其他適當的方法亦可以用來形成上述襯層氧化物。
接下來,如第4圖所示,將隔離區400凹陷,以形成淺溝槽隔離區(shallow trench isolation;STI)400。將隔離區400凹陷,而使鰭狀物212的上部(此後的「鰭狀物212A」)從相鄰的淺溝槽隔離區400之間突出。換句話說,鰭狀物212A是從淺溝槽隔離區400的一頂表面401突出。淺溝槽隔離區400的頂表面401可以具有一平坦表面(如圖所示)、一凸起表面、一凹下表面(例如,碟狀)或上述之組合。可以藉由一適當的蝕刻,將淺溝槽隔離區400的頂表面401形成為平坦、凸起及/或凹下。可以使用一可接受的蝕刻製程,例如選擇蝕刻隔離區400的材料的蝕刻製程,將隔離區400凹陷。例如,可以施行一乾式蝕刻製程或使用稀釋的氫氟酸(diluted hydrofluoric acid;DHF acid)的一溼式蝕刻製程,來使隔離區400凹陷。
對應於第1圖的操作108,第5A與5B圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其包括一虛設閘極結構500與間隔物510,其中第5A圖是沿著包括數個鰭狀物212的一剖面取得的半導體裝置200的剖面圖,第5B圖是沿著鰭狀物212中的一個的一剖面取得的半導體裝置200的剖面圖。
從將一閘極層形成在鰭狀物212的上方,然後例如藉由化學機械研磨等將其平坦化,而可以形成虛設閘極結構500。可以在上述閘極層的上方沉積一遮罩層。可以以例如多晶矽形成上述閘極層,但亦可以使用其他材料。可以以例如氮化矽或類似物來形成上述遮罩層。在形成上述各層(舉例而言:上述閘極層及上述遮罩層)之後,可以使用可接受的光學微影及蝕刻技術將上述遮罩層圖形化,以形成一遮罩。然後,可以藉由一可接受的蝕刻技術將上述遮罩的圖形轉移至上述閘極層,以形成虛設閘極結構500。圖形化的虛設閘極結構500具有一或多個凹部505於其中,凹部505暴露出每個鰭狀物212。
然後,可以將間隔物510形成在凹部505的側壁上,且間隔物510接觸鰭狀物212的暴露區域。間隔物材料可以是例如一絕緣體,像是SiOCN、SiCN、SiON、SiN或SiO。間隔物510可以藉由例如一或多個子層(sub-layers)來形成。
對應於第1圖的操作110,第6A與6B圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其中複數個源極/汲極磊晶區凹部610形成於鰭狀物212(示於第6B圖),其中第6A圖是沿著包括數個鰭狀物212的一剖面取得的半導體裝置200的剖面圖,第6B圖是沿著鰭狀物212中的一個的一剖面取得的半導體裝置200的剖面圖。在本製程,在鰭狀物212中蝕刻出源極/汲極磊晶區凹部610當中,可以使用圖形化的虛設閘極結構500作為蝕刻遮罩。可以移除圖形化的虛設閘極結構500的凹部505中的間隔物510的至少下部,而可以將鰭狀物212的表面暴露於蝕刻劑。特別是,可以移除間隔物510在鰭狀物212附近的部分。可以一樣將間隔物510在鰭狀物212的側壁附近的部分移除。另一方面,可以不完全移除間隔物510在圖形化的虛設閘極結構500附近的部分,而可以完全移除或可以不完全移除間隔物510在淺溝槽隔離區400附近的部分。
間隔物510接觸鰭狀物212但未被虛設閘極結構500覆蓋的另外的部分,可以在一平坦化製程或回蝕製程移除,其中上述平坦化製程或回蝕製程是用來移除鰭狀物212高於淺溝槽隔離區400的上部。
對應於第1圖的操作112,第7A與7B圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其中形成一鈍化層710,其中第7A圖是沿著包括數個鰭狀物212的一剖面取得的半導體裝置200的剖面圖,第7B圖是沿著鰭狀物212中的一個的一剖面取得的半導體裝置200的剖面圖。可以毯覆性的沉積鈍化層710。可以在鰭狀物212的暴露的上表面上、在凹部505以及在源極/汲極磊晶區凹部610形成鈍化層710。
鈍化層710並未受限於特定成分,但是鈍化層710可以抵抗磊晶成長在源極區與汲極區的材料上。鈍化層710可以包括例如一材料,其選自由SiN、SiON、SiCN、SiOCN、SiO 2、SiC、HfO、Al 2O 3、Co、W及上述之組合所組成之族群。可以藉由化學氣相沉積、物理氣相沉積(PVD)、電漿輔助化學氣相沉積(PECVD)、原子層沉積(ALD)或電漿輔助原子層沉積(PEALD)來形成鈍化層710。
鈍化層710可以包括數個子層,其中子層的數量可以是例如一至十個子層。每個子層的厚度可以是例如在0.3 nm至30 nm的範圍。
對應於第1圖的操作114,第8A與8B圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其中將鈍化層710圖形化,其中第8A圖是沿著包括數個鰭狀物212的一剖面取得的半導體裝置200的剖面圖,第8B圖是沿著鰭狀物212中的一個的一剖面取得的半導體裝置200的剖面圖。可以將鈍化層710圖形化,而留下一保留的鈍化結構712,保留的鈍化結構712僅覆蓋暴露出鰭狀物212的一些開口。例如,保留的鈍化結構712可以僅覆蓋源極/汲極磊晶區凹部610中的一些。以此方式,用以形成源極/汲極區的一後續的磊晶製程將會僅在沒有保留的鈍化結構712的區域形成源極/汲極區。因此,僅在選定的源極/汲極磊晶區凹部610形成上述源極/汲極區。
可以藉由一適當的方法來將鈍化層710圖形化。例如,使用一光阻,將其曝露於光線,然後將其圖形化,而藉由一光學微影製程而可以將鈍化層710圖形化。可以使用上述圖形化的光阻作為一蝕刻遮罩,蝕刻鈍化層710而留下保留的鈍化結構712。
主要蝕刻氣體依存於鈍化層710的材料。矽基(Si-based)鈍化層可以使用氯/溴化氫基(Cl 2/HBr-based)主要蝕刻氣體,而金屬基(metal-based)鈍化層可以使用氯化硼/氯基(BCl 3/Cl 2-based)主要蝕刻氣體。
為了蝕刻鈍化層710,用於鈍化層710的乾式蝕刻條件可以包括例如Cl 2、HBr、CF 4、CHF 3、CH 2F 2、CH 3F、C 4F 6、BCl 3、SF 6及/或H 2的一主要蝕刻氣體。用於調整蝕刻選擇性的一鈍性氣體可以包括N 2、O 2、CO 2、SO 2、CO及/或SiCl 4。一稀釋氣體可以包括例如Ar、He或Ne的至少一種。電漿源功率可以在100 W與3000 W之間。電漿偏壓功率可以在0 W與3000 W之間。壓力可以在1 mTorr與800 mTorr之間。蝕刻氣流量可以在1 sccm與5000 sccm之間。
用於一溼式清潔蝕刻,主要蝕刻藥劑可以包括例如HF、F 2或H 3PO 4的至少一種。用於調整蝕刻選擇性的一助蝕刻藥劑可以包括O 3、H 2SO 4、HCl、HBr或NH 3的至少一種。用於溼蝕刻的一溶劑可以包括去離子水、乙醇或丙酮的至少一種。
對應於第1圖的操作114,第9A與9B圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其中源極/汲極結構僅形成在不具有保留的鈍化結構712的那些源極/汲極磊晶區凹部610,其中第9A圖是沿著包括數個鰭狀物212的一剖面取得的半導體裝置200的剖面圖,第9B圖是沿著鰭狀物212中的一個的一剖面取得的半導體裝置200的剖面圖。保留的鈍化結構712可以阻止在源極區與汲極區的材料上發生磊晶成長。
源極/汲極結構900可以從鰭狀物212的未被保留的鈍化結構712覆蓋的再暴露的區域形成。藉由從鰭狀物212的暴露的部分磊晶成長一半導體材料,而形成源極/汲極結構900。可以使用各種適當的方法來磊晶成長源極/汲極結構900,像是例如金屬有機化學氣相沉積(metal organic chemical vapor deposition;MOCVD)、分子束磊晶(molecular beam epitaxy;MBE)、液相磊晶(liquid phase epitaxy ;LPE)、氣相磊晶(vapor phase epitaxy;VPE)、選擇性磊晶成長(selective epitaxial growth;SEG)、類似方法或上述之組合。
在一些實施例中,當所形成的半導體裝置200是一n型鰭式場效電晶體,源極/汲極結構900可以包括碳化矽(SiC)、矽磷(silicon phosphorous ;SiP)、摻磷的矽碳(phosphorous-doped silicon carbon;SiCP)或類似物。當所形成的半導體裝置200是一p型鰭式場效電晶體,源極/汲極結構900可以包括矽鍺以及例如硼或銦等的p型不純物。
可以使用摻雜物對源極/汲極結構900佈植以形成源極/汲極結構900,後接一退火製程。上述佈植製程可以包括形成例如光阻等的遮罩並將其圖形化,以覆蓋半導體裝置200(鰭式場效電晶體)預定受到保護而不受到佈植製程的作用的區域。源極/汲極結構900可以具有一不純物(舉例而言:摻雜物)濃度,其在約1×10 19cm -3至約1×10 21cm -3的範圍。可以在一p型電晶體的源極/汲極結構900佈植例如硼或銦等的p型不純物。可以在一n型電晶體的源極/汲極結構900佈植例如磷或砷等的n型不純物。在一些實施例中,在成長期間可以對磊晶源極/汲極結構作同步(in situ)摻雜。
對應於第1圖的操作116,第10A與10B圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其包括一層間介電質1000,其中第10A圖是沿著包括數個鰭狀物212的一剖面取得的半導體裝置200的剖面圖,第10B圖是沿著鰭狀物212中的一個的一剖面取得的半導體裝置200的剖面圖。如圖所示,層間介電質1000是形成在鰭狀物212的上方及源極/汲極結構900的上方,並形成在虛設閘極結構500中的凹部505。層間介電質1000可以形成在一接觸蝕刻停止層(contact etch stop layer;CESL)(未繪示)的上方。在一些實施例中,是以例如氧化矽、磷矽酸鹽玻璃(phosphosilicate glass;PSG)、硼矽酸鹽玻璃(borosilicate glass;BSG)、摻硼的磷矽酸鹽玻璃(boron-doped phosphosilicate Glass;BPSG)、非摻雜的矽酸鹽玻璃(undoped silicate glass;USG)或類似物等的一介電材料來形成層間介電質1000,而可以藉由任何適當的方法例如化學氣相沉積、電漿輔助化學氣相沉積或流動式化學氣相沉積來沉積層間介電質1000。在形成層間介電質1000之後,可以施行例如一化學機械研磨製程等的一平坦化製程,以對層間介電質1000達成其上表面的齊平。在上述平坦化製程之後,在一些實施例中,層間介電質1000的上表面可以與虛設閘極結構500的上表面齊平。
對應於第1圖的操作118,第11A與11B圖是根據一些實施例在製造的各種階段之一的半導體裝置200的視圖,其中移除虛設閘極結構500並以導體閘極1100(主動式閘極)替換,其中第11A圖是沿著包括數個鰭狀物212的一剖面取得的半導體裝置200的剖面圖,第11B圖是沿著鰭狀物212中的一個的一剖面取得的半導體裝置200的剖面圖。例如藉由一適當的蝕刻,可以將虛設閘極結構500移除。導體閘極1100可以包括一閘極介電質1110與一閘極電極1120。鰭狀物212的中央部分是被閘極電極1120覆蓋,而閘極電極1120是被夾置在閘極介電質1110之間。閘極介電質1110可以包括一高介電常數材料(舉例而言:所具有的k值(介電常數)大於約4.0或甚至大於約7.0)。在這樣的實施例中,閘極介電質1110(高介電常數層)可以包括一材料,選自Al 2O 3、HfAlO、HfAlON、AlZrO、HfO 2、HfSiO x、HfAlO x、HfZrSiO x、HfSiON、LaAlO 3、ZrO 2或上述之組合。可以使用一適當的製程例如原子層沉積、化學氣相沉積、物理氣相沉積、鍍製法(plating)或上述之組合來形成閘極介電質1110(高介電常數層)。閘極電極1120可以包括一金屬材料,像是例如Al、Cu、W、Ti、Ta、TiN、TiAl、TiAlN、TaN、NiSi、CoSi或上述之組合。在一些其他的實施例中,閘極電極1120可以包括一多晶矽材料。可以以一均勻或不均勻的摻雜濃度來摻雜上述多晶矽材料。以使用一適當的製程例如原子層沉積、化學氣相沉積、物理氣相沉積、鍍製法或上述之組合來形成閘極電極1120。
在第11A與11B圖中,保留的鈍化結構712是保留在鰭狀物212中的一些上,也就是在被選定而不會有磊晶成長的那些鰭狀物212上。如第11B圖所示,保留的鈍化結構712留在鰭狀物212的一些的源極/汲極磊晶區凹部610的側壁上而具有一厚度Th 3,其例如為約0.3 nm至30 nm。如第11A圖所示,保留的鈍化結構712是形成在鰭狀物212(鰭狀結構)的一些的頂部的凹槽,而具有一厚度Th 2,其例如為約0.3 nm至20 nm。如第11A圖所示,保留的鈍化結構712是形成在鰭狀物212(鰭狀結構)的一些的頂部的凹槽,而在上述凹槽外側具有一厚度Th 1,其例如為約0.3 nm至30 nm。上述厚度一適用於具有一全繞式閘極場效電晶體結構的一半導體裝置。
第12圖繪示在半導體裝置200為一全繞式閘極場效電晶體的情況的內間隔物後製(inner spacer last)製程。在第8A與第8B圖形成保留的鈍化結構712之後,形成內間隔物1200。使用一「後退_(pull-back)製程來使第一半導體層210(犧牲層)的端部凹入(舉例而言:蝕刻),以按照一初始後退距離撤回第一半導體層210,而使第一半導體層210的端部相對於第二半導體層220而橫向凹陷。要瞭解的是,上述後退距離(舉例而言:每個第一半導體層210被蝕刻或後退的範圍)可以任意增加或減少。在第二半導體層220包括Si、第一半導體層210包括Si 1-xGe x的一例,上述後退製程可以包括一氯化氫(HCl)氣體等向性蝕刻製程,其蝕刻SiGe而不侵蝕Si。如此,在這個製程的期間,第二半導體層220可以維持實質上完整。
如第12圖的圖示範例所示,用於上述內間隔物後製製程所用的上述後退製程的蝕刻,並未蝕刻第一半導體層210被保留的鈍化結構712覆蓋的端部。如前所述,若第二半導體層220包括Si及第一半導體層210包括Si 1-xGe x,則上述後退製程包括一氯化氫(HCl)氣體等向性蝕刻製程,其蝕刻SiGe而不侵蝕Si。在形成內間隔物1200的期間使用蝕刻速率可以控制蝕刻選擇性,其中第一半導體層210的蝕刻速率大於保留的鈍化結構712的蝕刻速率,其依序大於第二半導體層220的蝕刻速率。例如使用NF 3、Cl 2、HBr的單獨一個或其組合搭配鈍化氣體O 2、SO 2、CO 2、SiCl 4並具有適當能量的一乾式蝕刻可以使用。具有例如稀釋的氟化氫或氯化氫等的適當藥劑搭配去離子水的溼式清潔亦可以使用。在形成內間隔物的期間可以部分地保留第一半導體層210,但是在後續處理會完全移除第一半導體層210。
如第12圖的圖示範例所示,可以沿著每個第一半導體層210的被蝕刻的端部並沿著每個第一半導體層210與第二半導體層220個別的端部形成內間隔物1200。用於上述內間隔物後製製程的內間隔物並未形成在保留的鈍化結構712上。
藉由化學氣相沉積(chemical vapor deposition; CVD)或藉由氮化物的單層摻雜(monolayer doping;MLD)在後接間隔物的反應性離子蝕刻(RIE),可以共形地(conformally)形成內間隔物1200。可以使用以下製程來沉積內間隔物1200,舉例而言:一共形沉積製程以及後續的等向性或非等向性回蝕,以移除在鰭狀物212的側壁上及基底202(半導體基底)的一表面上的多餘的間隔物材料。內間隔物1200的材料可以來自例如氮化矽、氮化矽硼碳(silicoboron carbonitride)、氮化矽碳(silicon carbonitride)、氮氧化矽碳(silicon carbon oxynitride)或適用於形成電晶體的絕緣性閘極側壁間隔物的作用的任何其他種類的介電材料(舉例而言:一介電材料,其具有的介電常數小於約5)。
第13圖繪示在半導體裝置200為一全繞式閘極場效電晶體的情況的內間隔物先製(inner spacer first)製程。在上述內間隔物先製製程,在形成鈍化層710之前形成內間隔物1200,但其他則與上述內間隔物後製製程類似。如第13圖的圖示範例所示,可以沿著每個第一半導體層210的已蝕刻端部形成內間隔物1200。在上述內間隔物先製製程,內間隔物1200是形成在鄰近每個源極/汲極磊晶區凹部610之處,對比於上述內間隔物後製製程在源極/汲極磊晶區凹部610的一些具有保留的鈍化結構712。
第14圖繪示在半導體裝置200為一全繞式閘極場效電晶體的情況的虛設閘極移除及導體閘極形成製程。在第14圖中,在各種製造階段之一,依序移除虛設閘極結構500與第一半導體層210。另外,已經彼此垂直分離的第二半導體層220,則為懸置的狀態。
可以藉由一蝕刻製程來移除虛設閘極結構500,舉例而言:反應性離子蝕刻或化學性氧化物移除(chemical oxide removal;COR)。接下來,藉由施加一選擇性蝕刻(舉例而言:氫氯酸(HCl)),從每個鰭狀物結構移除第一半導體層210,而保留實質上完整的第二半導體層220。在移除第一半導體層210之後,可以暴露出每個第二半導體層220的對應的底表面與頂表面。
一旦移除虛設閘極結構500並暴露出第二半導體層220的表面,可以在已移除虛設閘極結構500的區域以及接觸第二半導體層220的區域形成主動式閘極結構1400。
在一些實施例中,每個主動式閘極結構1400(導體閘極結構)包括一閘極介電質與一閘極金屬。例如,每個主動式閘極結構1400包括一閘極介電質(為了簡化而未繪示)與一閘極金屬1404。
上述閘極介電質包裹於每個第二半導體層220的周圍。上述閘極介電質可以以不同的高介電常數介電材料形成或以類似的高介電常數介電材料形成。例示的高介電常數介電材料包括Hf、Al、Zr、La、Mg、Ba、Ti、Pb或上述之組合的金屬氧化物或矽酸鹽。上述閘極介電質可以包括多個高介電常數介電材料的一堆疊物。可以使用任何適當的方法來沉積上述閘極介電質,包括例如分子束沉積(molecular beam deposition;MBD)、原子層沉積(atomic layer deposition;ALD)、電漿輔助化學氣相沉積或類似方法。在一些實施例中,上述閘極介電質可以視需求包括一實質上薄氧化物(舉例而言:SiO x)層。
閘極金屬1404可以包裹在第二半導體層220的周圍,而以上述閘極介電質置於其間。舉例而言,閘極金屬1404可以包括數個閘極金屬區段,其沿著Z方向彼此鄰接。每個上述閘極金屬區段可以不僅僅沿著一水平面(舉例而言:藉由X方向及Y方向擴展的平面)延伸,亦沿著一垂直方向(舉例而言:Z方向)延伸。如此,上述閘極金屬區段中的鄰接的二個可以靠近在一起而包裹在第二半導體層220中的對應的一個的周圍,而以上述閘極介電質置於其間。
閘極金屬1404可以包括多個金屬材料的一堆疊物。例如,閘極金屬1404可以是一p型功函數層、一n型功函數層、上述的多層或上述之組合。亦可以將上述功函數層稱為功函數金屬。例示的p型功函數金屬可以包括TiN、TaN、Ru、Mo、Al、WN、ZrSi 2、MoSi 2、TaSi 2、NiSi 2、其他適當的p型功函數材料或上述之組合。例示的n型功函數金屬可以包括Ti、Ag、TaAl、TaAlC、TiAlN、TaC、TaCN、TaSiN、Mn、Zr其他適當的n型功函數材料或上述之組合。功函數值是與上述功函數層的材料成分有關,因此,選擇上述功函數層的材料以調整其功函數,因此達成在所欲形成的裝置的一目標臨界電壓V t。上述一或多個功函數層可以藉由化學氣相沉積、物理氣相沉積(physical vapor deposition;PVD)、原子層沉積及/或其他適當的製程來沉積。
第15A與15B圖顯示第14圖的半導體裝置200的一部分的放大的剖面圖,此部分是顯示部分的主動式閘極結構1400(導體閘極)、第一半導體層210(第二半導體材料)(通道)及內間隔物1200的區域。如所見,如第15A圖所示,內間隔物1200的形狀可以是凹面。替代性地,如第15B圖所示,內間隔物1200的形狀可以是凸面。凹面或凸面以外的形狀亦包括。
第16圖是顯示根據一些實施例的半導體裝置200的透視圖,此裝置可以是一鰭式場效電晶體。半導體裝置200包括鰭狀物212,其延伸而高於基底且穿過淺溝槽隔離區400。導體閘極1100(主動式閘極)是形成在作為在源極/汲極結構900之間的通道的鰭狀物212上。層間介電質1000是設置在源極/汲極結構900的上方且鄰近導體閘極1100(主動式閘極)。
第17圖是根據一些實施例的半導體裝置200的透視圖,此裝置可以是一全繞式閘極場效電晶體。半導體裝置200包括鰭狀物212,其延伸而高於基底且穿過淺溝槽隔離區400。主動式閘極結構1400是形成在作為在源極/汲極結構900之間的通道的第二半導體層220之間。層間介電質1000是設置在源極/汲極結構900的上方且鄰近主動式閘極結構1400。
在本發明實施例的一個面向,揭露一種半導體裝置的製造方法。在一基底的上方形成複數個鰭狀物。形成複數個虛設閘極,其在上述鰭狀物的上方被圖形化,每個上述虛設閘極在上述圖形化的虛設閘極的側壁上具有一間隔物。使用上述圖形化的虛設閘極作為一遮罩,在上述鰭狀物形成複數個凹部。在上述鰭狀物的上方及在上述鰭狀物中的上述凹部形成一鈍化層。圖形化上述鈍化層,以僅在上述鰭狀物中的上述凹部中的一些留下一保留的鈍化結構。僅在上述鰭狀物中不具上述保留的鈍化結構的上述凹部磊晶形成複數個源極與汲極區。
在一實施例中,圖形化上述鈍化層包括:在上述鰭狀物的上方形成一圖形化的阻劑層;以及使用上述圖形化的阻劑層作為一蝕刻遮罩,蝕刻上述鈍化層。
在一實施例中,上述半導體裝置的製造方法更包括:在上述保留的鈍化結構的上方及上述源極與汲極區的上方,形成一層間介電層。
在一實施例中,上述半導體裝置的製造方法更包括:移除上述虛設閘極;以及以複數個導電閘極來替換上述虛設閘極。
在一實施例中,上述保留的鈍化結構是形成在上述鰭狀物中的上述開口的側壁上,而上述層間介電層是形成在上述鰭狀物中的上述凹部中的上述保留的鈍化結構上。
在一實施例中,每個上述鰭狀物包括交錯配置的複數個半導體子層與複數個犧牲層,上述半導體裝置的製造方法更包括:移除上述犧牲層而留下上述半導體子層。
在一實施例中,上述半導體裝置的製造方法更包括:形成複數個內間隔物,其橫向鄰近上述鰭狀物中的上述開口的側壁上的上述犧牲層。
在一實施例中,在形成上述鈍化層之前,形成上述內間隔物。
在一實施例中,上述鈍化層阻止在上述源極與汲極區的材料上的磊晶成長。
在一實施例中,上述鈍化層包括選自SiN、SiON、SiCN、SiOCN、SiO 2、SiC、HfO、Al 2O 3、Co、W與上述之組合所組成之族群的材料。
在本發明實施例的另一個面向,揭露一種半導體裝置。上述半導體裝置包括一基底。複數個鰭狀物置於上述基底的上方。複數個凹部置於每個上述鰭狀物。僅在上述凹部中的一些設置一鈍化層。僅在未具有上述鈍化層於其中的上述凹部設置源極與汲極區。
在一實施例中,上述鈍化層包括選自SiN、SiON、SiCN、SiOCN、SiO 2、SiC、HfO、Al 2O 3、Co、W與上述之組合所組成之族群的材料。
在一實施例中,每個上述鰭狀物包括複數個半導體子層。
在一實施例中,上述半導體裝置更包括:複數個內間隔物,其橫向鄰近上述鰭狀物中的上述凹部的側壁上的導電閘極材料。
在一實施例中,在上述內間隔物之間的上述導電閘極材料具有凹面的剖面或凸面的剖面中的一個。
在一實施例中,上述內間隔物並未置於具有上述鈍化層於其中的上述鰭狀物中的上述凹部。
在一實施例中,上述鈍化層是形成在上述鰭狀物中的上述凹部的側壁上,具有約0.3 nm至30 nm的一鈍化物厚度。
在一實施例中,上述鈍化層是形成在上述鰭狀物的頂部的上述凹部,在上述凹部具有一深度,為約0.3 nm至20 nm。
在一實施例中,上述鈍化層是形成在上述鰭狀物的頂部的上述凹部,具有在上述凹部外側的一深度,為約0.3 nm至30 nm。
在本發明實施例的另一個面向,揭露一種半導體裝置。上述半導體裝置包括一基底。複數個鰭狀物置於上述基底的上方,每個上述鰭狀物包括複數個半導體子層。複數個凹部置於每個上述鰭狀物。僅在上述凹部中的一些設置一鈍化層。複數個內間隔物,其橫向鄰近上述鰭狀物中的上述凹部的側壁上的導電閘極材料。上述內間隔物並未置於具有上述鈍化層於其中的上述鰭狀物中的上述凹部。
前述內文概述了許多實施例的特徵,使所屬技術領域中具有通常知識者可以從各個方面更佳地了解本發明實施例。所屬技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。所屬技術領域中具有通常知識者也應了解這些均等的結構並未背離本發明實施例的發明精神與範圍。在不背離本發明實施例的發明精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改。
100:方法 102,104,106,108,110,112,114,116,118,120:操作 200:半導體裝置 202:基底 203:表面 208:光敏層 210:第一半導體層 212,212A:鰭狀物 213:溝槽 220:第二半導體層 400:隔離區(淺溝槽隔離區) 401:頂表面 500:虛設閘極結構 505:凹部 510:間隔物 610:源極/汲極磊晶區凹部 710:鈍化層 712:保留的鈍化結構 900:源極/汲極結構 1000:層間介電質 1100:導體閘極 1110:閘極介電質 1120:閘極電極 1200:內間隔物 1400:主動式閘極結構 1404:閘極金屬 Th 1,Th 2,Th 3:厚度
藉由以下的詳述配合所附圖式可更加理解本文揭露的內容。要強調的是,根據產業上的標準作業,各個部件(feature)並未按照比例繪製。事實上,為了能清楚地討論,可能任意地放大或縮小各個部件的尺寸。 第1圖顯示根據一些實施例製作一半導體裝置的一例示方法的流程圖。 第2A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第2B圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第17圖的透視圖的Y-Y方向)切下,此裝置可以是一全繞式閘極場效電晶體。 第3A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第3B圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第17圖的透視圖的Y-Y方向)切下,此裝置可以是一全繞式閘極場效電晶體。 第4圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第5A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第5B圖顯示一剖面圖,其沿著根據一些實施例的具有通道且對應於第5A圖的方向(在第16圖的X-X方向)切下。 第6A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第6B圖顯示一剖面圖,其沿著根據一些實施例的具有通道且對應於第6A圖的方向(在第16圖的X-X方向)切下。 第7A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第7B圖顯示一剖面圖,其沿著根據一些實施例的具有通道且對應於第7A圖的方向(在第16圖的X-X方向)切下。 第8A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第8B圖顯示一剖面圖,其沿著根據一些實施例的具有通道且對應於第8A圖的方向(在第16圖的X-X方向)切下。 第9A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第9B圖顯示一剖面圖,其沿著根據一些實施例的具有通道且對應於第9A圖的方向(在第16圖的X-X方向)切下。 第10A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第10B圖顯示一剖面圖,其沿著根據一些實施例的具有通道且對應於第10A圖的方向(在第16圖的X-X方向)切下。 第11A圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法在各種製造階段的期間製作的一半導體裝置的不具閘極的方向(在第16圖的透視圖的Y-Y方向)切下。 第11B圖顯示一剖面圖,其沿著根據一些實施例的具有通道且對應於第11A圖的方向(在第16圖的X-X方向)切下。 第12圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法使用一內間隔物後製製程製作的一半導體裝置的具有通道的方向(在第17圖的透視圖的X-X方向)切下,此裝置可以是一全繞式閘極場效電晶體。 第13圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法使用一內間隔物先製製程製作的一半導體裝置的具有通道的方向(在第17圖的透視圖的X-X方向)切下,此裝置可以是一全繞式閘極場效電晶體。 第14圖顯示一剖面圖,其沿著根據一些實施例藉由第1圖的方法製作的一半導體裝置的具有通道的方向(在第17圖的透視圖的X-X方向)切下,其顯示虛設閘極的移除及導體閘極的形成,此裝置可以是一全繞式閘極場效電晶體。 第15A圖顯示根據一些實施例的第14圖的裝置的局部放大的剖面圖,其顯示部分的導體閘極、第二半導體材料(通道)及內間隔物的區域。 第15B圖顯示根據一些實施例的第14圖的裝置的局部放大的剖面圖,其顯示部分的導體閘極、第二半導體材料(通道)及內間隔物的區域。 第16圖是根據一些實施例的一半導體裝置的透視圖,此裝置可以是一鰭式場效電晶體。 第17圖是根據一些實施例的一半導體裝置的透視圖,此裝置可以是一全繞式閘極場效電晶體。
100:方法
102,104,106,108,110,112,114,116,118,120:操作

Claims (1)

  1. 一種半導體裝置的製造方法,包括: 在一基底的上方形成複數個鰭狀物; 形成複數個虛設閘極,其在該些鰭狀物的上方被圖形化,每個該些虛設閘極在該些圖形化的虛設閘極的側壁上具有一間隔物; 藉由使用該些圖形化的虛設閘極作為一遮罩,在該些鰭狀物形成複數個凹部; 在該些鰭狀物的上方及在該些鰭狀物中的該些凹部形成一鈍化層; 圖形化該鈍化層,以僅在該些鰭狀物中的該些凹部中的一些留下一保留的鈍化結構;以及 僅在該些鰭狀物中不具該保留的鈍化結構的該些凹部磊晶形成複數個源極與汲極區。
TW111120997A 2021-07-15 2022-06-07 半導體裝置的製造方法 TW202305896A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/376,960 US11854899B2 (en) 2021-07-15 2021-07-15 Semiconductor devices and methods of manufacturing thereof
US17/376,960 2021-07-15

Publications (1)

Publication Number Publication Date
TW202305896A true TW202305896A (zh) 2023-02-01

Family

ID=84062143

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111120997A TW202305896A (zh) 2021-07-15 2022-06-07 半導體裝置的製造方法

Country Status (3)

Country Link
US (2) US11854899B2 (zh)
CN (1) CN115377001A (zh)
TW (1) TW202305896A (zh)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102482877B1 (ko) * 2016-02-01 2022-12-29 삼성전자 주식회사 집적회로 소자 및 그 제조 방법

Also Published As

Publication number Publication date
CN115377001A (zh) 2022-11-22
US20230016605A1 (en) 2023-01-19
US20240014073A1 (en) 2024-01-11
US11854899B2 (en) 2023-12-26

Similar Documents

Publication Publication Date Title
KR102399747B1 (ko) 나노 시트 전계 효과 트랜지스터 디바이스 및 형성 방법
TW202013531A (zh) 半導體裝置之形成方法
CN105428394B (zh) 鳍部件的结构及其制造方法
US11973129B2 (en) Semiconductor device structure with inner spacer layer and method for forming the same
KR20210134215A (ko) 에어 갭을 가지는 후면 유전체 층을 갖는 집적 회로 구조체
US11545490B2 (en) Semiconductor structure and method for forming the same
CN109427595B (zh) 鳍型场效晶体管装置及其形成方法
US20220359765A1 (en) Method of forming semiconductor device
US20220352334A1 (en) Multi-Gate Field-Effect Transistors and Methods of Forming the Same
CN113539964A (zh) 制造半导体装置的方法
TW201913749A (zh) 半導體裝置及其形成方法
US11742387B2 (en) Hybrid channel semiconductor device and method
TWI804188B (zh) 半導體裝置及其製造方法
TW202217971A (zh) 半導體裝置之製造方法
US11854899B2 (en) Semiconductor devices and methods of manufacturing thereof
CN107706110B (zh) FinFET器件的制造方法
US11791403B2 (en) Semiconductor devices and methods of manufacturing thereof
US11855179B2 (en) Semiconductor devices and methods of manufacturing thereof
US20230061323A1 (en) Semiconductor devices and methods of manufacturing thereof
TWI795774B (zh) 填充結構及其製造方法
TWI812339B (zh) 半導體裝置及其製造方法
US20230387261A1 (en) Semiconductor device and manufacturing method thereof
US20230395693A1 (en) Semiconductor device and manufacturing method thereof
US20240128364A1 (en) Semiconductor device and formation method thereof
US20230402512A1 (en) Semiconductor device with dielectric liners on gate refill metal