TW202217971A - 半導體裝置之製造方法 - Google Patents

半導體裝置之製造方法 Download PDF

Info

Publication number
TW202217971A
TW202217971A TW110129003A TW110129003A TW202217971A TW 202217971 A TW202217971 A TW 202217971A TW 110129003 A TW110129003 A TW 110129003A TW 110129003 A TW110129003 A TW 110129003A TW 202217971 A TW202217971 A TW 202217971A
Authority
TW
Taiwan
Prior art keywords
dummy
semiconductor
gate
fin
semiconductor layer
Prior art date
Application number
TW110129003A
Other languages
English (en)
Inventor
林士堯
陳振平
高魁佑
李筱雯
林志翰
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202217971A publication Critical patent/TW202217971A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/6681Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET using dummy structures having essentially the same shape as the semiconductor body, e.g. to provide stability
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Abstract

提供一種半導體裝置之製造方法。此方法包括形成多個半導體鰭部於一基底上。形成一第一虛置閘極於半導體鰭部上。形成一凹槽於第一虛置閘極上,且凹槽位於半導體鰭部之間。形成一虛置鰭部材料於凹槽內。去除部分的虛置鰭部材料,以露出第一虛置閘極的上表面,並形成一虛置鰭部。形成一第二虛置閘極於第一虛置閘極的暴露上表面上。

Description

半導體裝置之製造方法
本發明實施例係關於一種半導體技術,且特別為關於一種半導體裝置及其製造方法。
半導體積體電路(IC)產業經歷了指數型快速增長。積體電路(IC) 材料及設計方面的技術進步產生了多世代的的積體電路(IC),每一世代積體電路(IC)的電路都比上一世代更小更加複雜。在積體電路(IC)演進的製程期間,功能密度(即,每一晶片面積上內連接裝置的數量)普遍增加,而幾何尺寸(即,使用製造製程可形成的最小部件(或線路))卻為縮小。此微縮也增加了積體電路結構(例如,三維電晶體)及製程的複雜性,為了實現這些進步,需在積體電路製程及製造進行相似的發展。舉例來說,當裝置尺寸不斷縮小時,場效電晶體的裝置效能(例如,與各種缺陷相關的裝置效能退化)與製造成本變得更具挑戰性。儘管總體上足以應對此種挑戰的方法,然而其在所有方面並非完全令人滿意。
鰭部場效電晶體(FinFET)裝置正成為積體電路中的常用裝置。鰭部場效電晶體(FinFET)具有三維結構,包括自基底中突出的鰭部。閘極結構用以控制電荷載子於鰭部場效電晶體(FinFET)的導電通道內的流動,包圍著鰭部。舉例來說,在三閘極鰭部場效電晶體(FinFET)中,閘極結構包圍著鰭部的三個側面,因而形成導電通道於鰭部的三個側面。
在當代半導體裝置製造製程中,大量的半導體裝置(例如,場效電晶體)製造於單個晶圓上。非平面電晶體裝置結構(例如,鰭式電晶體(“FinFET”),可提供比平面電晶體更高的裝置密度及效能。一些先進的非平面電晶體裝置結構,如奈米片(或奈米線)電晶體,可進一步提高比鰭部場效電晶體(FinFET)效能。相較於閘極結構局部包圍(例如,下跨)通道的鰭部場效電晶體(FinFET),奈米片電晶體一般包括一閘極結構,其包圍著一或多個奈米片的整個周圍,以改善對通道電流的控制。舉例來說,在具有近似尺寸的鰭部場效電晶體(FinFET)及奈米片電晶體中,奈米片電晶體可呈現更大的驅動電流(I on),更小的次閾值漏電流(I off)等等。此種閘極結構完全環繞其通道的電晶體通常稱作閘極全繞式(gate-all-around, GAA)電晶體或閘極全繞式場效電晶體(GAAFET)。
在一些實施例中,提供一種半導體裝置之製造方法。上述方法包括形成多個半導體鰭部於一基底上。形成一第一虛置閘極於半導體鰭部上。形成一凹槽第一虛置閘極上,且凹槽位於半導體鰭部之間。形成一虛置鰭部材料於凹槽內。去除一部分的虛置鰭部材料,以露出第一虛置閘極的一上表面,並形成一虛置鰭部。形成一第二虛置閘極於第一虛置閘極的露出的上表面上。
在一些實施例中,提供一種製造半導體裝置之製造方法。上述方法包括形成多個半導體鰭部於一基底上。形成一第一虛置閘極於半導體鰭部上。形成一凹槽於第一虛置閘極上,凹槽位於半導體鰭部之間。形成一材料於凹槽內。去除一部分的材料,以露出第一虛置閘極的一上表面。
在一些實施例中,提供一種半導體裝置。半導體裝置包括一基底。一介電隔離結構位於基底上,且具有一水平的上表面。具有多個半導體鰭部側壁的多個半導體鰭部位於基底上。 具有多個虛置鰭部側壁的一虛置鰭部位於半導體鰭部之間,且位於介電隔離結構上。一導電閘極位於半導體鰭部及虛置鰭部上,且接觸介電隔離結構。介電隔離結構的水平上表面與相鄰半導體鰭部側壁之間的角度大於90°,且介電隔離結構的水平上表面與相鄰虛置鰭部側壁之間的角度小於90°。
以下的揭露提供許多不同的實施例或範例,以實施本發明的不同特徵部件。而以下的揭露為敘述各個部件及其排列方式的特定範例,以求簡化本揭露。當然,這些僅為範例繪示並非用以所定義本發明。舉例來說,若為以下的揭露敘述了將一第一特徵部件形成於一第二特徵部件之上或上方,即表示其包含了所形成的上述第一特徵部件與上述第二特徵部件為直接接觸的實施例,亦包含了尚可將附加的特徵部件形成於上述第一特徵部件與上述第二特徵部件之間,而使上述第一特徵部件與上述第二特徵部件可能未直接接觸的實施例。另外,本揭露於各個不同範例中會重複標號及/或文字。重複為為了達到簡化及明確目的,而非自列指定所探討的各個不同實施例及/或配置之間的關係。
再者,於空間上的相關用語,例如“下方”、“之下”、“下”、“上方”、“上”等等於此處係用以容易表達出本繪示書中所繪示的圖式中元件或特徵部件與另外的元件或特徵部件的關係。這些空間上的相關用語除了涵蓋圖式所繪示的方位外,也涵蓋裝置於使用或操作中的不同方位。此裝置可具有不同方位(旋轉90度或其它方位)且此處所使用的空間上的相關符號同樣有相應的解釋。
本揭露的實施例為形成非平面式電晶體的背景下進行說明,特別為形成具有一導通通道超出設置基底的平面的電晶體的背景下進行說明。在一些實施例中,形成多個半導體鰭部於一基底上。隨後形成一第一虛置閘極於半導體鰭部上。之後形成一凹槽於第一虛置閘極內,其中凹槽位於半導體鰭部之間。隨後,形成一虛置鰭部材料於凹槽內,並去除局部虛置鰭部材料,以露出第一虛置閘的上表面並形成一虛置鰭部。形成一第二虛置體閘極於第一虛置體閘極的露出上表面上。
透過上述方法形成的鰭部式電晶體可有利地避免在虛置閘極形成期間出現空洞。在鰭部場效電晶體(FinFET)及閘極全繞式場效電晶體(GAAFET)生產中,製程可能包括形成虛置鰭部(虛置通道)及虛置閘極。在沉積虛置閘極材料之前,在真實通道(半導體鰭部)之間形成虛置通道的情況下,在虛置閘極的製造中可能會出現空孔或縫隙。根據所揭露的實施例,在沉積虛置閘材料之前,沉積一第一虛置閘材料於半導體鰭部上。此製程步驟順序避免在第一虛置閘極材料中形成空孔或縫隙。一旦沉積完第一虛置閘極材料,便會形成虛置鰭部,接著為一第二虛置閘極材料的沉積,以完成虛置閘極材料的沉積。如此一來,根據一些實施例,可同時採用虛置鰭部及虛置閘極的製程,同時避免在虛置閘極材料內形成空孔或縫隙。根據一些實施例,所述方法使裝置良率獲得改善。
第1圖繪示了根據本揭露的一或多個實施例的形成非平面式電晶體裝置的方法100流程圖。舉例來說,方法100的至少一些操作(或步驟)可用於形成鰭部場效電晶體(FinFET)或閘極全繞式 (GAA)或電晶體裝置,例如,奈米片電晶體裝置、奈米線電晶體裝置、垂直電晶體裝置或相似裝置。再者,方法100可用於形成各別導電型的閘極全繞式 (GAA)電晶體(或鰭部場效電晶體(FinFET))裝置,例如,n型閘極全繞式 (GAA)電晶體裝置或p型閘極全繞式 (GAA)電晶體裝置。此處用語 “n型”可稱作具有電子作為導電載子的電晶體的導電型,而此處用語 “p型”可稱作可稱為具有電洞作為導電載子的電晶體的導電型。
參照第1圖,方法100自操作步驟102開始,其中提供一半導體基底。方法100繼續進行至操作步驟104,其中形成多個半導體鰭部延伸至半導體基底的主要表面以外。方法100繼續進行至操作步驟106,其中形成多個隔離區。方法100繼續進行至操作步驟108,其中形成一第一虛置閘極於半導體鰭部及隔離區上。方法100繼續進行至操作步驟110,其中形成一凹槽於半導體鰭部之間的第一虛置閘極內。方法100繼續進行至操作步驟112,其中形成一虛置鰭部材料於凹槽內。方法100繼續進行至操作步驟114,其中去除局部虛置鰭部材料,以露出第一虛置閘的上表面,並留下一虛置鰭部於凹槽內。方法100繼續進行至操作步驟116,其中形成一第二虛置閘極於第一虛置閘極的上表面上。方法100繼續進行至操作步驟118,其中形成多個源極/汲極結構。方法100繼續進行至操作步驟120,其中取代第一及第二虛置閘極為主動閘極。方法100繼續進行至操作步驟122,其中形成一介電隔離於覆蓋主動閘極的虛置鰭部上。
對應於第1圖的操作步驟102,第2圖繪示出根據一些實施例之鰭部場效電晶體(FinFET)200的剖面示意圖,包括處於製造的多個階段其中之一的一基底202。基底202可為一半導體基底,如塊材半導體、絕緣體上覆半導體(semiconductor-on-insulator, SOI)基底或相似物,其可為摻雜的(例如,用p型或n型摻雜物)或未摻雜的。基底202可為一晶圓,例如矽晶圓。一般來說,絕緣體上覆半導體(SOI)基底包括形成於絕緣體層上的一半導體材料層。絕緣層可為埋入式氧化(buried oxide, BOX)層、氧化矽層或相似物。 絕緣層提供於一基底上,通常為矽或玻璃基底。也可使用其他基底,如多層或漸變基底。在一些實施例中,基底202的半導體材料可包括矽;鍺;化合物半導體(包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦);合金半導體(包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP);或其組合。
對應於第1圖的操作步驟104,第3圖繪示出根據一些實施例之鰭部場效電晶體(FinFET)200的剖面示意圖,包括在製造的多個階段其中之一的多個半導體鰭部312。半導體鰭部312由以下至少一些製程所形成。半導體鰭部312可使用微影技術形成。光阻可形成於半導體基底202上並進行圖案化。光阻可透過開口蝕刻,以露出位於下方的半導體基底202。然後對露出的半導體基底202進行蝕刻,以形成多個溝槽313,而露出半導體基底202的表面303。溝槽313因而形成於相鄰的半導體鰭部312之間,這些鰭部自半導體基底202延伸。半導體鰭部312各自從表面303向上延伸。溝槽313可為彼此平行的條狀(從鰭部場效電晶體(FinFET)200的頂部來看),且彼此之間緊密間隔開。在半導體鰭部312形成後,去除光阻。隨後,可進行清洗製程,以去除半導體基底202的原生氧化物。此\清洗可使用稀釋的氫氟酸(diluted hydrofluoric, DHF)或類似物來進行。
對應於第1圖的操作步驟106,第4圖繪示出根據一些實施例之鰭部場效電晶體(FinFET)200的剖面示意圖,包括在製造的多個階段其中之一的多個淺溝槽隔離(STI)區400。淺溝槽隔離(STI)區400由絕緣材料形成,可相互電性隔離相鄰的鰭部。絕緣材料可為氧化物(例如,氧化矽)、氮化物或相似物或其組合,並可透過高密度電漿化學氣相沉積(high density plasma chemical vapor deposition, HDP-CVD)、流動式化學氣相沉積(flowable CVD, FCVD)(例如,在遠端電漿系統中沉積CVD類材料及進行後固化,使其轉換為另一種材料,如氧化物),或相似方法或其組合形成。可使用其他絕緣材料及/或其他形成製程。在一些實施例中,絕緣材料可為透過流動式化學氣相沉積(FCVD)製程形成的氧化矽。一旦形成絕緣材料,可進行一退火處理。平坦化製程(例如,化學機械研磨(chemical mechanical polish, CMP),可去除任何多餘的絕緣材料,並形成共平面 (未繪示)的淺溝槽隔離(STI)區400上表面及半導體鰭部312上表面。
在一些實施例中,淺溝槽隔離(STI)區400包括一襯層(例如,襯層氧化物(未繪示))位於各個淺溝槽隔離(STI)區400與基底202(鰭部312)之間界面。在一些實施例中,形成襯層氧化物是為了可減少位於基底202與淺溝槽隔離(STI)區400之間界面的結晶缺陷。同樣地,襯層氧化物也可用於減少鰭部312與淺溝槽隔離(STI)區400之間界面的結晶缺陷。襯層氧化物(例如,氧化矽)可為一熱氧化物,其為基底202的表面層並透過熱氧化而形成,然而其他合適的方法也可用於形成襯層氧化物。
接下來,凹陷淺溝槽隔離(STI)區400,以形成多個淺溝槽隔離(shallow trench isolation, STI)區400,如第4圖所示。凹陷淺溝槽隔離(STI)區400,使半導體鰭部312(以下簡稱 “鰭部312A”)的上部從相鄰的淺溝槽隔離(STI)區400之間突出。換句話說,鰭部312A是從淺溝槽隔離(STI)區400的上表面401突出。淺溝槽隔離(STI)區400的上表面401可具有一平面(如圖所示)、一凸面、一凹面(例如,碟化)或其組合。淺溝槽隔離(STI)區400的上表面401可透過適當的蝕刻形成為平的、凸的及/或凹的。淺溝槽隔離(STI)區400可採用可接受的蝕刻製程進行凹陷,例如對淺溝槽隔離(STI)區400的材料具有選擇性的蝕刻。舉例來說,可使用稀氫氟酸(DHF)進行乾蝕刻或濕蝕刻,以凹陷淺溝槽隔離(STI)區400。
對應於第1圖的操作步驟108,第5圖繪示出根據一些實施例之鰭部場效電晶體(FinFET)200的剖面示意圖,包括處於製造的多個階段其中之一的一第一虛置閘結構500。沉積第一虛置閘極結構500於半導體鰭部312上。舉例來說,第一虛置閘極結構500可由矽或矽鍺形成。第一虛置閘極結構500可以順應性方式並具有一初始凹槽502形成於半導體鰭部之間及上方。
對應於第1圖的操作步驟110,第6圖繪示出根據一些實施例之鰭部場效電晶體(FinFET)200的剖面示意圖,包括處於製造的多個階段其中之一的形成一凹槽600於第一虛置閘結構500內。第一虛置閘極結構500內所形成的凹槽600可形成於初始凹槽502內。舉例來說,凹槽600可透過使用圖案化光阻作為蝕刻罩幕的微影製程形成。凹槽600可透過異向性蝕刻形成,例如乾蝕刻。可形成凹槽600,以暴露出位於下方的淺溝槽隔離(STI)區400。
形成凹槽600於第一虛置閘極結構500內可進一步形成具有深度D的一凹槽410於下方的淺溝槽隔離(STI)區400內,取決於第一虛置閘極結構500與下方淺溝槽隔離(STI)區400之間的蝕刻選擇比。對於高蝕刻選擇性蝕刻第一虛置閘極結構500,凹槽410的深度D可很小或不存在。對第一虛置閘極結構500的高蝕刻選擇性可透過調整氣體選擇而實現。舉例來說,相較於Br基蝕刻,F基蝕刻具有高介電蝕刻率。在另一示例中,高蝕刻選擇性可透過調整蝕刻偏壓功率而實現。舉例來說,凹槽D的尺寸可約在0nm至100nm的範圍。
對應於第1圖的操作步驟112,第7A圖繪示出鰭部場效電晶體(FinFET)200的剖面示意圖,包括形成虛置鰭部材料700於凹槽600內及第一虛置閘極500的上表面504上。舉例來說,虛置鰭部材料700可為一種介電材料。虛置鰭部材料700可包括選自氧化矽、氮化矽、碳化矽、碳氧化矽、氮氧化矽、氮碳化矽、氮碳氧化矽及其組合的材料。虛置鰭部材料700可透過高密度電漿化學氣相沉積(HDP-CVD)、流動式化學氣相沉積(FCVD) (例如,在遠端電漿系統中沉積化學氣相沉積(CVD)類材料及進行後固化,使其轉換為另一種材料,例如氧化物)或相似方法或其組合形成。在其他一些實施例中,虛置鰭部材料700可包括高k值介電材料。因此,虛置鰭部材料700可具有大於約4.0或甚至大於約7.0的k值,並可包括金屬氧化物或Hf、Al、Zr、La、Mg、Ba、Ti、Pb及其組合的矽酸鹽。舉例來說,虛置鰭部材料700可為TaN、TaO或HfO。高k值虛置鰭部材料700的形成方法可包括CVD分子束沉積(molecular beam deposition, MBD)、原子層沉積(atomic layer deposition,  ALD)、PECVD及相似方法。
在一些實施例中,虛置鰭部材料700可由單一材料形成(如第7A圖所示)。或者,可由多個子層形成(如第7B圖所示),其中子層可具有相同、相似或不同的組成。第7B圖繪示出虛置鰭部材料700具有一第一虛置鰭部子層700a及一第二虛置鰭部子層700b,其中第一虛置鰭部子層700a形成於凹槽600內,而第二虛置鰭部子層700b形成於第一虛置鰭部子層700a上。第一虛置鰭部子層700a及第二虛置鰭部子層700b都可以順應性的方式形成。
對應於第1圖的操作步驟114,第8A圖繪示出鰭部場效電晶體(FinFET)200的剖面示意圖,包括其中去除局部的虛置鰭部材料700,而露出第一虛置閘極結構500的上表面504並於凹槽內留下虛置鰭部800。如以上所述,虛置鰭部材料700可為單一材料,也可包括子層700a及700b。可去除虛置鰭部材料700的上部區域,以露出第一虛置閘極500的上表面504,並於凹槽600內留下虛置鰭部800,其中上述去除可為一平坦化製程及/或一回蝕刻製程。平坦化製程可包括化學機械研磨(CMP)。舉例來說,回蝕刻製程可為異向性或等向性。
可蝕刻或研磨虛置鰭部材料700,以將虛置鰭部材料700留於凹槽內,其上表面與第一虛置閘極500的上表面504齊平。 或者,可蝕刻或研磨虛置鰭部材料700,以將虛置鰭部材料700留在凹槽600內,其上表面低於第一虛置閘極500的上表面504,如第8B及8C圖所示。
舉例來說,虛置鰭部材料700的回蝕刻製程可為異向性的或等向性的。如第8B圖所示,對於異向性的回蝕刻,回蝕刻可使子層700a及700b的上表面留下V形狀,而如第8C圖所示,對於等向性的回蝕刻,回蝕刻可使子層700a及700b的上表面留下一平面形。對於異向性蝕刻,具體的蝕刻劑取決於虛置鰭部材料700的材料。舉例來說,用於異向性蝕刻的蝕刻劑可為乾蝕刻劑。對於等向性的蝕刻,具體的蝕刻劑也取決於虛置鰭部材料700的材料。舉例來說,用於等向性蝕刻的蝕刻劑可為濕蝕刻劑。
在一些實施例中,如第8B及8C圖所示,可形成虛置鰭部材料700的第三子層700c,以填充位於子層700a及700b上方的凹槽600的一上部區域601。舉例來說,在順應性沉積第三子層700c於第一虛置閘極500上並進入凹槽600的上部區域601之後,回蝕刻或研磨第三子層700c,以自第一虛置閘極500的上表面504上去除第三子層700c。
舉例來說,子層的數量可在1至10之間。對於n個子層,第一n-1個子層可順應性形成於凹槽600內,然後回蝕刻以露出凹槽600的上部區域601。第n個子層的沉積填滿凹槽600,然後進行平坦化,以從第一虛置閘極500的上表面504中去除第n個子層。
對應於第1圖的操作步驟116,第9圖繪示出鰭部場效電晶體(FinFET)200的剖面示意圖,包括形成一第二虛置閘極900於第一虛置閘極500上。第二虛置閘極900可與第一虛置閘極500具有相同的材料、相似的材料或不同的材料。舉例來說,第二虛置閘極900可由矽或矽鍺形成。第二虛置像閘極900可形成於第一虛置像閘極500上,並位於虛置鰭部800上。
對應於第1圖的操作步驟118,第10圖繪示出形成源極/汲極區1000的鰭部場效電晶體(FinFET)200的剖面示意圖。第10圖的剖面為沿著第17圖中的X’-X’線。源極/汲極區1000形成於包括第一虛置閘極500及第二虛置閘極900的虛置閘極(未繪示於第10圖)的兩相對側。
源極/汲極區1000透過磊晶生長半導體材料於半導體鰭部312A的鰭部凹槽內而形成。 因此,可理解的是,儘管源極/汲極區1000在垂直方向上與鰭部312隔開,然而各個源極/汲極區1000皆自鰭部312A的端點延伸(例如,物理連接至端點),鰭部312A作為鰭部場效電晶體(FinFET)200的導電通道。可使用各種合適的方法來磊晶生長源極/汲極區1000,例如,金屬有機化學氣相沉積(metal-organic CVD, MOCVD)、分子束磊晶(MBE)、液相磊晶(liquid phase epitaxy, LPE)、氣相磊晶(vapor phase epitaxy, VPE)、選擇性磊晶生長(selective epitaxial growth, SEG)、相似方法或其組合。
在一些實施例中,當所得的鰭部場效電晶體(FinFET)200為n型FinFET時,源極/汲極區1000可包括碳化矽(SiC)、磷化矽(SiP)、磷摻雜矽碳(SiCP)或相似物。當所得的鰭部場效電晶體(FinFET)200為p型FinFET時,源極/汲極區1000可包括SiGe及p型雜質,如硼或銦。
可植入摻雜物於源極/汲極區1000以形成源極/汲極區1000,然後進行一退火製程。佈植製程可包括形成及圖案化一罩幕(例如,光阻),以覆蓋佈植製程中受保護的鰭部場效電晶體(FinFET)200區域。源極/汲極區1000可具有一雜質(例如,摻雜物)濃度約在1×10 19cm -3至1×10 21cm -3之間範圍。P型雜質(例如,硼或銦)可植入於P型電晶體的源極/汲極區1000內。N型雜質(例如,磷或砷化物)可植入於N型電晶體的源極/汲極區1000內。在一些實施例中,磊晶源極/汲極區可於生長期間進行原位摻雜。
對應於第1圖的操作步驟120,第11圖繪示出鰭部場效電晶體(FinFET)200的剖面示意圖,其中第一虛置閘極500及第二虛置閘極900取代為主動閘極1100結構。在用主動閘極1100結構(也可稱取代閘極結構或金屬閘極結構)取代第一虛置閘極500及第二虛置閘極900之後,進行一示例性後閘極製程(有時稱作取代閘極製程)。
在一些實施例中,主動閘極1100結構可包括至少一閘極介電層1102及至少一導電閘極電極1104,如第11圖的剖面示意圖所示。導電閘極電極1104覆蓋半導體鰭部312A的中心部,而閘極介電層1102夾在其間。閘極介電層1102可包括高k值介電材料(例如,k值大於約4.0或甚至大於約7.0)。 在上述實施例中,高k值閘極介電層1102可包括選自以下材料:Al 2O 3、HfAlO、HfAlON、AlZrO、HfO 2、HfSiO x、HfAlO x、HfZrSiO x、HfSiON、LaAlO 3、ZrO 2或其組合。高k值閘極介電層1102可用合適的製程形成,例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、電鍍或其組合。導電閘極電極1104可包括金屬材料,例如,Al、Cu、W、Ti、Ta、TiN、TiAl、TiAlN、TaN、NiSi、CoSi或其組合。在其他一些實施例中,導電閘極電極1104可包括多晶矽材料。多晶矽材料可被摻雜均勻或不均勻的摻雜濃度。導電閘極電極1104可使用合適的製程形成,例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、電鍍或其組合。
對應於第1圖的操作步驟122,第12圖繪示出鰭部場效電晶體(FinFET)200的剖面示意圖,其中形成介電隔離物於虛置鰭部800上,虛置鰭部最初為主動閘極1100所覆蓋。在去除第一虛置閘極500及第二虛置閘極900之後,可形成主動閘極1100,以覆蓋虛置鰭部800。在一些實施例中,虛置鰭部800被主動閘極覆蓋。
在其他實施例中,如第12圖所示,可透過在主動閘極的區域之間提供介電隔離物1200而使主動閘極1100的區域彼此分開。舉例來說,形成凹槽1210於主動閘極1100內,以露出虛置鰭部800,然後以介電隔離物1200填充凹槽1210。
介電隔離物1200可包括一介電材料。舉例來說,介電材料可為氧化矽、氮化矽、氮氧化矽、碳化矽、氮碳化矽、氮碳氧化矽、碳氧化矽、其多層或相似物。介電隔離物1200可透過使用任何合適的方法(例如,化學氣相沉積(CVD)、PECVD或流動式化學氣相沉積(FCVD)),沉積介電材料於凹槽1210內而形成。在沉積之後,可進行化學機械研磨(CMP),以自餘留的主動閘極1100去除任何多餘的介電材料。
第2-12圖繪示出具有半導體鰭部312的鰭部場效電晶體(FinFET)200的製造方法。或者,也可形成其他電晶體裝置,例如閘極全繞式場效電晶體(GAAFET)。以下說明代替鰭部場效電晶體(FinFET)的閘極全繞式場效電晶體(GAAFET)的製造,其步驟是用交替的第一半導體層1320(作為犧牲層)及第二半導體層1322所形成半導體鰭部1312,用於閘極全繞式場效電晶體(GAAFET)裝置1300,如第13圖所示,對於閘極全繞式場效電晶體(GAAFET)裝置的生產,其取代第3圖的半導體鰭部312的製作。 第13圖繪示出對應於第9圖的結構,但用於閘極全繞式場效電晶體(GAAFET)裝置。
如第13圖的示例所示,第一半導體層1320及第二半導體層1322形成位於半導體基底202上的一堆疊。第一半導體層1320及第二半導體層1322交替設置於彼此的頂部(例如,沿Z方向)以形成堆疊。舉例來說,第二半導體層1322的其中一者設置於第一半導體層1320的其中一者上,然後第一半導體層1320的其中另一者設置於第二半導體層1322上,如此反復。
堆疊可包括任何數量所交替設置的第一半導體層1320及第二半導體層1322。第一半導體層1320及第二半導體層1322可具有不同的厚度。第一半導體層1320從一層到另一層可具有不同厚度。第二半導體層1322從一層到另一層可具有不同的厚度。第一半導體層1320及第二半導體層1322各自的厚度可從幾奈米到幾十奈米。 堆疊中的第一層可厚於其他第一半導體層1320及第二半導體層1322。在一實施例中,第一半導體層1320中各個的厚度約在5奈米(nm)至20nm的範圍,且第二半導體層1322中各個的厚度約在5nm至20nm的範圍。
第一半導體層1320及第二半導體層1322兩者具有不同的組成。在各種不同實施例中,第一半導體層1320及第二半導體層1322兩者具有提供各層之間不同蝕刻選擇性的組成,特別是使第一半導體層1320在去除第一半導體層1320的製程期間作為犧牲層。
在各種不同實施例中,可特意摻雜第一半導體層1322。舉例來說,當閘極全繞式 (GAA)電晶體裝置1300配置為n型(且操作於增強模式)時,第二半導體層1322中各個可為摻雜p型摻雜物(例如,硼(B)、鋁(Al)、銦(In)及鎵(Ga))的矽。而當閘極全繞式 (GAA)電晶體裝置1300配置為p型(且操作於增強模式)時,第二半導體層1322中各個可為摻雜n型摻雜物(例如,磷(P)、砷(As)、銻(Sb))的矽。在另一示例中,當閘極全繞式 (GAA)電晶體裝置1300配置為n型(且操作於空乏模式)時,第二半導體層1322中各個可為摻雜n型摻雜物的矽;而當閘極全繞式 (GAA)電晶體裝置1300配置為p型(且操作於空乏模式)時,第二半導體層1322中各個可為摻雜p型摻雜劑的矽。在一些實施例中,第二半導體層1322中各個為Si 1-xGe x,其包括莫耳比小於50%(x<0.5)的Ge。
第一半導體層1320及第二半導體層1322中的任一者可包括其他材料,例如化合物半導體(例如,碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦)、合金半導體(例如,GaAsP、AlInAs、AlGaAs、InGaAs、GaInP及/或GaInAsP)或者其組合。第一半導體層1320及第二半導體層1322的材料可根據提供不同的蝕刻選擇性來進行選擇。
第一半導體層1320及第二半導體層1322可自半導體基底202磊晶生長。舉例來說,第一半導體層1320及第二半導體層1322各個可透過分子束磊晶(MBE)製程、化學氣相沉積(CVD)製程如金屬有機化學氣相沉積(MOCVD)製程及/或其他合適的磊晶生長製程來生長。在磊晶生長期間,半導體基底202的晶體結構向上延伸,致使第一半導體層1320及第二半導體層1322具有與半導體基底202相同的結晶取向(crystal orientation)。
可圖案化整個第一半導體層1320及第二半導體層1322的堆疊,以形成多個鰭部1310。舉例來說,可採用微影製程,其中以圖案化的光阻作為一蝕刻罩幕來蝕刻整個第一半導體層1320及第二半導體層1322的堆疊,以形成鰭部1310。
第一虛置閘極500、第二虛置閘極900及第一半導體層1320(犧牲層)的材料可選擇為便於去除第一虛置閘極500及第二虛置閘極900與形成GAA(其包括去除犧牲層(第一半導體層1320))。在一示例中,第一虛置像閘極500可為SiGe、第二虛置像閘極900可為Si,而犧牲層可為SiGe。在另一示例中,第一虛置閘極500可為低Ge濃度百分比的SiGe、第二虛置閘極900可為Si,而犧牲層可為高Ge濃度百分比的SiGe。在另一示例中,第一虛置閘極500可為Si、第二虛置閘極900可為Si,而犧牲層可為SiGe。
對於閘極全繞式場效電晶體(GAAFET) 1300,除了可形成或不形成介電隔離物1200以外,第11及12圖中的虛置閘極的去除及導電閘極的取代將置換為虛置閘極的去除、導電閘極的取代以及GAA形成。
根據第14圖,除了第一虛置閘極500及第二虛置閘極900,第一半導體層1320(犧牲層)也已經去除,因此未繪示於第14圖中。透過施加選擇性蝕刻(例如,鹽酸(HCl))去除半導體層1320,同時使半導體層1322實質上保持完整。在去除半導體層1320後,可露出各個半導體層1322個別的下表面及上表面。
然後形成閘極介電層1102,使其包圍半導體層1322,接著形成導電閘極電極1104,其也包圍半導體層1322(其作為鰭部1310)。閘極介電層1102及閘極電極1104可透過以上關於第11圖所說明的材料及方法而形成。
第15圖繪示出一半導體裝置的一區域的剖面示意圖,半導體裝置可為上述的鰭部場效電晶體(FinFET)200或閘極全繞式場效電晶體(GAAFET)1300。舉例來說,繪示出半導體鰭部312(或閘極全繞式場效電晶體(GAAFET)的鰭部1310)及虛置鰭部800。半導體裝置包括一介電隔離結構400,其具有一上表面401(其為水平的)。
半導體鰭部312位於基底202上。半導體鰭部312更具有多個半導體鰭部側壁320。虛置鰭部800設置於介電隔離結構400上。虛置鰭部800更具有多個虛置鰭部側壁820。取決於形成虛置鰭部800及半導體鰭部312的不同製程,根據一些實施例,對於虛置鰭部800及半導體鰭部312來說,介電隔離結構400的上表面401與鰭部側壁之間的角度為不同的。具體來說,介電隔離結構400的水平上表面401與相鄰半導體鰭部側壁320之間的角度大於90°,而介電隔離結構400的水平上表面401與相鄰的虛置鰭部側壁820之間的角度小於或等於90°。亦即第15圖中所示的角度θ1及θ4大於90°,而第15圖中所示的角度θ2及θ3小於或等於90°。角度θ1及θ4可在95°至150°的範圍,例如110°,而角度θ2及θ3可在30°到90°的範圍內,例如90°。
進一步如第15圖所示,半導體鰭部312的高度為H RF,而虛置鰭部800的高度為H DF。虛置鰭部800的高度可大於或等於半導體鰭部312的高度。虛置鰭部800的高度由平坦化製程的程度所決定,其中大量的平坦化將減少虛置鰭部800的高度。高度H DF是否大於或等於高度H RF取決於所需的功能。舉例來說,高度H DF大於高度H RF可能是因切割深度淺而為了閘極隔離中促進切割虛置或金屬閘極所需。另一方面,高度H RF相同於高度H DF為虛置閘極圖案化提供了更多的製程容許度。
第16圖繪示出根據一些實施例之具有微笑曲線1600的局部裝置。第16圖繪示出半導體鰭部312及相鄰於介電隔離結構400的兩個虛置鰭部800的下部。微笑曲線1600位於介電隔離結構400與虛置鰭部800的下部接觸介電隔離結構400的區域之間的邊界。第一線1610為沿虛置鰭部800其中一者的側壁延伸的線。第二線1620為沿半導體鰭部312其中一者的側壁延伸的線。第一線1610與微笑曲線1600之間的角度θ小於90°,而第二線1620與微笑曲線1600之間的角度θ則大於90°。
第17圖繪示出根據一些實施例之半導體裝置200的立體示意圖。半導體裝置200包括延伸於基底上方且穿過介電隔離(STI)結構400的半導體鰭部312。主動閘極1100形成於半導體鰭部312上方,其作為源極/汲極(S/D)結構1000之間的通道。層間介電(ILD)層1600位於源極/汲極(S/D)結構1000的上方,並相鄰於主動閘極1100。介電隔離層1200形成於主動閘極1100內至一些虛置鰭部800。
在本揭露的一形態中,提供一種半導體裝置之製造方法。上述方法包括形成多個半導體鰭部於一基底上。形成一第一虛置閘極於半導體鰭部上。形成一凹槽第一虛置閘極上,且凹槽位於半導體鰭部之間。形成一虛置鰭部材料於凹槽內。去除一部分的虛置鰭部材料,以露出第一虛置閘極的一上表面,並形成一虛置鰭部。形成一第二虛置閘極於第一虛置閘極的露出的上表面上。
在一些實施例中,去除一部分的虛置鰭部材料包括平坦化虛置鰭部材料。
在一些實施例中,形成一虛置鰭部材料包括形成一第一虛置鰭部子層於凹槽內;以及形成一第二虛置鰭部子層於第一虛置鰭部子層上。在一些實施例中,上述方法更包括自凹槽的一上部區域去除部分的第一虛置鰭部子層及部分的第二虛置鰭部子層。在一些實施例中,上述方法更包括順應性形成一第三虛置鰭部子層於第一虛置閘極的上表面,並填充凹槽的上部區域。在一些實施例中,上述方法更包括去除一部分的第三虛置鰭部子層,以露出第一虛置閘極的上表面。
在一些實施例中,虛置鰭部材料包括一介電材料。
在一些實施例中,上述方法更包括在形成第二虛置閘極後,以一導電閘極取代第一虛置閘極及第二虛置閘極。在一些實施例中,導電閘極的一上表面位於虛置閘極的上表面上方。在一些實施例中,上述方法更包括蝕刻出一凹槽於導電閘極的上表面內,以露出虛置鰭部的上表面;以及以一介電材料填充位於導電閘極的上表面內的凹槽,以供閘極隔離之用。
在一些實施例中,虛置鰭部的一高度大於形成於基底上的半導體鰭部的一高度。
在一些實施例中,形成一凹槽於第一虛置閘極內露出一位於下方的半導體裝置的介電隔離結構。
在一些實施例中,形成於基底上的各個半導體鰭部包括多個半導體子層與多個犧牲層形成的交替層,且上述方法更包括去除犧牲層。在一些實施例中,第二虛置閘極由一材料製成,且不同於犧牲層的材料。
在一些實施例中,形成一凹槽於第一虛置閘極包括形成一凹槽於第一虛置閘極內包括形成一凹槽於介電隔離結構內,且虛置鰭部材料形成於介電隔離結構的凹槽內。
在一些實施例中,形成一凹槽於第一虛置閘極並未形成一凹槽於介電隔離結構內。在一些實施例中,形成一凹槽於第一虛置閘極包括一蝕刻製程,其選擇蝕刻位於介電隔離結構上的第一虛置閘極。
在本揭露的另一形態中,提供一種半導體裝置。半導體裝置包括一基底。一介電隔離結構位於基底上,且具有一水平的上表面。具有多個半導體鰭部側壁的多個半導體鰭部位於基底上。 具有多個虛置鰭部側壁的一虛置鰭部位於半導體鰭部之間,且位於介電隔離結構上。一導電閘極位於半導體鰭部及虛置鰭部上,且接觸介電隔離結構。介電隔離結構的水平上表面與相鄰半導體鰭部側壁之間的角度大於90°,且介電隔離結構的水平上表面與相鄰虛置鰭部側壁之間的角度小於90°。
在本揭露的另一形態中,提供一種製造半導體裝置之製造方法。上述方法包括形成多個半導體鰭部於一基底上。形成一第一虛置閘極於半導體鰭部上。形成一凹槽於第一虛置閘極上,凹槽位於半導體鰭部之間。形成一材料於凹槽內。去除一部分的材料,以露出第一虛置閘極的一上表面。
以上概略繪示瞭本發明數實施例的特徵部件,使所屬技術領域中具有通常知識者對於本揭露的型態可更為容易理解。任何所屬技術領域中具有通常知識者應瞭解到可輕易利用本揭露作為其它製程或結構的變更或設計基礎,以進行相同於此處所述實施例的目的及/或獲得相同的優點。任何所屬技術領域中具有通常知識者也可理解與上述等同的結構並未脫離本揭露之精神及保護範圍,且可於不脫離本揭露之精神及範圍,當可作更動、替代與潤飾。
100:方法 102, 104, 106, 108, 110, 112, 114, 116, 118, 120, 122:操作步驟 200:鰭部場效電晶體(FinFET) 202:基底 303:表面 312, 313:溝槽 312A, 1310:鰭部 320:半導體鰭部側壁 400:淺溝槽隔離(STI)區 401, 504:上表面 410:凹槽 500:第一虛置閘極(結構) 502:初始凹槽 600, 1210:凹槽 601:上部區域 700:虛置鰭部材料 700a:(第一虛置鰭部)子層 700b:(第二虛置鰭部)子層 700c:第三子層 800:虛置鰭部 820:虛置鰭部側壁 900:第二虛置閘極 1000:源極/汲極區 1100:主動閘極 1102:閘極介電層 1104:導電閘極電極 1200:介電隔離物 1300:閘極全繞式場效電晶體(GAAFET)裝置/閘極全繞式 (GAA)電晶體裝置 1320:(第一)半導體層 1322:(第二)半導體層 1600:微笑曲線 1610:第一線 1620:第二線 D:深度 H DF, H RF:高度 θ, θ1, θ2, θ3, θ4:角度
第1圖繪示出根據一些實施例之製造半導體裝置的示例方法流程圖。 第2-7A、7B、8A、8B、8C、9、11及12圖,繪示出根據一些實施例之各種製造階段期間沿第1圖方法所製造的半導體裝置的閘極方向(第17圖立體示意圖中X-X方向)截切的剖面示意圖。第7B圖繪示出第7A圖的另一實施例。第8B及8C圖繪示出第8A圖的另一實施例。 第10圖繪示出根據一些實施例之形成源極/汲極區的製造階段期間,以第1圖的方法形成的沿第17圖的X’-X’方向截切的剖面示意圖。 第13及14圖繪示出根據閘極全繞式場效電晶體(GAAFET)裝置之一些實施例的各種製造階段期間,以第1圖的方法形成的半導體裝置沿一閘極方向(第17圖中的X-X方向) 截切的剖面示意圖。 第15圖繪示出根據一些實施例之裝置的半導體及虛置鰭部的角度及高度參數。 第16圖繪示出根據一些實施例之具有微笑曲線的局部裝置。 第17圖繪示出根據一些實施例之半導體裝置立體示意圖。
100:方法
102,104,106,108,110,112,114,116,118,120,122:操作步驟

Claims (1)

  1. 一種半導體裝置之製造方法,包括: 形成一複合基底,其包括一基底、位於該基底上的一第一半導體層、位於該第一半導體層上的一第二半導體層、位於該第二半導體層上的一第三半導體層以及位於該第三半導體層上的一第四半導體層; 自該第四半導體層形成一鰭部結構; 形成一虛置閘極堆疊於該鰭部結構的一通道區上; 凹陷該鰭部結構的一源極區及一汲極區,以形成一源極開口及一汲極開口,該通道區設置於該源極區與該汲極區之間; 選擇性蝕刻該鰭部結構的該源極區,以延伸該源極開口穿過該第三半導體層而形成的一延伸源極開口; 選擇性形成一半導體插塞於該延伸源極開口內; 平坦化該複合基底,以去除該基底、該第一半導體層及該第二半導體層而露出該半導體插塞; 在平坦化之後,以一介電層取代該第三半導體層;以及 以一背側源極接點取代該半導體插塞。
TW110129003A 2020-10-27 2021-08-06 半導體裝置之製造方法 TW202217971A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/081,877 US11522073B2 (en) 2020-10-27 2020-10-27 Semiconductor devices and methods of manufacturing thereof
US17/081,877 2020-10-27

Publications (1)

Publication Number Publication Date
TW202217971A true TW202217971A (zh) 2022-05-01

Family

ID=80359478

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110129003A TW202217971A (zh) 2020-10-27 2021-08-06 半導體裝置之製造方法

Country Status (3)

Country Link
US (3) US11522073B2 (zh)
CN (1) CN114121799A (zh)
TW (1) TW202217971A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230061345A1 (en) * 2021-08-27 2023-03-02 Taiwan Semiconductor Manufacturing Company, Ltd. Fin field-effect transistor and method of forming the same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8969974B2 (en) * 2012-06-14 2015-03-03 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for FinFET device
US10141312B2 (en) * 2015-10-20 2018-11-27 Samsung Electronics Co., Ltd. Semiconductor devices including insulating materials in fins
CN107180784B (zh) * 2016-03-09 2020-03-10 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US10026737B1 (en) * 2016-12-30 2018-07-17 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
US20220130978A1 (en) 2022-04-28
US20230387272A1 (en) 2023-11-30
US20220367672A1 (en) 2022-11-17
CN114121799A (zh) 2022-03-01
US11923440B2 (en) 2024-03-05
US11522073B2 (en) 2022-12-06

Similar Documents

Publication Publication Date Title
US11177178B2 (en) FinFETs and methods of forming FinFETs
US20170309624A1 (en) Finfets and methods of forming finfets
KR20220103894A (ko) 반도체 디바이스용 층간 유전체 구조물 내의 라이너 구조물
KR102234118B1 (ko) 비등각성 산화물 라이너 및 그 제조 방법
US20230387272A1 (en) Semiconductor devices and methods of manufacturing thereof
US20230343849A1 (en) Field-effect transistor and method of forming the same
TW201913749A (zh) 半導體裝置及其形成方法
US20220406920A1 (en) Semiconductor devices and methods of manufacturing thereof
US11824104B2 (en) Method of gap filling for semiconductor device
US11854899B2 (en) Semiconductor devices and methods of manufacturing thereof
US11791403B2 (en) Semiconductor devices and methods of manufacturing thereof
US11855179B2 (en) Semiconductor devices and methods of manufacturing thereof
US20230061323A1 (en) Semiconductor devices and methods of manufacturing thereof
US11942532B2 (en) Fin field-effect transistor and method of forming the same
TWI785593B (zh) 半導體裝置及其形成方法
US11652159B2 (en) Semiconductor devices and methods of manufacturing thereof
TWI795774B (zh) 填充結構及其製造方法
US20230027261A1 (en) Semiconductor devices and methods of manufacturing thereof