TW202002347A - 具有侷限單元之三維記憶體和製造積體電路之方法 - Google Patents

具有侷限單元之三維記憶體和製造積體電路之方法 Download PDF

Info

Publication number
TW202002347A
TW202002347A TW107129988A TW107129988A TW202002347A TW 202002347 A TW202002347 A TW 202002347A TW 107129988 A TW107129988 A TW 107129988A TW 107129988 A TW107129988 A TW 107129988A TW 202002347 A TW202002347 A TW 202002347A
Authority
TW
Taiwan
Prior art keywords
conductors
memory
layer
memory cell
stack
Prior art date
Application number
TW107129988A
Other languages
English (en)
Other versions
TWI670872B (zh
Inventor
賴二琨
龍翔瀾
Original Assignee
旺宏電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司 filed Critical 旺宏電子股份有限公司
Application granted granted Critical
Publication of TWI670872B publication Critical patent/TWI670872B/zh
Publication of TW202002347A publication Critical patent/TW202002347A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/82Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays the switching components having a common active material layer
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/24Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the Ovonic threshold switching type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/066Shaping switching materials by filling of openings, e.g. damascene method
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/828Current flow limiting means within the switching material region, e.g. constrictions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/71Three dimensional array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/74Array wherein each memory cell has more than one access device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/76Array using an access device for each cell which being not a transistor and not a diode

Landscapes

  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

數個記憶單元係於一交叉點陣列中,在交叉點陣列中之記憶單元堆疊係包括串聯之一開關元件、一導電阻障層、及一侷限單元結構,且具有複數個側邊於對應之交叉點的交叉點區域內對準。侷限單元結構包括複數個表面活性間隔物位於交叉點區域中,且該些表面活性間隔物具有複數個外側表面位於堆疊之一對相對側邊上,以及可程式電阻記憶材料之一主體侷限於此些表面活性間隔物之複數個內側表面之間。此些記憶單元可操作如一三維陣列中之多階記憶單元。

Description

具有侷限單元之三維記憶體和製造積體電路之方法
文中所述之技術係有關於積體電路記憶體技術,包括於三維交叉點結構(3D cross-point architectures)中使用可程式電阻記憶材料包括相變化材料之技術,以及製造此些元件之方法。
許多使用相變化材料及其他可程式電阻材料的三維(three dimensional,3D)記憶體技術已經提出,以改進資料儲存密度和降低成本。例如,Li等人發表於2004年9月之IEEE Transactions on Device and Materials Reliability第4卷第3期的「Evaluation of SiO2 Antifuse in a 3D-OTP Memory」,描述如記憶單元排列的一多晶矽二極體及一抗熔絲(antifuse)。Sasago等人發表於2009年超大型積體電路研討會科技論文文摘(Symposium on VLSI Technology Digest of Technical Papers)第24-25頁的「Cross-Point Phase Change Memory with 4F2 Cell Size Driven by Low-Contact-Resistivity Poly-Si Diode」,描述如記憶單元排列的多晶矽二極體以及相變化元件(phase change element)。Kau等人發表於2009年國際電子元件會議(IEDM)09-617,第27.1.1至27.1.4頁的「A Stackable Cross Point Phase Change Memory」,描述一種記憶體柱(memory post),此記憶體柱包括具有相變化元件而作為存取裝置(access device)的雙向閾值開關(ovonic threshold switch,OTS)。再者,見2003年6月17日公告之美國專利編號第6,579,760號的「SELF-ALIGNED, PROGRAMMABLE PHASE CHANGE MEMORY」。
資料保存(retention)及耐久性(endurance)限制可能會限制某些技術的成功,特別是在高密度配置中。
改進可程式電阻記憶體的資料儲存密度的另一種方式包括了提出可以於一個記憶單元中可靠地儲存超過1個位元的結構,其稱之為多階記憶單元(multi-level cells)。請見,例如,Kim 等人發表於2013年九月國際電子元件會議(IEDM)13-762的「 A Phase Change Memory Cell with Metallic Surfactant Layer as a Resistance Drift Stabilizer」。
因此,提供一種可更容易製造用於高密度結構的記憶體結構,此記憶體結構可適用於多階記憶單元的實施並且可以滿足資料保存和耐久性要求是有需要的。
在此處所述之數個實施例中,於一交叉點構造中之數個記憶單元堆疊具有數個尺寸及包括一開關或操縱(steering)裝置。此些尺寸係由字元線及位元線之交叉點區域所定義。開關或操縱裝置例如是雙向閾值開關(ovonic threshold switch),一侷限單元結構串聯,侷限單元結構包括例如是相變化材料之可程式電阻材料之一主體,以及並聯的表面活性間隔物(surfactant spacers)。
本技術之一方面包括一交叉點記憶體(cross-point memory),具有於一第一圖案化層中之數個第一導體(first conductors)及於一第二圖案化層中之數個第二導體(second conductors);以及數個記憶單元堆疊之一陣列,設置於第一導體及第二導體之間。於陣列中之各記憶單元堆疊包括一開關,電性串聯於包括可程式電阻材料之主體的一侷限單元結構(a confined cell structure),以及電性並聯的數個表面活性間隔物(surfactant spacers),其中可程式電阻材料例如是相變化材料(phase change material)。記憶單元堆疊包括串聯之一開關元件(a switch element)、一導電阻障層(a conductive barrier layer)、及一侷限單元結構,且具有複數個側邊於對應之交叉點的交叉點區域內對準(aligned)。侷限單元結構包括複數個表面活性間隔物位於交叉點區域中,且此些表面活性間隔物具有複數個外側表面(outside surfaces)位於堆疊的一對相對側邊上(a pair of opposing sides of the stack),以及可程式電阻記憶材料之一主體(a body of programmable resistance memory material)侷限於此些表面活性間隔物之複數個內側表面(inside surfaces)之間。
在一些實施例中,間隔物具有一上表面,且可程式電阻記憶材料之主體係在對應之交叉點處,以與間隔物之上表面共平面的上表面而接觸第二導體,且可程式電阻記憶材料之主體於侷限單元結構中形成一柱體(a pillar in the confined cell structure)。
再者,亦敘述一三維記憶體元件,例如一積體電路或多晶片模組,包括一記憶體結構,包括於第一方向中延伸之第一導體層,係與於第二方向中延伸之第二導體層交替設置,以及多個記憶單元陣列設置為複數個階層。多個階層中各階層之記憶單元係設置於第一導體及第二導體之間的交叉點中。於陣列之一對應之交叉點中的各記憶單元係包括一記憶單元堆疊、記憶單元堆疊串聯的一開關 (switch)和可程式電阻記憶材料之一主體(a body of programmable resistance memory material)。在此元件中,周邊電路係耦接至包括邏輯的記憶體結構,以對至少部分的記憶單元陣列中之每個記憶單元的多個位元進行編程和讀取。再者,記憶單元堆疊可包括如上述之一侷限單元結構。
本技術之另一方面係一種製造一積體電路之方法,積體電路包括如上所述之一記憶體。
此處所述之本技術的其他特徵、方面及優點可參照下方提供之圖式、詳細說明及申請專利範圍瞭解。為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
可程式電阻記憶體元件及製造此些元件之方法的數個實施例之詳細說明係參照第1-16圖。
第1圖繪示使用於一交叉點陣列(cross-point array)中之相變化記憶單元之立體示意圖。第一導體111可配置成位元線以連接至感測放大器,第二導體112可配置成字元線以連接至解碼的電壓驅動器。一記憶單元堆疊(memory cell stack)係設置於第一導體111及第二導體112之間且包括一開關(switch),開關與相變化材料之主體117(a body of phase change material)串聯。開關包括一雙向閾值開關層(an ovonic threshold switching layer)113及一擴散阻障層(diffusion barrier)114。堆疊具有一第一端(於圖式中之上端) 以及一第二端(於圖式中之下端),第一端包括相變化材料之主體117與第二導體112接觸以用於電流連接於第二導體112,第二端包括開關層113與第一導體111接觸用於電流連接於第一導體111。相變化材料之主體117係侷限於表面活性間隔物115、116之間,其提供具有一穩定電阻的一並聯電流路徑(parallel current path)。
於另一例子中,開關及相變化材料係倒置,使得相變化材料係接觸第一導體101,及開關層103係接觸第二導體102。
記憶單元堆疊包括串聯的一開關元件(switch element)包括雙向閾值開關材料層113、一導電阻障層(conductive barrier layer)包括阻障材料層114、以及一記憶單元(memory cell)。
記憶單元包括複數個表面活性間隔物(surfactant spacers)115、116具有複數個內側表面(inside surfaces)和複數個外側表面(outside surfaces)。表面活性間隔物115、116位於交叉點區域(cross-point area)中且其外側表面對準於記憶單元堆疊的第一對相對側邊(a first pair of opposing sides of the memory cell stack)(如圖中所示之左側邊和右側邊),其內側表面則與可程式電阻記憶材料之一主體(a body of programmable resistance memory material)接觸且侷限於間隔物的內側表面之間。
表面活性間隔物(例如115或116)較佳地可具有低於可程式電阻材料之最高電阻相(highest resistance phase)的電阻率,其為相變化材料的重置非晶相(reset amorphous phase of phase change material);但電阻率高於可程式電阻材料的較低電阻相(lower resistance phase)或相位,其就是或者包括相變化材料的設定結晶相(set crystalline phase of phase change material)。可程式電阻材料之主體與表面活性間隔物的表面形成歐姆接觸,使得它在下方的電阻率相部分材料和導電阻障層114之間,或是在下方的電阻率相部分材料和第二導體之間,有如一旁路電阻(bypass resistor)之作用。此旁路電阻具有一變化電阻,其電阻係隨旁路長度、以及表面活性間隔物與可程式電阻材料之旁路部分的相對電阻而變化。
據此,記憶單元的電阻隨著較高電阻相和較低電阻相的大小而變化,因為在它們之間的接觸區域中繞過較高的電阻相。由於通過間隔物的旁路,非晶相的實際電阻率可能偏移,而在控制記憶單元之電阻方面並不那麼關鍵。這可以導致間隔物有更穩定的電阻率,從而改善記憶單元的實際電阻隨著時間的一致性(uniformity over time of the actual resistance of the cell)。
表面活性間隔物115和116與相變化材料之主體117係提供了可程式電阻材料之一侷限元件(a confined element of programmable resistance material),此侷限元件具有與阻障層114接觸的一接面(an area of contact)117A,且在對應的交叉點處此接面實質上小於記憶單元堆疊的交叉點區域(cross-point area)。於此實施例中,表面活性間隔物115、116包括金屬氮化物(metal nitride),例如氮化鈦(titanium nitride,TiN)、氮化鉭(tantalum nitride,TaN)。具有足夠電阻率之其他導電材料以提供如上述表面活性間隔物之功能亦可。具有足夠電阻率以作為表面活性間隔物的一些材料係包括,氮化鎢(tungsten nitride,WN)、氮化鉬(molybdenum nitride,MoN)、氮化矽鈦(titanium silicon nitride,TiSiN)、氮化鋁鈦(titanium aluminum nitride,TiAlN)。除了金屬氮化物之外,導電材料,例如是碳化鈦(titanium carbide,TiC)、碳化鎢(tungsten carbide ,WC)、石墨(graphite,C)、其他碳形式、矽化鈦(titanium silicide,TiSix)、矽化鈷(cobalt silicide,CoSix)、矽化鎳(nickel silicide,NiSix)、矽化鉭(tantalum silicide,TaSix)、矽化鉑(platinum silicide,PtSix)、矽化鎢(tungsten silicide,WSix)和鎢化鈦(titanium tungsten,TiW)亦可使用。
於其他實施例中,另外的一個或一對表面活性間隔物可形成於前側邊和後側邊 ,以進一步減少相變化材料之侷限主體在記憶單元堆疊中對準之體積。
相變化材料可包括硫屬化合物類之材料(chalcogenide-based materials),例如Gax Sby Tez 、Gex Sby Tez 、Gaw Gex Sby Tez 、Gew Gex Sby Tez 、Agw Inx Sby Tez 、Snw Gex Sby Tez 、Sew Gex Sby Tez 及Sw Gex Sby Tez 。相變化材料包括一第一元素例如碲(tellurium,Te),以及一第二元素例如銻(antimony,Sb)。相變化材料可具有添加物,例如為氮、矽、氧、氧化矽和氮化矽。於一實施例中,相變化材料係為Gex Sby Tez ,具有氧化矽添加物,第一元素為碲及第二元件為銻。
開關層113可包括選擇用以作為雙向閾值開關之操作之一種硫屬化合物組合,且可包括一或多種元素,選自於包括砷(As)、碲(Te)、銻(Sb)、硒(Se)、鍺(Ge)、矽(Si)、氧(O)及氮(N)之群組。於一示例中,開關層113可具有約10 nm至約40 nm之一厚度,較佳地約為30 nm。Czubatyj等人於2012年發表於Electronic Materials Letters第8卷第2期第157-167頁之「Thin-Film Ovonic Threshold Switch: Its Operation and Application in Modern Integrated Circuits」描述了薄膜OTS的應用及電子特性。於其他實施例中,可使用其他電流操縱裝置,包括二極體、電晶體、穿隧介電層等。
擴散阻障層114包括一種材料或數種材料之組合,選擇以在開關層113及相變化材料之間提供適當的附著力,及阻擋不純物從柱進入開關的移動且反之亦然。擴散阻障層114可包括具有約3 nm至約30 nm之厚度的導電材料,較佳地約為5 nm之厚度,以形成一導電阻障層(conductive barrier layer)。用於擴散阻障層114之適合材料可包括金屬氮化物,例如氮化鈦(titanium nitride,TiN)、氮化鉭(tantalum nitride,TaN)、氮化鎢(tungsten nitride,WN)、氮化鉬(molybdenum nitride,MoN)、氮化矽鈦(titanium silicon nitride,TiSiN)、氮化鋁鈦(titanium aluminum nitride,TiAlN)。除了金屬氮化物之外,導電材料例如是碳化鈦(titanium carbide,TiC)、碳化鎢(tungsten carbide ,WC)、石墨(graphite,C)、鈦(Ti)、鉬(Mo)、鉭(Ta)、矽化鈦(titanium silicide,TiSi)、矽化鉑(platinum silicide,PtSi)、矽化鉭(tantalum silicide,TaSi)、及鎢化鈦(titanium tungsten ,TiW),亦可使用於擴散阻障層114。
選擇用於第一導體111及第二導體112之材料可包括多種金屬、類似金屬的材料、以及摻雜的半導體、與前述之組合。第一導體111及第二導體112可利用一或多個材料層實施,例如鎢(W)、鋁(Al)、銅(Cu)、氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、摻雜之多晶矽、矽化鈷(CoSi)、矽化鎢(WSi)及其他材料。於一示例中,第一導體111及第二導體112包括三層結構,包括TiN、W及TiN。
於第1圖之實施例中,第一導體111具有寬度W1,寬度W1係由一圖案化技術例如是微影(photolithography)所定義,使得它係基於提供之製造技術及操作特徵得以盡可能的小。同樣地,第二導體112具有寬度W2,寬度W2係由一圖案化技術定義,使得它係盡可能的小。在第一導體111及第二導體112的交叉點處係定義出一交叉點區域(a cross-point area)。一記憶單元堆疊係設置於第一導體111及第二導體112之間於交叉點處之一柱狀區域中,交叉點的剖面係由交叉點面積(W1 x W2)及藉由第一及第二導體之側邊對準之蝕刻製程所定義。記憶單元堆疊係可自對準於第一及第二導體,其中除了用來形成第一導體111及第二導體112之蝕刻及圖案化技術之外,並沒有使用額外的對準技術。
再者,於此實施例中,記憶單元包括侷限襯墊(confinement liners)位於記憶單元堆疊之第二對相對側邊上(圖式中之前側邊及後側邊上)。侷限襯墊包括侷限材料層-繪示圖示時只有包括侷限材料層120的後側邊之侷限襯墊被繪示出來,而前側邊之侷限襯墊係基於顯示出下方結構之目的而被移除。侷限襯墊(例如侷限材料層120)具有內側表面及外側表面,內側表面在此實施例中係與可程式電阻材料之主體接觸,外側表面係在交叉點之間面對溝槽中之填充物材料。可程式電阻材料之主體係因而由表面活性間隔物115、116及侷限襯墊(例如侷限材料層120)兩者所侷限,其與記憶單元堆疊之交叉點區域對準。
於此實施例中,堆疊係包括一侷限單元結構(a confined cell structure),而侷限單元結構包括複數個表面活性間隔物(surfactant spacers)位於交叉點區域中,且此些表面活性間隔物具有複數個外側表面(outside surfaces)位於堆疊之一對相對側邊上(a pair of opposing sides of the stack),以及包括可程式電阻記憶材料之一主體(a body of programmable resistance memory material)117侷限於此些表面活性間隔物115、116的多個內側表面(inside surfaces)之間。可程式電阻記憶材料之主體117 係包括一材料柱體(a pillar of material),其在與表面活性間隔物115、116之頂部共平面之一高度產生與第二導體接觸之接面117B,此接面117B具有可類似於接面117A之面積的一接觸面積。如此一來,記憶單元中的記憶體元件係形成「柱狀」形式之記憶體元件。在柱狀結構中,主動區域之體積可幾乎相同於相變化材料之體積。
第1A圖是如第1圖所示之一記憶單元堆疊的電路示意圖。記憶單元堆疊係設置在第一導體50和第二導體51之間的交叉點處。記憶單元堆疊包括一開關52例如一雙向閾值開關,以及可程式電阻材料的一主體53例如相變化材料,在第一導體50和第二導體51之間電性串聯。於此實施例中,一電阻54,其是由表面活性間隔物115、116在第1圖的結構中實現並且具有由表面活性間隔物的幾何形狀和材料決定的電阻Rs,係在開關52與第一導體50之間和可程式電阻材料之主體53並聯設置。於其他實施例中,在另一個實施例中,堆疊可以反轉,使得可程式電阻材料之主體53和電阻54可並聯設置在開關52和第二導體51之間。 如第1圖所示,在開關52和可程式電阻材料之主體53和電阻器54之間可能存在有阻障層。此外,在記憶單元堆疊中可以存在其他主動或被動材料層。
表面活性間隔物的電阻Rs可以是實質上大於可程式電阻材料之主體53在低電阻狀態下之阻值的一個電阻值。而且,可程式電阻材料之主體53可以在每個單元建立有多個位元的多個階層(multiple levels)中被編程和讀取。多個階層包括一最高電阻階層(a highest resistance level),通常稱為重置狀態(reset state),以及多個較低電阻階層(lower resistance levels)。多階之實施例中的電阻Rs可以是低於記憶單元的最高電阻階層的電阻。並聯的電阻54可用於穩定多階之實施例中記憶單元的操作。
第2到15E圖繪示用以製造像是第1圖之記憶單元之陣列的一示例製程流程之階段的順序圖。第2到5圖係為立體示意圖。之後的圖式係依序包括二維(2D)佈局及剖面圖,以簡易地顯示出結構。一般來說,使用於此系列圖式中的元件編號係應用於全文。
第2圖繪示形成第一堆疊之數個材料200-204之後的製程中之階段。底層200提供一絕緣基板,此絕緣基板可為埋入氧化物(buried oxide)或氮化矽層於一積體電路基板上之形式,或其他形式之絕緣底部。於一些實施例中,底層200之下方可有電路。製程包含沈積一第一導體層201之材料、沈積於一開關層202中之一開關元件之材料、沈積一導電阻障層(conductive barrier layer)203之材料、然後沈積一硬遮罩層(hard mask layer)204。
第一導體層201之材料可包括如上述之氮化鈦、鎢及氮化鈦之多層組合。其他組合之材料亦可利用。此些材料例如可利用化學氣相沈積(chemical vapor deposition,CVD)、物理氣相沈積(physical vapor deposition,PVD)、及原子層沈積(atomic layer deposition,ALD)製程的其中一者或多者來進行沈積。
開關層202之材料可包括用於雙向閾值開關元件(ovonic threshold switch element)之材料,例如是上述之該些材料。於開關元件材料包括相變化材料之實施例中,舉例來說,可利用氬氣(Ar)、氮氣(N2 )、和/或氦氣(He)等之來源氣體在1 mTorr ~ 100 mTorr之壓力下,以PVD、濺鍍(sputtering)、或磁控濺鍍(magnetron-sputtering)方法,來沈積開關層202。或者,此層亦可利用CVD及ALD形成。可利用濺鍍或其他方式於相變化材料層中包括添加物(Additives)。因此, 相變化材料包括一硫屬化合物(chalcogenide),或具有一或多種添加物的一硫屬化合物,添加物係選自包括矽、氧、氮、碳和介電質之一群組。各相變化材料層可具有約10 nm至約50 nm之一厚度。
導電阻障層203之材料可包括多種阻障材料,其根據可程式電阻記憶體元件選擇。對於一相變化記憶體元件來說,一適合的阻障材料可為氮化鈦。其他實施例可包括數個碳種類(carbon varieties),包括奈米碳管(carbon nanotubes)及石墨烯(graphene)。再者,材料例如是碳化矽及其他導電阻障材料亦可利用。
硬遮罩層204之材料可包括氮化矽,或包括根據應用之蝕刻化學所選擇的其他適合的硬遮罩材料。
第3圖繪示在堆疊之材料圖案化之後的製造中之一階段,以定義出在堆疊之線430、431、432、433(在圖式中於Y方向中延伸)之間的數個溝槽435、436、437。此第一圖案化步驟係停止於下方之底層200上。各堆疊之線(例如為430)包括位於圖案化之第一導體層201中之第一導體1201、開關層202之材料之線1202、來自導電阻障層203之導電阻障材料1203之線(a line of the conductive barrier material)1203、及來自硬遮罩層204之硬遮罩材料之線(a line of the hard mask)1204。
第4圖繪示形成絕緣填充物(例如208)於溝槽(第3圖之435、436、437)中之後的一階段之示意圖。絕緣填充物(insulating fill)可藉由沈積氧化矽、或適用於交叉點構造之其他絕緣填充物材料來形成。一種低介電常數的絕緣填充物可有助於降低電容,而能夠有更佳的操作速度。填充步驟可利用如旋塗(spin-on)製程、CVD、ALD、PVD、低壓化學氣相沈積(LPCVD)、及高密度電漿化學氣相沈積(HDPCVD)實施。在沈積絕緣填充物之後,係應用一化學機械研磨(chemical mechanical polishing,CMP)步驟而停止於硬遮罩層204中之硬遮罩材料之線1204上,以提供平滑、平坦的表面,以供後續形成的層形成於其上。
第5A圖繪示在製程之接續階段中X-Y平面之一俯視佈局圖,及第5B圖繪示在製程之接續階段中沿著第5A圖中所示之線A-A之X-Z平面的剖面圖。參照第5A圖,俯視圖顯示出在Y方向中延伸之導電阻障材料1203之線,且導電阻障材料1203之線係由絕緣填充物材料208之線(lines of fill material)分離。第5B圖繪示沿著第5A圖中所示之線A-A之結構的剖面圖,此結構係蝕刻製程移除硬遮罩材料之線1204之結果。如此一來,凹槽(recesses)係形成於絕緣填充物材料208之線之間。絕緣填充物材料208之線具有側壁210、211,自對準(self-aligned)(亦即,無須任何額外的對準步驟)於第一導體層201之線(i.e. 第一導體1201)的側邊212、213。
第6A圖繪示在製程之接續階段中X-Y平面之一俯視佈局圖,及第6B圖繪示在製程之接續階段中沿著第6A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,間隔物線(舉例為1216、1217)係形成於凹槽中,其藉由表面活性間隔物材料(例如氮化鈦)之一毯覆沈積(blanket deposition),接著選擇用於表面活性間隔物材料之蝕刻化學而進行非等向性蝕刻,以移除填充物材料208之平面頂部及凹槽之平面底部的上方之材料,而同時留下如圖所示之側壁間隔物。如此可形成多個較窄溝槽(more narrow trenches)。請參照第6A圖,俯視圖係顯示側壁表面活性間隔物材料之線1216、1217,及暴露於側壁間隔物材料之線下之下方的導電阻障材料1203之線。第6B圖繪示沿著第6A圖之線A-A之結構的剖面圖,此結構係形成側壁表面活性間隔物線1216、1217之結果。側壁表面活性間隔物線1216、1217係形成於線之第一對相對側邊上,並具有在填充物材料208之線的側邊上形成之外側表面(outside surfaces)218、219,且如此一來,側壁表面活性間隔物線1216、1217係自對準於凹槽(recesses)。再者,側壁表面活性間隔物線1216、1217可具有上表面,在蝕刻技術之應用限制中係與填充物材料208之線的上表面共平面(coplanar)。
第7A圖繪示在製程之接續階段中X-Y平面之一俯視佈局圖,及第7B圖繪示在製程之接續階段中沿著第7A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,相變化材料之一毯覆層(a blanket layer of phase change material)係沈積於結構之上方,然後回蝕至與間隔物線1216、1217之上表面共平面的高度。請參照第7A圖,俯視圖係繪示相變化材料之較窄的線1280係侷限於間隔物之間。在第7B圖中,在線A-A之剖面圖係繪示相變化材料,包括相變化材料之線1280係侷限於間隔物線1216、1217之間,相變化材料之線1280並沿著填充物208之間的線。因此,在沈積毯覆層期間,可改變相變化材料層之成份以適合特定之應用,使得數種元素之濃度可通過結構之深度而變化。
第8A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第8B圖繪示在製程之接續階段中沿著第8A圖中所示之線C-C之Y-Z平面的剖面圖;第8C圖繪示在製程之接續階段中沿著第8A圖中所示之線B-B之X-Z平面的剖面圖;及第8D圖繪示在製程之接續階段中沿著第8A圖中所示之線A-A之X-Z平面的剖面圖。於此階段,製程已經包括沈積第二堆疊之數個材料(最佳參照第8D圖),包括第二導體層之材料、開關層中之開關元件之材料、導電阻障層之材料、及硬遮罩層之材料。沈積之材料可相同於上述結合第2圖之說明的材料,或變化成適合特定實施例之材料。再者,製程已經包括圖案化此堆疊,以定義出停止於此些堆疊之線之間的第一導體1201之高度的溝槽(trenches)。此些堆疊之線包括第二導體1222、開關層之線1223、導電阻障層之線1224、及硬遮罩層之線1225,最佳參照第8B圖。請參照第8A圖,俯視圖係顯示在Y方向中延伸之數個第一導體1201(位於溝槽之底部),有數個堆疊之線重疊於其上方。於X方向中延伸之此些堆疊之線的上表面上係具有硬遮罩材料之線1225。
第8B圖繪示沿著第8A圖之線C-C之剖面圖,顯示出沿著線延伸之X方向堆疊之線1222、1223、1224、1225之結構,以及記憶單元堆疊,其中記憶單元堆疊係因圖案化蝕刻而自對準於第一導體1201及第二導體1222之側邊。在第一導體1201之線及第二導體1222之線的交叉點的柱狀體積中,記憶單元堆疊包括了元件2202及2203和位於間隔物2216、2217之間的相變化材料之主體2280。
第8C圖繪示堆疊之線之間的第8A圖之線B-B的剖面圖,繪示出停止於第一導體1201之上表面上的溝槽(trenches)。第8D圖繪示由於此蝕刻之深度,記憶單元堆疊(2216、2280、2217、2203、2202)係形成於第二導體1222及第一導體1201之間的交叉點之柱狀體積中,而線仍位於第二導體1222之上方。
第8D圖繪示沿著堆疊之線的沿著第8A圖之線A-A的剖面圖。於此剖面圖中,在單元之第一階層中,係繪示出記憶單元之表面活性間隔物2216、2217,相變化材料之主體2280係侷限於表面活性間隔物2216、2217之間。
在此階段之深蝕(deep etch)可利用分開之對準遮罩(separate alignment masks)分成兩個蝕刻步驟,以針對一些實施例來減少深溝槽之深寬比(aspect ratio)。第一蝕刻可在沈積用於線1223、1224、1225之材料前執行,及第二蝕刻係在沈積用於線1223、1224、1225之材料後。
第9A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第9B圖繪示在製程之接續階段中沿著第9A圖中所示之線C-C之Y-Z平面的剖面圖;第9C圖繪示在製程之接續階段中沿著第9A圖中所示之線B-B之X-Z平面的剖面圖;及第9D圖繪示在製程之接續階段中沿著第9A圖中所示之線A-A之X-Z平面的剖面圖。參照第9A圖,俯視圖繪示毯覆沈積氮化矽(或氮氧化矽)之一薄膜228於第8A-8D圖中所示之結構的上方。於一些實施例中此薄膜的使用可省略,但此薄膜與相變化材料一起使用時可以改善電性表現。第9B圖繪示薄膜228內襯於溝槽之側邊,形成侷限襯墊230、229於堆疊之第一階層中的相變化材料之主體2280之側邊上。第9C圖繪示薄膜228內襯於溝槽之底部。第9D圖繪示薄膜228在堆疊之線的頂部上並沿著X方向延伸。
第10A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第10B圖繪示在製程之接續階段中沿著第10A圖中所示之線C-C之Y-Z平面的剖面圖;第10C圖繪示在製程之接續階段中沿著第10A圖中所示之線B-B之X-Z平面的剖面圖;及第10D圖繪示在製程之接續階段中沿著第10A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,製程已經包括沈積絕緣填充物材料235於線之間,及應用一化學機械研磨步驟或其他平坦化步驟以停止於氮化矽之薄膜228之上表面上。參照第10A圖,俯視圖繪示在X方向中延伸之線被氮化矽之薄膜228覆蓋,且被絕緣填充物材料235分隔開來。第10B圖繪示具有絕緣填充物材料235於堆疊之線之間的結構,絕緣填充物材料235具有與薄膜228之上表面共平面之上表面。第10C圖繪示絕緣填充物材料235填充在線之間的溝槽。第10D圖繪示結構之較高階層中於X方向中延伸的堆疊之線,係在交叉點之柱狀體積處位於記憶單元堆疊之上方。
第11A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第11B圖繪示在製程之接續階段中沿著第11A圖中所示之線C-C之Y-Z平面的剖面圖;第11C圖繪示在製程之接續階段中沿著第11A圖中所示之線B-B之X-Z平面的剖面圖;及第11D圖繪示在製程之接續階段中沿著第11A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,在圖案化之線上方的薄膜228及硬遮罩線1225係藉由一選擇性之蝕刻製程移除,而留下凹槽240於堆疊之線的頂部上並暴露出阻障層材料之線1224。凹槽240具有側壁,側壁係自對準於絕緣填充物材料235之側邊,及因而具有一些偏移程度(offset)地自對準於第二導體1222之側邊。此些偏移程度係由薄膜襯墊228a、228b之厚度決定。氮化矽之薄膜之剩餘部份包括襯墊228a、228b位於於溝槽中之絕緣填充物材料235之側邊上,且接觸位於結構之較低階層中之記憶單位堆疊中的相變化記憶材料之主體2280的第一及第二相對側邊。參照第11A圖,俯視圖繪示在X方向中延伸之導電阻障材料之線1224及在線中之襯墊228a及228b,以及在線之間的絕緣填充物材料235。凹槽240是由於將線上方的氮化矽之硬遮罩線1225及薄膜228移除而產生的,凹槽240係最佳地見於第11B圖中。第11C圖係繪示保持完整的絕緣填充物材料235。於第11D圖中之剖面圖係繪示移除線之頂部上的氮化矽之硬遮罩線1225及薄膜228。
第12A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第12B圖繪示在製程之接續階段中沿著第12A圖中所示之線C-C之Y-Z平面的剖面圖;第12C圖繪示在製程之接續階段中沿著第12A圖中所示之線B-B之X-Z平面的剖面圖;及第12D圖繪示在製程之接續階段中沿著第12A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,製程已經包括形成間隔物1241、1242於凹槽中。藉由表面活性間隔物材料之毯覆沈積,且接著利用蝕刻化學以對於填充物材料上方的表面活性間隔物材料進行非等向性蝕刻(anisotropic etching),以移除絕緣填充物材料235之平面頂部及絕緣填充物材料235下方的溝槽之平面底部之上方的材料,而同時留下側壁間隔物1241、1242之線。參照第12A圖,俯視圖繪示側壁表面活性間隔物1241、1242之線,及暴露在側壁間隔物材料之線下方的導電阻障材料線1224。第12B圖繪示表面活性間隔物材料之線1241、1242位於導電阻障線1224之頂部上,及在結構之較高階層中對準於絕緣填充物材料235之側邊。第12C圖繪示在線之間的絕緣填充物材料235。第12D圖繪示對準間隔物之間的剖面圖,及繪示導電阻障線1224之上表面係露出於間隔物之間。
第13A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第13B圖繪示在製程之接續階段中沿著第13A圖中所示之線C-C之Y-Z平面的剖面圖;第13C圖繪示在製程之接續階段中沿著第13A圖中所示之線B-B之X-Z平面的剖面圖;及第13D圖繪示在製程之接續階段中沿著第13A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,一相變化材料之毯覆層係沈積於結構之上方,且回蝕至與間隔物1241、1242之上表面共平面的高度。 於第13B圖中,在線C-C之剖面圖係繪示相變化材料毯覆層,包括主體1281,係沿著絕緣填充物材料235之間的線侷限在間隔物1241、1242之間。如上所述,在沈積毯覆層期間,可改變相變化材料之成份而適合特定應用,使得數種元素之濃度可通過結構之深度做變化。第13C圖繪示相變化材料回蝕之後的絕緣填充物材料235。第13D圖繪示相變化材料之線1281,在表面活性填充物1241、1242的線之間延伸,且接觸導電阻障線1224。
第14A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第14B圖繪示在製程之接續階段中沿著第14A圖中所示之線C-C之Y-Z平面的剖面圖;第14C圖繪示在製程之接續階段中沿著第14A圖中所示之線A-A之Y-Z平面的剖面圖;第14D圖繪示在製程之接續階段中沿著第14A圖中所示之線D-D之X-Z平面的剖面圖;及第14E圖繪示在製程之接續階段中沿著第14A圖中所示之線B-B之X-Z平面的剖面圖。在此階段,製程已經包括毯覆沈積例如是氮化矽之硬遮罩材料,以及使用硬遮罩材料進行圖案化以形成在Y方向延伸之線1248,且在Y方向延伸之線1248係被向下延伸至第二導體1222之溝槽(trenches)250而分離,因而在於Y方向中延伸的第三導體1247與於X方向中延伸的第二導體1222之間的交叉點中形成記憶單元堆疊之一第二階層(a second level of memory cell stacks)(相變化材料之主體2281、導電阻障元件2224、開關元件2223)。參照第14A圖,俯視圖繪示於Y方向中延伸之線被硬遮罩材料線1248覆蓋,且於Y方向中延伸之線被凹槽分隔開來,此些凹槽係暴露出在X方向中延伸之第二導體1222的上表面。
第14B圖繪示在結構之第一及第二階層中之記憶單元堆疊的上方,於Y方向中延伸的第三導體1247。相對於第14B圖旋轉90°之第14C圖係繪示於X方向中延伸之第二導體1222,正交於在Y方向中延伸之第三導體1247及第一導體1201。再者,第一階層(first level)的記憶單元堆疊係設置於第一導體1201及第二導體1222之間,及第二階層(second level)的記憶單元堆疊係設置於第三導體1247及第二導體1222之間。位於間隔物2241、2242之間的相變化材料之主體2281係形成一侷限單元結構(a confined cell structure),且堆疊的其他元件係位於從第三導體1247起在交叉點處的柱狀體積中,且其他元件具有側邊對準於第三導體1247之側邊,如見於第14C圖中。
第14D圖繪示形成之溝槽250在沿著Y方向延伸之線之間延伸,溝槽250係向下延伸至於X方向中延伸之第二導體1222之上表面。第14E圖繪示記憶單元堆疊之外側的結構,由絕緣填充物材料235分離。
第15A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第15B圖繪示在製程之接續階段中沿著第15A圖中所示之線C-C之Y-Z平面的剖面圖;第15C圖繪示在製程之接續階段中沿著第15A圖中所示之線A-A之Y-Z平面的剖面圖;第15D圖繪示在製程之接續階段中沿著第15A圖中所示之線D-D之X-Z平面的剖面圖;及第15E圖繪示在製程之接續階段中沿著第15A圖中所示之線B-B之X-Z平面的剖面圖。在此階段中,製程已包括沈積氮化矽或其他侷限襯墊材料之一薄膜襯墊(thin film liner)251於結構上,接著提供一絕緣填充物252和對結構平坦化,使得絕緣填充物252之上表面與襯墊251之上表面共平面。參照第15A圖,俯視圖繪示在Y方向中延伸之線係由氮化矽或其他侷限襯墊材料之薄膜襯墊251覆蓋,且薄膜襯墊251由絕緣填充物252分離。第15B圖繪示在Y方向中延伸之線的頂部上方之薄膜襯墊251。第15C圖繪示襯墊251內襯於溝槽之側壁,溝槽之側壁係對準於記憶單元堆疊,且對於結構中較高階層之堆疊的相變化記憶材料主體2281造成侷限。第15D圖繪示線之間的溝槽中之襯墊251上方的絕緣填充物252。第15E圖繪示襯墊251內襯於記憶單元堆疊之間的溝槽。
在另一實施例中,為了製造更多階的記憶單元堆疊,製程可包括移除硬遮罩線1248,及對結構向下平坦化至第三導體1247之上表面,而形成一平坦表面用以繼續形成記憶單元堆疊之交叉點陣列的另一階層(additional levels)。
第15B圖及第15C圖繪示記憶單元堆疊於陣列之第一及第二階層中之結構。除了相對於另一個記憶單元堆疊旋轉90°之外,圖示之此些記憶單元堆疊係相似,使得第一階層中之表面活性間隔物2216、2217係於Y方向中延伸,及第二階層中之表面活性間隔物2241、2242係於X方向中延伸。
第一階層中之記憶單元堆疊包括相變化材料之主體2280,其位於記憶單元堆疊之相對側邊上之表面活性間隔物2216及2217之間,表面活性間隔物2216及2217係對準於在Y方向中延伸之第一導體1201。再者,在記憶單位堆疊之第一階層中,藉由對準於在X方向中延伸之第二導體1222的絕緣侷限襯墊230、231,表面活性間隔物2216、2217之間的相變化材料之主體2280係在第二對相對側邊上受到侷限。在第二階層中,記憶單元堆疊包括相變化材料之主體2281,位在記憶單元堆疊之相對側邊上之表面活性間隔物2241、2242(第15B圖)之間。表面活性間隔物2241及2242對準於在X方向中延伸之第二導體1222。再者,在記憶單元堆疊之第二階層中,藉由在側壁上之侷限襯墊261、262(第15C圖-薄膜襯墊251之一部份),位於表面活性間隔物2241、2242之間的相變化材料之主體2281係侷限於第二對之相對側邊上。
因此,根據所述製程之結果,係提供一多階之交叉點構造,其中記憶單元堆疊包括可程式電阻材料之侷限的主體(confined bodies of programmable resistance material)。侷限的主體具有剖面區域,實質上小於柱狀體積中之記憶單元堆疊之剖面區域。剖面區域的大小係由在交叉點之導體寬度所定義。
第16圖繪示包括一三維(3D)記憶體陣列3200之一積體電路3250,三維記憶體陣列3200包括記憶單元,記憶單元包括雙向閾值開關(ovonic threshold switches),與如此處所述之表面活性間隔物所侷限之相變化材料之主體串聯。一平面及列解碼器3201(a plane and row decoder)係耦接於且電性連通於沿著記憶體陣列3200中的列配置的數個字元線3202。一行解碼器3203(column decoder)係耦接於且電性連通於沿著記憶體陣列3200之行而配置的數個位元線3204,以從3D記憶體陣列3200中的記憶單元讀取資料和寫入資料至3D記憶體陣列3200中的記憶單元。匯流排(bus)3205提供位址(addresses)至平面及列解碼器3201及行解碼器3203。方塊3206中的感測放大器(sense amplifiers)和其他支援電路(supporting circuitry)例如是預充電路等,以及資料輸入結構(data-in structures)係經由匯流排3207耦接於行解碼器3203。資料係從積體電路3250上的輸入/輸出埠(input/output ports)或其他資料源經由資料輸入線3211提供至方塊3206中的資料輸入結構。資料係從方塊3206中的感測放大器經由資料輸出線3215提供至積體電路3250上的輸入/輸出埠,或提供至積體電路3250之內部或外部的其他資料目標端(data destination)。在積體電路上的周邊電路係配置為,在至少部分的3D記憶體陣列3200中,可對每個記憶單元進行超過一個位元的讀取和寫入。周邊電路可包括一偏壓配置狀態機(bias arrangement state machine)於電路3209、控制偏壓配置供應電壓(biasing arrangement supply voltages)3208、和方塊3206中的感測電路及資料輸入結構,以進行讀取和寫入操作。再者,周邊電路包括具有邏輯的控制電路3209(control circuitry),例如狀態機可進行記憶體陣列3200的讀取和寫入操作,包括對每個記憶單元進行超過一個位元的讀取和寫入。增量步進脈衝編程(Incremental step pulse programming)可用於例如於記憶單元中的多個階層進行編程。可以應用具有多個讀取閾值的讀取邏輯(read logic with multiple read thresholds)以於每單元讀取超過一個位元。控制電路3209可使用特殊用途邏輯(special purpose logic)、一通用處理器或其之一組合來實施,其配置以執行讀取、寫入及抹除操作。
在此係提供一交叉點記憶體構造及記憶單元結構,其中相變化材料或其他可程式電阻材料可在四側邊上由氮化矽或其他侷限材料侷限,而保持自對準於陣列之交叉點中的體積。再者,本揭露亦改善記憶單元之保存(memory cell retention),且亦可減少重置電流的大小(reset current magnitudes)。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
111、50、1201‧‧‧第一導體112、51、1222‧‧‧第二導體113‧‧‧雙向閾值開關層114‧‧‧擴散阻障層115、116、1241、1242、2216、2217、2241、2242‧‧‧表面活性間隔物117、53、1281、2280、2281‧‧‧主體117A、117B‧‧‧接面120‧‧‧侷限材料層52‧‧‧開關54‧‧‧電阻200‧‧‧底層201‧‧‧第一導體層202‧‧‧開關層203‧‧‧導電阻障層204‧‧‧硬遮罩層208、235、252‧‧‧絕緣填充物材料210、211‧‧‧側壁212、213‧‧‧側邊228‧‧‧薄膜228a、228b、251‧‧‧薄膜襯墊229、230、261、262‧‧‧侷限襯墊240‧‧‧凹槽250、435、436、437‧‧‧溝槽430、431、432、433、1202、1203、1204、1280、1223、1224、1225、1248‧‧‧線1216、1217‧‧‧間隔物線1247‧‧‧第三導體2202、2203、2223、2224‧‧‧元件3200‧‧‧三維記憶體陣列3201‧‧‧平面及列解碼器3202‧‧‧字元線3203‧‧‧行解碼器3204‧‧‧位元線3205、3207‧‧‧匯流排3206‧‧‧方塊3208‧‧‧偏壓配置供應電壓3209‧‧‧控制電路3211‧‧‧資料輸入線3215‧‧‧資料輸出線3250‧‧‧積體電路W1、W2‧‧‧寬度
第1圖繪示於一交叉點陣列中具有一侷限記憶元件之一記憶單元的實施例之立體示意圖。 第1A圖是如第1圖所示之一記憶單元堆疊的電路示意圖。 第2-4圖繪示一3D交叉點記憶體之製程流程的一示例之數個階段的立體示意圖。 第5A-5B圖繪示在示例製程之下一階段中X-Y平面之佈局和X-Z剖面之剖面圖。 第6A-6B圖繪示在示例製程之下一階段中X-Y平面之佈局和X-Z剖面之剖面圖。 第7A-7B圖繪示在示例製程之下一階段中X-Y平面之佈局和X-Z剖面之剖面圖。 第8A-8D圖繪示在示例製程之下一階段中X-Y平面之佈局、Y-Z剖面和第一、第二X-Z剖面之剖面圖。 第9A-9D圖繪示在示例製程之下一階段中X-Y平面之佈局、Y-Z剖面和第一、第二X-Z剖面之剖面圖。 第10A-10D圖繪示在示例製程之下一階段中X-Y平面之佈局、Y-Z剖面和第一、第二X-Z剖面之剖面圖。 第11A-11D圖繪示在示例製程之下一階段中X-Y平面之佈局、Y-Z剖面和第一、第二X-Z剖面之剖面圖。 第12A-12D圖繪示在示例製程之下一階段中X-Y平面之佈局、Y-Z剖面和第一、第二X-Z剖面之剖面圖。 第13A-13D圖繪示在示例製程之下一階段中X-Y平面之佈局、Y-Z剖面和第一、第二X-Z剖面之剖面圖。 第14A-14E圖繪示在示例製程之下一階段中次組件的X-Y平面之佈局、第一Y-Z剖面、第一X-Z剖面、第二Y-Z剖面和第二X-Z剖面之剖面圖。 第15A-15E圖繪示在示例製程之下一階段中次組件的X-Y平面之佈局、第一Y-Z剖面、第一X-Z剖面、第二Y-Z剖面和第二X-Z剖面之剖面圖。 第16圖繪示如此處所述之具有一3D記憶體陣列之一積體電路的方塊圖,3D記憶體陣列具有自對準3D記憶體,自對準3D記憶體具有侷限之記憶單元。
111‧‧‧第一導體
112‧‧‧第二導體
113‧‧‧雙向閾值開關層
114‧‧‧擴散阻障層
115、116‧‧‧表面活性間隔物
117‧‧‧主體
117A、117B‧‧‧接面
120‧‧‧侷限材料層
W1、W2‧‧‧寬度

Claims (17)

  1. 一種記憶體,包括: 複數個第一導體位於一第一導體層中,該些第一導體具有於一第一方向中延伸之複數個側壁(sidewalls),及複數個第二導體位於一第二導體層中,該些第二導體具有於一第二方向中延伸且在複數個交叉點(cross-points)越過該些第一導體之複數個側壁,該些交叉點具有複數個交叉點區域(cross-point areas),該些交叉點區域係由該些第一導體及該些第二導體之寬度(widths)定義;以及 複數個記憶單元堆疊之一陣列(an array of memory cell stacks),設置於該些第一導體及該些第二導體之間的該些交叉點中,於該陣列之一對應之交叉點中的各該記憶單元堆疊係包括: 串聯的一開關元件(switch element)、一導電阻障層(conductive barrier layer)和一侷限單元結構(a confined cell structure),且具有複數個側邊於該對應之交叉點的該交叉點區域內對準(aligned),該侷限單元結構包括複數個表面活性間隔物(surfactant spacers)位於該交叉點區域中,且該些表面活性間隔物具有複數個外側表面(outside surfaces)位於該堆疊之一對相對側邊上(a pair of opposing sides of the stack),以及可程式電阻記憶材料之一主體(a body of programmable resistance memory material)侷限於該些表面活性間隔物之複數個內側表面(inside surfaces)之間。
  2. 如申請專利範圍第1項所述之記憶體,其中各該記憶單元堆疊包括一侷限材料層(a layer of confinement material),該侷限材料層具有複數個外側表面於該堆疊之一第二對相對側邊 (a second pair of opposing sides)上,位於該對應之交叉點的該交叉點區域內。
  3. 如申請專利範圍第1項所述之記憶體,其中該侷限單元結構之該些間隔物和前述可程式電阻記憶材料之該主體有共平面的上表面(coplanar upper surfaces),且在該對應之交叉點處以共平面的該些上表面接觸該第二導體。
  4. 如申請專利範圍第1項所述之記憶體,其中該可程式電阻記憶材料包括一相變化材料。
  5. 如申請專利範圍第1項所述之記憶體,其中該開關元件包括一雙向閾值開關(ovonic threshold switch)。
  6. 如申請專利範圍第1項所述之記憶體,其中該些表面活性間隔物包括一金屬氮化物(metal nitride)。
  7. 如申請專利範圍第1項所述之記憶體,包括: 複數個第三導體(third conductors)位於一第三導體層中,該些第三導體具有於該第一方向中延伸且在複數個交叉點(cross-points)越過該些第二導體之複數個側壁;以及 複數個記憶單元堆疊之一第二階層陣列(an second level array of memory cell stacks),設置於該些第二導體及該些第三導體之間的該些交叉點中。
  8. 一種三維記憶體元件,包括: 一記憶體結構,包括交替堆疊的複數個第一導體層(layers of first conductors)於一第一方向中延伸和複數個第二導體層(layers of second conductors)於一第二方向中延伸,以及複數個記憶單元陣列(arrays of memory cells)設置於複數個階層中,該些階層之各該階層中的該些記憶單元係位於該些第一導體和該些第二導體之間的交叉點中,該些陣列於一對應之交叉點處的各該記憶單元係包括一記憶單元堆疊(a memory cell stack),各該記憶單元堆疊包括:電性串聯的一開關元件(switch element)和可程式電阻記憶材料之一主體(a body of programmable resistance memory material);以及 周邊電路(peripheral circuitry),耦接至該記憶體結構,且該周邊電路包括邏輯(logic)以於至少部分的該些記憶單元陣列中進行每該記憶單元之多個位元的讀取和寫入操作。
  9. 如申請專利範圍第8項所述之元件,其中該記憶單元堆疊包括一電阻(resistor)與該可程式電阻記憶材料之該主體並聯設置,且在該對應之交叉點處位於該開關元件及該些第一和第二導體其中之一之間。
  10. 如申請專利範圍第8項所述之元件,其中該些交叉點具有複數個交叉點區域(cross-point areas),該些交叉點區域係由該些第一導體及該些第二導體之寬度(widths)定義;以及 各該記憶單元之該記憶單元堆疊於該陣列之該對應之交叉點中係包括: 一導電阻障層(a conductive barrier layer)串聯於該開關元件和該可程式電阻記憶材料之該主體之間,以及一侷限單元結構(a confined cell structure),且具有複數個側邊對準(aligned)於該對應之交叉點的該交叉點區域內,該侷限單元結構包括複數個表面活性間隔物(surfactant spacers)位於該交叉點區域中,且該些表面活性間隔物具有複數個外側表面(outside surfaces)位於該堆疊之一對相對側邊上(a pair of opposing sides of the stack),其中該可程式電阻記憶材料之該主體係侷限於該些表面活性間隔物之複數個內側表面(inside surfaces)之間。
  11. 如申請專利範圍第10項所述之元件,其中該侷限單元結構中之該些表面活性間隔物係形成為一電阻(resistor)與該可程式電阻記憶材料之該主體並聯設置。
  12. 一種製造一積體電路之方法,包括: 形成複數個第一導體於一第一導體層中,該些第一導體具有於一第一方向中延伸之複數個側壁(sidewalls),以及形成複數個第二導體位於一第二導體層中,該些第二導體具有於一第二方向中延伸且在複數個交叉點(cross-points)越過該些第一導體之複數個側壁,該些交叉點具有複數個交叉點區域(cross-point areas),該些交叉點區域係由該些第一導體及該些第二導體之寬度(widths)定義;以及 形成複數個記憶單元堆疊之一陣列(an array of memory cell stacks)於該些第一導體及該些第二導體之間的該些交叉點中,於該陣列之一對應之交叉點中的各該記憶單元堆疊係包括: 串聯的一開關元件(switch element)、一導電阻障層(conductive barrier layer)和一侷限單元結構(a confined cell structure),且具有複數個側邊於該對應之交叉點的該交叉點區域內對準(aligned),該侷限單元結構包括複數個表面活性間隔物(surfactant spacers)位在該交叉點區域中,且該些表面活性間隔物具有複數個外側表面(outside surfaces)位於該堆疊之一對相對側邊上(a pair of opposing sides of the stack),以及可程式電阻記憶材料之一主體(a body of programmable resistance memory material)侷限於該些表面活性間隔物之複數個內側表面(inside surfaces)之間。
  13. 如申請專利範圍第12項所述之方法,包括: 形成複數個第三導體(third conductors)於一第三導體層中,該些第三導體具有於該第一方向中延伸及在複數個交叉點越過該些第二導體之複數個側壁;以及 形成複數個記憶單元堆疊之一第二陣列(a second array of memory cell stacks),設置於該些第二導體及該些第三導體之間的該些交叉點中。
  14. 如申請專利範圍第12項所述之方法,其中形成該些第一導體、該些第二導體和該些記憶單元堆疊之該陣列包括: 形成複數個材料之一第一堆疊(a first stack of materials),包括該些第一導體之一材料層、該開關元件之一材料層 (a layer of materials of the switch element)、該導電阻障層之一材料層(a layer of materials of the conductive barrier layer)及一犧牲層(a sacrificial layer); 穿過該第一堆疊蝕刻出複數個第一溝槽(first trenches)至低於該些第一導體之該材料層的一高度,該蝕刻係以定義該些第一導體之該些側壁之一圖案執行; 形成一絕緣填充物(an insulating fill)於該些第一溝槽中至與該犧牲層之一上表面共平面之一高度; 移除該犧牲層以形成複數個第二溝槽(second trenches),該些第二溝槽係對準於該些第一導體之該些側壁,及暴露該導電阻障層之該材料層; 形成該些表面活性間隔物(surfactant spacers) 於該些第二溝槽之相對側邊上,以提供複數個較窄溝槽於該些第二溝槽中; 沈積該可程式電阻記憶材料於該些較窄溝槽中; 形成該些第二導體之一材料層(a layer of materials of the second conductors) 以提供一第二堆疊(a second stack);以及 穿過該第二堆疊蝕刻出複數個第三溝槽(third trenches)至低於該開關元件之該材料層的一高度,且該蝕刻係以定義該些第二導體及對準於該些第二導體之該些側壁的該些記憶單元堆疊之該些相對側邊之一圖案執行。
  15. 如申請專利範圍第14項所述之方法,包括: 在蝕刻該些第三溝槽之前,形成該些第一導體之一第二材料層、該開關元件之一第二材料層、該導電阻障層之一第二材料層及一第二犧牲層; 蝕刻該些第三溝槽; 形成另一絕緣填充物於該些第三溝槽中至與該第二犧牲層之一上表面共平面的一高度; 移除該第二犧牲層以形成複數個第四溝槽(fourth trenches),該些第四溝槽對準於該些第二導體之該些側壁,及暴露該導電阻障層之該第二材料層; 形成複數個第二表面活性間隔物(second surfactant spacers)於該些第四溝槽之相對側邊上,以提供複數個第二較窄溝槽於該些第四溝槽中; 沈積該可程式電阻記憶材料於該些第二較窄溝槽中; 形成複數個第三導體之一材料層(a layer of materials of third conductors)以提供一第三堆疊(third stack);以及 通過該第三堆疊蝕刻出複數個第五溝槽(fifth trenches)至低於該開關元件之該第二材料層的一高度,該蝕刻係以定義複數個第三導體及複數個記憶單元堆疊之一第二陣列的複數個相對側邊之一圖案而執行,該些記憶單元堆疊之該第二陣列之該些相對側邊係對準於該些第三導體之側壁。
  16. 如申請專利範圍第14項所述之方法,其中該些表面活性間隔物具有一上表面,而沈積該可程式電阻記憶材料於該些較窄溝槽中係包括形成可程式電阻記憶材料之該些主體,該些主體具有複數個上表面與該些表面活性間隔物之該上表面共平面。
  17. 如申請專利範圍第12項所述之方法,該可程式電阻記憶材料包括一相變化材料,該開關元件包括一雙向閾值開關。
TW107129988A 2018-06-21 2018-08-28 具有侷限單元之三維記憶體和製造積體電路之方法 TWI670872B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/014,346 2018-06-21
US16/014,346 US10937832B2 (en) 2018-06-21 2018-06-21 3D memory with confined cell

Publications (2)

Publication Number Publication Date
TWI670872B TWI670872B (zh) 2019-09-01
TW202002347A true TW202002347A (zh) 2020-01-01

Family

ID=68618831

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107129988A TWI670872B (zh) 2018-06-21 2018-08-28 具有侷限單元之三維記憶體和製造積體電路之方法

Country Status (3)

Country Link
US (2) US10937832B2 (zh)
CN (1) CN110634907A (zh)
TW (1) TWI670872B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11017838B2 (en) 2016-08-04 2021-05-25 Samsung Electronics Co., Ltd. Nonvolatile memory devices
KR102620562B1 (ko) 2016-08-04 2024-01-03 삼성전자주식회사 비휘발성 메모리 장치
US10937832B2 (en) 2018-06-21 2021-03-02 Macronix International Co., Ltd. 3D memory with confined cell
JP2020047348A (ja) * 2018-09-19 2020-03-26 キオクシア株式会社 半導体記憶装置及びその制御方法
KR20200127712A (ko) * 2019-05-03 2020-11-11 삼성전자주식회사 가변 저항 메모리 소자
US11289540B2 (en) 2019-10-15 2022-03-29 Macronix International Co., Ltd. Semiconductor device and memory cell
US11158787B2 (en) 2019-12-17 2021-10-26 Macronix International Co., Ltd. C—As—Se—Ge ovonic materials for selector devices and memory devices using same
US11362276B2 (en) 2020-03-27 2022-06-14 Macronix International Co., Ltd. High thermal stability SiOx doped GeSbTe materials suitable for embedded PCM application
US11456413B2 (en) 2020-11-27 2022-09-27 International Business Machines Corporation In-situ drift-mitigation liner for pillar cell PCM
CN113161383B (zh) * 2021-03-29 2023-04-07 长江先进存储产业创新中心有限责任公司 一种三维相变存储器及其制备方法
US20220407000A1 (en) * 2021-06-16 2022-12-22 Macronix International Co., Ltd. Memory with laminated cell
CN113594200B (zh) * 2021-07-07 2024-06-28 长江先进存储产业创新中心有限责任公司 相变存储器及其制作方法
CN117476549B (zh) * 2023-12-25 2024-04-09 合肥晶合集成电路股份有限公司 半导体叠层结构的制造方法及半导体结构

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6969866B1 (en) * 1997-10-01 2005-11-29 Ovonyx, Inc. Electrically programmable memory element with improved contacts
US6579760B1 (en) 2002-03-28 2003-06-17 Macronix International Co., Ltd. Self-aligned, programmable phase change memory
US7394088B2 (en) 2005-11-15 2008-07-01 Macronix International Co., Ltd. Thermally contained/insulated phase change memory device and method (combined)
US7531825B2 (en) * 2005-12-27 2009-05-12 Macronix International Co., Ltd. Method for forming self-aligned thermal isolation cell for a variable resistance memory array
US7499344B2 (en) * 2006-01-05 2009-03-03 Infineon Technologies Ag Integrated circuit memory having a read circuit
US8129706B2 (en) * 2006-05-05 2012-03-06 Macronix International Co., Ltd. Structures and methods of a bistable resistive random access memory
TWI297948B (en) 2006-06-26 2008-06-11 Ind Tech Res Inst Phase change memory device and fabrications thereof
US7785920B2 (en) 2006-07-12 2010-08-31 Macronix International Co., Ltd. Method for making a pillar-type phase change memory element
US8163593B2 (en) 2006-11-16 2012-04-24 Sandisk Corporation Method of making a nonvolatile phase change memory cell having a reduced contact area
US7646631B2 (en) 2007-12-07 2010-01-12 Macronix International Co., Ltd. Phase change memory cell having interface structures with essentially equal thermal impedances and manufacturing methods
EP2202816B1 (en) 2008-12-24 2012-06-20 Imec Method for manufacturing a resistive switching memory device
US7939815B2 (en) * 2008-12-30 2011-05-10 Stmicroelectronics S.R.L. Forming a carbon passivated ovonic threshold switch
US8278641B2 (en) * 2009-12-23 2012-10-02 Intel Corporation Fabricating current-confining structures in phase change memory switch cells
KR20110090583A (ko) * 2010-02-04 2011-08-10 삼성전자주식회사 상변화 메모리 장치 및 그 형성 방법
US8471360B2 (en) 2010-04-14 2013-06-25 Sandisk 3D Llc Memory cell with carbon switching material having a reduced cross-sectional area and methods for forming the same
KR101766222B1 (ko) 2010-09-17 2017-08-09 삼성전자 주식회사 상변화 메모리 장치, 이를 포함하는 저장 시스템 및 이의 제조 방법
US8395935B2 (en) 2010-10-06 2013-03-12 Macronix International Co., Ltd. Cross-point self-aligned reduced cell size phase change memory
US9293508B2 (en) 2011-10-07 2016-03-22 Hitachi, Ltd. Semiconductor storage device and method of fabricating same
KR101938210B1 (ko) * 2012-04-18 2019-01-15 삼성전자주식회사 낸드 플래시 메모리, 가변 저항 메모리 및 컨트롤러를 포함하는 메모리 시스템의 동작 방법
US8916414B2 (en) 2013-03-13 2014-12-23 Macronix International Co., Ltd. Method for making memory cell by melting phase change material in confined space
US9257431B2 (en) 2013-09-25 2016-02-09 Micron Technology, Inc. Memory cell with independently-sized electrode
US9627612B2 (en) * 2014-02-27 2017-04-18 International Business Machines Corporation Metal nitride keyhole or spacer phase change memory cell structures
US10249819B2 (en) 2014-04-03 2019-04-02 Micron Technology, Inc. Methods of forming semiconductor structures including multi-portion liners
US10424619B2 (en) * 2016-01-13 2019-09-24 Samsung Electronics Co., Ltd. Variable resistance memory devices and methods of manufacturing the same
US9537093B1 (en) * 2016-02-16 2017-01-03 Macronix International Co., Ltd. Memory structure
US9741764B1 (en) * 2016-02-22 2017-08-22 Samsung Electronics Co., Ltd. Memory device including ovonic threshold switch adjusting threshold voltage thereof
KR102463023B1 (ko) 2016-02-25 2022-11-03 삼성전자주식회사 가변 저항 메모리 장치 및 이의 제조 방법
KR102453349B1 (ko) * 2016-02-25 2022-10-07 삼성전자주식회사 가변 저항 메모리 장치 및 이의 제조 방법
KR102483704B1 (ko) 2016-03-30 2023-01-02 삼성전자주식회사 가변 저항 메모리 장치 및 그 제조 방법
US9659998B1 (en) 2016-06-07 2017-05-23 Macronix International Co., Ltd. Memory having an interlayer insulating structure with different thermal resistance
US9793323B1 (en) 2016-07-11 2017-10-17 Macronix International Co., Ltd. Phase change memory with high endurance
KR102530067B1 (ko) * 2016-07-28 2023-05-08 삼성전자주식회사 가변 저항 메모리 소자 및 그 제조 방법
US10937832B2 (en) 2018-06-21 2021-03-02 Macronix International Co., Ltd. 3D memory with confined cell
KR20200073716A (ko) 2018-12-14 2020-06-24 에스케이하이닉스 주식회사 내 산화성 전극을 가진 가변 저항성 반도체 소자
KR20220009531A (ko) 2020-07-15 2022-01-25 삼성전자주식회사 반도체 메모리 소자
US20220173031A1 (en) 2020-12-02 2022-06-02 Intel Corporation Device, method and system to prevent pattern collapse in a semiconductor structure

Also Published As

Publication number Publication date
TWI670872B (zh) 2019-09-01
US10937832B2 (en) 2021-03-02
US11751407B2 (en) 2023-09-05
US20210143216A1 (en) 2021-05-13
CN110634907A (zh) 2019-12-31
US20190393268A1 (en) 2019-12-26

Similar Documents

Publication Publication Date Title
TWI670872B (zh) 具有侷限單元之三維記憶體和製造積體電路之方法
US10593875B2 (en) Self-aligned 3D memory with confined cell
US9972660B2 (en) 3D phase change memory with high endurance
CN110914907B (zh) 三维相变存储器件
CN110914994B (zh) 用于形成三维相变存储器件的方法
US8980649B2 (en) Method for manufacturing non-volatile magnetic memory cell in two facilities
US10608176B2 (en) Memory device and method of fabricating the same
EP1916722B1 (en) Carbon filament memory and fabrication method
TWI695482B (zh) 記憶體裝置及應用其之積體電路之製造方法
US10818729B2 (en) Bit cost scalable 3D phase change cross-point memory
KR102641771B1 (ko) 3 차원 메모리 디바이스 및 방법
US20230354725A1 (en) Semiconductor apparatus
TWI789603B (zh) 積體晶片及用於形成其的方法
KR102666706B1 (ko) 가변 저항 메모리 소자 및 그 제조 방법
KR20220074664A (ko) 반도체 장치