TW201939466A - 光電裝置、光電裝置之驅動方法及電子機器 - Google Patents

光電裝置、光電裝置之驅動方法及電子機器 Download PDF

Info

Publication number
TW201939466A
TW201939466A TW108107453A TW108107453A TW201939466A TW 201939466 A TW201939466 A TW 201939466A TW 108107453 A TW108107453 A TW 108107453A TW 108107453 A TW108107453 A TW 108107453A TW 201939466 A TW201939466 A TW 201939466A
Authority
TW
Taiwan
Prior art keywords
switch
data line
capacitor
line
pixel circuit
Prior art date
Application number
TW108107453A
Other languages
English (en)
Inventor
太田人嗣
腰原健
Original Assignee
日商精工愛普生股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商精工愛普生股份有限公司 filed Critical 日商精工愛普生股份有限公司
Publication of TW201939466A publication Critical patent/TW201939466A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本發明提供一種技術,其可應用於微細像素,可獲得足夠長之進行像素電路中所包含之驅動電晶體之閾值電壓之補償動作的補償期間。 本發明提供一種光電裝置,該光電裝置具有:第1資料線14-1;第2資料線14-2;第1像素電路110-1,其連接於第1資料線14-1;第2像素電路110-2,其連接於第2資料線14-2;電容50-1,其設置於第1資料線14-1;電容50-2,其設置於第2資料線14-2;第1配線18,其設置有保持與第1像素電路110-1之顯示灰階或第2像素電路110-2之顯示灰階相應之灰階電壓之電容41;開關42-1,其設置於電容50-1與第1配線18之間,且被控制為連接狀態或切斷狀態;及開關42-2,其設置於電容50-2與第1配線18之間,且被控制為連接狀態或切斷狀態。

Description

光電裝置、光電裝置之驅動方法及電子機器
本發明係關於一種光電裝置、此種光電裝置之驅動方法、及具備此種光電裝置之電子機器等。
近年來,提出各種使用有機發光二極體(以下稱為OLED(Organic Light Emitting Diode))元件等發光元件之光電裝置。於先前之光電裝置中,對應於掃描線與資料線之交叉,設置有包含發光元件及驅動電晶體之像素電路。當對驅動電晶體之閘極施加與顯示灰階相應之灰階電壓時,驅動電晶體對發光元件供給和閘極與源極之間之電壓相應之電流。利用該電流,該發光元件以相應於顯示灰階之亮度發光。
當驅動電晶體之閾值電壓存在偏差時,於發光元件中流動之電流產生偏差,故而顯示圖像之畫質降低。因此,對驅動電晶體之閾值電壓之偏差予以補償。於專利文獻1中揭示有如下技術:在執行補償動作之補償期間,使驅動電晶體之汲極及閘極短路,將驅動電晶體之閘極之電位設定為與驅動電晶體之閾值電壓相應之值。根據該補償方法,補償期間越長則偏差之補償效果越高。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2013-88611號公報
[發明所欲解決之問題]
但是,於專利文獻1所揭示之技術中,於1個水平掃描期間進行補償動作與灰階電壓之寫入動作。因此,若獲得過長之補償期間,則無法準確地寫入灰階電壓,故而未必可確保足夠長之補償期間。 [解決問題之技術手段]
為了解決以上問題,本發明之光電裝置具有:第1資料線及第2資料線,其等係經分割而成之資料線;第1像素電路,其連接於上述第1資料線;第2像素電路,其連接於上述第2資料線;第1電容,其具有連接於上述第1資料線之一電極、及另一電極;第2電容,其具有連接於上述第2資料線之一電極、及另一電極;第1配線,其設置有保持電容,該保持電容自資料信號供給電路被供給與上述第1像素電路之顯示灰階或上述第2像素電路之顯示灰階相應之灰階電壓;第1開關,其設置於上述第1電容之另一電極與上述第1配線之間,且被控制為連接狀態或切斷狀態;及第2開關,其設置於上述第2電容之另一電極與上述第1配線之間,且被控制為連接狀態或切斷狀態;且上述第1像素電路具有第1發光元件、第1驅動電晶體及第1補償電路,該第1驅動電晶體根據自上述第1資料線賦予之灰階電壓對在上述第1發光元件中流動之電流進行控制,上述第2像素電路具有第2發光元件、第2驅動電晶體及第2補償電路,該第2驅動電晶體根據自上述第2資料線賦予之灰階電壓對在上述第2發光元件中流動之電流進行控制。
根據本態樣,連接有第1像素電路之第1資料線與連接有第2像素電路之第2資料線分開,故而可獨立地驅動第1像素電路與第2像素電路。例如,當使第1開關為連接狀態時,與第1像素電路之顯示灰階相應之電壓經由第1配線被寫入至第1電容。於此期間,若將第2開關設為切斷狀態,則可不給對第1電容之灰階電壓之寫入帶來影響地使用第2補償電路進行對第2驅動電晶體之補償動作。亦即,根據本態樣,可並行地進行對第1像素電路與第2像素電路之一者之灰階電壓之寫入、及對另一者之補償動作。因此,無需於1個水平掃描期間內完成補償動作與灰階電壓寫入動作,可遍及複數個水平掃描期間設定補償期間。
上述光電裝置之特徵亦可在於具有:第3開關,其設置於參考電源與上述第1電容之另一電極之間,且被控制為連接狀態或切斷狀態,該參考電源產生用以補償上述第1驅動電晶體之閾值電壓之補償動作中所使用之參考電位;第4開關,其設置於上述參考電源與上述第2電容之另一電極之間,且被控制為連接狀態或切斷狀態;第5開關,其設置於初始化電源與上述第1資料線之間,且被控制為連接狀態或切斷狀態,該初始化電源產生用以將上述第1驅動電晶體或上述第2驅動電晶體初始化之初始化電位;及第6開關,其設置於上述第2資料線與上述初始化電源之間,且被控制為連接狀態或切斷狀態。
根據本態樣,於第1水平掃描期間,可將上述第1開關固定為切斷狀態,另一方面,將上述第3開關固定為連接狀態,使上述第5開關為連接狀態並進行上述第1驅動電晶體之初始化之後,使上述第5開關恢復為切斷狀態而開始上述第1驅動電晶體之閾值電壓之補償動作。然後,於繼上述第1水平掃描期間之後之第2水平掃描期間,可將上述第2開關固定為切斷狀態,使上述第6開關為連接狀態並進行第2驅動電晶體之初始化之後,使上述第6開關恢復為切斷狀態,將上述第4開關固定為連接狀態而開始上述第2驅動電晶體之補償動作。又,於第2水平掃描期間,可在上述第2驅動電晶體之補償動作開始後,使上述保持電容保持與上述第1像素電路之顯示灰階相應之灰階電壓,使之後之上述第3開關為切斷狀態且使上述第1開關為連接狀態,對上述第1電容寫入與該灰階電壓相應之電壓。
上述光電裝置之特徵亦可在於:上述第1配線與上述第1資料線及上述第2資料線並排地配置,且該光電裝置具有:第2配線,其連接於上述第1開關及上述第3開關,且與上述第1資料線並排地配置;第3配線,其連接於上述第2開關及上述第4開關,且與上述第2資料線並排地配置;及第4配線,其與上述第1配線並排地配置,且被賦予固定電位;且由上述第1資料線與上述第2配線形成上述第1電容,由上述第2資料線與上述第3配線形成上述第2電容,由上述第1配線與上述第4配線形成上述保持電容。
第1電容發揮用以將第1像素電路耦合驅動之傳輸電容之作用,第2電容發揮用以將第2像素電路耦合驅動之傳輸電容之作用。根據本態樣,與將發揮保持電容之作用之電容連接於第1配線之態樣相比,可減小光電裝置中之除顯示區域以外之電路面積。
為了解決以上問題,上述光電裝置之驅動方法係於第1水平掃描期間,將上述第1開關固定為切斷狀態,將上述第3開關固定為連接狀態,使上述第5開關為連接狀態並進行上述第1驅動電晶體之初始化之後,使上述第5開關恢復為切斷狀態而開始上述第1驅動電晶體之補償動作,於繼上述第1水平掃描期間之後之第2水平掃描期間,將上述第2開關固定為切斷狀態,使上述第6開關為連接狀態並進行上述第2驅動電晶體之初始化之後,使上述第6開關恢復為切斷狀態,且將上述第4開關固定為連接狀態而開始上述第2驅動電晶體之補償動作,於上述第2驅動電晶體之補償動作開始後,使上述保持電容保持與上述第1像素電路之顯示灰階相應之灰階電壓,其後,使上述第3開關為切斷狀態且使上述第1開關為連接狀態而對上述第1電容寫入與該灰階電壓相應之電壓。
根據本態樣,亦可確保第1驅動電晶體之補償期間超過1水平掃描期間,且可確保足夠長之補償期間。
又,本發明除作為光電裝置而概念化以外,亦可作為具備該光電裝置之電子機器而概念化。作為電子機器,典型而言可列舉頭戴式顯示器(HMD)或電子取景器(view finder)等顯示裝置。
以下,參照圖式對用以實施本發明之形態進行說明。但,於各圖中,使各部之尺寸及縮小比例與實物適當地不同。又,以下所述之實施形態係本發明之較佳之具體例,故而附有技術上較佳之各種限定,但只要於以下之說明中無特別地限定本發明之內容之記載,則本發明之範圍並不限定於該等形態。
<A.實施形態> 圖1係表示本發明之實施形態之光電裝置1之構成的立體圖。光電裝置1係例如於頭戴式顯示器中顯示圖像之微顯示器。
如圖1所示,光電裝置1具備顯示面板2、及控制顯示面板2之動作之控制電路3。顯示面板2具備複數個像素電路、及驅動該像素電路之驅動電路。於本實施形態中,顯示面板2所具備之複數個像素電路及驅動電路形成於矽基板,像素電路係使用作為光電元件之一例之OLED。又,顯示面板2例如收納於在顯示部形成開口之框狀之盒體82,並且連接有FPC(Flexible Printed Circuits,可撓性印刷電路)基板84之一端。於FPC基板84,利用COF(Chip On Film)技術安裝有半導體晶片之控制電路3,並且設置有複數個端子86,並連接於省略圖示之上位電路。
圖2係表示實施形態之光電裝置1之構成之方塊圖。如上所述,光電裝置1具備顯示面板2及控制電路3。 對控制電路3,自省略圖示之上位電路與同步信號同步地供給數位圖像資料Viedo。此處,所謂圖像資料Video係指例如以8位元規定應顯示於顯示面板2(嚴格而言為下述顯示部100)之圖像之像素之顯示灰階的資料。又,所謂同步信號係指包含垂直同步信號、水平同步信號及點時鐘(dot clock)信號之信號。
控制電路3基於同步信號產生各種控制信號,且將該等控制信號供給至顯示面板2。具體而言,控制電路3對顯示面板2供給控制信號Ctr、正邏輯之控制信號GrefU及GrefD、以及負邏輯之控制信號/GiniU及GiniD。進而,控制電路3對顯示面板2供給正邏輯之控制信號GcplU、與該正邏輯之控制信號GcplU處於邏輯反轉之關係之負邏輯之控制信號/GcplU、正邏輯之控制信號GcplD、與該正邏輯之控制信號GcplD處於邏輯反轉之關係之負邏輯之控制信號/GcplD、控制信號Sel(1)、Sel(2)、Sel(3)、及相對於該等信號處於邏輯反轉之關係之控制信號/Sel(1)、/Sel(2)、/Sel(3)。 此處,所謂控制信號Ctr係包含脈衝信號、或時鐘信號、賦能信號等複數個信號之信號。 再者,有將控制信號Sel(1)、Sel(2)、Sel(3)統稱為控制信號Sel,將控制信號/Sel(1)、/Sel(2)、/Sel(3)統稱為控制信號/Sel之情形。同樣地,有將控制信號GrefU及GrefD統稱為控制信號Gref,將控制信號/GiniU及/GiniD統稱為控制信號/Gini,將控制信號GcplU及GcplD統稱為控制信號Gcpl,將控制信號/GcplU及/Gcpld統稱為控制信號/Gcpl之情形。又,控制電路3包含電壓產生電路31。電壓產生電路31對顯示面板2供給各種電位。具體而言,控制電路3對顯示面板2供給重置電位Vorst、參考電位Vref及初始化電位Vini。
進而,控制電路3基於圖像資料Video,產生類比圖像信號Vid。具體而言,對於控制電路3,設置有將圖像信號Vid所示之電位、及顯示面板2所具備之發光元件(下述OLED130)之亮度建立對應地記憶之對照表。而且,控制電路3藉由參照該對照表而產生表示與圖像資料Video中所規定之發光元件之亮度對應之電位的圖像信號Vid,且將該圖像信號Vid供給至顯示面板2。
如圖2所示,顯示面板2具備顯示部100、及驅動該顯示部100之驅動電路(資料線驅動電路10及掃描線驅動電路11)。 於顯示部100,與應顯示之圖像之像素對應之像素電路110呈矩陣狀排列。詳細而言,於顯示部100中,M列掃描線12於圖中在橫向(X方向)上延伸地設置。又,每3行地分組之(3N)行資料線14與各掃描線12相互保持電性絕緣地設置。如圖2所示,(3N)行資料線14之各者被分割成上下2個部分,即,第1資料線14-1與第2資料線14-2。第1資料線14-1係自顯示部100之Y方向之上起自第1條掃描線12遍及第m條(1<m<M)掃描線12在縱向(Y方向)上延伸。第2資料線14-2自顯示部100之上起自第m+1條掃描線12遍及第M條掃描線12在縱向(Y方向)上延伸。此處,M、N均為自然數。例如於M=1080之情形時,m=540。 對應於上起第1條掃描線12至第m條掃描線12之各者與(3N)行第1資料線14-1之各者設置像素電路110,對應於自第m+1條掃描線12起至第M條掃描線12之各者與(3N)行第2資料線14-2之各者設置像素電路110。因此,於本實施形態中,像素電路110以縱M列×橫(3N)行呈矩陣狀排列。
為了區別掃描線12及像素電路110之矩陣中之列(row),有於圖中按照由上至下之順序稱為1、2、3、…、(M-1)、M列之情形。同樣地,為了區別第1資料線14-1、第2資料線14-2及像素電路110之矩陣之行(column),有於圖中按照由左至右之順序稱為1、2、3、…、(3N-1)、(3N)行之情形。 此處,為了一般化地說明資料線14之群組,認為當將1以上之任意之整數表示為n時,第(3n-2)行、第(3n-1)行及第(3n)行資料線14、即第(3n-2)行、第(3n-1)行及第(3n)行第1資料線14-1、以及第(3n-2)行、第(3n-1)行及第(3n)行第2資料線14-2屬於自左數起第n個群組。 又,以下,有如下情形:將對應於自第1列至第m列之掃描線12之各者與(3N)行第1資料線14-1之各者設置之3N×m個像素電路110之集合稱為「上側像素區塊」,將對應於自第m+1列至第M列之掃描線12之各者與(3N)行第2資料線14-2之各者設置之3N×m個像素電路110之集合稱為「下側像素區塊」。
與同一行掃描線12及屬於同一群組之3行第1資料線14-1對應之3個像素電路110分別對應於R(紅)、G(綠)、B(藍)像素,該等3個像素表現出應顯示之彩色圖像之1點。同樣地,與同一行掃描線12及屬於同一群組之3行第2資料線14-2對應之3個像素電路110分別對應於R(紅)、G(綠)、B(藍)像素,該等3個像素表現出應顯示之彩色圖像之1點。即,於本實施形態中,成為藉由與RGB(Red Green Blue,紅綠藍)對應之OLED之發光,利用加色混合(additive color mixing)表現1點之色彩之構成。
又,如圖2所示,於顯示部100中,(3N)行饋電線(重置電位供給線)16於縱向上延伸,且與各掃描線12相互保持電性絕緣地設置。對各饋電線16共通地饋給特定之重置電位Vorst。此處,為了區別饋電線16之行,有於圖中按照由左至右之順序稱為第1、2、3、…、(3N)行饋電線16之情形。第1行~第(3N)行饋電線16之各者係與第1行~第(3N)行資料線14之各者對應地設置。
掃描線驅動電路11按照控制信號Ctr產生用以於1個訊框期間內逐行選擇M條掃描線12之負邏輯之掃描信號/Gwr。此處,將供給至第1、2、3、…、M列掃描線12之掃描信號/Gwr分別表述為/Gwr(1)、/Gwr(2)、/Gwr(3)、…、/Gwr(M-1)、/Gwr(M)。再者,掃描線驅動電路11除產生掃描信號/Gwr(1)~/Gwr(M)以外,亦針對每一列產生與該掃描信號/Gwr同步之各種控制信號並供給至顯示部100,但於圖2中省略圖示。又,所謂訊框期間係指光電裝置1顯示1畫面(訊框)量之圖像所需之期間,例如若同步信號中所包含之垂直同步信號之頻率為120 Hz,則為其1週期量之8.3毫秒之期間。圖3係表示1個訊框期間內之列選擇之順序之圖。如圖3所示,於1個訊框期間內,掃描線驅動電路11依照第1列掃描線12、第m+1列掃描線12、第2列掃描線12、第m+2列掃描線12、…第m-1列掃描線12、第M-1列掃描線12、第m列掃描線12及第M列掃描線12之順序逐條選擇M條掃描線12。
資料線驅動電路10具備:針對(3N)行資料線14之各者上下逐個設置之開關部SW(即,針對第1資料線14-1設置之開關部SW及針對第2資料線14-2設置之開關部SW)、針對構成各群組之每3行資料線14設置之N個解多工器DM、及資料信號供給電路70。於圖2中,雖然省略,但對設置於上側之開關部SW,與下側之開關部SW同樣地自控制電路3供給各種控制信號、參考電位Vref及初始化電位Vini。 以下,有將針對第1資料線14-1設置之開關部SW表述為SW-1,將針對第2資料線14-2設置之開關部SW表述為SW-2之情形。又,以下,有將針對第(3n-2)行第1資料線14-1設置之開關部SW表述為SW-1(3n-2),將針對第(3n-2)行第2資料線14-2設置之開關部SW表述為SW-2(3n-2)之情形。同樣地,將針對第(3n-1)行第1資料線14-1設置之開關部SW表述為SW-1(3n-1),將針對第(3n-1)行第2資料線14-2設置之開關部SW表述為SW-2(3n-1)之情形。同樣地,有將針對第(3n)行第1資料線14-1設置之開關部SW表述為SW-1(3n),將針對第(3n)行第2資料線14-2設置之開關部SW表述為SW-2(3n)之情形。
資料信號供給電路70具有放大器,該放大器基於由控制電路3供給之圖像信號Vid及控制信號Ctr,針對每行產生資料信號Vd(1)、Vd(2)、…、Vd(N)。資料信號供給電路70基於將資料信號Vd(1)、Vd(2)、…、Vd(N)進行分時多工所得之圖像信號Vid,產生資料信號Vd(1)、Vd(2)、…、Vd(N)。而且,資料信號供給電路70將資料信號Vd(1)、Vd(2)、…、Vd(N)分別供給至與第1、2、…、N個群組對應之解多工器DM。
以下,一面參照圖4及圖5,一面對解多工器DM、開關部SW及像素電路110之構成進行說明。圖4係用以說明解多工器DM之構成之電路圖。再者,圖4代表性地示出屬於第n個群組之解多工器DM。以下,有將屬於第n個群組之解多工器DM表述為DM(n)之情形。
如圖4所示,解多工器DM具有針對每行設置之傳輸閘34及同樣針對每行設置之電容41,且對構成各群組之3行依序供給資料信號。此處,與屬於第n個群組之(3n-2)、(3n-1)、(3n)行對應之傳輸閘34之輸入端相互共通連接,對該共通端子分別供給資料信號Vd(n)。於第n個群組中設置於左端行即(3n-2)行之傳輸閘34係於控制信號Sel(1)為H位準時(控制信號/Sel(1)為L位準時)接通(導通)。同樣地,於第n個群組中設置於中央行即(3n-1)行之傳輸閘34係於控制信號Sel(2)為H位準時(控制信號/Sel(2)為L位準時)接通,於第n個群組中設置於右端行即(3n)行之傳輸閘34係於控制信號Sel(3)為H位準時(控制信號/Sel(3))為L位準時)接通。
如圖4所示,設置於(3n-2)行之傳輸閘34之輸出端連接於將開關部SW-1(3n-2)與開關部SW-2(3n-2)連接之信號線18(3n-2)。同樣地,設置於(3n-1)行之傳輸閘34之輸出端連接於將開關部SW-1(3n-1)與開關部SW-2(3n-1)連接之信號線18(3n-1),設置於(3n)行之傳輸閘34之輸出端連接於將開關部SW-1(3n)與開關部SW-2(3n)連接之信號線18(3n)。再者,以下,於無需區別信號線18(3n)、信號線18(3n-1)及信號線18(3n-2)之各者之情形時,有時表述為「信號線18」。於信號線18(3n),連接有設置於(3n)行之電容41之一電極。同樣地,於信號線18(3n-1),連接有設置於(3n-1)行之電容41之一電極,於信號線18(3n-2),連接有設置於(3n-2)行之電容41之一電極。
當(3n)行之傳輸閘34接通時,對信號線18(3n),經由(3n)行之傳輸閘34之輸出端供給資料信號Vd(n)。同樣地,當(3n-1)行之傳輸閘34接通時,對信號線18(3n-1),經由(3n-1)行之傳輸閘34之輸出端供給資料信號Vd(n),當(3n-2)行之傳輸閘34接通時,對信號線18(3n-2),經由(3n-2)行之傳輸閘34之輸出端供給資料信號Vd(n)。即,對各行電容41,對一電極供給資料信號Vd(n)。又,各行電容41之另一電極共通連接於被供給作為固定電位之電位Vss之饋電線63。此處,電位Vss亦可為相當於作為邏輯信號之掃描信號或控制信號之L位準之電位。
繼而,一面參照圖5一面說明開關部SW-1及開關部SW-2之構成。圖5中示出屬於第n個群組中之左端行之第(3n-2)行之開關部SW-1及開關部SW-2之構成例。又,圖5中示出屬於第(3n-2)行之饋電線16、第1資料線14-1、第2資料線14-2、信號線18、信號線20-1、信號線20-2、電容50-1及電容50-2、對上述信號線18輸出資料信號Vd(n)之傳輸閘34、及連接於該信號線18之電容41。如圖5所示,開關部SW-1具有N通道MOS型電晶體45-1、P通道MOS型電晶體126-1及傳輸閘42-1。同樣地,開關部SW-2具有N通道MOS型電晶體45-2、P通道MOS型電晶體126-2及傳輸閘42-2。
於傳輸閘42-1之輸出端連接有信號線20-1,於傳輸閘42-2之輸出端連接有信號線20-2。傳輸閘42-1之輸入端與傳輸閘42-2之輸入端經由信號線18相互連接,信號線18連接於對應之行之傳輸閘34之輸出端。又,如圖5所示,信號線20-1連接於電容50-1(第1電容)之一電極,電容50-1之另一電極連接於第1資料線14-1。同樣地,信號線20-2連接於電容50-2(第2電容)之一電極,電容50-2之另一電極連接於第2資料線14-2。
以下,有將信號線18稱為「第1配線」,將信號線20-1稱為「第2配線」,將信號線20-2稱為「第3配線」,且將饋電線16稱為「第4配線」之情形。對傳輸閘42-1之閘極,自控制電路3賦予控制信號/GcplU。傳輸閘42-1係第1開關,其於控制信號/GcplU為L位準時,將信號線20-1與信號線18設為電性連接狀態,於控制信號/GcplU為H位準時,設為非電性連接狀態(切斷狀態)。對傳輸閘42-2之閘極,自控制電路3賦予控制信號/GcplD。傳輸閘42-2係第2開關,其於控制信號/GcplD為L位準時,將信號線20-2與信號線18設為電性連接狀態,於控制信號/GcplD為H位準時,設為非電性連接狀態。
電晶體45-1之源極或汲極之一者連接於信號線20-1,另一者連接於饋電線61。同樣地,電晶體45-2之源極或汲極之一者連接於信號線20-2,另一者連接於饋電線61。饋電線61連接於參考電源(本實施形態中為圖2中之電壓產生電路31),該參考電源產生像素電路110中所包含之驅動電晶體之閾值電壓之補償動作中所使用的參考電位Vref,對饋電線61施加參考電位Vref。控制電路3對各行電晶體45-1供給控制信號GrefU,且對各行電晶體45-2供給控制信號GrefD。電晶體45-1係第3開關,其於控制信號GrefU為H位準時,將信號線20-1與饋電線61設為電性連接狀態,於控制信號GrefU為L位準時,設為非電性連接狀態。電晶體45-2係第4開關,其於控制信號GrefD為H位準時,將信號線20-2與饋電線61設為電性連接狀態,於控制信號GrefD為L位準時,設為非電性連接狀態。
電晶體126-1之源極或汲極之一者連接於第1資料線14-1,電晶體126-1之源極或汲極之另一者連接於供給初始化電位Vini之初始化電源(本實施形態中為圖2中之電壓產生電路31)。對電晶體126-1之閘極,自控制電路3賦予控制信號/GiniU。電晶體126-1係第5開關,其於控制信號/GiniU為L位準時,將第1資料線14-1與初始化電源設為電性連接狀態,於控制信號/GiniU為H位準時,設為非電性連接狀態。電晶體126-2之源極或汲極之一者連接於第2資料線14-2,電晶體126-2之源極或汲極之另一者連接於上述初始化電源。對電晶體126-2之閘極,自控制電路3賦予控制信號/GiniD。電晶體126-2係第6開關,其於控制信號/GiniD為L位準時,將第2資料線14-2與初始化電源設為電性連接狀態,於控制信號/GiniD為H位準時,設為非電性連接狀態。
如圖5所示,開關部SW-1配置於顯示部100之上側(自顯示部100觀察時與配置有資料信號供給電路70之方向為相反側)。信號線18係以於顯示部100之顯示區域中在行方向上延伸之方式設置,饋電線16係沿著信號線18設置。因此,於信號線18與饋電線16之間產生配線間電容43(參照圖5)。該配線間電容43與電容41一起發揮保持與資料信號Vd(n)相應之電荷之保持電容之作用。又,於本實施形態中,如圖5所示,信號線20-1於顯示部100之顯示區域中沿著第1資料線14-1設置,在信號線20-1與第1資料線14-1之間亦產生配線間電容。因此,亦可使信號線20-1與第1資料線14-1之間之配線間電容擔負電容50-1之作用。同樣地,如圖5所示,信號線20-2亦於顯示部100之顯示區域中沿著第2資料線14-2設置。於信號線20-2與第2資料線14-2之間亦產生配線間電容,故而亦可使信號線20-2與第2資料線14-2之間之配線間電容擔負電容50-2之作用。
參照圖5,對像素電路110進行說明。 圖5中示出位於第k列(k=1~m)且位於第n個群組中之左端行之第(3n-2)行之第k列(3n-2)行之像素電路110與第(m+k)列(3n-2)行之像素電路110之構成例。以下,有將第k列(3n-2)行之像素電路110稱為「第1像素電路110-1」,且將第(m+k)列(3n-2)行之像素電路110稱為「第2像素電路110-2」之情形。第1像素電路110-1係屬於上側像素區塊之像素電路110之一例,第2像素電路110-2係屬於下側像素區塊且屬於與第1像素電路110-1相同行之像素電路110之一例。如圖5所示,第1像素電路110-1與第2像素電路110-2從電氣方面來看為相互相同之構成,故而以下以第1像素電路110-1為例進行說明。
如圖5所示,第1像素電路110-1連接於第1資料線14-1。對第1像素電路110-1,經由信號線20-1、電容50-1及第1資料線14-1供給與指定灰階相應之灰階電壓。
第1像素電路110-1包含P通道MOS型電晶體121~125、OLED130及像素電容132。對第k列第1像素電路110-1,自掃描線驅動電路11供給掃描信號/Gwr(k)、控制信號/Gcmp(k)及/Gel(k)。
電晶體122之閘極電性連接於第k列掃描線12,源極或汲極之一者電性連接於第1資料線14-1。又,電晶體122之源極或汲極之另一者分別電性連接於電晶體121之閘極、及像素電容132之一電極。即,電晶體122電性連接於電晶體121之閘極與第1資料線14-1之間。而且,電晶體122作為控制電晶體121之閘極與第(3n-2)行第1資料線14-1之間之電性連接之開關發揮功能。
電晶體121之源極電性連接於饋電線116,其汲極電性連接於電晶體123之源極或汲極之一者、及電晶體124之源極。此處,對饋電線116,饋給於第1像素電路110-1中成為電源之高位側之電位Vel。電晶體121作為使與電晶體121之閘極及源極間之電壓相應之電流於OLED130中流動之驅動電晶體發揮功能。以下,有將第1像素電路110-1之電晶體121稱為「第1驅動電晶體」,且將第1像素電路110-1之電晶體121稱為「第2驅動電晶體」之情形。
電晶體123之源極或汲極之另一者連接於第1資料線14-1。對電晶體123之閘極賦予控制信號/Gcmp(k)。 於電晶體123之源極及汲極之一者與電晶體121之閘極之間連接有電晶體122,但亦可解釋為電晶體123之源極及汲極之一者電性連接於電晶體121之閘極。電晶體123係用以經由電晶體122使電晶體121之閘極及汲極之間導通之電晶體。第1像素電路110-1中之電晶體123作為第1補償電路發揮功能,該第1補償電路係於補償第1驅動電晶體之閾值電壓之補償動作時,控制該第1驅動電晶體之閘極與汲極之間之電性連接。同樣地,第2像素電路110-2中之電晶體123作為第2補償電路發揮功能,該第2補償電路係於補償第2驅動電晶體之閾值電壓之補償動作時,控制該第2驅動電晶體之閘極與汲極之間之電性連接。
對電晶體124之閘極賦予控制信號/Gel(k)。又,電晶體124之汲極分別電性連接於電晶體125之源極與OLED130之陽極130a。電晶體124作為控制電晶體121之汲極與OLED130之陽極130a之間之電性連接之開關電晶體發揮功能。進而,於電晶體121之汲極與OLED130之陽極130a之間連接有電晶體124,但亦可解釋為電晶體121之汲極電性連接於OLED130之陽極130a。
對電晶體125之閘極賦予控制信號/Gcmp(k)。又,電晶體125之汲極與第(3n-2)行之饋電線16電性連接並被保持為重置電位Vorst。電晶體125作為控制饋電線16與OLED130之陽極130a之間之電性連接之開關電晶體發揮功能。
再者,於本實施形態中,顯示面板2形成於矽基板,故而關於電晶體121~126之基板電位係設為電位Vel。又,上述電晶體121~125、126-1及126-2之源極、汲極亦可根據電晶體121~125、126-1及126-2之通道型、及電位之關係而調換。又,電晶體可為薄膜電晶體,亦可為場效電晶體。
像素電容132之一電極電性連接於電晶體121之閘極,另一電極電性連接於饋電線116。因此,像素電容132保持電晶體121之閘極與源極之間之電壓。於對第k列進行寫入時,對第k列之第1像素電路110-1之像素電容132經由電晶體122、第1資料線14-1、電容50-1及信號線20-1,寫入保持電容中所保持之灰階電壓。再者,作為像素電容132,可使用寄生於電晶體121之閘極之電容,亦可使用在矽基板中利用互不相同之導電層夾持絕緣層而形成之電容。
OLED130之陽極130a係針對每個像素電路110個別地設置之像素電極。與此相對,OLED130之陰極係遍及所有像素電路110共通地設置之共通電極118,於像素電路110中被保持為成為電源之低位側之電位Vct。OLED130係於上述矽基板中利用陽極130a與具有光透過性之陰極夾持白色有機EL層所得之元件。而且,於OLED130之出射側(陰極側)重疊有與RGB之任一者對應之彩色濾光片。再者,亦可對夾著白色有機EL層配置之2個反射層間之光學距離進行調整而形成空腔構造,並設定自OLED130發出之光之波長。於此情形時,可具有彩色濾光片,亦可不具有彩色濾光片。
於此種OLED130中,當電流自陽極130a朝陰極流動時,自陽極130a注入之電洞與自陰極注入之電子於有機EL層再結合而產生激子,從而產生白色光。此時產生之白色光成為如下構成:透過與矽基板(陽極130a)為相反側之陰極,經過利用彩色濾光片之著色,於觀察者側被視認出。以下,有將第1像素電路110-1之OLED130稱為「第1發光元件」,且將第2像素電路110-2之OLED130稱為「第2發光元件」之情形。 以上為光電裝置1之構成。
繼而,以第1像素電路110-1及第2像素電路110-2為例,一面參照圖6~圖10,一面對光電裝置1之動作進行說明。 圖6係用以說明光電裝置1中之各部之動作之時序圖。於光電裝置1中,每當水平同步信號HSYNC下降時,即,於每1水平掃描期間(圖6中表述為1H)開始掃描線12之掃描,而使對與該掃描線12對應地設置之像素電路110之初始化開始。圖6中示出關於第k(1≦k<m)列掃描線12、第k+m列掃描線12、第k+1列掃描線12及第m+k+1列掃描線12之各者之水平掃描期間中之光電裝置1之各部之動作的情況。其原因在於:如上述圖3所示,於本實施形態中,繼第k列掃描線12之後進行掃描之掃描線係第m+k列掃描線12,繼第m+k列掃描線12之後被操作之掃描線係第k+1列掃描線12,繼第k+1列掃描線12之後被掃描之掃描線係第m+k+1列掃描線12。以下,將關於第k列掃描線12之水平掃描期間稱為「第1水平掃描期間」,將繼第1水平掃描期間之後之水平掃描期間、即關於第m+k列掃描線12之水平掃描期間稱為「第2水平掃描期間」。
如圖6所示,當第1水平掃描期間開始時,控制電路3將控制信號/GcplU、/Gel(k)及GrefU固定為H位準。又,控制電路3於以第1水平掃描期間之開始為契機,使控制信號/GiniU轉變為L位準並將該狀態維持固定時間之後,恢復為H位準(參照圖6)。然後,控制電路3於經過上述固定時間後,使掃描信號/Gwr(k)及控制信號/Gcmp(k)轉變為L位準,遍及第1水掃描期間維持該狀態。
於第1水平掃描期間中,控制信號/Gel(k)成為H位準,故而屬於第k列之3N個像素電路110之各者之電晶體124斷開,該像素電路110中所包含之OLED130(第1發光元件)成為非發光狀態。又,於第1水平掃描期間內,控制信號/GcplU及控制信號GrefU被固定為H位準,故而傳輸閘42-1(第1開關)被固定為切斷狀態,電晶體45-1(第3開關)被固定為連接狀態。因此,於第1水平掃描期間內,信號線20-1自信號線18電性切離,信號線20-1之電位被固定為參考電位Vref(圖7及圖8:U11)。
於控制信號/GiniU為L位準之期間,第5開關(電晶體126-1)成為連接狀態,第1資料線14-1之電位被初始化為初始化電位Vini(圖7:U12)。當掃描信號/Gwr(k)及控制信號/Gcmp(k)轉變為L位準時,第1像素電路110-1中之電晶體122、123及125接通,自圖7所示之狀態轉變為圖8所示之狀態。即,電晶體124斷開,且電晶體123及125接通,故而第1像素電路110-1中之電晶體121之閘極及汲極電性連接於第1資料線14-1,關於該電晶體121(第1驅動電晶體)之補償動作開始(圖8:U21)。又,第1像素電路110-1中之電晶體124斷開,電晶體125接通,故而第1像素電路110-1之OLED130(第1發光元件)之陽極130a電性連接於饋電線16,陽極130a之電位被初始化為重置電位Vorst(圖8:U22)。
又,於第1水平掃描期間中,對在該第1水平掃描期間之前一水平掃描期間中進行了初始化及補償動作之像素電路110(更具體而言為屬於(m+k-1)列之像素電路110),進行以下處理。第一,與控制信號Sel(1)之上升同步地向保持電容(電容41及配線間電容43)寫入與顯示灰階相應之灰階電壓之處理(圖7:D11)。第二,使第2開關(傳輸閘42-2)為連接狀態並將信號線18與信號線20-2連接而向電容50-2傳輸該灰階電壓之傳輸處理(圖8:D21)、及經由第2資料線14-2向像素電容132寫入該灰階電壓之處理。圖7中示出關於3n-2行之向保持電容寫入第(m+k-1)列(3n-2)行之像素電路110之灰階電壓之例,圖8中示出向第3n-2行之電容50-2傳輸該灰階電壓之例。如圖7所示,於向保持電容寫入灰階電壓之期間,信號線20-2之電位被固定為參考電位Vref(圖7:D12)。
於第1像素電路110-1之電晶體121之閾值電壓之補償動作的執行中,第1資料線14-1之電位發生變動。於本實施形態之光電裝置1中,第1資料線14-1自第2資料線14-2電性切離,又,於第1水平掃描期間,與第1資料線14-1之間具有電容50-1之信號線20-1亦自信號線18電性切離。因此,於向第(m+k-1)列(3n-2)行之像素電路110之像素電容132寫入灰階電壓之期間,即便執行關於相同行之第1像素電路110-1之驅動電晶體之補償動作,第2資料線14-2之電位亦不會產生變動,可準確地寫入灰階電壓。
當繼第1水平掃描期間之後之第2水平掃描期間開始時,控制電路3將控制信號/GcplD、/Gel(m+k)及GrefD固定為H位準。又,控制電路3於以第2水平掃描期間之開始為契機,使控制信號/GiniD轉變為L位準並將該狀態維持固定時間之後,恢復為H位準(參照圖9)。然後,控制電路3於經過上述固定時間之後,使掃描信號/Gwr(m+k)及控制信號/Gcmp(m+k)轉變為L位準,遍及第1水掃描期間維持該狀態。
於第2水平掃描期間中,控制信號/Gel(m+k)成為H位準,故而屬於第m+k列之3N個像素電路110之各者之電晶體124斷開,該像素電路110中所包含之OLED130(第2發光元件)成為非發光狀態。又,於第2水平掃描期間內,控制信號/GcplD及控制信號GrefD被固定為H位準,故而傳輸閘42-2(第2開關)被固定為切斷狀態,電晶體45-2(第4開關)被固定為連接狀態。因此,於第2水平掃描期間內,信號線20-2自信號線18電性切離,信號線20-2之電位被固定為參考電位Vref(圖9及圖10:D31)。
於控制信號/GiniD為L位準之期間,第6開關(電晶體126-2)成為連接狀態,第2資料線14-2之電位被初始化為初始化電位Vini(圖9:D32)。當掃描信號/Gwr(m+k)及控制信號/Gcmp(m+k)轉變為L位準時,第2像素電路110-2中之電晶體122、123及125接通,自圖9所示之狀態轉變為圖10所示之狀態。即,由於電晶體124斷開,電晶體123及125接通,故而第2像素電路110-2中之電晶體121之閘極及汲極電性連接於第2資料線14-2,關於該電晶體121(第2驅動電晶體)之補償動作開始(圖10:D41)。又,第2像素電路110-2中之電晶體124斷開,電晶體125接通,故而第2像素電路110-2之OLED130(第2發光元件)之陽極130a電性連接於饋電線16,陽極130a之電位被初始化為重置電位Vorst(圖10:D42)。
又,控制電路3於第2水平掃描期間執行對第1像素電路110-1之上述第1處理(與控制信號Sel(1)之上升同步地向(3n-2)行之保持電容寫入與顯示灰階相應之灰階電壓之處理:參照上述圖9之U31)。然後,控制電路3係於對第2像素電路110-2之補償動作開始後,如圖6所示,使控制信號/Gcmp(k)轉變為H位準(使電晶體123轉變為斷開)而使對第1像素電路110-1之驅動電晶體之補償動作結束。其後,如圖6所示,控制電路3使控制信號GcplU及GrefU轉變為L位準(使第1開關轉變為連接狀態,使第3開關轉變為切斷狀態)。進而,其後,如圖6所示,控制電路3使掃描信號/Gwr(k)轉變為H位準(使電晶體122轉變為斷開),執行上述第2處理(將信號線18與信號線20-1連接且向電容50-1寫入灰階電壓之處理:參照圖10之U41)。自第1開關向切斷狀態之轉變推遲地使電晶體122斷開之目的在於避免饋通雜訊之影響。其後,如圖6所示,控制電路3係於經過固定時間後使控制信號GcplU恢復為L位準並使第1開關轉變為切斷狀態,並且使掃描信號/Gwr(k)恢復為L位準並使電晶體122轉變為連接狀態,將被寫入至電容50-1之灰階電壓寫入至第1像素電路110-1之像素電容132,其後,使掃描信號/Gwr(k)再次轉變為H位準。即便於向第1像素電路110-1之像素電容132寫入灰階電壓之期間,執行對屬於相同行之第2像素電路110-2之驅動電晶體之補償動作,亦如上所述,第1資料線14-1之電位不會產生變動,而可準確地寫入灰階電壓。
如以上所作說明般,根據本實施形態,可於對屬於上側像素區塊之像素電路110之灰階電壓之寫入中進行對屬於下側像素區塊之像素電路110之補償動作,可於對屬於下側像素區塊之像素電路110之灰階電壓之寫入中進行對屬於上側像素區塊之像素電路110之補償動作。因此,於本實施形態之光電裝置1中,在對屬於上側像素區塊與下側像素區塊之一像素區塊之像素電路110寫入灰階電壓之期間,可提前開始對屬於另一像素區塊且屬於相同行之像素電路110之補償動作,可獲得足夠長之補償期間。 根據本態樣,無需於像素電路內設置保持電容,故而可應用於微細像素,又,無需於像素電路中所包含之驅動電晶體之補償動作時使驅動電晶體之源極浮動,故而可準確地進行閾值電壓補償。
本實施形態之光電裝置1之像素電路110不具有與像素電容132分開地保持電晶體121之閾值電壓之電容。因此,本實施形態之光電裝置1及其驅動方法亦可支持微細像素。再者,於本實施形態之光電裝置1中,利用1個放大器產生對第n行第1資料線14-1供給之灰階電壓與對第n行第2資料線14-2供給之灰階電壓。其理由如下所述。若設為產生對第1資料線14-1供給之灰階電壓之放大器(以下為上側放大器)與產生對第n行第2資料線14-2供給之灰階電壓之放大器(以下為下側放大器)為不同位置,則產生如下等不良情況:因兩放大器之特性差及配置位置之差異等而導致上側像素區塊與下側像素區塊之境界被清晰地視認出。為了避免此種不良情況,於本實施形態之光電裝置1中,設為利用1個放大器產生對第n行第1資料線14-1供給之灰階電壓與對第n行第2資料線14-2供給之灰階電壓之構成。
<B.變化例> 以上,對本發明之一實施形態進行了說明,但亦可對該實施形態施加以下變化。 (1)於上述實施形態中,使電容41與配線間電容43擔負保持與資料信號Vd(n)相應之電荷之保持電容之作用。但是,亦可省略電容41,僅使配線間電容43擔負保持電容之作用。根據此種態樣,相應於省略了電容41,可減小顯示部100之除顯示區域以外之部分之電路面積。
(2)於上述實施形態中,說明了按照由上至下之順序交替地逐行選擇屬於上側像素區塊之像素電路110與屬於下側像素區塊之像素電路110之態樣(參照圖3),但亦可為按照由下至上之順序交替地逐行進行選擇之態樣。又,亦可為對上側像素區塊按照由下至上之順序逐行進行選擇,且對下側像素區塊按照由上至下之順序逐行進行選擇之態樣,或亦可為對上側像素區塊按照由上至下之順序逐行進行選擇,且對下側像素區塊按照由下至上之順序逐行進行選擇之態樣。
<C.應用例> 上述實施形態之光電裝置可應用於各種電子機器,尤其適於要求2K2K(2 Kilo,兩千)以上之高清晰度之圖像之顯示且要求小型之電子機器。以下,對本發明之電子機器進行說明。
圖11係表示作為採用了本發明之光電裝置之電子機器之頭戴式顯示器300的外觀之立體圖。如圖11所示,頭戴式顯示器300具備邊撐器310、橋接器320、投射光學系統301L及投射光學系統301R。而且,於圖11中,於投射光學系統301L之裏側設置有左眼用光電裝置(省略圖示),於投射光學系統301R之裏側設置有右眼用光電裝置(省略圖示)。
圖12係採用了本發明之光電裝置1之可攜型個人電腦400之立體圖。個人電腦400具備顯示各種圖像之光電裝置1、以及設置有電源開關401及鍵盤402之本體部403。再者,作為應用有本發明之光電裝置1之電子機器,除圖11及圖12中所例示之機器以外,可列舉數位觀測器、數位雙筒望遠鏡、數位靜態相機、攝錄影機等近接於眼睛而配置之電子機器。進而,可應用作為設置於手機、智慧型手機、攜帶型資訊終端(PDA:Personal Digital Assistants)、汽車導航裝置及車載用顯示器(儀錶面板)等電子機器之顯示部。
1‧‧‧光電裝置
2‧‧‧顯示面板
3‧‧‧控制電路
10‧‧‧資料線驅動電路
11‧‧‧掃描線驅動電路
12‧‧‧掃描線
14‧‧‧資料線
14-1‧‧‧第1資料線
14-2‧‧‧第2資料線
16‧‧‧饋電線
18‧‧‧信號線
18(3n)‧‧‧信號線
18(3n-1)‧‧‧信號線
18(3n-2)‧‧‧信號線
20-1‧‧‧信號線
20-2‧‧‧信號線
31‧‧‧電壓產生電路
34‧‧‧傳輸閘
41‧‧‧電容
42-1‧‧‧傳輸閘
42-2‧‧‧傳輸閘
43‧‧‧配線間電容
45-1‧‧‧電晶體
45-2‧‧‧電晶體
50-1‧‧‧電容
50-2‧‧‧電容
61‧‧‧饋電線
63‧‧‧饋電線
70‧‧‧資料信號供給電路
82‧‧‧盒體
84‧‧‧FPC基板
86‧‧‧端子
100‧‧‧顯示部
110‧‧‧像素電路
110-1‧‧‧第1像素電路
110-2‧‧‧第2像素電路
116‧‧‧饋電線
118‧‧‧共通電極
121‧‧‧電晶體
122‧‧‧電晶體
123‧‧‧電晶體
124‧‧‧電晶體
125‧‧‧電晶體
126-1‧‧‧電晶體
126-2‧‧‧電晶體
130‧‧‧OLED
130a‧‧‧陽極
132‧‧‧像素電容
300‧‧‧頭戴式顯示器
301L‧‧‧投射光學系統
301R‧‧‧投射光學系統
310‧‧‧邊撐器
320‧‧‧橋接器
400‧‧‧個人電腦
401‧‧‧電源開關
402‧‧‧鍵盤
403‧‧‧本體部
Ctr‧‧‧控制信號
DM‧‧‧解多工器
Gcpl‧‧‧控制信號
GcplD‧‧‧正邏輯之控制信號
GcplU‧‧‧正邏輯之控制信號
Gref‧‧‧控制信號
GrefD‧‧‧正邏輯之控制信號
GrefU‧‧‧正邏輯之控制信號
HSYNC‧‧‧水平同步信號
Sel‧‧‧控制信號
Sel(1)‧‧‧控制信號
Sel(2)‧‧‧控制信號
Sel(3)‧‧‧控制信號
SW‧‧‧開關部
SW-1‧‧‧開關部
SW-1(3n)‧‧‧開關部
SW-1(3n-1)‧‧‧開關部
SW-1(3n-2)‧‧‧開關部
SW-2‧‧‧開關部
SW-2(3n)‧‧‧開關部
SW-2(3n-1)‧‧‧開關部
SW-2(3n-2)‧‧‧開關部
Vct‧‧‧低位側之電位
Vd(1)、Vd(2)、…、Vd(N)‧‧‧資料信號
Vd(n)‧‧‧資料信號
Vel‧‧‧高位側之電位
Vid‧‧‧類比圖像信號
Video‧‧‧圖像資料
Vini‧‧‧初始化電位
Vorst‧‧‧重置電位
Vref‧‧‧參考電位
Vss‧‧‧電位
X‧‧‧方向
Y‧‧‧方向
/Gcmp(k)‧‧‧控制信號
/Gcmp(m+k)‧‧‧控制信號
/Gcpl‧‧‧控制信號
/GcplD‧‧‧負邏輯之控制信號
/GcplU‧‧‧負邏輯之控制信號
/Gel(k)‧‧‧控制信號
/Gel(m+k)‧‧‧控制信號
/Gini‧‧‧控制信號
/GiniD‧‧‧負邏輯之控制信號
/GiniU‧‧‧負邏輯之控制信號
/Gwr(1)~/Gwr(M)‧‧‧掃描信號
/Gwr(k)‧‧‧掃描信號
/Gwr(m+k)‧‧‧掃描信號
/Sel‧‧‧控制信號
/Sel(1)‧‧‧控制信號
/Sel(2)‧‧‧控制信號
/Sel(3)‧‧‧控制信號
圖1係表示本發明之實施形態之光電裝置之構成的立體圖。 圖2係表示光電裝置之電性構成之圖。 圖3係表示利用該光電裝置之掃描線驅動電路所進行之列掃描之順序的圖。 圖4係用以說明該光電裝置之解多工器之構成之電路圖。 圖5係表示該光電裝置之像素電路及開關部之構成之電路圖。 圖6係表示該光電裝置之動作之時序圖。 圖7係該光電裝置之動作說明圖。 圖8係該光電裝置之動作說明圖。 圖9係該光電裝置之動作說明圖。 圖10係該光電裝置之動作說明圖。 圖11係本發明之頭戴式顯示器300之立體圖。 圖12係本發明之個人電腦400之立體圖。

Claims (5)

  1. 一種光電裝置,其包含: 第1資料線及第2資料線,其等係經分割而成之資料線; 第1像素電路,其連接於上述第1資料線; 第2像素電路,其連接於上述第2資料線; 第1電容,其具有連接於上述第1資料線之一電極、及另一電極; 第2電容,其具有連接於上述第2資料線之一電極、及另一電極; 第1配線,其設置有保持電容,該保持電容自資料信號供給電路被供給與上述第1像素電路之顯示灰階或上述第2像素電路之顯示灰階相應的灰階電壓; 第1開關,其設置於上述第1電容之另一電極與上述第1配線之間,且被控制為連接狀態或切斷狀態;及 第2開關,其設置於上述第2電容之另一電極與上述第1配線之間,且被控制為連接狀態或切斷狀態;且 上述第1像素電路具有第1發光元件、第1驅動電晶體及第1補償電路,該第1驅動電晶體根據自上述第1資料線賦予之灰階電壓對在上述第1發光元件中流動之電流進行控制, 上述第2像素電路具有第2發光元件、第2驅動電晶體及第2補償電路,該第2驅動電晶體根據自上述第2資料線賦予之灰階電壓對在上述第2發光元件中流動之電流進行控制。
  2. 如請求項1之光電裝置,其包含: 第3開關,其設置於參考電源與上述第1電容之另一電極之間,且被控制為連接狀態或切斷狀態,該參考電源產生用以補償上述第1驅動電晶體之閾值電壓之補償動作中所使用之參考電位; 第4開關,其設置於上述參考電源與上述第2電容之另一電極之間,且被控制為連接狀態或切斷狀態; 第5開關,其設置於初始化電源與上述第1資料線之間,且被控制為連接狀態或切斷狀態,該初始化電源產生用以將上述第1驅動電晶體或上述第2驅動電晶體初始化之初始化電位;及 第6開關,其設置於上述第2資料線與上述初始化電源之間,且被控制為連接狀態或切斷狀態。
  3. 如請求項2之光電裝置,其中上述第1配線與上述第1資料線及上述第2資料線並排地配置,且該光電裝置包含: 第2配線,其連接於上述第1開關及上述第3開關,且與上述第1資料線並排地配置; 第3配線,其連接於上述第2開關及上述第4開關,且與上述第2資料線並排地配置;及 第4配線,其與上述第1配線並排地配置,且被賦予固定電位;且 由上述第1資料線與上述第2配線形成上述第1電容, 由上述第2資料線與上述第3配線形成上述第2電容, 由上述第1配線與上述第4配線形成上述保持電容。
  4. 一種光電裝置之驅動方法,其係驅動如請求項2之光電裝置之方法,且 於第1水平掃描期間,將上述第1開關固定為切斷狀態,將上述第3開關固定為連接狀態,使上述第5開關為連接狀態並進行上述第1驅動電晶體之初始化之後,使上述第5開關恢復為切斷狀態而開始上述第1驅動電晶體之補償動作, 於繼上述第1水平掃描期間之後之第2水平掃描期間,將上述第2開關固定為切斷狀態,使上述第6開關為連接狀態並進行上述第2驅動電晶體之初始化之後,使上述第6開關恢復為切斷狀態,將上述第4開關固定為連接狀態而開始上述第2驅動電晶體之補償動作,於上述第2驅動電晶體之補償動作開始後,使上述保持電容保持與上述第1像素電路之顯示灰階相應之灰階電壓,其後,使上述第3開關為切斷狀態且使上述第1開關為連接狀態而對上述第1電容寫入與該灰階電壓相應之電壓。
  5. 一種電子機器,其包含如請求項1至3中任一項之光電裝置。
TW108107453A 2018-03-09 2019-03-06 光電裝置、光電裝置之驅動方法及電子機器 TW201939466A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-042610 2018-03-09
JP2018042610A JP6673388B2 (ja) 2018-03-09 2018-03-09 電気光学装置の駆動方法

Publications (1)

Publication Number Publication Date
TW201939466A true TW201939466A (zh) 2019-10-01

Family

ID=67843304

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108107453A TW201939466A (zh) 2018-03-09 2019-03-06 光電裝置、光電裝置之驅動方法及電子機器

Country Status (4)

Country Link
US (1) US10964260B2 (zh)
JP (1) JP6673388B2 (zh)
CN (1) CN110246457B (zh)
TW (1) TW201939466A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102653965B1 (ko) 2018-09-03 2024-04-04 소니 세미컨덕터 솔루션즈 가부시키가이샤 전기광학 장치 및 전자 기기
JP2021089398A (ja) * 2019-12-06 2021-06-10 ソニーセミコンダクタソリューションズ株式会社 電気光学装置、電子機器及び駆動方法
CN110956928B (zh) * 2019-12-25 2021-04-30 厦门天马微电子有限公司 一种有机发光显示装置及其驱动方法

Family Cites Families (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5973658A (en) * 1996-12-10 1999-10-26 Lg Electronics, Inc. Liquid crystal display panel having a static electricity prevention circuit and a method of operating the same
KR100685942B1 (ko) * 2000-08-30 2007-02-23 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
JP4211807B2 (ja) 2000-11-07 2009-01-21 ソニー株式会社 アクティブマトリクス型表示装置
JP2003195815A (ja) * 2000-11-07 2003-07-09 Sony Corp アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置
KR100759974B1 (ko) * 2001-02-26 2007-09-18 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법.
US7187373B2 (en) * 2002-10-11 2007-03-06 Mitsubishi Denki Kabushiki Kaisha Display apparatus
JP3786101B2 (ja) * 2003-03-11 2006-06-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
KR100549983B1 (ko) * 2003-07-30 2006-02-07 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
TWI267820B (en) * 2004-12-07 2006-12-01 Novatek Microelectronics Corp Source driver and panel displaying device
JP4172472B2 (ja) * 2005-06-27 2008-10-29 セイコーエプソン株式会社 駆動回路、電気光学装置、電子機器及び駆動方法
KR20070026981A (ko) * 2005-08-29 2007-03-09 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그의 프리차지 구동 방법
US8791928B2 (en) * 2007-11-06 2014-07-29 Hannstar Display Corp. Pixel driving method, pixel driving device and liquid crystal display using thereof
KR100902237B1 (ko) * 2008-02-20 2009-06-11 삼성모바일디스플레이주식회사 유기전계발광 표시장치
JP2010015613A (ja) * 2008-07-01 2010-01-21 Fujitsu Ltd 記憶装置、記憶装置の制御方法及び制御プログラム
JP2011039269A (ja) * 2009-08-11 2011-02-24 Seiko Epson Corp 発光装置、電子機器および発光装置の駆動方法
KR101082283B1 (ko) * 2009-09-02 2011-11-09 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
TWI406260B (zh) * 2010-12-29 2013-08-21 Au Optronics Corp 應用於顯示面板之具電荷回收功能之控制電路裝置及其控制方法
US20120218316A1 (en) * 2011-02-24 2012-08-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Lcd device and driving method thereof
JP6064313B2 (ja) 2011-10-18 2017-01-25 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
JP6141590B2 (ja) * 2011-10-18 2017-06-07 セイコーエプソン株式会社 電気光学装置および電子機器
JP5879944B2 (ja) * 2011-11-16 2016-03-08 セイコーエプソン株式会社 電気光学装置、および電子機器
JP5887973B2 (ja) * 2012-02-13 2016-03-16 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
JP6108856B2 (ja) * 2012-03-09 2017-04-05 キヤノン株式会社 表示装置及びそれを用いた電子機器及び表示装置の駆動方法
JP5966537B2 (ja) * 2012-04-10 2016-08-10 セイコーエプソン株式会社 電気光学装置及び電子機器
KR20140066830A (ko) * 2012-11-22 2014-06-02 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102060788B1 (ko) * 2012-12-31 2019-12-31 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP6320679B2 (ja) * 2013-03-22 2018-05-09 セイコーエプソン株式会社 表示装置のラッチ回路、表示装置及び電子機器
JP6131662B2 (ja) * 2013-03-22 2017-05-24 セイコーエプソン株式会社 表示装置及び電子機器
US9286844B2 (en) * 2013-07-09 2016-03-15 Shenzhen China Star Optoelectronics Technology Co., Ltd LC panel having switch unit, and LCD device having switch unit
US9772704B2 (en) * 2013-08-15 2017-09-26 Apple Inc. Display/touch temporal separation
KR102074718B1 (ko) * 2013-09-25 2020-02-07 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102127902B1 (ko) * 2013-10-14 2020-06-30 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR102160814B1 (ko) * 2014-02-24 2020-09-29 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102218606B1 (ko) * 2014-06-05 2021-02-23 삼성디스플레이 주식회사 표시 패널 모듈, 이를 구비하는 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법
KR20160012309A (ko) * 2014-07-23 2016-02-03 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
KR20160074758A (ko) * 2014-12-18 2016-06-29 삼성디스플레이 주식회사 입체 영상을 표시하는 방법 및 표시 장치
JP2016139078A (ja) * 2015-01-29 2016-08-04 セイコーエプソン株式会社 表示装置、電気光学装置、及び、電子機器
US10078922B2 (en) * 2015-03-11 2018-09-18 Oculus Vr, Llc Eye tracking for display resolution adjustment in a virtual reality system
KR102388710B1 (ko) * 2015-04-30 2022-04-20 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
JP6597192B2 (ja) * 2015-10-30 2019-10-30 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の駆動方法
JP6597294B2 (ja) * 2015-12-25 2019-10-30 株式会社Jvcケンウッド 液晶表示装置及びその画素検査方法
KR102606622B1 (ko) * 2016-09-22 2023-11-28 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR102565753B1 (ko) * 2016-12-28 2023-08-11 엘지디스플레이 주식회사 전계 발광 표시장치와 그 구동 장치
KR102581938B1 (ko) * 2017-01-12 2023-09-22 삼성디스플레이 주식회사 표시 장치의 온도 검출 회로
CN110337687A (zh) * 2017-02-10 2019-10-15 L3技术公司 具有双晶体管像素单元的容错lcd显示器
CN106681040B (zh) * 2017-03-28 2019-11-05 京东方科技集团股份有限公司 显示面板的驱动方法和驱动装置
US20190096304A1 (en) * 2017-09-26 2019-03-28 HKC Corporation Limited Display panel and display apparatus using the same
KR102430809B1 (ko) * 2017-09-29 2022-08-09 엘지디스플레이 주식회사 양면 디스플레이
CN107817635A (zh) * 2017-10-27 2018-03-20 北京京东方显示技术有限公司 一种阵列基板及其驱动方法、显示装置
KR102471042B1 (ko) * 2017-11-17 2022-11-28 삼성디스플레이 주식회사 표시 장치 및 이의 불량 검출 방법
KR102451951B1 (ko) * 2017-11-23 2022-10-06 주식회사 엘엑스세미콘 디스플레이 구동 장치
KR102470378B1 (ko) * 2017-11-30 2022-11-23 엘지디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 발광 표시 장치

Also Published As

Publication number Publication date
US10964260B2 (en) 2021-03-30
CN110246457B (zh) 2022-11-25
CN110246457A (zh) 2019-09-17
US20190279568A1 (en) 2019-09-12
JP6673388B2 (ja) 2020-03-25
JP2019158988A (ja) 2019-09-19

Similar Documents

Publication Publication Date Title
US10769996B2 (en) Electro-optical device, electronic apparatus, and method of driving electro-optical device
TWI582740B (zh) 光電裝置及具備其之電子機器
TWI603308B (zh) 光電裝置及電子機器
CN107393463B (zh) 电光学装置以及电子设备
CN107644617B (zh) 电光学装置以及电子设备
JP6492447B2 (ja) 電気光学装置、電子機器、及び電気光学装置の駆動方法
TW201939466A (zh) 光電裝置、光電裝置之驅動方法及電子機器
JP2017227755A (ja) 電気光学装置、電気光学装置の駆動方法、および電子機器
CN110246461B (zh) 电光装置以及电子设备
US11074867B2 (en) Light-emitting device and electronic apparatus
JP2018155832A (ja) 電気光学装置、電子機器及び電気光学装置の駆動方法
JP2023050791A (ja) 電気光学装置、電子機器および電気光学装置の駆動方法
JP5845963B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP6702352B2 (ja) 電気光学装置及び電子機器
US11562694B2 (en) Display device and electronic device having selectors configured to select light emitting elements arranged in a matrix
JP2022177027A (ja) 電気光学装置及び電子機器