TW201843917A - 功率因數校正電路、控制方法和控制器 - Google Patents
功率因數校正電路、控制方法和控制器 Download PDFInfo
- Publication number
- TW201843917A TW201843917A TW106130013A TW106130013A TW201843917A TW 201843917 A TW201843917 A TW 201843917A TW 106130013 A TW106130013 A TW 106130013A TW 106130013 A TW106130013 A TW 106130013A TW 201843917 A TW201843917 A TW 201843917A
- Authority
- TW
- Taiwan
- Prior art keywords
- power factor
- current
- reference signal
- input
- controller
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/42—Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
- H02M1/4208—Arrangements for improving power factor of AC input
- H02M1/4225—Arrangements for improving power factor of AC input using a non-isolated boost converter
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/42—Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
- H02M1/4208—Arrangements for improving power factor of AC input
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/44—Circuits or arrangements for compensating for electromagnetic interference in converters or inverters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/37—Converter circuits
- H05B45/3725—Switched mode power supply [SMPS]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P80/00—Climate change mitigation technologies for sector-wide applications
- Y02P80/10—Efficient use of energy, e.g. using compressed air or pressurized fluid as energy carrier
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Rectifiers (AREA)
- Dc-Dc Converters (AREA)
Abstract
本發明公開了一種功率因數校正電路、控制方法和控制器,藉由根據測量的功率因數調整電流基準訊號,可以對電磁干擾濾波器造成的輸入交流電相位變化進行補償,最大化功率因數,從而不需要針對特定的電磁干擾濾波器參數進行預先計算和設計,就可以有效提升功率因數,進而提升系統效率。
Description
本發明涉及電力電子技術,具體涉及一種功率因數校正電路、控制方法和控制器。
功率因數(Power Factor,PF)是電壓與電流之間的相位差的餘弦,也可表示為有效功率和視在功率的比值。功率因數是用來衡量用電設備用電效率的參數,低功率因數代表低電力效能。藉由進行功率因數校正(Power Factor Correction,PFC)操作,可以消除或減小電壓和電流之間的相位差,從而提高系統的功率因數,提高有功功率的傳輸效率,改善電網環境。
有源功率因數校正電路通常依靠快速的輸入電流閉環調節,使得輸入電流能夠即時跟蹤正弦的交流輸入電壓,從而達成功率因數校正的目的。在交流輸入側通常會設置電磁干擾(EMI)濾波器以增強電路的抗干擾能力。這會導致功率因數的降低,在半載或輕載的條件下影響尤為明顯。
現有的技術方案通常需要在設計階段針對所可能採用的AC側電磁干擾濾波器進行對應的容性電流補償控制策 略,從而實現在PFC電路在不同負載條件下都能獲得較好的表現。容性電流補償需要做針對性的預先設定和計算,不具有通用性。
有鑑於此,本發明提出一種功率因數校正電路、控制方法和應用所述控制方法的控制器,以藉由較為普適的方法減低電磁干擾濾波器對於功率因數校正電路的負面影響。
第一態樣,提供一種功率因數校正電路,包括:功率計,用於測量輸入埠的功率因數;開關型調節器,受控於開關控制訊號調節輸入交流電的功率因數;電磁干擾濾波器,設置於所述開關型調節器和輸入埠之間;以及,控制器,被配置為產生開關控制訊號控制所述開關型調節器,其中,所述控制器根據測量的功率因數調整電流基準訊號以最大化功率因數,所述電流基準訊號用於表徵預期的電感電流。
較佳地,所述控制器被配置為控制所述開關型調節器的電感電流趨向於所述預期的電感電流。
較佳地,所述控制器被配置為將電流基準訊號延遲一偏移時間,並根據延遲後的電流基準訊號控制所述開關型調節器的電感電流,所述偏移時間根據測量的功率因數獲 得。
較佳地,所述偏移時間根據如下公式計算獲得:
其中,Td為所述偏移時間,PF為測量的功率因數,T為輸入交流電的週期。
較佳地,所述控制器被配置為在輸入交流電流過零開始持續所述偏移時間的時間段內將所述電流基準訊號設置為零。
第二態樣,提供一種控制方法,用於控制進行功率因數校正的開關型調節器,所述方法包括:根據測量的功率因數調整電流基準訊號以最大化功率因數,所述電流基準訊號用於表徵預期的電感電流。
較佳地,所述方法還包括:控制所述開關型調節器的電感電流趨向於所述預期的電感電流。
較佳地,根據測量的功率因數調整電流基準訊號包括:將電流基準訊號延遲一偏移時間,所述偏移時間根據測量的功率因數獲得。
較佳地,所述偏移時間根據如下公式計算獲得:
其中,Td為所述偏移時間,PF為測量的功率因數,T為輸入交流電的週期。
較佳地,所述調整電流基準訊號還包括:在輸入交流電流過零開始持續偏移時間的時間段內將所述電流基準訊號設置為零。
第三態樣,提供一種控制器,包括:處理器;用於儲存處理器可執行指令的記憶體;其中,所述處理器被配置為適於如上所述的方法。
本發明實施例的技術方案藉由根據測量的功率因數調整電流基準訊號,可以對電磁干擾濾波器造成的輸入交流電相位變化進行補償,最大化功率因數,從而不需要針對特定的電磁干擾濾波器參數進行預先計算和設計,就可以有效提升功率因數,進而提升系統效率。
1‧‧‧整流電路
2‧‧‧開關型調節器
3‧‧‧電磁干擾濾波器
4‧‧‧功率計
5‧‧‧控制器
51‧‧‧減法器
52‧‧‧電壓補償模組
53‧‧‧乘法器
54‧‧‧減法器
55‧‧‧電流補償模組
56‧‧‧PWM產生模組
61‧‧‧功率因數補償模組
510-530‧‧‧步驟
藉由以下參照圖式對本發明實施例的描述,本發明的上述以及其它目的、特徵和優點將更為清楚,在圖式中:圖1是本發明實施例的功率因數校正電路的功率級的示意圖;圖2是本發明實施例的功率因數校正電路的功率級的等效電路圖;圖3是採用現有技術的控制方式時功率因數校正電路的功率級的工作波形圖;圖4是本發明實施例的功率因數校正電路的示意圖;圖5是現有技術的控制器的資料流程向圖; 圖6是本發明實施例的控制器的資料流程向圖;圖7是本發明實施例的控制方法的流程圖;圖8是本發明實施例的功率因數校正電路的工作波形圖;圖9是本發明實施例的一個較佳實施方式的工作波形圖。
以下基於實施例對本發明進行描述,但是本發明並不僅僅限於這些實施例。在下文對本發明的細節描述中,詳盡描述了一些特定的細節部分。對本領域技術人員來說沒有這些細節部分的描述也可以完全理解本發明。為了避免混淆本發明的實質,習知的方法、過程、流程、元件和電路並沒有詳細敘述。
此外,本領域普通技術人員應當理解,在此提供的圖式都是為了說明的目的,並且圖式不一定是按比例繪製的。
同時,應當理解,在以下的描述中,“電路”是指由至少一個元件或子電路藉由電性連接或電磁連接構成的導電回路。當稱元件或電路“連接到”另一元件或稱元件/電路“連接在”兩個節點之間時,它可以是直接耦接或連接到另一元件或者可以存在中間元件,元件之間的連接可以是物理上的、邏輯上的、或者其結合。相反,當稱元件“直接耦接到”或“直接連接到”另一元件時,意味著兩者不存在 中間元件。
除非上下文明確要求,否則整個說明書和申請專利範圍中的“包括”、“包含”等類似詞語應當解釋為包含的含義而不是排他或窮舉的含義;也就是說,是“包括但不限於”的含義。
在本發明的描述中,需要理解的是,術語“第一”、“第二”等僅用於描述目的,而不能理解為指示或暗示相對重要性。此外,在本發明的描述中,除非另有說明,“多個”的含義是兩個或兩個以上。
圖1是本發明實施例的功率因數校正電路的功率級的示意圖。如圖1所示,功率級包括整流電路1、開關型調節器2和電磁干擾(EMI)濾波器3。整流電路1用於將輸入源AC輸入的交流電Iac轉換為直流電。整流電路1可以採用各種現有的整流電路來實現,例如半橋整流電路或全橋整流電路。開關型調節器2受控於開關控制訊號Q進行功率因數校正。在圖1中,以採用升壓型拓撲(BOOST)的開關型調節器2為例進行說明。但是,本領域技術人員容易理解,開關型調節器2也可以替換為其它的拓撲,包括但不限於降壓型拓撲(BUCK)、升降壓型拓撲(BUCK-BOOST)以及返馳型拓撲(FLYBACK)等。在本實施例中,開關型調節器2包括用於儲能的電感L1、開關M、二極體D1和電容Cout。其中,電感L1連接在輸入端和中間端m之間。開關M連接在中間端m和接地端之間。二極體D1連接在中間端m和輸出端之間, 用於對來自電感的電流進行整流。電容Cout連接在輸出端和接地端之間,用於對輸出電壓進行濾波。開關M受控於開關控制訊號Q在導通和關斷之間切換,從而控制電感電流的變化,以主動方式校正功率因數。
其中,電磁干擾濾波器3設置在整流電路1和交流輸入埠AC之間,用於防止開關型調節器1中的開關高頻切換對交流電網產生干擾。電磁干擾濾波器3可以包括一對共模電感和一對差模電感以及連接在電感的端點之間的電容C1-C3。由於電磁干擾濾波器3中的電感對於輸入電流相位沒有影響,因此,可以將電磁干擾濾波器3等效為一個電容Cemi。其中,電容Cemi的電容值等於電容C1-C3的電容值之和。由此,圖1所示的功率級可以簡化為圖2所示的等效電路。對於圖2所示的等效電路,輸入交流電流Iac一部分流向整流電路1,另一部分被電容Cemi分流。同時,由於整流電路1並不改變交流電的幅值,因此,電感電流IL滿足IL=|Iac-Ic|。應理解,電磁干擾濾波器3並不限於圖1所示的結構,本發明實施例的方案可以適用於對任何其它結構的電磁干擾濾波器導致的功率因數下降進行補償。
對於圖2所示的等效電路,由於在輸入端並聯了電容Cemi,使得輸入電流Iac的相位超前於輸入電壓Vac。圖3是採用現有技術的控制方式時功率因數校正電路的功率級的工作波形圖。在圖3中,電流基準訊號Iref與功率因數校正電路的輸入交流電壓Vac的絕對值|Vac|(也即, Vin)的相位和形狀相同。同時,由電容Cemi分流的電流Ic的相位超前交流電壓Vac90度。由於:
因此,輸入交流電流Iac的相位超前於輸入電流電壓Vac,如果不針對這種相位超前進行補償,則輸入埠的電流Iac會超前電壓Vac一個與電容Cemi相關的相位差Φ。由於電流Ic的值只與電容Cemi的容值以及輸入交流電壓Vac成正比,因此,對於一個設置有固定參數的電磁干擾濾波器且輸入交流電壓不變的功率因數校正電路,功率越小時,電感電流IL越小,輸入交流電流Iac的相位越接近於電流Ic的相位。這使得這類功率因數校正電路中,負載越輕,功率因數的表現越差。
同時,對於不同的應用場景和產品,根據電路設計的需要所設置的電磁干擾濾波器3的電路參數往往並不是固定不變的,這使得相位Φ也會隨著電路參數的變化而變化。現有技術必須在電磁干擾濾波器3的參數確定後才能對由其導致的功率因數下降進行補償。
圖4是本發明實施例的功率因數校正電路的示意圖。如圖4所示,本實施例的功率因數校正電路包括整流電路1、開關型調節器2、電磁干擾濾波器3、功率計4和控制器5。其中,整流電路1用於將交流電轉換為直流電。開關型調節器2受控於開關控制Q進行功率因數校正。電磁干擾濾波器3設置在整流電路1的交流側和輸入埠之間, 用於隔離開關型調節器2和交流輸入埠AC。功率計4連接在交流輸入埠,用於測量輸入埠的功率因數PF。控制器5接收來自開關型調節器的電感電流採樣訊號SIL、輸入電壓採樣訊號SVin和輸出電壓採樣訊號SVout以及測量的功率因數PF來產生開關訊號Q以消除由於設置電磁干擾濾波器3導致的交流電流和交流電壓相位不同步,並進而最大化功率因數。其中,電感電流採樣訊號SIL用於表徵開關型調節器2的電感電流IL。輸入電壓採樣訊號SVin用於表徵開關型調節器2的輸入電壓Vin。輸出電壓採樣訊號SVout用於表徵開關型調節器2的輸出電壓Vout。控制器5被配置為控制開關型調節器2的電感電流趨向於由電流基準訊號Iref表徵的預期電感電流,從而影響輸入埠的交流電,進行功率因數校正操作。在本實施例中,控制器5被配置為根據測量的功率因數PF調整表徵預期的電感電流的電流基準訊號Iref以最大化功率因數。在本實施例中,對於電流基準訊號Iref的調整手段首先是調整相位。
圖5是現有技術的控制器的資料流程向圖。如圖5所示,控制器藉由閉環控制來控制電感電流IL。其中,藉由電壓環路來控制輸出電壓Vout,進而藉由電流環路來控制電感電流IL。在現有技術中,藉由減法器51獲取輸出電壓採樣訊號SVout和電壓基準訊號Vref差值,進而藉由電壓補償模組52輸出補償訊號Vcmp。藉由乘法器53將補償訊號Vcmp與輸入電壓採樣訊號Vin相乘。將乘 法器53輸出的乘積訊號作為電流基準訊號Iref輸入到減法器54,減法器54獲取電流基準訊號Iref和電感電流採樣訊號SIL的差值,並經由電流補償模組55輸出表徵所需占空比的訊號D。PWM產生模組56根據表徵所需占空比的訊號D產生開關控制訊號Q。對於另外引入的電磁干擾濾波器,現有技術無法在不知道電磁干擾濾波器電路參數的前提下對其導致的功率因數下降進行補償。
如果依據現有的方法產生的電流基準訊號來對開關型變換器2進行控制,由於其他因素導致的功率因數下降已經被補償,輸入埠的功率因數主要由電磁干擾濾波器引入的相位偏移Φ導致。該相位偏移可以根據測量的功率因數PF計算。因此,控制器5可以根據功率因數PF計算獲得相位差,並據此對電流基準訊號Iref的相位進行控制,以補償電磁干擾濾波器引入的相位差。具體地,在基波電流的有效值與總電流有效值相等的假設前提下,PF=cos,PF為電路的功率因數,Φ為輸入電壓和輸入電流之間的相位差。在可以藉由功率計4測量功率因數PF時,可以藉由如下公式計算相位差Φ,即:=arccos(PF)
進一步地,可以計算獲得相位差對應的絕對偏移時間:
其中,Td為所述偏移時間,PF為測量的功率因數,T為輸入交流電的週期。
由此,控制器5可以對基於任何現有方式產生的電流基準訊號延遲上述偏移時間Td,從而普適性地最大化電路的功率因數。
圖6是本實施例的控制器的資料流程向圖。如圖6所示,控制器除了設置有減法器51、電壓補償模組52、乘法器53、減法器54、電流補償模組55以及PWM產生模組56外,還設置有功率因數補償模組61。其中,減法器51根據輸出電壓採樣訊號SVout和電壓基準訊號Vref獲取兩者差值,進而藉由電壓補償模組52輸出補償訊號Vcmp。乘法器53將輸入電壓採樣訊號SVin與補償訊號Vcmp相乘,將乘積輸出到功率因數補償模組61。功率因數補償模組61根據測量的功率因數PF基於如上所述公式計算獲得偏移時間Td,並將乘積訊號延遲偏移時間Td後作為電流基準訊號Iref輸出到減法器54。減法器54計算電流基準訊號Iref和電感電流採樣訊號SIL的差值,並進而藉由電流補償模組55輸出表徵開關控制訊號占空比的訊號D。PWM產生模組56基於訊號D產生對應的開關控制訊號Q對開關型調節器進行控制。
圖7是本發明實施例的控制方法的流程圖。該流程可以由功率因數補償模組61執行。如圖7所示,所述方法包括:
步驟S510、讀取功率因數PF。
具體地,藉由與功率計連接的數位或類比埠獲取功率因數PF。
步驟S520、根據功率因數PF計算偏移時間Td。
步驟S530、根據偏移時間延遲電流基準訊號,基於延遲後的電流基準訊號控制電感電流。
由於可以直接測量回饋的功率因數來進行控制,因此,本實施例的控制器不需要考慮電路中個零部件的參數,而可以普適性地對各種不同裝置或子電路導致的功率因數下降來進行補償。
應理解,上述方法、過程、單元和模組可以是實體電路或裝置來實現,也可以具體化為代碼和/或資料,該代碼和/或資料可儲存在可讀儲存介質中。處理器讀取並執行上述代碼和/或資料時,處理器執行具體化為資料結構和代碼並儲存於可讀儲存介質內的方法和過程。
本發明中所述的控制器可藉由多種方式來實現。例如,這些技術可以用硬體、韌體、軟體或它們結合的方式來實現。對於硬體實現,在接收站處用於速率控制的處理單元可以實現在一個或多個專用積體電路(ASIC)、數位訊號處理器(DSP)、數位訊號處理裝置(DSPD)、可程式化邏輯裝置(PLD)、現場可程式化閘陣列(FPGA)、處理器、控制器、微控制器、微處理器、用於執行本發明所述功能的其它電子單元或其組合中。
對於韌體或軟體實現,速率控制技術可用執行本申請所述功能的模組(例如,過程、函數等)來實現。這些軟體代碼可以儲存在記憶體中,並由處理器執行。記憶體可以實現在處理器內,也可以實現在處理器外,在後一種情況 下,它經由各種手段可通信地連接到處理器,這些都是本領域中所習知的。
以下結合工作波形圖來說明本發明實施例。
圖8是本發明實施例的功率因數校正電路的工作波形圖。如圖8所示,在輸入埠設置有含有電容的電磁干擾濾波器時,輸入交流電流Iac總是超前於輸入交流電壓Vac。控制器5需要控制開關型變換器2將電感電流IL延遲偏移時間Td。圖中,Iac_origin為不進行補償時的輸入交流電流,Iac_new為進行補償後的輸入交流電流。IL(t-Td)為被延遲的電感電流。可見,在未進行補償時,Iac_origin超前輸入交流電壓Vac一個偏移時間Td。藉由將電流基準訊號Iref在Vac的基礎上延遲偏移時間Td,藉由電流環路控制可以使得電感電流被延遲,最後得到輸入電流Iac_new滿足:
得到的輸入電流Iac_new相位仍然超前於輸入交流電流Vac,但是相位差大大減小,功率因數提高。由於功率校正電路在負載越輕時相位差越大,因此,本實施例的電路和控制方法在負載越輕時效果越好。
圖9是本發明實施例的一個較佳實施方式的實際工作波形圖。如圖9所示,由於電感電流IL被延遲後滯後於輸入交流電壓Vac,如果認為補償後的輸入交流電流Iac與輸入交流電流相位近似相同,則每個交流週期中存在兩 個時間長度為Td的時間段,即兩個從輸入交流電流Iac過零到電感電流過零的時間段(圖中t1-t2時間段以及t3-t4時間段)。在這兩個時間段期間,輸入整流電路1的電流等於|Iac|-|Ic|<0,由於整流電路1的整流功能,電感電流不能為負,因此,在此期間電感電流IL保持為零。
由於這一現象的存在,在對應的較佳實施方式中,控制器5被配置為在輸入交流電流過零開始持續偏移時間Td的時間段內將所述電流基準訊號設置為零。也即,控制器5在調節電流基準訊號時,需要輸入交流電流過零至電感電流過零的時間段內控制使得電流基準訊號Iref為零,以防止電流環輸出飽和。輸入交流電流過零的檢測可以藉由對輸入交流電流的檢測或輸入交流電壓(假設其與輸入交流電流相位相同)的檢測獲得。在這樣的控制方式下的工作波形如圖9所示,回應於電流基準訊號Iref的控制和整流電路的影響,電感電流IL在每個週期中的兩個時長為Td的時間段內為零,進而使得輸入交流電Iac在對應的時間段內保持為相對恒定的值(等於電流Ic),在波形上形成一個正弦上突出的臺階。這雖然會對於功率因數有一定的影響,但是,相對於不進行電流基準訊號的延遲來說,功率因數大大提高。
本發明實施例的技術方案藉由根據測量的功率因數調整電流基準訊號,可以對電磁干擾濾波器造成的輸入交流電相位變化進行補償,最大化功率因數,從而不需要針對特定的電磁干擾濾波器參數進行預先計算和設計,就可以 有效提升功率因數,進而提升系統效率。
以上所述僅為本發明的較佳實施例,並不用於限制本發明,對於本領域技術人員而言,本發明可以有各種改動和變化。凡在本發明的精神和原理之內所作的任何修改、等同替換、改進等,均應包含在本發明的保護範圍之內。
Claims (11)
- 一種功率因數校正電路,包括:功率計,用於測量輸入埠的功率因數;開關型調節器,受控於開關控制訊號調節輸入交流電的功率因數;電磁干擾濾波器,設置於該開關型調節器和輸入埠之間;以及,控制器,被配置為產生開關控制訊號控制該開關型調節器,其中,該控制器根據測量的功率因數調整電流基準訊號以最大化功率因數,該電流基準訊號用於表徵預期的電感電流。
- 根據請求項1所述的功率因數校正電路,其中,該控制器被配置為控制該開關型調節器的電感電流趨向於該預期的電感電流。
- 根據請求項2所述的功率因數校正電路,其中,該控制器被配置為將電流基準訊號延遲一偏移時間,並根據延遲後的電流基準訊號控制該開關型調節器的電感電流,該偏移時間根據測量的功率因數獲得。
- 根據請求項3所述的功率因數校正電路,其中,該偏移時間根據如下公式計算獲得:
- 根據請求項3所述的功率因數校正電路,其中,該控制器被配置為在輸入交流電流過零開始持續該偏移時間的時間段內將該電流基準訊號設置為零。
- 一種控制方法,用於控制進行功率因數校正的開關型調節器,該方法包括:根據測量的功率因數調整電流基準訊號以最大化功率因數,該電流基準訊號用於表徵預期的電感電流。
- 根據請求項6所述的控制方法,其中,該方法還包括:控制該開關型調節器的電感電流趨向於該預期的電感電流。
- 根據請求項7所述的控制方法,其中,根據測量的功率因數調整電流基準訊號包括:將電流基準訊號延遲一偏移時間,該偏移時間根據測量的功率因數獲得。
- 根據請求項8所述的控制方法,其中,該偏移時間根 據如下公式計算獲得:
- 根據請求項8所述的控制方法,其中,該調整電流基準訊號還包括:在輸入交流電流過零開始持續偏移時間的時間段內將該電流基準訊號設置為零。
- 一種控制器,包括:處理器;用於儲存處理器可執行指令的記憶體;其中,該處理器被配置為適於執行如請求項6-10中任一項所述的方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
??201710174980.0 | 2017-03-22 | ||
CN201710174980.0A CN106685210B (zh) | 2017-03-22 | 2017-03-22 | 功率因数校正电路、控制方法和控制器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201843917A true TW201843917A (zh) | 2018-12-16 |
TWI666862B TWI666862B (zh) | 2019-07-21 |
Family
ID=58826193
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106130013A TWI666862B (zh) | 2017-03-22 | 2017-09-01 | Power factor correction circuit, control method and controller |
Country Status (3)
Country | Link |
---|---|
US (2) | US10396655B2 (zh) |
CN (1) | CN106685210B (zh) |
TW (1) | TWI666862B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI846631B (zh) * | 2022-12-30 | 2024-06-21 | 台達電子工業股份有限公司 | 功率因素校正電路的控制方法 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106685210B (zh) * | 2017-03-22 | 2019-03-05 | 矽力杰半导体技术(杭州)有限公司 | 功率因数校正电路、控制方法和控制器 |
CN111183575B (zh) * | 2018-04-11 | 2023-03-21 | 富士电机株式会社 | 功率因数改善控制电路 |
CN109470962B (zh) * | 2018-12-06 | 2022-04-12 | 广电计量检测(西安)有限公司 | 电磁兼容间歇性测试控制装置 |
CN111756227B (zh) * | 2019-03-29 | 2024-07-05 | 株式会社村田制作所 | 功率因数校正方法 |
CN110086336B (zh) | 2019-05-31 | 2021-08-24 | 矽力杰半导体技术(杭州)有限公司 | 功率因数校正电路、控制方法和控制器 |
CN110212741B (zh) | 2019-05-31 | 2020-12-11 | 矽力杰半导体技术(杭州)有限公司 | 功率因数校正电路、控制方法和控制器 |
TWI725862B (zh) * | 2020-06-01 | 2021-04-21 | 通嘉科技股份有限公司 | 具有多功能端的功率因素校正控制器、以及相關之功率因素校正電路與控制方法 |
CN112467972A (zh) * | 2020-11-17 | 2021-03-09 | 四川虹美智能科技有限公司 | Pfc电路的控制方法和装置 |
KR20230045335A (ko) * | 2021-09-28 | 2023-04-04 | 현대자동차주식회사 | 과전류 발생을 억제하는 pfc 제어 장치 및 방법 |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100303450B1 (ko) * | 1998-05-29 | 2001-11-30 | 김덕중 | 역률보정제어기 |
KR100403541B1 (ko) * | 2001-06-29 | 2003-10-30 | 설승기 | 전도성 전자파장애 제거를 위한 능동형 공통모드 이엠아이 필터 |
US6728121B2 (en) * | 2002-05-31 | 2004-04-27 | Green Power Technologies Ltd. | Method and apparatus for active power factor correction with minimum input current distortion |
US7123494B2 (en) | 2003-05-06 | 2006-10-17 | Semiconductor Components Industries, L.L.C. | Power factor correction circuit and method of varying switching frequency |
US6756771B1 (en) | 2003-06-20 | 2004-06-29 | Semiconductor Components Industries, L.L.C. | Power factor correction method with zero crossing detection and adjustable stored reference voltage |
ITMI20031315A1 (it) * | 2003-06-27 | 2004-12-28 | St Microelectronics Srl | Dispositivo per la correzione del fattore di potenza in alimentatori a commutazione forzata. |
US7148664B2 (en) * | 2004-06-28 | 2006-12-12 | International Rectifier Corporation | High frequency partial boost power factor correction control circuit and method |
US7313007B2 (en) | 2006-04-20 | 2007-12-25 | Tsai-Fu Wu | Power factor correction controller |
EP2371052A1 (en) * | 2008-12-01 | 2011-10-05 | Koninklijke Philips Electronics N.V. | Emi reduction circuit for active pfc converter |
TW201029306A (en) * | 2009-01-19 | 2010-08-01 | Univ Ishou | Power converter |
US8674544B2 (en) * | 2009-01-26 | 2014-03-18 | Geneva Cleantech, Inc. | Methods and apparatus for power factor correction and reduction of distortion in and noise in a power supply delivery network |
EP2389617A4 (en) * | 2009-01-26 | 2015-02-25 | Geneva Cleantech Inc | ENERGY CONSUMPTION MONITORING WITH A REMOTE DISPLAY AND AUTOMATIC DETECTION OF A DEVICE WITH A GRAPHIC USER INTERFACE |
US8129958B2 (en) | 2009-03-25 | 2012-03-06 | Evergreen Micro Devices Co., Ltd. | Transition mode power factor correction device with built-in automatic total harmonic distortion reduction feature |
CN102823123A (zh) * | 2010-01-25 | 2012-12-12 | 吉尼瓦洁净技术公司 | 用于功率因子校正和减少电力传输网络中的失真和噪声的方法和设备 |
KR101739549B1 (ko) | 2010-03-12 | 2017-05-25 | 페어차일드코리아반도체 주식회사 | 역률 보상 회로 및 역률 보상 회로의 구동 방법 |
US8872484B2 (en) * | 2011-08-17 | 2014-10-28 | Google Inc. | Power factor correction circuitry and methodology to compensate for leading power factor |
CN102307007B (zh) | 2011-09-13 | 2013-11-06 | 矽力杰半导体技术(杭州)有限公司 | 基于主从交错式临界导通模式的pfc控制电路及其控制方法 |
CN103023290B (zh) * | 2011-09-23 | 2015-11-25 | 台达电子企业管理(上海)有限公司 | 中压变频驱动系统与总谐波失真补偿控制方法 |
KR101422948B1 (ko) | 2012-12-11 | 2014-07-23 | 삼성전기주식회사 | 역률 보정 회로 |
CN103973095B (zh) * | 2013-02-01 | 2016-07-06 | 英飞特电子(杭州)股份有限公司 | 一种功率因数校正电路中的控制电路 |
JP2015023722A (ja) * | 2013-07-22 | 2015-02-02 | サンケン電気株式会社 | 力率改善回路 |
CN103648202B (zh) | 2013-12-18 | 2017-02-08 | 矽力杰半导体技术(杭州)有限公司 | 有源功率因数校正控制电路、芯片及led驱动电路 |
US9431894B2 (en) * | 2014-08-29 | 2016-08-30 | Nxp B.V. | Inductance variation based compensation in boost converter |
WO2016054739A1 (en) * | 2014-10-08 | 2016-04-14 | Queen's University At Kingston | Average current modulator for an led driver |
US9632120B2 (en) * | 2014-12-24 | 2017-04-25 | Infineon Technologies Austria Ag | System and method for measuring power in a power factor converter |
TWM503025U (zh) * | 2015-01-30 | 2015-06-11 | Anwell Semiconductor Corp | 具較低總諧波失真率之電源電路 |
CN205611014U (zh) * | 2015-11-30 | 2016-09-28 | 深圳市汇能环保科技有限公司 | 一种高功率因数的led照明路灯 |
CN105406697B (zh) | 2015-12-22 | 2018-12-25 | 矽力杰半导体技术(杭州)有限公司 | 纹波抑制电路、方法及应用其的led灯 |
CN106849639B (zh) * | 2017-03-20 | 2019-05-21 | 矽力杰半导体技术(杭州)有限公司 | 功率因数校正电路、控制方法和控制器 |
CN106685210B (zh) * | 2017-03-22 | 2019-03-05 | 矽力杰半导体技术(杭州)有限公司 | 功率因数校正电路、控制方法和控制器 |
-
2017
- 2017-03-22 CN CN201710174980.0A patent/CN106685210B/zh active Active
- 2017-09-01 TW TW106130013A patent/TWI666862B/zh active
-
2018
- 2018-03-05 US US15/911,376 patent/US10396655B2/en active Active
-
2019
- 2019-07-16 US US16/512,542 patent/US10819224B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI846631B (zh) * | 2022-12-30 | 2024-06-21 | 台達電子工業股份有限公司 | 功率因素校正電路的控制方法 |
Also Published As
Publication number | Publication date |
---|---|
US20190341842A1 (en) | 2019-11-07 |
US10396655B2 (en) | 2019-08-27 |
US10819224B2 (en) | 2020-10-27 |
TWI666862B (zh) | 2019-07-21 |
CN106685210B (zh) | 2019-03-05 |
CN106685210A (zh) | 2017-05-17 |
US20180278150A1 (en) | 2018-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI666862B (zh) | Power factor correction circuit, control method and controller | |
TWI657649B (zh) | 功率因數校正電路、控制方法和控制器 | |
US9455623B2 (en) | Power factor correction circuit and method | |
CN110048597B (zh) | 功率因数校正电路的控制方法、控制器及系统 | |
Rao et al. | Experimental comparison of digital implementations of single-phase PFC controllers | |
US11275397B2 (en) | Power factor correction circuit, control method and controller | |
JP6250160B2 (ja) | 電力変換装置 | |
US11226648B2 (en) | Power factor correction circuit, control method and controller | |
JPWO2011030640A1 (ja) | Pfcコンバータ | |
EP3758210A1 (en) | Power factor corrector circuit with discontinuous and continuous modes based on a desired switching frequency and an input current | |
JP5663502B2 (ja) | 力率改善デバイス | |
JP6147209B2 (ja) | 電力変換装置 | |
US10348190B2 (en) | Conversion device for converting voltage in a non-insulated manner and method for controlling the same | |
Karaarslan et al. | A DSP based power factor correction converter to reduce total harmonic distortion of input current for improvement of power quality | |
CN112152441A (zh) | 具有断续导电模式和连续导电模式的功率因数校正器电路 | |
CN110943605A (zh) | 图腾柱功率因数校正电路的控制方法及装置 | |
JP2018137840A (ja) | 力率改善回路 | |
TWI384346B (zh) | Power factor correction converter with fast load regulation capability | |
CN112152442A (zh) | 具有dcm/ccm算法的功率因数校正器电路 | |
JP2018137839A (ja) | 力率改善回路 | |
Park et al. | Input impedance and current feedforward control for leading-lagging phase admittance cancellation in the AC-DC boost converter | |
TW201836252A (zh) | 應用於電源轉換器的控制器及其操作方法 | |
Lale et al. | Performance evaluation of new adaptive dual current mode control of buck converter | |
Martins et al. | Input Current Distortion and Output Voltage Regulation of the Boost PFC Converter Operating with Different Control Method | |
JP6230454B2 (ja) | 高調波抑制電源およびその制御回路 |