TW201351882A - 移位暫存器電路、顯示器及移位暫存器 - Google Patents

移位暫存器電路、顯示器及移位暫存器 Download PDF

Info

Publication number
TW201351882A
TW201351882A TW101120118A TW101120118A TW201351882A TW 201351882 A TW201351882 A TW 201351882A TW 101120118 A TW101120118 A TW 101120118A TW 101120118 A TW101120118 A TW 101120118A TW 201351882 A TW201351882 A TW 201351882A
Authority
TW
Taiwan
Prior art keywords
switch
control
coupled
output
shift register
Prior art date
Application number
TW101120118A
Other languages
English (en)
Other versions
TWI493871B (zh
Inventor
Sen-Chuan Hung
Chun-Yen Liu
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW101120118A priority Critical patent/TWI493871B/zh
Priority to CN201210253432.4A priority patent/CN102760409B/zh
Priority to US13/865,173 priority patent/US9001013B2/en
Publication of TW201351882A publication Critical patent/TW201351882A/zh
Application granted granted Critical
Publication of TWI493871B publication Critical patent/TWI493871B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

移位暫存器電路包含複數級移位暫存器。該些級移位暫存器之第N級移位暫存器包含輸出單元、輸入單元、控制單元、第一上拉單元、第二上拉單元及調整電路。該輸出單元係用以輸出調整前之第N級掃瞄訊號。該輸入單元及該第一上拉單元係用以控制暫存器控制端的電位。該控制單元係用以接收低參考電壓、高參考電壓及該暫存器控制端的電位,並控制該控制單元的輸出端電位。該第二上拉單元係用以控制該第N級移位暫存器之輸出端電位。該調整電路係用以產生調整後之第N級掃瞄訊號。

Description

移位暫存器電路、顯示器及移位暫存器
本發明係關於一種移位暫存器電路,尤指一種包含複數級移位暫存器之移位暫存器電路,且每一級移位暫存器係分別用以提供該級的調整前掃瞄訊號與調整後之掃瞄訊號。
液晶(LCD)顯示裝置、發光二極體(LED)顯示裝置及有機發光二極體(OLED)顯示裝置是目前廣泛使用的一種平面顯示器。一般而言,液晶顯示裝置、發光二極體顯示裝置及有機發光二極體顯示裝置包含複數畫素單元、源極驅動器以及移位暫存器電路。源極驅動器係用來提供複數資料訊號至複數畫素單元。移位暫存器電路包含複數級閘極驅動電路以產生複數閘極訊號饋入複數畫素單元,據以控制複數資料訊號的寫入運作。因此,移位暫存器電路即為控制資料訊號寫入操作的關鍵性元件。
請一併參考第1圖及第2圖,第1圖係為習知技術OLED顯示器之驅動電路100之示意圖。如第1圖所示,驅動電路100包含第一開關T1至第六開關T6、電容C1、C2及有機發光二極體OLED。第一開關T1係用以接收資料訊號Vdata,並透過第N級掃瞄訊號S_N來控制第一開關T1、第五開關T5的開啟及關閉。第六開關T6係用以接收起始訊號Vint,並透過第(N-1)級掃瞄訊號S_(N-1)來控 制第六開關T6的開啟及關閉。第二開關T2及第四開關T4係透過致能訊號EM來控制開啟及關閉,且第二開關T2的源極端係接於電壓源VDD。第N級掃瞄訊號S_N及第(N-1)級掃瞄訊號S_(N-1)係OLED顯示器內的移位暫存器電路產生,並傳至驅動電路100。
第2圖係為操作第1圖驅動電路100之時序圖,如第2圖所示,由於第N級掃瞄訊號S_N及第(N-1)級掃瞄訊號S_(N-1)在時序上有實質重疊的部分,如虛線所示,將導致OLED無法正確地根據資料訊號顯示顏色。例如在第一時間t1,當第(N-1)級掃瞄訊號S_(N-1)係呈現低準位時,此時第六開關T6會導通,而使第三開關T3之閘極端呈現起始訊號Vint的準位。在第二時間t2,當第N級掃瞄訊號S_N係呈現低準位使第一開關T1導通時,由於第(N-1)級掃瞄訊號S_(N-1)尚未由低準位完全回復到高準位,因此第六開關T6仍未完全關閉,導致第三開關T3會同時在其閘極端及源極端,同時接收到起始訊號Vint和資料訊號Vdata,因而導致OLED無法正確地根據資料訊號Vdata顯示顏色。
本發明之一實施例係關於一種移位暫存器電路。該移位暫存器電路包含複數級移位暫存器,每一級移位暫存器,係分別用以提供該級的調整前掃瞄訊號與調整後之掃瞄訊號,第N級移位暫存器包含輸出單元、輸入單元、第一控制單元、第一上拉單元、第二上拉單元及調整電路。輸出單元,係耦接於第N級移位暫存器的控制端, 用以接收第一時脈,並根據第一時脈及暫存器的控制端電位,於第N級移位暫存器的第一輸出端,輸出調整前之第N級掃瞄訊號。輸入單元係經由暫存器的控制端耦接於輸出單元,用以接收相異於第一時脈之第二時脈,及用以接收第(N-M)級移位暫存器所提供的調整前之第(N-M)級掃瞄訊號。輸入單元係根據調整前之第(N-M)級掃瞄訊號與第二時脈來控制暫存器控制端的電位。第一控制單元係耦接於暫存器的控制端,用以接收低參考電壓、高參考電壓及暫存器的控制端電位,並根據暫存器控制端的電位,控制第一控制單元的輸出端電位。第一上拉單元,係耦接第一控制單元的輸出端及暫存器的控制端,用以接收高參考電壓及第一控制單元的輸出端電壓,並根據第一控制單元的輸出端電壓,控制暫存器控制端的電位。第二上拉單元,係耦接第一控制單元的輸出端及輸出單元,用以接收高參考電壓,並根據第一控制單元的輸出端電壓,控制第N級移位暫存器的第一輸出端電位。調整電路,係耦接於第N級移位暫存器的第一輸出端,用以接收調整前之第N級掃瞄訊號、高參考電壓、第二時脈、第一控制單元輸出端、第一致能控制訊號及第二致能控制訊號,並根據調整前之第N級掃瞄訊號及第二致能控制訊號,於第N級移位暫存器的第二輸出端,產生調整後之第N級掃瞄訊號。
本發明之另一實施例係關於一種顯示器,包含複數畫素、資料驅動器、掃瞄驅動器、訊號產生電路、電源供應電路及移位暫存器電路。資料驅動器係耦接對應的複數畫素,用以對畫素提供個別的顯示訊號。掃瞄驅動器係電性連接畫素,用以提供複數循序掃瞄訊號 以控制畫素,自資料驅動器接收個別的顯示訊號。訊號產生電路包含第一時脈輸出端、第二時脈輸出端、第一致能訊號輸出端及第二致能訊號輸出端。第一時脈輸出端係用以提供第一時脈,第二時脈輸出端係用以提供相異於第一時脈的第二時脈,第一致能訊號輸出端係用以提供第一致能訊號,且第二致能訊號輸出端係用以提供相異於第一致能訊號的第二致能訊號。電源供應電路包含高參考電壓輸出端,用以提供高參考電壓,且包含低參考電壓輸出端,用以提供低參考電壓。移位暫存器電路包含複數級移位暫存器,每一級移位暫存器係分別用以提供該級的調整前之掃瞄訊號與調整後之掃瞄訊號,該調整後之掃瞄訊號係用以作為該些掃瞄訊號其中之一,該些級移位暫存器之第N級移位暫存器包含輸出單元、輸入單元、第一控制單元、第一上拉單元、第二上拉單元及調整電路。輸出單元,係耦接第N級移位暫存器的控制端及第一時脈輸出端,並根據第一時脈及暫存器的控制端電位,於第N級移位暫存器的第一輸出端,輸出調整前之第N級掃瞄訊號。輸入單元係耦接於第二時脈輸出端,並經由暫存器的控制端耦接於輸出單元,輸入單元係用以接收第二時脈及第(N-M)級移位暫存器提供的調整前之第(N-M)級掃瞄訊號,並根據調整前之第(N-M)級掃瞄訊號與第二時脈,控制暫存器的控制端電位。第一控制單元係耦接於暫存器的控制端、低參考電壓輸出端及高參考電壓輸出端,第一控制單元,係用以根據暫存器控制端的電位、低參考電壓及高參考電壓控制第一控制單元的輸出端電位。第一上拉單元,係耦接第一控制單元的輸出端、高參考電壓輸出端及暫存器的控制端,用以根據第一控制單元的輸出端電 壓及高參考電壓,控制暫存器的控制端電位。第二上拉單元係耦接於第一控制單元的輸出端、高參考電壓輸出端及輸出單元,用以根據第一控制單元的輸出端電壓及高參考電壓,控制第N級移位暫存器的第一輸出端電位。調整電路,係耦接於第一控制單元的輸出端、第N級移位暫存器的第一輸出端、高參考電壓輸出端、第一致能訊號輸出端、第二致能訊號輸出端及第二時脈輸出端,用以根據第一控制單元的輸出端電壓、調整前之第N級掃瞄訊號、高參考電壓、第一致能控制訊號、第二致能控制訊號及第二時脈,於第N級移位暫存器的第二輸出端,產生調整後之第N級掃瞄訊號。
本發明之另一實施例係關於一種移位暫存器,包含輸出單元、輸入單元、第一控制單元、第一上拉單元、第二上拉單元及調整電路。輸出單元包含第一開關及第十一開關,具有用以接收第一時脈的第一端、用以輸出調整前之第N級掃瞄訊號之第二端,及耦接於移位暫存器的一暫存器的控制端的控制端。輸入單元包含第二開關、第三開關及第四開關。第二開關具有第一端、用以接收反相於第一時脈之第二時脈的控制端,及用以接收調整前之第(N-M)級掃瞄訊號之第二端。第三開關具有耦接於第二開關之第一端的第一端、用以接收第二時脈的控制端,及耦接於暫存器的控制端的第二端。第四開關具有耦接於第一輸出端的第一端、耦接於第二開關之第一端的第二端,及耦接於第四開關之第一端的控制端。第一控制單元具有輸出端,第一控制單元包含開關組及第五開關。開關組具有控制端、用以接收低參考電壓的第一端及第二端。第五開關具有耦接於開關 組之第二端的第一端,耦接於暫存器的控制端的控制端,及用以接收高參考電壓的第二端。第一上拉單元係用以上拉暫存器的控制端的電位,第一上拉單元具有耦接於暫存器的控制端的第一端、耦接於第六開關之第一端的控制端,及用以接收高參考電壓的第二端。第二上拉單元具有用以輸出調整前之第N級掃瞄訊號之第一端、耦接於第一控制單元之輸出端的控制端,及用以接收高參考電壓的第二端。調整電路包含第六開關、第七開關、第八開關、第九開關及第十開關。第六開關具有第一端、用以接收第一致能訊號的控制端,及耦接於第N級移位暫存器的第一輸出端的第二端。第七開關具有用以輸出調整後之第N級掃瞄訊號之第一端、耦接於第一控制單元之輸出端之控制端,及用以接收高參考電壓的第二端。第八開關具有耦接於第七開關之第一端的第一端、用以接收第二時脈之控制端,及用以接收高參考電壓的第二端。第九開關具有用以接收第二致能訊號的第一端、耦接於第六開關之第一端的控制端,及耦接於第七開關之第一端的第二端。第十開關具有耦接於第七開關之第一端的第一端、用以接收第一致能訊號的控制端,及用以接收高參考電壓的第二端。
透過利用本發明實施例移位暫存器電路,每一級移位暫存器所產生的調整後之掃瞄訊號與接收到的前M級移位暫存器提供的調整後之掃瞄訊號在時序上沒有實質上重疊,因此應用本發明移位暫存器電路之顯示器可以正確地根據資料訊號顯示顏色。
本揭露特別以下述例子加以描述,這些例子僅係用以舉例說明而已,因為對於熟習此技藝者而言,在不脫離本揭示內容之精神和範圍內,當可作各種之更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。在通篇說明書與申請專利範圍中時,除非內容清楚指定,否則「一」以及「該」的意義包含這一類敘述包括「一或至少一」該元件或成分。此外,如本揭露所用,除非從特定上下文明顯可見將複數排除在外,否則單數冠詞亦包括複數個元件或成分的敘述。而且,應用在此描述中與下述之全部申請專利範圍中時,除非內容清楚指定,否則「在其中」的意思可包含「在其中」與「在其上」。在通篇說明書與申請專利範圍所使用之用詞(terms),除有特別註明,通常具有每個用詞使用在此領域中、在此揭露之內容中與特殊內容中的平常意義。某些用以描述本揭露之用詞將於下或在此說明書的別處討論,以提供從業人員(practitioner)在有關本揭露之描述上額外的引導。在通篇說明書之任何地方之例子,包含在此所討論之任何用詞之例子的使用,僅係用以舉例說明,當然不限制本揭露或任何例示用詞之範圍與意義。同樣地,本揭露並不限於此說明書中所提出之各種實施例。
在此所使用的用詞「實質上(substantially)」、「大約(around)」、「約(about)」或「近乎(approximately)」應大體上 意味在給定值或範圍的20%以內,較佳係在10%以內。此外,在此所提供之數量可為近似的,因此意味著若無特別陳述,可以用詞「大約」、「約」或「近乎」加以表示。
此外,若使用「電(性)耦接」或「電(性)連接」一詞在此係包含任何直接及間接的電氣連接手段。舉例而言,若文中描述一第一裝置電性耦接於一第二裝置,則代表該第一裝置可直接連接於該第二裝置,或透過其他裝置或連接手段間接地連接至該第二裝置。另外,若描述關於電訊號之傳輸、提供,熟習此技藝者應該可以了解電訊號之傳遞過程中可能伴隨衰減或其他非理想性之變化,但電訊號傳輸或提供之來源與接收端若無特別敘明,實質上應視為同一訊號。舉例而言,若由電子電路之端點A傳輸(或提供)電訊號S給電子電路之端點B,其中可能經過一電晶體開關之源汲極兩端及/或可能之雜散電容而產生電壓降,但此設計之目的若非刻意使用傳輸(或提供)時產生之衰減或其他非理想性之變化而達到某些特定的技術效果,電訊號S在電子電路之端點A與端點B應可視為實質上為同一訊號。
可了解如在此所使用的用詞「包含(comprising)」、「包含(including)」、「具有(having)」、「含有(containing)」、「包含(involving)」等等,為開放性的(open-ended),即意指包含但不限於。另外,本發明的任一實施例或申請專利範圍不須達成 本發明所揭露之全部目的或優點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋之用,並非用來限制本發明之申請專利範圍。
下文依本發明移位暫存器電路及顯示器特舉實施例配合所附圖式作詳細說明,但所提供之實施例並非用以限制本發明所涵蓋的範圍。
請參考第3圖,第3圖係為本發明第一實施例移位暫存器電路3000之示意圖,移位暫存器電路3000包含複數級移位暫存器,每一級移位暫存器係分別用以提供該級的調整前之掃瞄訊號N與調整後之掃瞄訊號Scan_N,在所述複數級移位暫存器中,第N級移位暫存器300包含輸出單元320、輸入單元330、第一控制單元340、第一上拉單元350、第二上拉單元360及調整電路370。輸出單元320係耦接於第N級移位暫存器300的控制端B1,用以接收第一時脈CK,並根據第一時脈CK及第N級暫存器300之控制端B1的電位於第N級移位暫存器300的第一輸出端301輸出調整前之第N級掃瞄訊號N。輸入單元330係經由第N級暫存器300之控制端B1耦接於輸出單元320,用以接收相異於第一時脈CK之第二時脈XCK及第(N-M)級移位暫存器提供的調整前之第(N-M)級掃瞄訊號(N-M),並調整前之第(N-M)級掃瞄訊號(N-M)與第二時脈XCK控制第N級暫存器300之控制端B1的電位。第一控制單元340係耦接於第N級暫存器300之控制端B1,用以接收低參考電壓VGL、高 參考電壓VGH及第N級暫存器300之控制端B1的電位,並根據第N級暫存器300之控制端B1的電位控制第一控制單元340的輸出端Q的電位。第一上拉單元350係耦接第一控制單元340的輸出端及第N級暫存器300之控制端B1,用以接收高參考電壓VGH及第一控制單元340的輸出端Q的電壓,並根據第一控制單元340輸出端Q的電壓控制第N級暫存器300之控制端B1的電位。第二上拉單元360係耦接第一控制單元340的輸出端Q及輸出單元320,用以接收高參考電壓VGH,並根據第一控制單元340的輸出端Q電壓控制第一輸出端301的電位。調整電路370係耦接於第一控制單元340的輸出端Q及第一輸出端301,用以接收調整前之第N級掃瞄訊號N、高參考電壓VGH、第二時脈XCK、第一致能控制訊號EN及第二致能控制訊號EN_BAR,並根據調整前之第N級掃瞄訊號N及第一致能控制訊號EN於第N級移位暫存器300的第二輸出端302產生調整後之第N級掃瞄訊號Scan_N。
在第一實施例中,N係為正整數,M係為小於N之正整數,而不特別限定其大小。例如,若M係為1,則調整前之第(N-M)級掃瞄訊號(N-M)係為調整前之第(N-1)級掃瞄訊號(N-1),代表第N級移位暫存器300是接收前一級移位暫存器輸出的掃瞄訊號;若M為2,則代表第N級移位暫存器300是接收前二級移位暫存器輸出的掃瞄訊號,以此類推,此外,若為第1級移位暫存器,通常依需要設置仿製的(Dummy)前級移位暫存器來提供第1級移位暫存器所需的前級訊號,而且這些仿製的移位暫存器通常不用以驅動畫素,僅是提 供後級移位暫存器訊號的目的而設置。亦即本發明的移位暫存器並不限定只能接收前一級移位暫存器提供的掃瞄訊號。
輸出單元320包含第一開關M1及第十一開關M11。第一開關M1具有用以接收第一時脈CK的第一端、用以輸出調整前之第N級掃瞄訊號N之第二端,及耦接於第N級暫存器300之控制端B1的控制端。第一開關M1以及第十一開關M11具有用以接收第一時脈CK的第一端、用以輸出調整前之第N級掃瞄訊號N之第二端,及耦接於第N級暫存器300之控制端B1的控制端。第十一開關M11與第一開關M1係以並接(Parallel)的方式設置。雖然在本實施例中的舉例說明中,輸出單元320係包含第一開關M1及第十一開關M11,然而,本發明並不限制輸出單元320只能設置為包含二並接之開關,輸出單元320也可設置為包含更多數量並接之開關,或設置為只包含一開關。
輸入單元330包含第二開關M2、第三開關M3及第四開關M4。第二開關M2具有第一端、用以接收第二時脈XCK的控制端,及用以接收調整前之第(N-M)級掃瞄訊號(N-M)之第二端。第三開關M3具有耦接於第二開關M2之第一端的第一端、用以接收第二時脈XCK的控制端,及耦接於第N級暫存器300之控制端B1的第二端。第四開關M4具有耦接於第N級移位暫存器300的第一輸出端301的第一端、耦接於第二開關M2之第一端的第二端,及耦接於第四開關M4之第一端的控制端。
第一控制單元340包含開關組380及第五開關M5。開關組380具有控制端、用以接收低參考電壓VGL的第一端,及耦接於第一控制單元340之輸出端Q的第二端。第五開關M5具有耦接於開關組380之第二端的第一端、耦接於第N級暫存器300之控制端B1的控制端,及用以接收高參考電壓VGH的第二端。開關組380與第五開關M5係可用以提供反向器(inverter)的功能,例如,輸入至第五開關M5之控制端的訊號,會在第五開關M5之第一端產生與第五開關M5之控制端的訊號反向之訊號。
開關組380包含第十二開關M12及第十三開關M13。第十二開關M12具有用以接收低參考電壓VGL的第一端、用以接收低參考電壓VGL的控制端,及第二端。第十三開關M13具有耦接於第十二開關M12之第二端的第一端,用以接收低參考電壓VGL的控制端,及耦接於第五開關M5之第一端的第二端。第十二開關M12與第十三開關M13係以疊接(cascode)的方式設置。雖然在第一實施例中的舉例說明中,開關組380係包含第十二開關M12及第十三開關M13,然而,本發明並不限制開關組380只能設置為包含二疊接之開關,開關組380也可設置為包含更多數量疊接之開關,或設置為只包含一開關。
第一上拉單元350包含第十四開關M14及第十五開關M15。第十四開關M14具有第一端、耦接於第一控制單元340之輸出端Q 的控制端,及用以接收高參考電壓VGH的第二端。第十五開關M15具有耦接於第N級暫存器300之控制端B1的第一端、耦接於第十四開關M14之控制端的控制端,及耦接於第十四開關M14之第一端的第二端。第十四開關M14與第十五開關M15係以疊接的方式設置。雖然在第一實施例中的舉例說明中,第一上拉單元350係包含第十四開關M14及第十五開關M15,然而,本發明並不限制第一上拉單元350只能設置為包含二疊接之開關,第一上拉單元350也可設置為包含更多數量疊接之開關,或設置為只包含一開關。
第二上拉單元360係包含第十六開關M16,第十六開關M16具有用以輸出調整前之第N級掃瞄訊號N之第一端、耦接於第一控制單元340之輸出端Q的控制端,及用以接收高參考電壓VGH的第二端。雖然在本實施例中,第二上拉單元360內的元件係為包含第十六開關M16,但本發明不限於此,第二上拉單元360內之第十六開關M16亦可以其他元件置換,此外第二上拉單元360也可設置為包含更多開關。
調整電路370包含第六開關M6、第七開關M7、第八開關M8、第九開關M9、第十開關M10。第六開關M6具有第一端、用以接收第一致能訊號EN的控制端,及耦接於第N級移位暫存器300的第一輸出端301的第二端,第六開關M6之第二端用以接收調整前之第N級掃瞄訊號N。第七開關M7具有用以輸出調整後之第N級掃瞄訊號Scan_N之第一端、耦接於第一控制單元340之輸出端Q 的控制端,及用以接收高參考電壓VGH的第二端。第八開關M8具有耦接於第七開關M7之第一端的第一端、用以接收第二時脈XCK之控制端,及用以接收高參考電壓VGH的第二端。第九開關M9具有用以接收第二致能訊號EN_BAR的第一端、耦接於第六開關M6之第一端的控制端,及耦接於第七開關M7之第一端的第二端。第十開關M10具有耦接於第七開關M7之第一端的第一端、用以接收第一致能訊號EN的控制端,及用以接收高參考電壓VGH的第二端。
請一併參考第3圖、第4圖及第5圖,第4圖係為將數級第3圖之移位暫存器相互耦接之架構圖。第N級移位暫存器300至第(N+3)級移位暫存器600之間的耦接情形如第4圖所示,移位暫存器300至600具有相對應的電路結構,第N級移位暫存器300之輸入單元330係用以接收前一級移位暫存器所傳送的調整前之第(N-1)級掃瞄訊號(N-1),並於第一輸出端301輸出調整前之第N級掃瞄訊號N,及於第二輸出端302輸出調整後之第N級掃瞄訊號Scan_N;第(N+1)級移位暫存器400之輸入單元430係用以接收第N級移位暫存器300所傳送的調整前之第N級掃瞄訊號N,並於第一輸出端401輸出調整前之第(N+1)級掃瞄訊號(N+1),及於第二輸出端402輸出調整後之第(N+1)級掃瞄訊號Scan_(N+1);第(N+2)級移位暫存器500之輸入單元530係用以接收第(N+1)級移位暫存器400所傳送的調整前之第(N+1)級掃瞄訊號(N+1),並於第一輸出端501輸出調整前之第(N+2)級掃瞄訊號(N+2),及於第二輸出端502輸出調整後之第 (N+2)級掃瞄訊號Scan_(N+2);第(N+3)級移位暫存器600之輸入單元630係用以接收第(N+2)級移位暫存器500所傳送的調整前之第(N+2)級掃瞄訊號(N+2),並於第一輸出端601輸出調整前之第(N+3)級掃瞄訊號(N+3)至下一級移位暫存器,及於第二輸出端602輸出調整後之第(N+3)級掃瞄訊號Scan_(N+3)。此外,每一級移位暫存器均接收第一時脈CK、第二時脈XCK、第一致能控制訊號EN及第二致能控制訊號EN_BAR,且每一級移位暫存器之第二輸出端係可用以對顯示器中如第1圖所述之驅動電路100提供輸入,例如第4圖中第N級移位暫存器300之第二輸出端302、第(N+1)級移位暫存器400之第二輸出端402、第(N+2)級移位暫存器500之第二輸出端502及第(N+3)級移位暫存器600之第二輸出端602,可耦接至驅動電路100的第一開關T1之控制端及第五開關T5之控制端,以提供輸入至驅動電路100。請注意,第N級移位暫存器300接收第一時脈CK、第二時脈XCK的方式係與第(N+2)級移位暫存器500相同,且與第(N+1)級移位暫存器400相反,而第(N+2)級移位暫存器500接收第一時脈CK、第二時脈XCK的方式係與第(N+3)級移位暫存器600相反,以此類推,例如在第N級移位暫存器300中,輸入單元330係接收第二時脈XCK且輸出單元320係接收第一時脈CK,但在第(N+1)級移位暫存器400中,輸入單元430係接收第一時脈CK且輸出單元420係接收第二時脈XCK。
第5圖係為對應第3圖、第4圖之時序圖,如第5圖所示,第一致能訊號EN第二致能訊號EN_BAR的邏輯相位可互為反相,且第 一時脈CK與第二時脈XCK的邏輯相位可互為反相。當移位暫存器300接收到調整前之第(N-1)級掃瞄訊號(N-1)、第一時脈CK、第二時脈XCK、第一致能訊號EN及第二致能訊號EN_BAR後,會在輸出單元320的第一開關M1之第二端產生調整前之第N級掃瞄訊號N,並在第二輸出端302產生調整後之第N級掃瞄訊號Scan_N。不同於調整前之第N級掃瞄訊號N與調整前之第(N+1)級掃瞄訊號(N+1)在時序上仍有實質重疊之情形,調整後之第N級掃瞄訊號Scan_N與調整後之第(N+1)級掃瞄訊號Scan_(N+1)在時序上並無實質重疊之情形,因而避免了習知技術中如第1圖所述OLED顯示器之驅動電路100中,第三開關T3同時在閘極端接收到起始訊號Vint及在源極端接收到資料訊號,而使OLED無法正確地發光之情形。此外,本實施例移位暫存器電路3000並不限定只能應用於OLED顯示器,且調整後之第(N+1)級掃瞄訊號Scan_(N+1)與調整後之第(N+2)級掃瞄訊號Scan_(N+2)、調整後之第(N+2)級掃瞄訊號Scan_(N+2)與調整後之第(N+3)級掃瞄訊號Scan_(N+3)在時序上也無實質重疊之情形。
此外,請一併參考第3圖與第5圖,在時段S1時,由於第一時脈CK、第二時脈XCK係分別為低準位與高準位,因此第二開關M2及第三開關M3會被關閉,且由於控制端B1在時段S1之前已被高參考電壓VGH拉到高準位,因此在時段S1時第五開關M5會被關閉,使控制端栓鎖在高準位,並因而關閉第一開關M1及第十一開關M11。此時,輸出端Q會被低參考電壓VGL拉至低準位, 因而開啟第十四開關M14、第十五開關M15及第十六開關M16,並使調整前之第N級掃瞄訊號N維持在高準位。又,由於第一致能控制訊號EN係低準位,因而開啟第十開關M10,使調整後之第N級掃瞄訊號Scan_N被高參考電壓VGH拉至高準位,並據以輸出高準位的訊號。
在時段S2時,由於第一時脈CK、第二時脈XCK係分別為高準位與低準位,因此第二開關M2及第三開關M3會被開啟,而此時調整前之第(N-1)級掃瞄訊號(N-1)係低準位,所以控制端B1會被調整前之第(N-1)級掃瞄訊號(N-1)係高準位拉到低準位,因而開啟第五開關M5,且開啟第一開關M1及第十一開關M11,使調整前之第N級掃描訊號N,輸出第一時脈CK的高準位。此時,因為第五開關M5已被開啟,輸出端Q會被高參考電壓VGH拉至高準位,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。又,由於第一致能控制訊號EN係低準位,因而開啟第十開關M10,使調整後之第N級掃瞄訊號Scan_N被高參考電壓VGH維持在高準位,並據以輸出高準位的訊號。
在時段S3時,由於第一時脈CK、第二時脈XCK係分別為低準位與高準位,因此第二開關M2及第三開關M3會被關閉,且由於控制端B1在時段S2時已經是低準位,因此在時段S3時第五開關M5會被開啟,並開啟第一開關M1及第十一開關M11,使調整前之第N級掃瞄訊號N被低參考電壓VGL拉至低準位。此時,輸出 端Q因第五開關開啟,而保持在高參考電壓準位VGH,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。又,由於第一致能控制訊號EN係低準位,因而開啟第十開關M10,使調整後之第N級掃瞄訊號Scan_N被高參考電壓VGH拉至高準位,並據以輸出高準位的訊號。
在時段S4時,由於第一時脈CK、第二時脈XCK係分別為低準位與高準位,因此第二開關M2及第三開關M3會被關閉,且由於控制端B1在時段S3時已經是低準位,因此在時段S4時第五開關M5會被開啟,並開啟第一開關M1及第十一開關M11,使調整前之第N級掃瞄訊號N維持被低參考電壓VGL拉至低準位。此時,輸出端Q會被高參考電壓VGH拉至高準位,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。又,由於第一致能控制訊號EN係高準位且第二致能控制訊號EN_BAR係低準位,因而關閉第十開關M10,但開啟第六開關M6,而使第九開關M9因為接收到低準位而被開啟,使調整後之第N級掃瞄訊號Scan_N被第二致能控制訊號EN_BAR拉至低準位,並據以輸出低準位的訊號。
在時段S5時,由於第一時脈CK、第二時脈XCK係分別為低準位與高準位,因此第二開關M2及第三開關M3會被關閉,且由於控制端B1在時段S4時已經是低準位,因此在時段S5時第五開關M5會被開啟,並開啟第一開關M1及第十一開關M11,使調整前之第N級掃瞄訊號N維持被低參考電壓VGL拉至低準位。此時, 輸出端Q會被高參考電壓VGH拉至高準位,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。又,由於第一致能控制訊號EN係低準位,因而開啟第十開關M10,使調整後之第N級掃瞄訊號Scan_N被高參考電壓VGH拉至高準位,並據以輸出高準位的訊號。
在時段S6時,由於第一時脈CK、第二時脈XCK係分別為高準位與低準位,因此第二開關M2及第三開關M3會被開啟,而此時調整前之第(N-1)級掃瞄訊號(N-1)係高準位,所以控制端B1會被調整前之第(N-1)級掃瞄訊號(N-1)拉到高準位,因而關閉第五開關M5,且關閉第一開關M1及第十一開關M11。此時,因為第五開關M5已被開啟,輸出端Q會被低參考電壓VGL拉至低準位,因而開啟第十四開關M14、第十五開關M15及第十六開關M16,並使調整前之第N級掃瞄訊號N被高參考電壓拉至高準位。又,由於第一致能控制訊號EN係低準位,因而開啟第十開關M10,使調整後之第N級掃瞄訊號Scan_N被高參考電壓VGH拉至高準位,並據以輸出高準位的訊號。本實施例後續的運作方式相似於以上時段S1至S6的運作方式,故不再贅述,且本實施例時段S1至S6的運作方式僅為舉例說明,並非用以限定本發明。
請參考第6圖,第6圖係為本發明第二實施例移位暫存器電路6000之示意圖。如第6圖所示,移位暫存器電路6000與移位暫存器電路3000的差別在於,調整電路670另包含電容Cripp,電容Cripp 係耦接於第六開關M6之第一端與第二端之間,且其電容值可以大約介於50法拉(farad)與150法拉之間,電容Cripp係用以降低第九開關M9之控制端因為第二致能訊號EN_BAR所造成的短時脈衝波形干擾(glitch)現象。因為第九開關M9之第一端係用以接收第二致能訊號EN_BAR,其會使第九開關M9產生耦合電容,進而造成第九開關M9的控制端產生短時脈衝波形干擾現象。
請參考第7圖,第7圖係為本發明第三實施例包含第一實施例移位暫存器電路3000的顯示器7000之示意圖。如第7圖所示,顯示器7000包含複數畫素710、資料驅動器720、掃瞄驅動器730、訊號產生電路740及電源供應電路750。資料驅動器720係耦接對應的複數畫素710,用以提供畫素710個別的顯示訊號。掃瞄驅動器730包含第3圖之移位暫存器電路3000,且掃瞄驅動器730係電性連接複數畫素710,用以循序提供複數掃瞄訊號以控制每個畫素710分別自資料驅動器720接收個別的顯示訊號,例如移位暫存器電路3000透過其內部的第(N+1)級移位暫存器400、第(N+2)級移位暫存器500、第(N+3)級移位暫存器600等移位暫存器分別提供調整後之第N級掃瞄訊號Scan_N、調整後之第(N+1)級掃瞄訊號Scan_(N+1)、調整後之第(N+2)級掃瞄訊號Scan_(N+2)、調整後之第(N+3)級掃瞄訊號Scan_(N+3)等掃描訊號至複數畫素710,且上述調整後之掃瞄訊號之每一調整後之掃瞄訊號可用以作為複數掃瞄訊號中之一掃瞄訊號。訊號產生電路740包含第一時脈輸出端742、第二時脈輸出端744、第一致能訊號輸出端746及第二致能訊號輸出 端748。第一時脈輸出端742係用以提供第一時脈CK,第二時脈輸出端744係用以提供相異於第一時脈CK的第二時脈XCK,第一致能訊號輸出端746係用以提供第一致能訊號EN,且第二致能訊號輸出端748係用以提供相異於第一致能訊號EN的第二致能訊號EN_BAR。電源供應電路750包含高參考電壓輸出端752,用以提供高參考電壓VGH,且包含低參考電壓輸出端754,用以提供低參考電壓VGL。移位暫存器電路3000係耦接於訊號產生電路740、電源供應電路750,用以接收第一時脈CK、第二時脈XCK、第一致能訊號EN、第二致能訊號EN_BAR、高參考電壓VGH及低參考電壓VGL。
雖然在第一實施例至第三實施例的舉例中,第一開關M1至第十六開關M16係P型薄膜電晶體(p-type thin film transistor),然而本發明並不限於此,第一開關M1至第十六開關M16亦可以互補式電晶體(CMOS)或N型(n-type)薄膜電晶體來取代,然而由於P型薄膜電晶體在製程上較簡便並具有較高的良率,且具備較佳的電子元件特性,例如電流對電壓曲線(I-V curve)及臨界電壓值(threshold voltage)的表現上便較N型薄膜電晶體為優異。本發明之移位暫存器電路3000及顯示器7000中,由於第一開關M1至第十六開關M16皆可為P型薄膜電晶體,因而可提升電路效能。
綜上所述,透過利用本發明實施例移位暫存器電路3000,每一級移位暫存器所產生的調整後之掃瞄訊號與接收到的前M級移位 暫存器提供的掃瞄訊號在時序上沒有實質上重疊,因此顯示器7000及應用本發明移位暫存器電路3000之顯示器可以正確地根據資料訊號顯示顏色。此外,由於移位暫存器電路3000及顯示器7000中可使用P型薄膜電晶體作為開關元件,因而可進一步提升電路效能。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100‧‧‧驅動電路
300‧‧‧第N級移位暫存器
400‧‧‧第(N+1)級移位暫存器
500‧‧‧第(N+2)級移位暫存器
600‧‧‧第(N+3)級移位暫存器
301、401、501、601‧‧‧第一輸出端
302、402、502、602‧‧‧第二輸出端
320‧‧‧輸出單元
330、430、530、630‧‧‧輸入單元
340‧‧‧第一控制單元
350‧‧‧第一上拉單元
360‧‧‧第二上拉單元
370‧‧‧調整電路
380‧‧‧開關組
710‧‧‧複數畫素
720‧‧‧資料驅動器
730‧‧‧掃瞄驅動器
740‧‧‧訊號產生電路
750‧‧‧電源供應電路
742‧‧‧第一時脈輸出端
744‧‧‧第二時脈輸出端
746‧‧‧第一致能訊號輸出端
748‧‧‧第二致能訊號輸出端
3000‧‧‧移位暫存器電路
7000‧‧‧顯示器
B1‧‧‧控制端
CK‧‧‧第一時脈
C1、C2、Cripp‧‧‧電容
EM‧‧‧致能訊號
EN‧‧‧第一致能控制訊號
EN_BAR‧‧‧第二致能控制訊號
M1‧‧‧第一開關
M2‧‧‧第二開關
M3‧‧‧第三開關
M4‧‧‧第四開關
M5‧‧‧第五開關
M6‧‧‧第六開關
M7‧‧‧第七開關
M8‧‧‧第八開關
M9‧‧‧第九開關
M10‧‧‧第十開關
M11‧‧‧第十一開關
M12‧‧‧第十二開關
M13‧‧‧第十三開關
M14‧‧‧第十四開關
M15‧‧‧第十五開關
M16‧‧‧第十六開關
N‧‧‧調整前之第N級掃瞄訊號
(N-M)‧‧‧調整前之第(N-M)級掃瞄訊號
(N-1)‧‧‧調整前之第(N-1)級掃瞄訊號
Q‧‧‧輸出端
Scan_N‧‧‧調整後之第N級掃瞄訊號
Scan_(N+1)‧‧‧調整後之第(N+1)級掃瞄訊號
Scan_(N+2)‧‧‧調整後之第(N+2)級掃瞄訊號
Scan_(N+3)‧‧‧調整後之第(N+3)級掃瞄訊號
S_N‧‧‧第N級掃瞄訊號
S_(N-1)‧‧‧第(N-1)級掃瞄訊號
S1至S6‧‧‧時段
t1‧‧‧第一時間
t2‧‧‧第二時間
T1‧‧‧第一開關
T2‧‧‧第二開關
T3‧‧‧第三開關
T4‧‧‧第四開關
T5‧‧‧第五開關
T6‧‧‧第六開關
Vdata‧‧‧資料訊號
Vint‧‧‧起始訊號
VDD‧‧‧電壓源
VGH‧‧‧高參考電壓
VGL‧‧‧低參考電壓
XCK‧‧‧第二時脈
第1圖係為習知技術OLED顯示器之驅動電路之示意圖。
第2圖係為操作第1圖驅動電路之時序圖。
第3圖係為本發明第一實施例移位暫存器電路之示意圖。
第4圖係為將數級第3圖移位暫存器相互耦接之架構圖。
第5圖係為對應第3圖、第4圖之時序圖。
第6圖係為本發明第二實施例移位暫存器電路之示意圖。
第7圖係為本發明第三實施例包含第一實施例移位暫存器電路的顯示器之示意圖。
300‧‧‧第N級移位暫存器
301‧‧‧第一輸出端
302‧‧‧第二輸出端
320‧‧‧輸出單元
330‧‧‧輸入單元
340‧‧‧第一控制單元
350‧‧‧第一上拉單元
360‧‧‧第二上拉單元
370‧‧‧調整電路
380‧‧‧開關組
3000‧‧‧移位暫存器電路
B1‧‧‧控制端
CK‧‧‧第一時脈
EN‧‧‧第一致能控制訊號
EN_BAR‧‧‧第二致能控制訊號
M1‧‧‧第一開關
M2‧‧‧第二開關
M3‧‧‧第三開關
M4‧‧‧第四開關
M5‧‧‧第五開關
M6‧‧‧第六開關
M7‧‧‧第七開關
M8‧‧‧第八開關
M9‧‧‧第九開關
M10‧‧‧第十開關
M11‧‧‧第十一開關
M12‧‧‧第十二開關
M13‧‧‧第十三開關
M14‧‧‧第十四開關
M15‧‧‧第十五開關
M16‧‧‧第十六開關
N‧‧‧調整前之第N級掃瞄訊號
(N-M)‧‧‧調整前之第(N-M)級掃瞄訊號
Q‧‧‧輸出端
Scan_N‧‧‧調整後之第N級掃瞄訊號
VGH‧‧‧高參考電壓
VGL‧‧‧低參考電壓
XCK‧‧‧第二時脈

Claims (14)

  1. 一種移位暫存器電路,該移位暫存器電路包含複數級移位暫存器,每一級移位暫存器係分別用以提供該級的一調整前之掃瞄訊號與一調整後之掃瞄訊號,該些級移位暫存器之一第N級移位暫存器包含:一輸出單元,耦接於該第N級移位暫存器的一暫存器控制端,用以接收一第一時脈,並根據該第一時脈及該暫存器控制端的電位,於該第N級移位暫存器的一第一輸出端輸出一調整前之第N級掃瞄訊號;一輸入單元,經由該暫存器控制端耦接於該輸出單元,該輸入單元係用以接收一相異於該第一時脈之第二時脈及用以接收該些級移位暫存器之一第(N-M)級移位暫存器所提供的一調整前之第(N-M)級掃瞄訊號,並根據該調整前之第(N-M)級掃瞄訊號與該第二時脈控制該暫存器控制端的電位;一第一控制單元,耦接於該暫存器控制端,該第一控制單元係用以接收一低參考電壓、一高參考電壓及該暫存器控制端的電位,並根據該暫存器控制端的電位控制該第一控制單元的一輸出端的電位;一第一上拉單元,耦接該第一控制單元的輸出端及該暫存器控制端,用以接收該高參考電壓及該第一控制單元的輸出端的電壓,並根據該第一控制單元的輸出端的電壓控制該暫 存器控制端的電位;一第二上拉單元,耦接該第一控制單元的輸出端及該輸出單元,用以接收該高參考電壓,並根據該第一控制單元的輸出端的電壓控制該第N級移位暫存器的該第一輸出端的電位;及一調整電路,耦接於該第一控制單元的輸出端、該第N級移位暫存器的第一輸出端,用以接收該調整前之第N級掃瞄訊號、該高參考電壓、該第二時脈、一第一致能控制訊號及一第二致能控制訊號,並根據該調整前之第N級掃瞄訊號、該第一致能控制訊號於該第N級移位暫存器的一第二輸出端產生一調整後之第N級掃瞄訊號。
  2. 如請求項1所述之移位暫存器電路,其中該輸出單元包含一第一開關,具有一用以接收該第一時脈的第一端,一用以輸出該調整前之第N級掃瞄訊號之第二端及一耦接於該暫存器控制端的控制端。
  3. 如請求項2所述之移位暫存器電路,其中該輸出單元另包含一第十一開關,具有一用以接收該第一時脈的第一端,一用以輸出該調整前之第N級掃瞄訊號之第二端及一耦接於該暫存器控制端的控制端。
  4. 如請求項1所述之移位暫存器電路,其中該輸入單元包含: 一第二開關,具有一第一端,一用以接收該第二時脈的控制端,及一用以接收該調整前之第(N-M)級掃瞄訊號之第二端;一第三開關,具有一耦接於該第二開關之第一端的第一端,一用以接收該第二時脈的控制端,及一耦接於該暫存器控制端的第二端;及一第四開關,具有一耦接於該第N級移位暫存器的第一輸出端的第一端,一耦接於該第二開關之第一端的第二端,及一耦接於該第四開關之第一端的控制端。
  5. 如請求項1所述之移位暫存器電路,其中該第一控制單元包含:一開關組,具有一用以接收該低參考電壓的第一端及控制端,及一耦接於該第一控制單元之輸出端的第二端;及一第五開關,具有一耦接於該開關組之第二端的第一端,一耦接於該暫存器控制端的控制端,及一用以接收該高參考電壓的第二端。
  6. 如請求項5所述之移位暫存器電路,其中該開關組包含:一第十二開關,具有一用以接收該低參考電壓的第一端,一用以接收該低參考電壓的控制端,及一第二端;及一第十三開關,具有一耦接於該第十二開關之第二端的第一端,一用以接收該低參考電壓的控制端,及一耦接於該第五開關之第一端的第二端。
  7. 如請求項1所述之移位暫存器電路,其中該第一上拉單元包含:一第十四開關,具有一第一端,一耦接於該第一控制單元之輸出端的控制端,及一用以接收該高參考電壓的第二端;及一第十五開關,具有一耦接於該暫存器控制端的第一端,一耦接於該第十四開關之控制端的控制端,及一耦接於該第十四開關之第一端的第二端。
  8. 如請求項1所述之移位暫存器電路,其中該第二上拉單元具有一用以輸出該調整前之第N級掃瞄訊號之第一端,一耦接於該第一控制單元之輸出端的控制端,及一用以接收該高參考電壓的第二端。
  9. 如請求項1所述之移位暫存器電路,其中該調整電路包含:一第六開關,具有一第一端,一用以接收該第一致能訊號的控制端,及一耦接於該第N級移位暫存器的第一輸出端的第二端;一第七開關,具有一用以輸出該調整後之第N級掃瞄訊號之第一端,一耦接於該第一控制單元之輸出端的控制端,及一用以接收該高參考電壓的第二端;一第八開關,具有一耦接於該第七開關之第一端的第一端,一用以接收該第二時脈之控制端,及一用以接收該高參考電壓的第二端;一第九開關,具有一用以接收該第二致能訊號的第一端,一耦接於該第六開關之第一端的控制端,及一耦接於該第七開 關之第一端的第二端;及一第十開關,具有一耦接於該第七開關之第一端的第一端,一用以接收該第一致能訊號的控制端,及一用以接收該高參考電壓的第二端。
  10. 如請求項9所述之移位暫存器電路,其中該調整電路另包含一電容,耦接於該第六開關之第一端與第二端之間。
  11. 如請求項1所述之移位暫存器電路,其中該第一致能訊號與該第二致能訊號的邏輯相位係互為反相,且該第一時脈與該第二時脈的邏輯相位係互為反相。
  12. 一種顯示器,包含:複數畫素;一資料驅動器,耦接對應的複數畫素,用以提供該些畫素個別的顯示訊號;一訊號產生電路,包含:一第一時脈輸出端,用以提供一第一時脈;一第二時脈輸出端,用以提供一相異於該第一時脈的第二時脈;一第一致能訊號輸出端,用以提供一第一致能訊號;及一第二致能訊號輸出端,用以提供一相異於該第一致能訊號的第二致能訊號; 一電源供應電路,包含:一高參考電壓輸出端,用以提供一高參考電壓;及一低參考電壓輸出端,用以提供一低參考電壓;及一掃瞄驅動器,電性連接該些畫素,用以提供複數掃瞄訊號以控制該些畫素自該資料驅動器接收個別的顯示訊號,包含:一移位暫存器電路,包含複數級移位暫存器,每一級移位暫存器係分別用以提供該級的一調整前之掃瞄訊號與一調整後之掃瞄訊號,其中該調整後之掃瞄訊號係用以作為該複數掃瞄訊號其中之一,該些級移位暫存器之一第N級移位暫存器包含:一輸出單元,耦接該第N級移位暫存器的一暫存器控制端及該第一時脈輸出端,並根據該第一時脈及該暫存器控制端的電位於該第N級移位暫存器的一第一輸出端輸出一調整前之第N級掃瞄訊號;一輸入單元,耦接於該第二時脈輸出端,並經由該暫存器控制端耦接於該輸出單元,該輸入單元係用以接收該第二時脈及該些級移位暫存器之一第(N-M)級移位暫存器提供的一調整前之第(N-M)級掃瞄訊號,並根據該調整前之第(N-M)級掃瞄訊號與該第二時脈控制該暫存器控制端的電位; 一第一控制單元,耦接於該暫存器控制端、該低參考電壓輸出端及該高參考電壓輸出端,該第一控制單元係用以根據該暫存器控制端的電位、該低參考電壓及該高參考電壓控制該第一控制單元的一輸出端的電位;一第一上拉單元,耦接該第一控制單元的輸出端、該高參考電壓輸出端及該暫存器控制端,用以根據該第一控制單元的輸出端的電壓及該高參考電壓控制該暫存器控制端的電位;一第二上拉單元,耦接該第一控制單元的輸出端、該高參考電壓輸出端及該輸出單元,用以根據該第一控制單元的輸出端的電壓及該高參考電壓控制該第N級移位暫存器的第一輸出端的電位;及一調整電路,耦接於該第一控制單元的輸出端、該第N級移位暫存器的第一輸出端、該高參考電壓輸出端、該第一致能訊號輸出端、該第二致能訊號輸出端及該第二時脈輸出端,用以根據該第一控制單元的輸出端的電壓、該調整前之第N級掃瞄訊號、該高參考電壓、該第一致能控制訊號、該第二致能控制訊號及該第二時脈於該第N級移位暫存器的一第二輸出端產生一調整後之第N級掃瞄訊號。
  13. 如請求項12所述之顯示器,其中:該輸出單元包含一第一開關,具有一耦接於該第一時脈輸出端的第一端,一耦接於該第N級移位暫存器的第一輸出端之第二端及一耦接於該暫存器控制端之控制端;該輸出單元另包含一第十一開關,具有一耦接於該第一時脈輸出端的第一端,一耦接於該第N級移位暫存器的第一輸出端之第二端及一耦接於該暫存器控制端之控制端;該輸入單元包含:一第二開關,具有一第一端,一耦接於該第二時脈輸出端的控制端,及一用以接收該調整前之第(N-M)級掃瞄訊號之第二端;一第三開關,具有一耦接於該第二開關之第一端的第一端,一耦接於該第二時脈輸出端的控制端,及一耦接於該暫存器控制端的第二端;及一第四開關,具有一耦接於該第N級移位暫存器的第一輸出端的第一端,一耦接於該第二開關之第一端的第二端,及一耦接於該第四開關之第一端的控制端;該第一控制單元包含:一開關組,具有一耦接於該低參考電壓輸出端的第一端,一耦接於該低參考電壓輸出端的控制端,及一耦接於該第一控制單元之輸出端的第二端;及一第五開關,具有一耦接於該開關組之第二端的第一端, 一耦接於該暫存器控制端的控制端,及一耦接於該高參考電壓輸出端的第二端;該開關組包含:一第十二開關,具有一耦接於該低參考電壓輸出端的第一端及控制端,及一第二端;及一第十三開關,具有一耦接於該第十二開關之第二端的第一端,一耦接於該低參考電壓輸出端的控制端,及一耦接於該第五開關之第一端的第二端;該第一上拉單元包含:一第十四開關,具有一第一端,一耦接於該第一控制單元之輸出端的控制端,及一耦接於該高參考電壓輸出端的第二端;及一第十五開關,具有一耦接於該暫存器控制端的第一端,一耦接於該第十四開關之控制端的控制端,及一耦接於該第十四開關之第一端的第二端;該第二上拉單元具有一耦接於該第N級移位暫存器之第一輸出端的第一端,一耦接於該第一控制單元之輸出端的控制端,及一耦接於該高參考電壓輸出端的第二端;該調整電路包含:一第六開關,具有一第一端,一耦接於該第一致能訊號輸出端的控制端,及一耦接於該第N級移位暫存器的第一輸出端的第二端;一第七開關,具有一耦接於該第N級移位暫存器之第二 輸出端的第一端,一耦接於該第一控制單元之輸出端的控制端,及一耦接於該高參考電壓輸出端的第二端;一第八開關,具有一耦接於該第七開關之第一端的第一端,一耦接於該第二時脈輸出端的控制端,及一耦接於該高參考電壓輸出端的第二端;一第九開關,具有一耦接於該第二致能訊號輸出端的第一端,一耦接於該第六開關之第一端的控制端,及一耦接於該第七開關之第一端的第二端;及一第十開關,具有一耦接於該第七開關之第一端的第一端,一耦接於該第一致能訊號輸出端的控制端,及一耦接於該高參考電壓輸出端的第二端;該調整電路另包含一電容,耦接於該第六開關之第一端與第二端之間;以及該第一致能訊號與該第二致能訊號的邏輯相位係互為反相,且該第一時脈與該第二時脈的邏輯相位係互為反相。
  14. 一種移位暫存器,包含:一輸出單元,包含一第一開關,具有一用以接收一第一時脈的第一端,一用以輸出一調整前之第N級掃瞄訊號之第二端,及一耦接於該移位暫存器的一暫存器控制端的控制端;一輸入單元,包含: 一第二開關,具有一第一端,一用以接收一反相於該第一時脈之第二時脈的控制端,及一用以接收一調整前之第(N-M)級掃瞄訊號之第二端;一第三開關,具有一耦接於該第二開關之第一端的第一端,一用以接收該第二時脈的控制端,及一耦接於該暫存器控制端的第二端;及一第四開關,具有一耦接於該第一輸出端的第一端,一耦接於該第二開關之第一端的第二端,及一耦接於該第四開關之第一端的控制端;一第一控制單元,具有一輸出端,該第一控制單元包含:一開關組,具有一用以接收一低參考電壓的第一端及控制端,及一第二端;及一第五開關,具有一耦接於該開關組之第二端的第一端,一耦接於該暫存器控制端的控制端,及一用以接收該高參考電壓的第二端;一第一上拉單元,用以上拉該暫存器控制端的電位,該第一上拉單元具有一耦接於該暫存器控制端的第一端,一耦接於該第六開關之第一端的控制端,及一用以接收該高參考電壓的第二端;一第二上拉單元,具有一用以輸出該調整前之第N級掃瞄訊號之第一端,一耦接於該第一控制單元之輸出端的控制端,及一用以接收該高參考電壓的第二端;及一調整電路,包含: 一第六開關,具有一第一端,一用以接收一第一致能訊號的控制端,及一耦接於該第N級移位暫存器的第一輸出端的第二端;一第七開關,具有一用以輸出一調整後之第N級掃瞄訊號之第一端,一耦接於該第一控制單元之輸出端之控制端,及一用以接收該高參考電壓的第二端;一第八開關,具有一耦接於該第七開關之第一端的第一端,一用以接收該第二時脈之控制端,及一用以接收該高參考電壓的第二端;一第九開關,具有一用以接收一第二致能訊號的第一端,一耦接於該第六開關之第一端的控制端,及一耦接於該第七開關之第一端的第二端;及一第十開關,具有一耦接於該第七開關之第一端的第一端,一用以接收該第一致能訊號的控制端,及一用以接收該高參考電壓的第二端。
TW101120118A 2012-06-05 2012-06-05 移位暫存器電路、顯示器及移位暫存器 TWI493871B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW101120118A TWI493871B (zh) 2012-06-05 2012-06-05 移位暫存器電路、顯示器及移位暫存器
CN201210253432.4A CN102760409B (zh) 2012-06-05 2012-07-20 移位寄存器电路、显示器及移位寄存器
US13/865,173 US9001013B2 (en) 2012-06-05 2013-04-17 Shift register circuitry, display and shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101120118A TWI493871B (zh) 2012-06-05 2012-06-05 移位暫存器電路、顯示器及移位暫存器

Publications (2)

Publication Number Publication Date
TW201351882A true TW201351882A (zh) 2013-12-16
TWI493871B TWI493871B (zh) 2015-07-21

Family

ID=47054856

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101120118A TWI493871B (zh) 2012-06-05 2012-06-05 移位暫存器電路、顯示器及移位暫存器

Country Status (3)

Country Link
US (1) US9001013B2 (zh)
CN (1) CN102760409B (zh)
TW (1) TWI493871B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104978922A (zh) * 2015-07-29 2015-10-14 京东方科技集团股份有限公司 移位寄存器、显示装置及移位寄存器驱动方法
CN106057124A (zh) * 2016-04-29 2016-10-26 友达光电股份有限公司 信号产生电路及其方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103886910B (zh) * 2012-12-19 2017-07-11 群康科技(深圳)有限公司 移位暂存器
TWI584249B (zh) 2013-05-09 2017-05-21 友達光電股份有限公司 顯示面板與掃描電路
TWI494905B (zh) * 2013-07-01 2015-08-01 Au Optronics Corp 有機發光二極體面板
TWI512703B (zh) * 2014-03-06 2015-12-11 Au Optronics Corp 移位暫存電路及移位暫存器
CN104282283B (zh) 2014-10-21 2016-09-28 重庆京东方光电科技有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104318904B (zh) * 2014-11-20 2017-08-01 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器、显示装置
TWI543143B (zh) * 2015-04-16 2016-07-21 友達光電股份有限公司 像素控制電路及像素陣列控制電路
KR102511947B1 (ko) 2016-06-17 2023-03-21 삼성디스플레이 주식회사 스테이지 및 이를 이용한 유기전계발광 표시장치
CN107154234B (zh) * 2017-07-20 2020-01-21 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US10599242B2 (en) * 2017-10-31 2020-03-24 Wuhan China Star Optoelectronics Technology Co., Ltd. Single-type GOA circuit and display apparatus
CN209265989U (zh) * 2018-12-06 2019-08-16 北京京东方技术开发有限公司 移位寄存器、发光控制电路、显示面板

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050117303A (ko) * 2004-06-10 2005-12-14 삼성전자주식회사 표시 장치
TWI338877B (en) * 2006-05-04 2011-03-11 Chi Mei El Corp A shift register circuit and a pull high element thereof
US7605793B2 (en) 2006-08-29 2009-10-20 Tpo Displays Corp. Systems for display images including two gate drivers disposed on opposite sides of a pixel array
US8514163B2 (en) * 2006-10-02 2013-08-20 Samsung Display Co., Ltd. Display apparatus including a gate driving part having a transferring stage and an output stage and method for driving the same
KR101375863B1 (ko) * 2007-03-08 2014-03-17 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR101543281B1 (ko) * 2009-02-19 2015-08-11 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
TWI426526B (zh) 2009-08-12 2014-02-11 Au Optronics Corp 移位暫存器電路
CN101697284B (zh) * 2009-08-24 2013-08-07 友达光电股份有限公司 移位寄存器电路
CN101777386B (zh) * 2010-01-06 2013-04-24 友达光电股份有限公司 移位寄存器电路
KR101773136B1 (ko) * 2010-12-24 2017-08-31 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
CN102184699A (zh) * 2010-12-30 2011-09-14 友达光电股份有限公司 重置电路
TWI443624B (zh) 2010-12-30 2014-07-01 Au Optronics Corp 重置電路
TWI493557B (zh) * 2011-04-28 2015-07-21 Au Optronics Corp 移位暫存器電路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104978922A (zh) * 2015-07-29 2015-10-14 京东方科技集团股份有限公司 移位寄存器、显示装置及移位寄存器驱动方法
CN104978922B (zh) * 2015-07-29 2017-07-18 京东方科技集团股份有限公司 移位寄存器、显示装置及移位寄存器驱动方法
CN106057124A (zh) * 2016-04-29 2016-10-26 友达光电股份有限公司 信号产生电路及其方法
TWI578298B (zh) * 2016-04-29 2017-04-11 友達光電股份有限公司 訊號產生電路及其方法

Also Published As

Publication number Publication date
CN102760409B (zh) 2015-03-18
US9001013B2 (en) 2015-04-07
TWI493871B (zh) 2015-07-21
CN102760409A (zh) 2012-10-31
US20130321372A1 (en) 2013-12-05

Similar Documents

Publication Publication Date Title
TWI493871B (zh) 移位暫存器電路、顯示器及移位暫存器
TWI421872B (zh) 能降低耦合效應之移位暫存器
TWI534781B (zh) Scan drive circuit and organic light emitting display
US9406400B2 (en) Gate driving circuit
US8411017B2 (en) Shift register and a liquid crystal display device having the same
TWI571842B (zh) 閘極掃描器驅動電路及其移位暫存器
US8184764B1 (en) Shift register with low power consumption
US7978809B2 (en) Shift register of a display device
US8049706B2 (en) Gate driving circuit capable of suppressing threshold voltage drift
WO2016201862A1 (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
TWI400686B (zh) 液晶顯示器之移位暫存器
TWI425771B (zh) 移位暫存器電路
US8456408B2 (en) Shift register
CN110660362B (zh) 移位寄存器及栅极驱动电路
WO2014161229A1 (zh) 移位寄存器单元、移位寄存器和显示装置
EP3174038A1 (en) Gate driving circuit and display device using the same
TWI478132B (zh) 閘極驅動電路
TWI505276B (zh) 移位暫存電路及移位暫存器
TWI409787B (zh) 具有克服關機殘影的移位暫存器及消除關機殘影方法
KR101980754B1 (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
TWI552137B (zh) 閘極驅動電路及其移位暫存器
KR101255270B1 (ko) 쉬프트 레지스터 및 그의 구동방법과 그를 이용한 표시장치
TWI385626B (zh) 位移暫存器及液晶顯示器
KR101725208B1 (ko) 인버터
TWI411999B (zh) 掃描訊號產生電路