TW201325359A - 檢查記號及具有其之印刷電路板 - Google Patents
檢查記號及具有其之印刷電路板 Download PDFInfo
- Publication number
- TW201325359A TW201325359A TW101109545A TW101109545A TW201325359A TW 201325359 A TW201325359 A TW 201325359A TW 101109545 A TW101109545 A TW 101109545A TW 101109545 A TW101109545 A TW 101109545A TW 201325359 A TW201325359 A TW 201325359A
- Authority
- TW
- Taiwan
- Prior art keywords
- pattern
- voltage application
- opening
- terminals
- length
- Prior art date
Links
- 238000007689 inspection Methods 0.000 title claims abstract description 36
- 229910000679 solder Inorganic materials 0.000 claims abstract description 33
- 239000002335 surface treatment layer Substances 0.000 claims abstract description 24
- 239000010410 layer Substances 0.000 claims abstract description 15
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 18
- 239000000758 substrate Substances 0.000 claims description 17
- 239000010931 gold Substances 0.000 claims description 12
- 238000005259 measurement Methods 0.000 claims description 10
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 6
- 229910052737 gold Inorganic materials 0.000 claims description 6
- 229910052759 nickel Inorganic materials 0.000 claims description 6
- 238000000034 method Methods 0.000 description 16
- 239000010949 copper Substances 0.000 description 12
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 6
- 229910052802 copper Inorganic materials 0.000 description 6
- 230000007547 defect Effects 0.000 description 3
- 230000005856 abnormality Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 238000004381 surface treatment Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0266—Marks, test patterns or identification means
- H05K1/0268—Marks, test patterns or identification means for electrical inspection or testing
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/16—Inspection; Monitoring; Aligning
- H05K2203/162—Testing a finished product, e.g. heat cycle testing of solder joints
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
- Structure Of Printed Boards (AREA)
Abstract
在此揭露一種檢查記號,包括:多個電壓施加終端,包括一對第一電壓施加終端及一對第二電壓施加終端;一第一圖案,連接該對第一電壓施加終端及該對第二電壓施加終端;多個第二圖案,為延伸形態,具有連接至第一圖案兩側之一表面或另一表面的末端;多個電壓測量終端,連接至第二圖案的另一末端;一防焊劑層,具有暴露出電壓施加終端及電壓測量終端的第一開口,及暴露出第一圖案的第二開口;以及一表面處理層,形成在藉由第一開口及第二開口而暴露出之電壓施加終端、電壓測量終端及第一圖案上。
Description
本發明係關於一種檢查記號以及一種具有該種檢查記號的印刷電路板。
近來,在印刷電路板(Printed Circuit Board,PCB)產業中,對用於覆晶晶片(Flip Chip,FC)之基板的重視程度逐漸增加。
其中一種製造用於倒裝晶片之基板的常見製程為凸塊製程(bumping process)。
凸塊製程為一種形成可在印刷電路板上電性連接半導體晶片的凸塊的製程,隨著半導體晶片的高度整合,需要形成具有細間距(fine pitch)的凸塊。
為形成細間距凸塊,重要的一點為確保關於精細度(fineness)的製程能力(process capacity),如關於凸塊尺寸、接墊(pad)間距或防焊劑偏心度(eccentricity)等等的製程能力。然而,在減少凸塊尺寸與接墊間距精細度一事上有其限制存在。因此需要一種減少用以支撐凸塊之接墊的尺寸的製程。
然而上述製程可能因基板歪曲(substrate distortion)、尺度異常(scale abnormality)等等,使得為了形成凸塊而形成在防焊劑的防焊劑開口(SRO)偏離超出接墊邊界,導致如開路(electrical open)缺陷或凸塊缺陷等問題的發生。為避免上述缺陷,則必須管理接墊邊界到介面表面(interface
surface)之間的距離,即防焊劑開口的偏心位置(eccentric position)。
同時,韓國專利公開號2006-0026191一案中,揭露一種根據先前技術來檢測防焊劑開口是否有偏心情形的方法。
然而,前述根據先前技術檢測防焊劑開口是否有偏心情形的方法,可能因接墊表面與防焊劑表面於z軸方向上的高度不同,導致工作者在根據防焊劑開口(SRO)之形狀及焦點進行量測時,在不同工作者之間有測量誤差的存在,並可能會難以系統性地監測偏心方向。
本發明係用以提供一種檢查記號以及一種具有該種檢查記號的印刷電路板,能夠以精確的數值檢測出一防焊劑開口的偏心量與偏心方向。
另外,本發明用以提供一種檢查記號以及一種具有該種檢查記號的印刷電路板,能夠使檢查成本降至最低並降低製程能力(process capacity)。
根據本發明一較佳實施例,提供一種檢查記號,包括多個電壓施加終端、一第一圖案、多個第二圖案、多個電壓測量終端、一防焊劑層以及一表面處理層。電壓施加終端係包括一對第一電壓施加終端以及一對第二電壓施加終端,第一電壓施加終端彼此分離並於一第一方向彼此相對,第二電壓施加終端彼此分離並於垂直第一方向之一第二方向彼此相對。第一圖案係包括一第1-1圖案及一第1-2
圖案,連接該對第一電壓施加終端及該對第二電壓施加終端。第二圖案為延伸形態,具有連接至第1-1圖案及第1-2圖案之兩側之一表面或另一表面的末端。電壓測量終端係連接至第二圖案的另一末端。防焊劑層具有第一開口及第二開口,第一開口暴露出電壓施加終端及電壓測量終端,第二開口暴露出第一圖案。表面處理層係形成在藉由第一開口及第二開口而暴露出之電壓施加終端、電壓測量終端及第一圖案上,其中第一圖案之第1-1圖案與第1-2圖案係互相交叉,第二開口暴露出第一圖案之一交叉部分。
第二圖案之連接至第1-1圖案與第1-2圖案的末端可鄰接於電壓施加終端。
表面處理層可由鎳(Ni)及金(Au)製成。
第1-1圖案與第1-2圖案可具有相同的長度。
第二開口之橫向長度與縱向長度彼此可不相等。
第二開口之橫向長度與縱向長度的相加值可等於第1-1圖案的長度或第1-2圖案的長度。
第一電壓施加終端對之其中一者可標號為1,其他各個電壓施加終端可以編號1者為基準而逆時鐘地標號成2、3及4,第1-1圖案的長度及第1-2圖案的長度可各為a+b,第二開口之平行於第1-1圖案的部分的長度可為a,第二開口之垂直於第1-1圖案的部分的長度可為b,且當電壓施加終端1及2之間的電阻值為R12、電壓施加終端2及3之間的電阻值為R23、電壓施加終端3及4之間的電阻值為R34、電壓施加終端4及1之間的電阻值為R41、電壓施加終端1及3之間的電阻值為R13且電壓施加終端2
及4之間的電阻值為R24時,一偏心量x與一偏心量y可分別由以下等式表示:
偏心量x代表在平行於第1-1圖案的方向上,第1-1圖案與第1-2圖案之交叉部分偏離第二開口中心的程度,偏心量y代表在垂直於第1-1圖案之方向上,第1-1圖案與第1-2圖案之交叉部分偏離第二開口中心的程度。
根據本發明另一較佳實施例,提供一種印刷電路板,包括一基板單位區及一環繞基板單位區的空白區。該印刷電路板包括一檢查記號,檢查記號包括多個電壓施加終端、一第一圖案、多個第二圖案、多個電壓測量終端、一防焊劑層以及一表面處理層。電壓施加終端係包括一對第一電壓施加終端以及一對第二電壓施加終端,第一電壓施加終端彼此分離並於一第一方向彼此相對,第二電壓施加終端彼此分離並於垂直第一方向之一第二方向彼此相對。第一圖案係包括一第1-1圖案及一第1-2圖案,連接該對第一電壓施加終端及該對第二電壓施加終端。第二圖案為延伸形態,具有連接至第1-1圖案及第1-2圖案兩側之一表面或另一表面的末端。電壓測量終端係連接至第二圖案的另一末端。防焊劑層具有第一開口及第二開口,第一開口暴露出電壓施加終端及電壓測量終端,第二開口暴
露出第一圖案。表面處理層係形成在藉由第一開口及第二開口而暴露出之電壓施加終端、電壓測量終端及第一圖案上,其中第一圖案之第1-1圖案與第1-2圖案係互相交叉,第二開口暴露出第一圖案之一交叉部分。
第二圖案之連接至第1-1圖案與第1-2圖案的末端可鄰接於電壓施加終端。
表面處理層可由鎳(Ni)及金(Au)製成。
第1-1圖案與第1-2圖案可具有相同的長度。
第二開口之橫向長度與縱向長度彼此可不相等。
第二開口之橫向長度與縱向長度的相加值可等於第1-1圖案的長度或第1-2圖案的長度。
第一電壓施加終端對之其中一者可標號為1,其他各個電壓施加終端可以編號1者為基準而逆時鐘地標號成2、3及4,第1-1圖案的長度及第1-2圖案的長度可各為a+b,第二開口之平行於第1-1圖案的部分的長度可為a,第二開口之垂直於第1-1圖案的部分的長度可為b,且當電壓施加終端1及2之間的電阻值為R12、電壓施加終端2及3之間的電阻值為R23、電壓施加終端3及4之間的電阻值為R34、電壓施加終端4及1之間的電阻值為R41、電壓施加終端1及3之間的電阻值為R13且電壓施加終端2及4之間的電阻值為R24時,一偏心量x與一偏心量y可分別由以下等式表示:
偏心量x代表在平行於第1-1圖案的方向上,第1-1圖案與第1-2圖案之交叉部分偏離第二開口中心的程度,偏心量y代表在垂直於第1-1圖案之方向上,第1-1圖案與第1-2圖案之交叉部分偏離第二開口中心的程度。
空白區可包括一長條空白區,該長條空白區位於包括多個基板單位的複數個長條中,或者空白區可包括一平板空白區,平板空白區位於一平板中,多個長條排列於該平板內。
本發明之不同優點與特徵,係藉由以下實施例說明與所附圖式來進行揭露。
本發明說明書以及申請專利範圍中所用的字詞,不應以限定於其通常意義或字典中之定義的方式進行解釋,而應基於發明者可適當定義術語之概念來以最佳方式描述其發明的法則,解釋為具有關於本發明技術領域之意義及概念。
藉由配合所附圖式而進行的詳細說明,本發明所屬領域中具有通常知識者能夠清楚明白如上所述或其他本發明不同之目的、優點與特徵。在發明說明書與圖式中,即使是繪示於不同圖中,相似的元件符號係用以指示相似的元件。在對於本發明之描述中,若對於本發明相關之習知
技術進行詳述會導致閱讀重點失焦,則詳細的敘述說明便會自說明書省略。在發明說明書中,第一、第二等用語僅為分辨不同元件之用,而非用以限定各元件。
以下將配合所附圖式,對於本發明之較佳實施例進行詳細說明。
第1圖係繪示根據本發明一較佳實施例之檢查記號(mark for inspection)的俯視圖,而第2圖係繪示根據本發明較佳實施例之檢查記號中,設置在防焊劑(solder resist)之底部上的圖案的俯視圖。
請參照第1圖及第2圖,根據本發明一較佳實施例之一檢查記號100,係包括電壓施加終端(voltage applying terminal)1、2、3、4,第一圖案101,第二圖案111a、111b、111c及111d,電壓測量終端(voltage measuring terminal)1'、2'、3'、4',防焊劑層150,以及表面處理層(surface treatment layer)160。
如第1圖及第2圖所示,電壓施加終端1、2、3、4可包括一對彼此分離並於一第一方向彼此相對的第一電壓施加終端1及3,以及一對彼此分離並於一第二方向彼此相對第二電壓施加終端2及4,第二方向係垂直於第一方向。
在本例中,第一方向可代表第1圖及第2圖之垂直方向,而第二方向可代表第1圖及第2圖之水平方向,但本發明之較佳實施例並不受限於此。第一方向可為水平方向,而二方向可為垂直方向。
在本例中,電壓施加終端1、2、3及4可由銅(Cu)製
成,但不特別限定於此。
第一圖案101可包括第1-1圖案101a及第1-2圖案101b,第1-1圖案101a及第1-2圖案101b係分別連接第一電壓施加終端對1、3以及第二電壓施加終端2、4。
在本例中,類似於電壓施加終端1、2、3及4,第一圖案101可由銅(Cu)製成,但不限於此。
在本例中,第1-1圖案101a與第1-2圖案101b可具有相同的長度,但不限於此。
第二圖案111a、111b、111c及111d,係為以連接至第1-1圖案101a與第1-2圖案101b兩側之一表面或另一表面的方式延伸形成的圖案。
例如請參照第2圖,第二圖案111a及111c可形成在鄰接位於第1-1圖案101a兩側之第一電壓施加終端1及3的部分,亦即,第二圖案111b及111d係可形成在鄰接位於連接第二電壓施加終端2、4之第1-2圖案101b兩側之第二電壓施加終端2及4的部分。
在本例中,如第2圖所示,各個第二圖案111a、111b、111c、111d可以朝同一方向延伸的方式形成,但不特別限定於此。然而,第二圖案111a、111b、111c及111d可以不會造成彼此間短路的方式形成。
此外,第二圖案111a、111b、111c及111d也可由銅(Cu)製成,但不限於此。
再者,第二圖案111a、111b、111c及111d可具有相同的長度,但不特別限定於此。
電壓測量終端1'、2'、3'及4'為各自連接至第二圖案
111a、111b、111c及111d的終端,也可由銅(Cu)製成,但不限於此。
如第1圖及第2圖所示,第二圖案111a、111b、111c、111d的一末端與第一圖案101相連接,而另一末端可與前述之電壓測量終端1'、2'、3'、4'相連接。
此外,檢查記號100可包括一防焊劑層150,防焊劑層150包括暴露出前述電壓施加終端1、2、3、4及前述電壓測量終端1'、2'、3'、4'的第一開口150a,以及暴露出第一圖案101中第1-1圖案101a與第1-2圖案101b互相交叉之部分的第二開口150b。
在此,第二開口150b之橫向長度(horizontal length)與縱向長度(vertical length)可彼此不相等。
另外,第二開口150b之橫向長度與縱向長度的相加值(sum)可等於第1-1圖案101a的長度或第1-2圖案101b的長度。
舉例而言,如第2圖所示,當第1-1圖案101a或第1-2圖案101b的長度為a+b,第二開口150b的橫向長度可被設定成等於a、縱向長度可被設定成等於b。在此例中,第二開口150b的橫向長度也可被設定成等於b,而縱向長度也可被設定成等於a。
亦即,根據本發明較佳實施例之檢查記號100,係以使得第1-1圖案101a與第1-2圖案101b的長度彼此相等,且暴露於外第1-1圖案101a、第1-2圖案101b交叉部分之第二開口150b,其橫向與縱向長度的相加值等於第1-1圖案101a之長度或第1-2圖案101b之長度的方式來形成。
即使任何部分暴露於外,所暴露於外之第1-1圖案101a及第1-2圖案101b的長度係保持定值。藉由維持被暴露於外之圖案的長度為定值,可簡化對於偏心值(eccentric value)的計算操作。
對於偏心值的計算操作將於以下的部分進行討論。
此外,檢查記號100更可包括表面處理層160,表面處理層160係形成在由第一開口150a及第二開口150b暴露於外之電壓施加終端1、2、3、4、電壓測量終端1'、2'、3'、4'、第1-1圖案101a以及第1-2圖案101b之上。
在本例中,表面處理層160可依序由鎳(Ni)及金(Au)製成,但不特別限定於此。
在此,於電壓施加終端1、2、3、4與電壓測量終端1'、2'、3'、4'上形成表面處理層160,係為了避免前述終端因暴露於空氣之中而被氧化。
同時,在暴露於外之第1-1圖案101a與第1-2圖案101b上形成表面處理層160,係為了避免被暴露於外的圖案被氧化,並且使得暴露於外的圖案與未暴露的圖案之間的電阻值(resistance value)不同。
亦即,未暴露於外的第1-1圖案101a與第1-2圖案101b係由銅(Cu)製成,暴露於外的第1-1圖案101a與第1-2圖案101b係由銅(Cu)/鎳(Ni)及金(Au)製成,以使得暴露部分與未暴露部分的電阻值不同。
如上所述,係藉由使暴露部分與未暴露部分的電阻值不同來測量電阻值,並可藉由使用測量而得的電阻值,計算第1-1圖案101a與第1-2圖案101b之交叉點相對於第
二開口150b中心的偏心量以及偏心方向(eccentric direction)。
這將例如配合第3圖來進行描述。
請參照第3圖,當彼此交叉之第1-1圖案101a與第1-2圖案101b的中心點以Q表示,以中心點Q為原點,第1-1圖案101a的縱向長度可等於N,第1-2圖案101b的橫向長度也可等於N。
在本例中,第1-1圖案101a之縱向長度與第1-2圖案101b之橫向長度亦彼此相等,如此一來,第一圖案的縱向與橫向長度以中心點Q為原點而等於N。
在這樣的情形下,亦即在防焊劑層150與表面處理層160形成前的情形下(請參照第2圖),測量個別終端間的電阻值皆可得到相同的結果。
亦即,以中心點為原點,第一圖案全部的縱向、橫向長度皆相同,且所有組成成分(component)亦相同,因此測量得到相同的電阻值。
在此,具有暴露出第一圖案101之一部分之第二開口150b的防焊劑層150係被形成,暴露出的該部分包括中心點Q,表面處理層160係形成於被暴露於外的第一圖案101上,接著,各個終端之間的電阻值係被測量。
在本例中,當第二開口150b的中心與中心點Q重合時,個別終端間之電阻值的測量結果可能相等,而當第二開口150b的中心與中心點Q未重合時,個別終端間之電阻值的測量結果可能不相等。
在此,當第二開口150b的中心與中心點Q重合時,
電阻值測量結果相等的原因在於表面處理層160形成部分的縱向與橫向長度也相等。當第二開口150b的中心與中心點Q未重合時,電阻值測量結果不相等的原因係為位在第一圖案101之表面處理層160部分,其縱向與橫向長度彼此不相等。
以下將配合第3圖,對於使用測量得到之電阻值來計算偏心量與偏心方向的方法進行描述。第3圖係繪示防焊劑之第二開口中心相對於第一圖案101之中心部分Q有偏心狀況的情形。亦即繪示在x方向有偏心量x、y方向有偏心量y的情形。
首先,使用測量而得之電阻值,計算防焊劑第二開口150b之偏心量與偏心方向的公式,係如以下等式1所示。
在此,R12係表示電壓施加終端1與2之間的電阻值,R23係表示電壓施加終端2與3之間的電阻值,R34係表示電壓施加終端3與4之間的電阻值,R41係表示電壓施加終端4與1之間的電阻值,R13係表示電壓施加終端1與3之間的電阻值,而R24係表示電壓施加終端2與4之間的電阻值。
另外,a代表基於第3圖之第二開口150b的橫向長度,b代表第二開口150b的縱向長度。在此例中,第1-1圖案101a及第1-2圖案101b的長度各為a+b。
並且,x代表第二開口150b之中心部分在x方向的偏心情形,y代表第二開口150b之中心部分在y方向的偏心情形。
亦即,如第3圖所示,根據本發明較佳實施例之檢查記號100可包括防焊劑層150以及表面處理層160,防焊劑層150具有一第二開口150b,第二開口150b形成在包括第1-1圖案101a及第1-2圖案101b的第一圖案101上,表面處理層160則形成在藉由第二開口150b而暴露於外的第一圖案101上,其中第二開口150b之橫向長度為a、縱向長度為b,且第一圖案101的長度為a+b。
檢查記號100之個別終端間的電阻值係被測量,測量得到的電阻值以及預先決定的a值與b值被代入前述的等式1中,從而得到x與y。
所得到的x與y係代表基於第二開口150b之中心,在x方向的偏心量與在y方向的偏心量。
如上所述,根據本發明較佳實施例之檢查記號100,係電性測量出電阻值,將測量值代入相關等式中,從而計算出精確的偏心量與偏心方向。
此外,根據本發明較佳實施例之檢查記號100,係以一個別的製程形成,但可於在基板上形成圖案與防焊劑層的同時一起形成,因而不需要額外的製程步驟與成本。
第4圖係繪示具有根據本發明一較佳實施例之檢查記
號的印刷電路板的俯視圖。
同時,檢查記號100的細節已於上文中描述,以下便省略相關敘述內容。
如第4圖所示,根據本發明較佳實施例之檢查記號100可形成在一印刷電路板300的空白區(dummy region)220,印刷電路板300包括含有多個基板單位(unit substrate)10的基板單位區213以及環繞基板單位區213的空白區220,但不特別限定於此。
在此,空白區220可為一環繞基板單位區213的長條空白區(strip dummy region)211,位於包括多個基板單位10的長條(strip)210之中。
另外,空白區220可為一環繞長條區215的平板空白區(panel dummy region)201,長條區215中排列有複數個長條210,平板空白區位於包括多個長條210的平板200之中。
在此所述者僅為一較佳實施例,因此,檢查記號100形成的區域並不特別限定於此。
本發明之較佳實施例,係藉由對於由防焊劑開口暴露於外之圖案進行表面處理,接著測量各終端的電阻值,計算出偏心值,而可以精確的數值檢測出防焊劑開口的偏心量與偏心方向。
並且,本發明之較佳實施例可如上所述以精確的數值檢測防焊劑開口的偏心量與偏心方向,從而精確地測量出各位置不規則的偏心度(eccentricity),例如尺度異常(scale abnormality)及歪曲(distortion)等等。
本發明之較佳實施例更可以僅藉由測量各終端之電阻值便檢測出偏心度,不需使用額外的設備,如顯微鏡等等,因而降低了製程成本。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其係用以具體地解釋本發明之實施情形,而非用以限定根據本發明之檢查記號及具有其之印刷電路板。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。
因此,本發明包括任何及所有不脫離本發明精神和範圍之各種更動與潤飾,而本發明之保護範圍當視後附之申請專利範圍所界定者為準。
1、2、3、4‧‧‧電壓施加終端
1'、2'、3'、4'‧‧‧電壓測量終端
10‧‧‧基板單位
100‧‧‧檢查記號
101‧‧‧第一圖案
101a‧‧‧第1-1圖案
101b‧‧‧第1-2圖案
111a、111b、111c、111d‧‧‧第二圖案
150‧‧‧防焊劑層
150a‧‧‧第一開口
150b‧‧‧第二開口
160‧‧‧表面處理層
200‧‧‧平板
201‧‧‧平板空白區
210‧‧‧長條
211‧‧‧長條空白區
213‧‧‧基板單位區
215‧‧‧長條區
220‧‧‧空白區
300‧‧‧印刷電路板
第1圖係繪示根據本發明一較佳實施例之檢查記號的俯視圖。
第2圖係繪示根據本發明較佳實施例之檢查記號中、設置在防焊劑之底部上的圖案的俯視圖。
第3圖係繪示根據本發明較佳實施例之檢查記號中、防焊劑之第二開口的一偏心情形的俯視圖。
第4圖係繪示具有根據本發明一較佳實施例之檢查記號的印刷電路板的俯視圖。
1、2、3、4‧‧‧電壓施加終端
1'、2'、3'、4'‧‧‧電壓測量終端
100‧‧‧檢查記號
150‧‧‧防焊劑層
150a‧‧‧第一開口
150b‧‧‧第二開口
160‧‧‧表面處理層
Claims (15)
- 一種檢查記號,包括:複數個電壓施加終端,包括一對第一電壓施加終端及一對第二電壓施加終端,該對第一電壓施加終端係彼此分離並於一第一方向彼此相對,該對第二電壓施加終端係彼此分離並於一第二方向彼此相對,該第二方向垂直於該第一方向;一第一圖案,包括一第1-1圖案及一第1-2圖案,該第一圖案係連接該對第一電壓施加終端及該對第二電壓施加終端;複數個第二圖案,係為延伸形態,該些第二圖案具有連接至該第1-1圖案及該第1-2圖案之兩側之一表面或另一表面的末端;複數個電壓測量終端,係連接至該些第二圖案的另一末端;一防焊劑層,具有一第一開口及一第二開口,該第一開口係暴露出該些電壓施加終端及該些電壓測量終端,該第二開口係暴露出該第一圖案;以及一表面處理層,係形成在由該第一開口及該第二開口暴露於外之該些電壓施加終端、該些電壓測量終端及該第一圖案上,其中,該第一圖案之該第1-1圖案及該第1-2圖案係互相交叉,且該第二開口係暴露出該第一圖案之一交叉部分。
- 如申請專利範圍第1項所述之檢查記號,其中各個 該些第二圖案之連接至該第1-1圖案及該第1-2圖案的末端係鄰接於對應之該電壓施加終端。
- 如申請專利範圍第1項所述之檢查記號,其中該表面處理層係由鎳(Ni)及金(Au)製成。
- 如申請專利範圍第1項所述之檢查記號,其中該第1-1圖案與該第1-2圖案具有相同的長度。
- 如申請專利範圍第1項所述之檢查記號,其中該第二開口之橫向長度與該第二開口之縱向長度係彼此不相等。
- 如申請專利範圍第1項所述之檢查記號,其中該第二開口之橫向長度與縱向長度的相加值係等於該第1-1圖案的長度或該第1-2圖案的長度。
- 如申請專利範圍第1項所述之檢查記號,其中該對第一電壓施加終端之其中一者係標號為1,其他各個該些電壓施加終端係以編號1者為基準而逆時鐘地標號成2、3及4,該第1-1圖案的長度及該第1-2圖案的長度各為a+b,該第二開口之平行於該第1-1圖案的部分的長度為a,該第二開口之垂直於該第1-1圖案的部分的長度為b,並且當電壓施加終端1及2之間的電阻值為R12、電壓施加終端2及3之間的電阻值為R23、電壓施加終端3及4之間的電阻值為R34、電壓施加終端4及1之間的電阻值為R41、電壓施加終端1及3之間的電阻值為R13且電壓施加終端2及4之間的電阻值為R24時,一偏心量x與一偏 心量y係分別由以下等式表示:
- 一種印刷電路板,包括一基板單位區及一空白區,該空白區環繞該基板單位區,該印刷電路板包括:一檢查記號,包括複數個電壓施加終端,包括一對第一電壓施加終端及一對第二電壓施加終端,該對第一電壓施加終端係彼此分離並於一第一方向彼此相對,該對第二電壓施加終端係彼此分離並於一第二方向彼此相對,該第二方向垂直於該第一方向;一第一圖案,包括一第1-1圖案及一第1-2圖案,該第一圖案係連接該對第一電壓施加終端及該對第二電壓施加終端;複數個第二圖案,係為延伸形態,該些第二圖案具有連接至該第1-1圖案及該第1-2圖案之兩側之一表面或另一表面的末端;複數個電壓測量終端,係連接至該些第二圖案的另一末端;一防焊劑層,具有一第一開口及一第二開口,該第一開口係暴露出該些電壓施加終端及該些電壓測量終端,該第二開口係暴露出 該第一圖案;以及一表面處理層,係形成在由該第一開口及該第二開口暴露於外之該些電壓施加終端、該些電壓測量終端及該第一圖案上,其中,該第一圖案之該第1-1圖案及該第1-2圖案係互相交叉,且該第二開口係暴露出該第一圖案之一交叉部分。
- 如申請專利範圍第8項所述之印刷電路板,其中各個該些第二圖案之連接至該第1-1圖案及該第1-2圖案的末端係鄰接於對應之該電壓施加終端。
- 如申請專利範圍第8項所述之印刷電路板,其中該表面處理層係由鎳(Ni)及金(Au)製成。
- 如申請專利範圍第8項所述之印刷電路板,其中該第1-1圖案與該第1-2圖案具有相同的長度。
- 如申請專利範圍第8項所述之印刷電路板,其中該第二開口之橫向長度與該第二開口之縱向長度係彼此不相等。
- 如如申請專利範圍第8項所述之印刷電路板,其中該第二開口之橫向長度與縱向長度的相加值係等於該第1-1圖案的長度或該第1-2圖案的長度。
- 如申請專利範圍第8項所述之印刷電路板,其中該對第一電壓施加終端之其中一者係標號為1,其他各個該些電壓施加終端係以編號1者為基準而逆時鐘地標號成2、3及4,該第1-1圖案的長度及該第1-2圖案的長度各為a+b,該第二開口之平行於該第1-1圖案的部分的長度為a,該第二開口之垂直於該第1-1圖案的部分的長度為b, 並且當電壓施加終端1及2之間的電阻值為R12、電壓施加終端2及3之間的電阻值為R23、電壓施加終端3及4之間的電阻值為R34、電壓施加終端4及1之間的電阻值為R41、電壓施加終端1及3之間的電阻值為R13且電壓施加終端2及4之間的電阻值為R24時,一偏心量x與一偏心量y係分別由以下等式表示:
- 如申請專利範圍第8項所述之印刷電路板,其中該空白區包括一長條空白區,該長條空白區係位於複數個長條中,該些長條包括複數個基板單位,或者該空白區包括一平板空白區,該平板空白區位於一平板中,該些長條係排列於該平板內。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110131500A KR101499281B1 (ko) | 2011-12-09 | 2011-12-09 | 검사용 마크 및 이를 갖는 인쇄회로기판 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201325359A true TW201325359A (zh) | 2013-06-16 |
TWI500371B TWI500371B (zh) | 2015-09-11 |
Family
ID=48774825
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101109545A TWI500371B (zh) | 2011-12-09 | 2012-03-20 | 檢查記號及具有其之印刷電路板 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP5829165B2 (zh) |
KR (1) | KR101499281B1 (zh) |
TW (1) | TWI500371B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI471066B (zh) * | 2013-11-06 | 2015-01-21 | Inventec Corp | 印刷電路檢查方法與裝置 |
CN104573160A (zh) * | 2013-10-25 | 2015-04-29 | 英业达科技有限公司 | 印刷电路检查方法与装置 |
TWI723829B (zh) * | 2020-04-01 | 2021-04-01 | 頎邦科技股份有限公司 | 線路板 |
TWI777806B (zh) * | 2021-10-07 | 2022-09-11 | 易華電子股份有限公司 | 具有檢測標記之電路板 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6852375B2 (ja) * | 2016-12-08 | 2021-03-31 | 凸版印刷株式会社 | 無電解ニッケルめっき管理方法及び配線基板の製造方法 |
JP7277279B2 (ja) * | 2019-06-20 | 2023-05-18 | ファナック株式会社 | 劣化検出用プリント配線基板 |
KR20220037857A (ko) | 2020-09-18 | 2022-03-25 | 삼성전기주식회사 | 인쇄회로기판 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3288320B2 (ja) * | 1998-12-21 | 2002-06-04 | 沖電気工業株式会社 | レジストマーク |
JP2001024303A (ja) * | 1999-07-09 | 2001-01-26 | Nippon Avionics Co Ltd | 認識マーク |
JP2002064297A (ja) * | 2000-08-22 | 2002-02-28 | Nec Ibaraki Ltd | 基板の位置合わせ装置 |
JP2004045194A (ja) * | 2002-07-11 | 2004-02-12 | Nec Toppan Circuit Solutions Toyama Inc | プリント配線基板の検査方法 |
WO2004111660A2 (en) * | 2003-06-05 | 2004-12-23 | Yieldboost Tech, Inc. | System and method for classifying defects in and identifying process problems for an electrical circuit |
KR100894179B1 (ko) * | 2007-10-26 | 2009-04-22 | 삼성전기주식회사 | 기판 스트립 |
US8711582B2 (en) * | 2009-03-31 | 2014-04-29 | Semiconductor Components Industries, Llc | Parasitic element compensation circuit and method for compensating for the parasitic element |
JP2010263091A (ja) * | 2009-05-07 | 2010-11-18 | Fujitsu Semiconductor Ltd | 配線基板の製造方法及び配線基板の検査方法 |
-
2011
- 2011-12-09 KR KR1020110131500A patent/KR101499281B1/ko active IP Right Grant
-
2012
- 2012-03-20 TW TW101109545A patent/TWI500371B/zh not_active IP Right Cessation
- 2012-03-29 JP JP2012075738A patent/JP5829165B2/ja not_active Expired - Fee Related
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104573160A (zh) * | 2013-10-25 | 2015-04-29 | 英业达科技有限公司 | 印刷电路检查方法与装置 |
TWI471066B (zh) * | 2013-11-06 | 2015-01-21 | Inventec Corp | 印刷電路檢查方法與裝置 |
TWI723829B (zh) * | 2020-04-01 | 2021-04-01 | 頎邦科技股份有限公司 | 線路板 |
TWI777806B (zh) * | 2021-10-07 | 2022-09-11 | 易華電子股份有限公司 | 具有檢測標記之電路板 |
Also Published As
Publication number | Publication date |
---|---|
KR20130064891A (ko) | 2013-06-19 |
TWI500371B (zh) | 2015-09-11 |
KR101499281B1 (ko) | 2015-03-06 |
JP5829165B2 (ja) | 2015-12-09 |
JP2013123026A (ja) | 2013-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI500371B (zh) | 檢查記號及具有其之印刷電路板 | |
US7285966B2 (en) | Probe and method of making same | |
TW388803B (en) | A structure and method of measuring overlapping marks | |
CN110333469B (zh) | 一种用于飞针测试的目标点计算方法 | |
JP2013519227A (ja) | 多様な集積回路チップバンプピッチを有する半導体装置 | |
JP2007200934A (ja) | プローブカードのプローブ針の針跡評価方法 | |
TWI484192B (zh) | Probe card, inspection device and inspection method | |
KR101227547B1 (ko) | 프로브 카드 | |
US7411135B2 (en) | Contour structures to highlight inspection regions | |
JPH0348171A (ja) | 混成集積回路板の電気的特性検査を行う方法 | |
KR100894179B1 (ko) | 기판 스트립 | |
KR101354729B1 (ko) | 반도체 디바이스의 오정렬 값 측정 방법 및 이것이 적용된 반도체 디바이스 | |
JP2002139547A (ja) | 電気的特性検査装置におけるプロービング装置およびプロービングシート構造並びに角錐バンプ付プリント配線基板の製造方法 | |
KR101320934B1 (ko) | 반도체 디바이스 및 그 제작 방법 | |
US7868629B2 (en) | Proportional variable resistor structures to electrically measure mask misalignment | |
CN110888039A (zh) | 探针和包括该探针的探针卡 | |
CN106601639B (zh) | 不着检出测试方法及其所用的基板与压板 | |
JP2014229882A (ja) | 実装方法および実装装置 | |
TWM572991U (zh) | 具有彈性之探針裝置 | |
US20170131348A1 (en) | Multi-die Interface for Semiconductor Testing and Method of Manufacturing Same | |
JP2012023278A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2015106657A (ja) | 実装基板及び電子部品実装体 | |
TW202249135A (zh) | 半導體裝置及其製造方法 | |
JP4185225B2 (ja) | コンタクトプローブの検査装置 | |
KR20090030442A (ko) | 핀 일체형 스페이스 트랜스포머를 구비한 프로브 카드 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |