TW200845297A - An SOI device having a substrate diode with process tolerant configuration and method of forming the SOI device - Google Patents

An SOI device having a substrate diode with process tolerant configuration and method of forming the SOI device Download PDF

Info

Publication number
TW200845297A
TW200845297A TW097103410A TW97103410A TW200845297A TW 200845297 A TW200845297 A TW 200845297A TW 097103410 A TW097103410 A TW 097103410A TW 97103410 A TW97103410 A TW 97103410A TW 200845297 A TW200845297 A TW 200845297A
Authority
TW
Taiwan
Prior art keywords
transistor
forming
spacer
region
opening
Prior art date
Application number
TW097103410A
Other languages
English (en)
Other versions
TWI483343B (zh
Inventor
Andreas Gehring
Jan Hoentschel
Andy Wei
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of TW200845297A publication Critical patent/TW200845297A/zh
Application granted granted Critical
Publication of TWI483343B publication Critical patent/TWI483343B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8221Three dimensional integrated circuits stacked in different levels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1207Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with devices in contact with the semiconductor body, i.e. bulk/SOI hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66128Planar diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8611Planar PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/823835Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes silicided or salicided gate conductors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)

Description

200845297 九、發明說明: 【發明所屬之技術領域】 本發明之揭示係大致有關 關可被用於熱感測應用等的應 電路之基材二極體。 【先前技術】 積體電路之形成,且尤係有 用之複雜絕緣層上覆矽(S0I) 積體電路之製造需要根據指定電路佈局而在特定晶片 厂區上形成之電晶體等大量之電路元件。一般而言,目前可 v實施複數種製程技術,其中對於諸如微處理器、儲存晶片、 及特疋應用積體電路(ApPiication Specific Ic,·簡稱 ASIC)等複雜的電路而言,CM〇s技術由於其在工作速度及 (或)電力消耗及(或)成本效率上之優異特性,而成為一種 目前最有前景的技術。在使用CM0S技術製造複雜積體電路 期間,係在包含結晶半導體層的基材上形成數百萬個互補 的電晶體(亦即,N通道電晶體及p通道電晶體)。不論所 (,考慮的是N通道電晶體或p通道電晶體,肋§電晶體都包 含所謂的PN接面(junction),該等PN接面係由高濃度摻 雜的汲極及源極區與被配置在該汲極區及該源極區間之相 反極性或低濃度摻雜的通道區之間的界面形成。 該通道區的導電係數(conductiri ty)(亦即,導電通道 的驅動電流能力)受到在該通道區之上形成且由薄絕緣層 與之隔開之閘電極(gate electrode)的控制。在形成導電 通道之後因將適當的控制電壓施加到閘電極而產生的該通 道區之導電係數係取決於摻雜劑濃度、多數電荷載子的移 94214 5 200845297 厂動率(mobi 1lty),且對於該通道區沿著電晶體寬度方向沾 ••特定延伸區而言,又係取決於也被稱為通道長度的源極與 ,·汲極區間之距離。因此,配合在將該控制電壓施加到閘電 •極時在該絕緣層之下迅速地產生導電通道的能力,該通道 區的導電係數實質上決定了 M0S電晶體的效能。因此,現 今製程之面向造成通道長度減小,且係與通道電阻係數 (—resist 1 vi ty)之減小相關聯,而使該通道長度的減小成為 貫現積體電路工作速度增加的首要設計準則。 C:: 、 有鑑於先前的面向,絕緣層上覆半導體或矽 (Semiconductor or Silicon On Insulator ;簡稱 SOI)架 構除了其他的優點,由於該架構較小的pN接面寄生電容 (paraS1ticcapacitance)之特性,而持續地在M〇s電晶體 的製造上取得重要地位,因而可具有比基體電晶體(buik transistor)更高的開關速度(switching speed)。在 s〇丁 電曰曰體中有汲極及源極區以及通道區位於其中之半導體 (區(也被稱為本體(b〇dy))係以介電材料包封 (encapsulate)。此種組構提供了重大的優點,但也產生了 複數個問題。基體裝置的本體係在電氣上被連接到基材, 因而將指定的電位(p〇tenl;ial)施加到基材,而將基體電晶 體的本體維持在指定的電位,但是s〇I電晶體的本體與基 體裊置的本體不同,並未被連接到指定的參考電位,因而 除非採取適當之對策,否則該本體的電位通常可能因少數 電荷载子的累積而是浮動的(float)。 諸如微處理器等的高效能裝置之另一問題是因大量的 94214 6 200845297 熱產生而進行之有效率的裝置内部溫度管理。由於埋入絕 緣層造成的S01裝置之較低散熱能力,所以對s〇丨裝置中 之瞬間溫度(m⑽entary temperature)的對應之感測是特 別重要的。 Γ L, 通常對於熱感測應用而言,可使用適當之二極體結 構,其中二極體的對應特效能夠取得與該二極體結構附近 的熱狀況有關之貧訊。根據二極體結構而取得的各別量測 資料之敏感性及正確性可能大部分取決於二極體的特性, 亦即,取決於二極體的電^L//電壓特十生,而二極體的電流 /电壓知性則係取決於溫度及其他參數。因此,對於熱感 測應用而言’通常最好是能提供實質± “理想的,,二極體 特性’以便提供精確地估計半導體裝置内的溫度狀況之可 此性:在SOI裝置中,通常是在位於埋入絕緣層之下的基 材材料中形成對應的二極體結構(亦即,各別的PN接面), ^系在該埋人絕緣層之上形成制來在其中形成電晶體元 '之主動(actlve)”半導體層。因此,可能需要至少某 j外的衣€步驟’用以諸如㈣通過該半導體層或對應 二溝槽隔離區及似彳通過該埋人絕緣層,以便露出結晶基 材料3 -方面,豸常將形成基材二極體之流程設計成: =成諸如電晶體結構等的實際電路元件之製程有高度的 相谷性、:且不會對實際電路元件有不當的負面效應。 以的半導體裝置中,對減少電路元件的特徵尺寸 冒電晶體效能並增加裝置的裝填密度(如加 咖有持續的需求。因&,可能必須頻繁地調整或重 94214 7 200845297 f開备其中包括精密的微影⑴th〇graphy)、蚀刻、沈積、 才入(_iantatic)n)、退火(anneal)、及其他製程技術之 .別衣知序列’以便得到電晶體效能的所需提高。例如, 在複雜的應用中,可能無法只持續地減少各別電晶體裝置 的閘極長度,以增加M0S電晶體的驅動電流能力,而是也 要增加電晶體的各別通道區中之電荷载子移動率。可在通 k區中局4地產生對應的應變,而實現電晶體的各別通道 (f中之電荷載子移動率的增加,這是因為針對通道區中之 曰體、。構(crystal l〇graphlc)|況而適當地調整在通道區 中局部地產生對應的應變之上述步驟時,可分別造成電子 移動率及電洞移動率的增加,因而提供了顯著地增強P通 I电3Θ體及N通道電晶體效能的可能性。因此,已開發出 複數=各別的機制,以便在各別的電晶體元件中產生所需 的應k。例如,可在汲極及源極區中及(或)在通道區内提 供半導體材料,以便得到特定的輕微晶格失配(lattice L mlsmatch),因而可在通道區中產生適當之應變。在其他的 、方法中’可以配合或替代前述機制之方式,將高應力之材 =定位在通道區附近,以便在該通道區中引發對應的應 ^為達到此目的’經常可有效率地使用在完成了基本電 Β:,、、Ή構之後在電晶體元件之上形成的接觸似彳終止層, 這是因為該層被设置在接近通道區之處,且可以能夠在高 =内應力(intrinsic stress)下有效率地沈積諸如氮化石夕 等的’I电材料之形式提供該層。此外,已開發出可在不同 的电日日體元件中引發局部不同類型的應變之各別的沈積及 94214 8 200845297 • 圖案產生機制。 \ 在配合或替代應變引發機制之方式下,許多諸如鱼圖 -案化(patterning)策略、植入製程、及退火序列等有關: 其他的製程調整可顯著地提高電晶體的效能,但是可能對 基材二極體有不利的影響,此種現象可能因二極體特性的 顯著偏差且又因而顯著地影響到二極體結構的感測能力, 而妨礙了在整體流程中實施與電晶體效能有關的各別改 良。 Γ' p 請參閱第la至1C圖,現在將說明典型的製程,其中 被設計成增強SOI裝置的主動半導體層中之電晶體效能之 衣私序列可能對基材材料中形成的二極體結構有顯著的不 利影響,因而顯著地降低了生產良率,且因而降低了獲利 旎力。在所示之例子中,可降低電晶體内之串聯電阻 ^series resistance),並增強由在電晶體之上形成的應力 介電層提供之應力轉移機構,而提高電晶體效能。 I, 第la圖示意地圖示代表SOI裝置的半導體裝置(1〇〇) 之剖面圖。裝置(1〇〇)包含基材(1〇1),該基材(1〇1)至少在 其上方部分包含貫質上結晶基材材料(102),其中可根據裝 置要求而預先摻雜(pre—dope)該基材材料(1〇2)。例如,可 將適度低》辰度的p型摻雜劑(d〇pant)加入基材材料(丨〇2) 中。此外,在基材材料(1〇2)的對應於第一裝置區(11〇)之 區域中’可提供用來形成對應的基材二極體之各別的相反 極性摻雜井區(counter—d〇pedwell)(1〇3)。此外,半導體 裝置(100)包含由諸如二氧化矽等的材料構成之埋入絕緣 9 94214 .200845297 .層= 04),用以將半導體層⑽)與基材 導體層(1 =可絲諸如石夕、以錯、或任何其他適當的^ 於夕之材料等的貝貝上結晶半導體材料,用以在該半導體 材料中及該半導體材料上形成諸如電晶體π3〇)等的複數 個電路兀件’其中係在早期製造階段中示出該等電晶體 (130)。如圖所示,電晶體(13〇)可包含在該製造階段中在 該電晶體的側壁上形成之各別的閉電極⑽)、以及間隔件 \ (SpaCer)(132),且可將該間隔件(132)設計成提供在形成 延伸區(134)的植人製程期間之所需偏移(Gffset)。此外, 電晶體(130)包含閘極絕緣層(133),用以將閘電極(i3i) 與半導體層(121)中形成的通道區(135)隔開。此外,在該 製造階段中’可將也在通道區(135)内提供的較高摻雜劑濃 度的摻雜劑物種定位在延伸區(134)附近,其中亦可將該較 高的摻雜劑濃度稱為環狀區(hal〇 regi〇n)(136),提供該 環狀區(136)以便在完成了電晶體元件(13〇)之後得到所需 的陡峭(abrupt)PN接面。此外,提供形式為溝槽隔離之各 別的隔離結構(105),以便界定第一及第二裝置區(11〇)、 (120)中之特定區域,其中為了圖式的方便,第二裝置區 (120)中並未示出與各別電晶體(13〇)橫向接界之各別的隔 離結構(105)。在第一裝置區(110)中,隔離結構(1〇5)配合 埋入絕緣層(104)的各別部分界定了延伸到基材材料(1〇2) (亦即’井區(103)之露出部分)之各別的開孔(U1A)、 (111B)。 第la圖所示之用來形成半導體裝置(1〇〇)的典型流程 94214 10 .200845297 .可包含下列製程。在提供了基材(101)且在基材材料(102) -·中界定了各別的摻雜區(諸如N型井區(103),該N型井區 • (103)係可根據適當之植入製程序列而完成)之後,可使用 已為大豕接受的光微影(photo!丨)、非等向性飯 刻(anisotropic etch)、沈積、及平坦化(planarizati〇n) ,術而形成隔離結構(1〇5)。我們當了解:視製程策略而 定,可將第一裝置區(110)中之隔離結構(1〇5)形成為實質 (上連續的隔離部分,或者該隔離結構(1〇5)可露出起始半導 體層(121)的各別半導體部分。然後,可根據複雜的氧化及 (或)沈積技術、以及接續的閘電極材料沈積、以及可隨後 根據複雜的微影及各別姓刻製程而圖案化該間電極材料, 而2成閘極絕緣層(133)及閘電極(131)。應當了解:亦可 在第裝置區(11 〇)中&供各別的閘電極材料,且可根據裝 置要求而圖案化該等閘電極材料。為了圖式的方便,第^ 圖中並未示出可被用來提供内部層級互連(intra-level 執行諸如前非晶化植入(pre 環狀植入(halo implantati 程,因而描很T搭4b Γ9* 1 ο Λ \ mterconnection)的任何此種圖案化的閘電極材料。然 後二可根據氧化及(或)沈積技術而形成間隔件(132),且可 —amorph i zat i on i mp1 ant)及
94214 11 200845297 加入N通運電晶體的主動區,而各別的p通道電日日日 阻劑遮罩所覆蓋。然後’可執行另外的植人製程序列,以 便提供延伸區U34)’其中間隔件(132)提供所需的偏移給 通道區(135)。然後,在隔離結構(1〇5)被提供作為第一狀 置區⑴0)内之實質上連續的區域之情形下,可使用阻劑: 罩、根據適當之非等向性蝕刻技術來蝕刻通過半導體層 (121)的材料或蝕刻通過隔離結構(1〇5)的材料以形成開^ (111A) '⑴⑻。此外’對應的钱刻製程被設計成姓刻通 過埋入絕緣層(104)以及N井區(103)之露出材料。 第lb圖示意地圖示在進一步的先進製造階段中之半 導體裝置U0G)之剖面圖。電晶體〇⑹可具有側壁間隔件 結構(136)以及各別的深汲極及源極區(137)。同樣地,可 在開孔(111A)、(111B)内形成各別的側壁結構(116),且可 在N井區(103)中形成對應的高濃度摻雜區(Η? (117B)。 ( $ 了提供與形成第一裝置區⑴0)中之基材二極體結 構的製程間之高相容度,對電晶體(130)的進一步之處理而 言,係在共同的製程序列中執行第一及第二裝置區⑴〇)、 ⑽)中之各別的製程。因此,可根據已為大家接受的間隔 層技術(亦即,沈積適當之材料層或材料層堆疊,並以非等 向性钕刻技術圖案化該對應的層)而形成側壁間隔件結構 (136)。因此’也是在開孔⑴1A)、⑴1B)内沈積該層,因 而係在該非等向性钕刻製程之後產生該側壁 (1後,可以對應的離子植人製程序列(例如'、,先覆 94214 12 200845297 盍第一I置區(120)中之p型電晶體,且亦覆蓋開孔 (111B),並加入N型摻雜劑’因而得到n通道電晶體的深 汲極及源極區(137) ’且亦得到高濃度摻雜區⑴7A))形成 深没極及源極區(! 3 7)。然後,可根據p換雜劑物種而執行 對應的植入製程。然後,可執行各別的退火製程序列,以 便活化(activate)摻雜劑,且亦使汲極及源極區(137)以及 高濃度摻雜區(117A)、⑴7B)中因植入製程而造成的損傷 再結晶。 (如前文所述,可實施數種機制,以便提高第二裝置區 (120)中之電晶體的效能。例如,各別的電晶體(13〇)中的 串%電阻可藉由放置將被形成在没極及源極區(^ 3了)中的 對應金屬矽化物更接近通道區之處來降低。因此,可在各 別的石夕化製程(silicidati〇n pr〇cess)之前,先去除間隔 件結構(136),其中在該金屬石夕化製程之後,又可在更接近 通道區之處形成應力介電材料。 第1C圖示意地圖示具有在各別電晶體(130)中形成的 金屬矽化物區(138)之半導體裝置(1〇〇),其中該等各別電 晶體(130)具有較小的相對於通道區(135)之橫向 偏移。同樣地,亦可在摻雜區⑴7A)、⑴7β)中形成各別 的金屬矽化物區(118)。在各別的金屬矽化製程之前,可先 根據已為大家接受的蝕刻技術去除間隔件結構(136),其中 亦可去除間隔件結構(116)。然而,在去除了間隔件結構 (116)之後,各別金屬矽化物(118)的形成可能是極度具有 關鍵性的,這是因為由摻雜區(117幻及Ν井區(1〇3)的 94214 13 200845297
接面界定的基材二極體(140)之特性係實質上由該抑接面 附近之摻雜劑濃度決定。在前面的製程序列期間,可能由 於對應的退火製程期間的摻雜劑擴散,而已經產生接雜區 (1ΠΑ)、(117B)(尤其在p摻雜區⑴⑻)與埋入絕緣層 (104)的對應的材料間之某種程度的重疊。然而,因為係^ 沒有間隔件結構(116)(請參閱第lb圖)之情形下形成金屬 石夕化物區(118),所以區域⑴7B)的p型摻雜劑與埋入絕緣 = (104)間之其餘重疊部分(119)只能提供金屬矽化製程的 窄小製程範圍(process margin),因而甚至可能由於金屬 石夕化物遷移到低濃度雜井區(1〇3)而造成各別pN接面 的缺少。縱然可能不會發生對應的缺少,所得到的接面 特性仍然可能顯著地取決於該金屬矽化製程的製程細節, 这疋因為各別金屬矽化物區(118)與區域(119)中之PN接 面間之距離可能會變動,且因而也影響到對應的二極體特 性。此外,在可能需要沈積耐火金屬(refract〇ry 之該金屬矽化製程期間,通常可能執行清洗製程,因而可 能損及開孔(111A)、(111B)的對應之侧壁,因而可能進一 步減少區域(119)中之P摻雜區(117B)與層(1〇4)的對應絕 緣材料間之4疊部分。因此’當執行用來增強電晶體⑴ 的效能之對應的製程序列時,可能必須根據大幅減少的製 程範圍而形成基材二極體(14〇)。應當了解:區域(ιΐ7Α) 中對應的“缺少(shortage),,是較不具有關鍵性,這是因 為基材二極體(140)之特性實質上被N井區(1〇3)及區域 (117B)界定的pn接面所界定。
94214 14 200845297 近在因電晶體⑽)中的減低串聯電阻以及接 近。者如开/式為氣化石夕層的庫 —提升時,卻付出了其分触电層U3d)而得到之效能 因此,用來升;成美: (14〇)的降低可靠性之代價。 體⑽)的傳統製程技術可能困擾 於與形成南效能電晶體元件時 程範圍。 干交化有關之減少的製 本發明之揭示係有關可避免或至少減少-或多種前文 所述的問題的影響之各種方法及系統。 【發明内容】 下文中提供了本發日㈣簡化概要,以提 某些面向的基本了解。嗜概3、 、f使曰^ _ 3概要亚不疋本發明的徹底的概 处。/、目的並不是識別本發明的關鍵性或緊要的元件,也 述树明的範圍。其唯一目的只是以簡化的形式提 為將於後文中提供的更詳細的說明之前言。 般而σ,本發明之揭示係有關於在s〇i裝置中形成 基材二極體之技術,其中可維持與用來形成各別電晶體元 件:製程朿略間之高相容度,而於實施電晶體效能提高機 制時仍然提供了增加的製程範圍。在某些面向中,可藉由 適當地協調用來對基材二極體形成各別開孔之製程以^各 別電晶體元件的製程序列’以便減少二極體特性與各別效 能增強措施(measure)間之相依性,而實現增高的製程穩定 性以及因而達到的二極體特性之穩定性。藉由適當地界定 整個流程中基材二極體的製程開始且與電晶體裝置的製程 平行進行之時點,可實質上免除前文所述的與傳統策略有 94214 15 200845297 關之額外製程步驟。因此,由於形成基材二極體期間的增 力之‘私範圍,因而可避免產出率(让fOUghput)的任何降 低,而仍然可提高生產良率。在其他的面向中,可在不影 響其餘裝置區之情形下提供各別二極體開孔内之額外的偏 移(off set),其中可使用已為大家接受的製程技術。因此, 在此種情形中,也可在不對製程複雜度有太大影響之情形 下,達到製程穩健性(process r〇bustness)及電晶體效能 的顯著提高。
本毛明所揭示的一種例示技術包含下列步驟:在s〇 I 裝:的第一裝置區中形成第一開孔及第二開孔,並覆蓋第 一裝置區,其中該第一及第二開孔延伸通過埋入絕緣層 (buried insulating layer)到結晶(叩㈤心)基材材 料而該第一裝置區具有在其中形成之第一電晶體及第二 電晶體’每-電晶體包含延伸區。此外,該方法包含下列 v驟先成該第冑晶體中之沒極及源極區、以及該結晶 基材材料中被該第1孔露出之[摻雜區,丨中該没極 及源極區以及該第—摻雜區係以共同的第-汲極,源極植 入(lmpianuti〇n)s程形成。此外,以共同的第二沒極/ 源極植人製程形成該第:電晶體巾线極㈣極區、以及 該結晶基材材料中被該第:開孔露出之第二摻雜區。最 後在該第一及第二電晶體以及該第―及第二_區 成金屬矽化物。 本發明所揭示的另一種例示技術包含下列步驟:在位 在SOI裝置的第一裝置區中 τ <弟開孔中形成間隔層 94214 16 200845297 (spacer layer);以及在第二裝置區中形成的第一電晶體 之上形成该間隔層,其中該第一開孔延伸通過埋入絕緣層 到結晶基材材料。然後,在該第一開孔的側壁(sidewal D 之 口^刀上形成間隔元件(spacer element),而自該第一 電曰曰體之上去除該間隔層。最後,在該第一電晶體及被其 中形成有該間隔元件之該第一開孔露出的該結晶基材材料 中形成金屬矽化物。
本發明所揭示的又一種例示技術包含下列步驟:形成 基材二極體之第一開孔及第二開孔,纟中該第一及第二開 孔^伸通過用來將結晶基材材料與結晶半導體層隔開之埋 入、ε緣層。在為了形成該半導體層中所形成的電晶體的沒 極及,極區而執行之至少—植人製程序列期間,經由該第 :及第二開孔而將離子物種(iQn speeies)植人到該結晶 ==中。此外’在該第一及第二開孔中局部地形成偏 二b二(offsei sPacei〇,且根據該偏移間隔件而在該第 :及第二開孔處的該摻雜結晶基材材料中形成金屬矽化 【實施方式】 下文中將說明本發明的各實施例 晰,在本說明書中將不 ^兄月I月 應當了解:在任何此種實二;斤有特徵。當然’ 出 Λ不$轭例的開發過程中,必須作 =讀達和發者的特定目 相關的二::包二諸如符合與系統相關的及與商業 卞牛而该荨限制將隨著各實施例而有所不 94214 17 •200845297 同。此外,應當了觫. M ^ W此種開發的工作可能是複雜且 耗日彳的’但是此種開路 , ^00 作仍然是對此項技術具有一般知 識者在翏閱本發明的揭示後能從事的日常工作。 現在將參照各附圖 + ΗQ而况明本發明之主題。只為了解說 之用,而在該等圖式中以+立面 H #罢 γ '中以不思圖之方式示出各種結構、系 統、及裝置,以便不奋、% ^ τ , ^ π 9无、白此項技術者習知的細節模糊 了本發明之揭示。然而,該 ρ模寸月 之各例子。應將本說明書所用的字及辭囊 及金釋為具有盘孰習如斗 解 一關技術者對這些字及辭彙所了解的 /之K不會因持續地在本說明書中使用術語 菜,即思味著該術語或辭彙有特殊 妯十土^ 果啕符琛的疋義(亦即與熟習此項 ,術者所了解的-般及慣常的意義不同之定義)。如果相要 戈辭棄有特殊的意義(亦即與熟習此項技術者;了 解的忍義不同之意義),則會將在本說明書中以一種直接且 笔不含糊地提供該術語或辭彙的特殊定義之 明確地述及該特殊的定義。 疋我之方式 番击H ’本發明之主題係有關一種製造先進SOI裝 中之基材二極體之技術,其中可適當地開始製造電晶體 =㈣程内之基材二極體製程序列,且(或)提供諸如偏 矛夕間Ik件專的額外設計措施,因而不合豐 "二、_ 叩个曰對用來在裝置區中 /成電晶體結構的製程序列有不當的影變,杏一 制和% 曰向更現車父兩的 =^建性⑽ustness)。因此’用來增強複雜观裝置 、% aa體效此的製程序列必要之變化及調敕 的特性可能有較小的影響。因此,可在實二極體 你㈢貝上不會對各別 942】4 18 200845297 -極體的感測特性有顯著影響的情 之各別改善,因而提及制迭4、隹:“流程中 大的强地 杈仏了认计及衣仏先進積體電路時之較 共同势程序2方在本發明揭示的某些面向中,雖然係以 中二:::: ί執行基材二極體以及各別電晶體元件 、上 衣壬但疋在對應的矽化物自關鍵性裝置區偏_ 据供了Γ 化製程有效率地彼此去_合,因而 且亦提減少電晶體裝置中之串聯電阻的可能性, 了增強的應力轉移機構,同時也減少了基材二極 一之PN接面缺少之風險。在某些實施例中, 製程策略相比實質上無須任何額外的製程步驟之 根據有效率的流程而實現形成各別金屬% Z程強健性’因而實質上不會造成額外的製程複 他的貫施例中,可於任何適#之製造階段在基材二極
ίJ 、、°冓據已為大家接受的技術形成該等對應的偏移間 隔件,因而提供了於形成S()I裝置中之基材二極體時旬 用來增強製程強健性的其他一般更複雜的製程策略之;、 性0因此’在此種情形中,也可降低生產成本。 b 第2a圖示出可至少部分地包含soI結構的半導體妒置 (2〇〇)之剖面圖。亦即,半導體裝置(200)可至少在要 部分中包含基材⑵1),該基材⑼υ上形成有實質上結晶 基材材料(202) ’基材材料(2〇2)可代表基於矽之材料:: 即’包含大量的矽因而能夠在其中產生金屬矽化物之材 料)。此外,可在基材材料⑽2)之上形成諸如二氧化石夕層 94214 19 200845297 或任何其他適當的材料層等的埋入絕緣層(2〇4),以便將基 於矽之半導體層(221)與基材材料(202)隔開。因此,半導 體層(221)結合埋入絕緣層(2〇4)及基材材料(2〇2)時,可在 起始製造階段中代表S0I結構,而應當了解:在裝置(2〇〇) 的其他裝置區中,可根據裝置要求而提供實質上如同基體 裝置之組構。 半導體裝置(200)可進一步包含:將在其中及其上形成 厂對應的基材二極體之第一裝置區⑵〇)、以及包含複數個諸 如%效電晶體等的電路元件之第二裝置區(22〇》其中為了 圖式的方便,第2a圖中示出單一的電晶體(23〇)。該電晶 體(230)可包含在各別的閘極絕緣層(233)上形成之閘電極 (231),而該閘極絕緣層(233)將閘電極(231)與半導體層 (221)中形成之通道區(235)隔開。此外,可在該層(221曰) 内形成各別的延伸區(234),且可在㈣電極⑵的側壁 土形,側壁間隔件結構(236)。可將該間隔件結構(2⑹設 。.計成提供另外的離子植人製程所需之橫向偏移,其中係將 在稍後的階段中執行該另外的離子植入製程,以便在該 導體層(221)中形成各別的深汲極及源極區。應當了解·當 需要極度複雜的橫向摻雜劑分佈(d_t ⑷時,^ 間隔件結構(2 3 6 )可包含以各別的植入製程間歇地 (niteoiittentiy)形成之複數個個別的間隔元件。在一與 間隔件結卿)可代表最後植入製程序列為了二 疋取後所需的衫雜劑分作所要求之結構,但並不代表任何 後績的退火製程以及可能與該退火製程相關聯的對應的摻 94214 20 .200845297 • 雜劑擴散所造成之結構。此外,可在第二裝置區(220)内提 ‘ 供任何隔離(isolation)結構(205),以便根據裝置要求而 用來作為不同導電類型等的電晶體元件的各別主動區之邊 界。為了圖式的方便,圖中示出單一的隔離結構(2〇5),該 隔離結構(205)可被用來作為垂直邊界,用以隔開該第一及 苐二裝置區(210)、(220)。此外,在所示之製造階段中, 可提供姓刻遮罩(206),且該钱刻遮罩(206)可覆蓋該第二 裝置區(220),而露出第一裝置區(210)的各別區域,其中 "在蝕刻遮罩(206)中將形成用來形成基材二極體於其中的 i备出基材材料(2 0 2 )之一些開孔。在所示之實施例中,可將 各別的N井區設置在對應於第一裝置區(21〇)之基材材料 (202) 中。因此,在第2a圖所示之實施例中,係在業已存 在用來界定汲極及源極區的間隔件結構(236)之製造階段 中提供電晶體(230),而埋入絕緣層(2〇4)及半導體層(221) 或隔離結構(205)(在隔離結構(205)被提供作為第一裝置 I區(210)中之實質上連續部分之情形下)已保護了第一裝置 區(210)中之對應的基材材料(2〇2)。 用來形成第2a圖所示之半導體裝置(2〇〇)之典型流程 可包含下列製程。可根據已為大家接受的技術形成N井區 (203) 。然後,可根據諸如前文中參照第la圖所示半導體 衣置(10 0)而5兒明的製程技術或任何其他適當的製程策略 等適當之製程技術形成第二裝置區(220)中之諸如電晶體 (230)等的電路元件。亦即,可諸如在形成了隔離結構(2的) 之後,在半導體層(221)中形成適當之摻雜劑分佈,以便調 94214 21 200845297 整諸如臨界電壓等的苹此雷S牌牡^ 杲二私日日體知性。然後,可根據各別 白知的製程策略形成間雷 ,,Faa來%办成閘电極(231)、閘極絕緣層(233)、及 二la,之前非晶化植入及環狀植入、以及最後用來 形成延伸區⑵4)之各別植人製程等的植人製程序列。如前 /必、3根據~定的遮罩機制(masking regime)執行 /衣狀植人及延伸區植人,以便在第二裝置區(㈣)中形成 的各種電晶體類型中提供所需的摻雜劑物種。然後,可形 成門隔件…構(236)’例如藉由沈積適當之蝕刻終止層及接 續的間隔層,然後可對該間隔層執行非等向性钱刻,以便 提供各別的側壁間隔層,而形成間隔件結構(236)。應當了 解·如有必要,可在結構(236)中形成兩個或更多個各別的 間隔7G件,其中可間歇地執行各別的植入製程,以便提供 複雜的摻雜劑分佈。然後,可根據光微影技術而形成遮罩 (206),因而露出該層(221)中將要形成延伸到第一裝置區 (210)中之基材材料(2〇2)的各別開孔之一部分。然後,可 根據適當之蝕刻化學劑(Chemistry)而對裝置(2〇〇)執行蝕 刻製程(207),以便蝕刻通過該層(221),或蝕刻通過隔離 結構(205)(在該層(221)於形成隔離結構(2〇5)的對應的製 私序列期間已被絕緣材料取代之情形下)。此外,可將餘刻 製程(20 7)設計成:蝕刻通過埋入絕緣層(2〇4χ請參閱第 2b圖),以便最後露出ν井區(203)的各別部分,因而準備 好或開始用來形成基材材料(2〇2)中之基材二極體(亦即,n 井區(203))之製程序列。 94214 22 .200845297 • 第2b圖示意地圖示在進一步的先進製造階段中之半 ..導體裝置(2〇〇)。在第一裝置區(210)中形成各別的開孔 (211A)、(211B),以便露出基材材料(2〇2)以在其中形成各 別基材二極體。此外,在該製造階段中,提供了各別的植 入遮罩(208p),該植入遮罩(2〇8p)可使第二裝置區(22〇) 的一些部分(亦即,電晶體(23〇)暴露於離子植入製程 (209p),以便加入用來形成各別汲極及源極區所需之 广摻雜劑物種。在所示之實施例中,當電晶體(23〇)代2 p ‘通道電晶體時,植入製程(209p)可加入諸如硼等的p型摻 雜劑。在植入製程(209p)期間,亦將各別的摻雜劑物種^ 入露出的基材材料⑽)中’因而形成了各別的高濃度摻雜 區(217B)。通常係將植入製程(2〇9p)設計成得到沒極及源 極區(237)之所需摻雜劑分佈,其中由於諸如前非晶化 (pre-amorphi zat ion)等的先前植入製程,所以可能根據側 壁間隔件結構(236)而得到適度陡峭之摻雜劑分佈,而此種 摻雜劑=佈在考慮到增強的電晶體效能時可能是極為需要 的’這是因為此種適度陡Λ肖的PN接面可增強裝置⑽)的 控制性及驅動電流能力。另_方面,開孔(2明_< 的基材材料⑽)之高結晶品質可造成植入離子(尤其轉 =的情形下)的顯著之橫向偏斜,因而造成摻雜劑分佈的 减者棱向分佈,其中由於並未設有通常在前文中參照第la 至1c圖所述的傳統方法中提供之側壁間隔層,所以亦可將 ==物種以箭頭(2〇9)所示方式橫向地定位在開 孔C211B)的各別侧壁部分之下。 94214 23 •200845297 • 第2c圖不意地圖示在根據另一阻劑遮罩(2〇8n)而執 \行的後續植入製程(209η)期間之半導體裝置(200),該阻劑 '遮罩(208η)可覆蓋諸如電晶體(230)等的任何ρ型電晶 體且路出Ν型電晶體(圖中未示出),並且亦可露出開孔 (21U)。因此,可在Ν井區(2〇3)内形成對應的高濃度摻雜 區(217Α)。 第2d圖不意圖示出在退火製程(25〇)期間之半導體裝 置(200),該退火製程(25〇)被執行以便活化摻雜劑物種, "亚使因植入製程而造成的損傷再結晶。例如,退火製程(2 5 〇) 可造成摻雜劑的進一步擴散,尤其是高濃度摻雜區(2ΐ7Β) 中之Ρ型备雜劑更易發生上述現象,這是因為獨通常可有 比Ν型摻雜劑物種更高的擴散係數(diffusivity)。在退火 製程(250)期間,汲極及源極區(237)中之對應的摻雜劑擴 散可能因該區(237)中之結晶材料受到嚴重損傷或〃甚至實 質上處於非晶化狀態(am〇rphized c〇nditi〇n),而比該區 I (217B)顯著減少。另一方面,該區(2178)的顯著較少損傷 的結μ材料中之所需較高的擴散活性可提供與埋入絕緣層 (204)的絕緣材料間之較大的重疊部分(如箭頭(“I)所 示)。因此,可在電晶體(230)中維持適度陡峭的ΡΝ接面, 同時可減少Ν井區(203)與該區(217Β)間之對應的摻雜劑 梯度(dopant gradient),因而提供了增強的二極體特性, 而且也增強了後續製程期間與製程變化有關的強健性。應 當了解:退火製程可包含根據基於雷射或基於閃光燈的系 統所產生的輪射脈波(radiation pulse)之精密技術。因 94214 24 200845297 此,在此種機制中,可大幅減少或可银浙入〜 劑擴散,因而也提供了裝置(23〇) 二:王消除摻雜 在此種情形中,亦可大幅減少或 的擴散活性,然而,其中在先前植入製程(2_期= 劑物種的對應橫向分饰仍然可提供與製程強健,雜 著改善:在其他實施例中,在對應的複雜退火製程^顯 可先執仃根據適度低溫而執行之退火 . 則 ' h=程可讓該區(2⑽中之摻雜偷率二;低 日守只貝上抑制了實質上非晶化的汲極及源極區(2 何顯著的擴散活性。 中任 第2e圖示意地圖示在進—步料 階 =及N井區⑽)形成的pN接面界定基材二極體 且該區(217A)可實質上被用來作為二極體⑽)之 =區。此外,二極體(_中提供了各別的金屬魏物區 在所Μ施財,可在與通道區⑵5)有減小 才前文中參照裝置(副)所述之各別間隔件結 區而貫現該減小的偏移)之情形下形成汲極及源極 :(237)t之金切化物區(238)。亦即,可將可由氮化石夕 成的間隔件結構⑽)選擇性地去除至對應的觀墊 叶)材料(圖中未示出),其中該襯塾材料可由諸如二氧 化矽所構成,並可至少覆蓋閘電極(231)之側壁部分。在對 應的高選擇性㈣製程期間,當係以二氧切形成開孔 94214 25 •200845297 (211 A)、(211B)的對應之側壁時,該等側壁可呈現高蝕刻 選擇性。因此,可實質上保持該區(217β)之對應的重疊部 分(219)。在沈積耐火金屬之前執行的後續清洗製程中,較 大的重《部分(219)也提供了與開孔(21 ΐβ)的側壁的侵蝕 2關的充分製程範圍。因此,可在對該區(2〗9 )中之摻雜劑 濃度有不利影響的機率大幅降低之情形下形成金屬石夕化物 區(218),因而在不會造成該區(217B)中之pN接面的對應 缺/之^形下,提供了二極體特性之更高的穩定性。因此, 不論金屬魏製程㈣的任何製程變化,基材二極體⑵ 的特性都可保持在較穩定的狀態。 觸二:I:續進一步的處理,例如,沈積諸如應力接 觸蝕刻〜止層荨的高應力介電材料’以便進一步增強兩曰 體(23。)的效能。例如’可以諸如前文中參照第二二 Γ的方式’在電晶體⑽)之上形成高的内展縮應力 (intrlnsic c⑽pressive stress)的介電層,· 別的N通道電晶體(圖中未示出)之上形成一=在各 (tensiie Stress)之對應介電材料。為=目=伸應力 據可提供所需類型及大小的内應力 可根 參數而沈積氮化石夕層,其中可將適當之圖=擇的製程 擇性地提供在不同類型的電晶體之上的各:人幾制用來選 此,前文所述之流程可呈現與傳統製程策略料。因 度’甚至可在不需要任何額外製程步驟之,二向相容 所述之流程’且仍然可提供二極體特性愈夂執行前文 之高度去耦合。 一各別石夕化機制間 94214 26 200845297 請㈣第3a至3f圖’現在將說明另外的實施例,其 中可在實質上不影響電晶體裝置的製程序列之情形下,根 據額外的間隔元件而提供金屬矽化物區與基材二極體的 PN接面間之增加的偏移。 弟3a圖示意地圖示包含代表SOI結構的至少一部分 半導體裝置⑽0)。裝置⑽G)因而至少在第二裝置區 中可包含基材(301)、基材材料(3〇2)、埋入絕緣層⑷、 r 以及半導體層(321),而第一穿人 衣置£(31〇)可包含各別的開 _ϊβ)。弟二裝置區(320)可包含複數個諸如可 不同導電類型等的電晶體之第—電晶體⑶⑷及第二 ;aa?(330B)等的電路元件。例如,各別的隔離結構⑽。 可义者橫向方向隔開電晶體(33〇A)、(3繼),且亦 -裝置區(310)中提供隔離結構⑽5)。此外,在該紫 段中·,電晶體⑽Α)、(33〇β)可具有在 各 汲極及源極區(337),日乂心合句的 ;可包含编井_3)^ (2〇〇)說明的準則同樣適用於到目前為止所述及的;= 成部分。此外,裝置 ⑼⑷、(3綱υ之上^;开;'Λ置區(32〇)(亦即’電晶體 外,可在間隔層間隔層_。此 ⑽>可_氮切切成㈣終止層 氧化發專的任何適當之好* 成該等卿)及⑽),只要可獲得這兩層間之足夠高的’ 94214 27 •200845297 ’ 蝕刻選擇性即可。 . 縣據下文料之製㈣形成半導體裝置(3叫可根 ·=諸如前文中參照裳置(_所述之製程序列而形成電晶 體(33⑷、⑽B)、以及開孔(311a)、(3iib)。亦即,可 成了用來界疋/及極及源極區(33之各別的側壁間隔 件結構(_之後,形成開孔(311A)、(311B),因而避免在 開孔⑶1A)、(311B)的側壁上形成任何間隔層。如將於下 广文中茶知第3d S 3f圖而說明的’在其他實施例中,亦可 、在沈積該等層堆疊(_、⑽)之前,先在開孔(3iia)、 B)中提(、各別的侧壁間隔件。關於任何製造技術可參 ,、、、衣置(2GG)。因此’可在用來界定電晶體⑼⑷、(糊b) 的汲極及源極區(337)之各別植入製程序列期間形成該等 :別的t 4區(317A)、(3ΠΒ)。可諸如根據電聚增強式化 學氣相沈積(plasma Enhanced Chemical Vap〇r
Depos i ! 〇n’㉟稱PEGVD)或任何其他適當的沈積技術而沈 c:積餘刻終止層(361)。然後,可諸如以pecvd沈積間隔層 (360) ’其中可使用亦於形成間隔件結構(336)時所應用製 程配方(reclpe)類似製程配方。然後,根據具有與钱刻終 止層(361)有關的高_選擇性之㈣化學劑而對裝置 (300)執行非等向性㈣製程(362)。例如,可針對氮化石夕 及二氧化石夕而使用已為大家接受的钱刻配方。與各別的間 隔件兹刻製㈣員似,非等向性刻製程(362)可先去除 表面部分上之該層⑽)的材料,其中可持續執行製程 (362) ’以便也去除第- 罘一衣置£(320)中之任何垂直殘餘材 94214 28 •200845297 料因為開孔(311 a)、(311B)與對應的閘電極(331)的高度 尺寸之間有顯著的高度差異,所以縱然在自第二裝置區 (32〇)貫質上完全去除了該層(360)之後,該層(36〇)的材料 之大。F刀仍然保留在開孔(311 a )、( 311 β )内之側壁部分 上然後,可根據不會顯著地影響到開孔(311 a)、(311Β) 内之其餘部分的溼式化學蝕刻配方而去除該層(36〇)的任 何細微殘餘物。 f 第圖示意地圖示在上述蝕刻製程(362)之後的半導 、體裝置(3〇〇)。因此,在開孔(311A)、(311B)内提供了各別 的偏移或犧牲(sacrificial)間隔件(36GS),因而提供了各 別開孔的底部上之減小寬度。然後,可視裝置的策略而定, 而諸如根據任何適當之澄式化學製程或乾式钱刻製程而去 除蝕刻終止層(361)。 第3c圖示思地圖示在進一步的先進製造階段中之半 導體裝置(300)。此處,係在開孔(311A)、(311b)中形成各 I,別的金屬矽化物區(318),且在電晶體(33〇幻、(犯⑽)中形 成各別的金屬矽化物區(338)。由於額外的偏移間隔件 (360S) ’所以侍到了各別增加的偏移(3ι8β)、(“Μ),因 而大中田〜強了與任何製程調整及變化有關之二極體特性的 第3d圖示思地圖示根據另外的實施例之 (300)。在這些實施例φ ^ ^ ^ 一例中,可在各別開孔(311A)、(311B) 的侧壁上形成側壁間隔件έ士糂r 1千、、、°構(316),其中可根據第二裝置 區(3 2 0 )中之間隔件έ士;):鲁「q q β、 田仟、、口構(336)而形成側壁間隔件結構 94214 29 200845297 ? (316)。亦即,可在任何適當之製造階段中(例如,如同參 - 考傳統流程時參照裝置(100)所述的,在諸如形成了電晶體 • (330A)、(330B)的各別延伸區之後),形成開孔(311A)、 (311B)。在其他實施例中’如果摻雜區(317A)、幻中 需要^更顯著的摻雜劑濃度梯度,則可在對應的延伸區植 入之前,先形成開孔(311A)、(311B)。例如,在形成了開 孔(311A ) ( 311B )之後,可執行各別的延伸區植入製程, 口 =在開孔(311A)、(311B)的側壁附近沈積了對應的推雜 劑濃度。㈣,可在共同的製程序列中形成間隔件結構(316) = (33士6),其中當汲極及源極區(337)中需要複雜的摻雜劑 分佈時,該共同的製程序列可能也涉及中間推雜劑植入。 在此種方f下’可得到自侧壁朝向該等區(317A)、(317B) 的中心之橫向增加的摻雜劑梯度。然後,可以前文所述之 方式沈積間隔層(360)及钱刻終止層(361),且可以前文所 述之方式根據钱刻製程(362)而去除間隔層(㈣)及終 I 止層(361) 〇 、、 第3e圖不意地圖示在蝕刻製程(362) 置(_’其t係自第二裝置區⑽)之上實質上 該層⑽),因而形成了偏移間隔件⑽s)。因此二= ‘體:340)=:圍’且該橫向摻雜劑梯度又可提供基材二 製程,可適用^之二極體特性。應當了解:關於任何退火 即,可使=w文中參照裝置(200)所述之相同準則。亦 抑制顯著的摻雜劑擴散之複雜的退火技術。 94214 30 ,200845297 • = 口在此種情形中’該額外的間隔件⑽s)仍然可提供 .=£(3m)、(317B)中之比汲極及源極區(33 .置區⑼為如前文所述,與第二裝 入物種力〜貝貝上非晶化材料的相比時’可將對應的植 入物種加入貫質上結晶的材料申。 在錄了钱刻終止層(361)之後,可以前文所述之方 ^可猎由形成各別的金屬石夕化物區’而繼續進一步的處 、去除第他在執行該金屬靖程序列之前, 去除間二;:广間隔件結_ 化二)。因此,也在此種情形令,可維持對應的金屬石夕 (330AW二二 偏移,仍然提供了電晶體 (现)、(330B)中之減小串聯電阻。 (_ ’ 1中可…;據又、施例的半導體裝置 Γ彻η 材料成分而提供偏移間隔件 姓刻選擇見與侧壁間隔件結構(336)有關的適度高之 及钱刻終止芦〔歹亦如’可由二氧化石夕構成間隔件(360S),以 式' S 〃即’其殘餘物361)可以氮化石夕材料之形 =塑,在間隔件(36°S)的形成期間,可以在實質 情SI二裝置區(32°)中之側壁間隔件結構(· 铁後,可/該層(361)而選擇性地去除二氧切材料。 鮮〜%化製程之前’先去除間隔件結構(336),以便 …s曰體效能,其中由於去除間隔件(336)期間的各職 94214 31 200845297 刻選擇性,而可實質上維持間隔件(36〇s)。因此,在後續 的矽化製程期間,可得到該等區(317A)、(317B)中之所需 高偏移,而將對應的金屬矽化.物區定位在接近電晶體 (330A)、(330B)中之通道區之處。然後,可繼續進一步的 處理,例如在電晶體元件(33〇Α)、(33〇β)之上加入應力被 覆層(stressed overlayer),因而進一步增強整體電晶體 效能。 r 因此,本發明所揭示的主題提供了一種增強半導體穿 ,的SCH部分中形成的基材二極體特性的製程強健性及穩 =生之技術’其中用來增強電晶體效能的各別製造策略實 質上不會對二極體特性有不利的影響。在某些面向中,可 在用來形成汲極及源極區的最後植入製程之前,先立即形 成基材二極體的各別開孔,因而提供了基材二極體中之# 雜劑的增加的橫向分佈,且因而提高了製程強健性,而^ 其他面向中’在額外的或替代的方式下,可提供實質上不 ϋ會影響到電晶體結構之偏移間隔件。因此,可易於在_ 名貝外^製程複雜性且因而不會造成可能的產出率及良率指 ^形下只細目標為電晶體效能改善之製程調整。、 前文所揭示之特定實施例只是舉例,這是因為 /項技術者在參閱本發明的揭示之後,將可易於以不同、: 修改及實施本發明。例如,可按照不同的順序執 =文所述之製程步驟。此外,除了在最後的申請專:: = 卜’本發明將不受本說明書中示出的結“ ^十細即之限制。因而顯然可改變或修改前文揭示^ 94214 32 200845297 實施例,且將所有此類的變化 後述的申請專利範圍將述及=:::: 【圖式簡單說明】 若參照前文中之說明,並配合各附圖,將可了 :;之:不’:在該等附圖中,類似的元件符號將識別類: 的7G件,且其中: 4 ^ 第laUc圖示意地圖示s〇i裝置在各 Γ二其嶋據用來增強各別場效電晶體的電晶:: 月匕之衣造技術而形成基材二極體; 第=至2e圖示意地圖示s〇i裝置在根據用來改善電 南J面同而#制A /成基材一極體的各製造階段中之 :一圖’而該a技術根據實施例而額外提供了增加的基 材—極體製程範圍;以及 第3a至3f圖示意地圖示s〇I裝置在各製造階段中之 =圖’其中係根據另外的實施例而依據犧牲 成基材二極體。 雖然易於對本發明揭示之主題作出各種修改及替代形 y但是將以圖式舉例之方式示出本發明的一些特定實施 春’林說明書已詳細說明了這些特定實施例。然而,應 2解’本說明書對特定實施例的說明之用意並非將本發 2制在所揭示的特定形式,相反地,本發明將涵蓋在所 申請專利範圍所界定的本發明精神及範圍内的所有修 、專效者、及替代方式。 94214 33 200845297 【主要元件符號說明】 100、200、300 半導體裝置 101、201、301 基材 102、202、302 基材材料 103、203、303 N 井區 104、204、304埋入絕緣層 105、205、305隔離結構 110、210、310第一裝置區 111A、111B、211A、211B、311A、311B 開孔 116、316侧壁結構 117A、117B、217A、217B、317A、317B 高濃度摻雜區
118、 138、218、238、318、338 金屬矽化物區 119、 219重疊部分 120、220、320第二裝置區 130、230電晶體 132 間隔件 134、234延伸區 136 環狀區 121、221、321半導體層 131、231、331 閘電極 133、233閘極絕緣層 135、235通道區 137、237、337汲極及源極區 1^139 應力介電層 206 钮刻遮罩 208η 阻劑遮罩 209η、209ρ植入製程 140、240、340基材二極體 207 钱刻製程 208ρ 植入遮罩 236、 336、136侧壁間隔件結構 250 退火製程 318Α 330Α 第一電晶體 330Β 360 間隔層、間隔件 360S 361 名虫刻終止層 362 318Β偏移 第二電晶體 犧牲間隔層 非等向性蝕刻製程 94214 34

Claims (1)

  1. 200845297 • 十、申請專利範圍: 1 · 一種方法,包括下列步驟: 在絕緣層上覆矽(SOI)基材的第一裝置區中形成第 一開孔及第二開孔,並覆蓋第二裝置區,該第一及第二 開孔延伸通過埋入絕緣層到結晶基材材料,該第二裝置 區具有在其中形成之第一電晶體及第二電晶體,每一電 晶體包括延伸區; 以共同的第一汲極/源極植入製程形成該第一電 晶體中之汲極及源極區、以及該結晶基材材料中被該第 一開孔露出之第一摻雜區; 以共同的第二汲極/源極植入製程形成該第二電 晶體中之汲極及源極區、以及該結晶基材材料中被該第 二開孔露出之第二摻雜區;以及 在該第一及第二電晶體以及該第一及第二摻雜區 中形成金屬矽化物。 2.如申請專利範圍第β之方法,進—步包括下列步驟. 麵成該金屬#物之前,先將贿減源極區以 第一及第二摻雜區退火。 人 3· ^申請專利範圍第!項之方法,進—步包括 在形成該第一及第二聞;^丨夕乂+ 輝· ^ 刚,先在該第一及第二1 體的閘電極之側壁上形成側壁間隔件。 圍第3項之方法,進-步包括下列步』 5如申切化物之前1去除該側壁間隔件。 .如“專利_第1項之方法,其中,該共同的第一 94214 35 .200845297 弟一汲極/源極植入製程是用於形成該第一及第二電 晶體的汲極及源極區之最後植入製程。 6·如申明專利範圍第丨項之方法,進一步包括下列步驟: f該共,的第一及第二汲極/源極植入製程之後,在該 弟二及第二開孔的侧壁上形成間隔元件,以及執行用於 該第開孔及該第一電晶體的進一步之共同的汲極/ 源極植入製程、以及用於該第二開孔及該第二電晶體的 進步之共同的沒極/源極植入製程。 •如申明專利範圍第6項之方法,其中,在共同的製程序 财=成該第-及第二開孔中之該間隔元件、以及該第 及第一電晶體的閘電極之側壁間隔件。 8.如申請專利範圍第5項之方法,進—步包括下列步驟: 在形成該金屬矽化物之前,先在該第一及第二開孔的侧 壁上形成間隔元件。 9· 一種方法,包括下列步驟: 在位在SOI基材的第一裝置區中之第一開孔中並 ^二裝置區中形成的第一電晶體之上形成間隔層,該 第一開孔延伸通過埋入絕緣層到結晶基材材料; 在該第一開孔的側壁之一部分上形成間隔元件,並 自該第一電晶體之上去除該間隔層;以及 在該第一電晶體及被具有該間隔元件之該第一開 孔露出的該結晶基材材料中形成金屬矽化物。 10.如申請專利範圍第9項之方法’進一步包括下列步驟·· 在形成該間隔元件之前,先在被該第一開孔露出的7紝 94214 36 200845297 曰曰 基材材料中形成第一摻雜區。 = 圍第1G項之方法,其中,在共同的植入 形成該第一摻雜區、以及該第-電晶體之汲極及 12.如申請專利範圍第u項之方法,進 驟:在形成該第一開孔之前,先在該第 極之側壁上形成側壁間隔件結構。 一步包括下列步 一電晶體的閘電
    13. =申請專利範圍第9項之方法,進—步包括下列步驟: 在形成該金屬%化物之前,W除該第—電晶體的間電 極的側壁上形成之側壁間隔件。 14. 如:請專利範圍第9項之方法,其中,在形成該間隔層 之剷’先去除該閘電極之該側壁間隔件。 15·如申請專利範圍第9項之方法,進—步包括下列步驟: 在形成該間隔層之前,先形成該第一裝置區中之第二開 孔及該第二裝置區中之第二電晶體,該第二電晶體代表 有不同於該第一電晶體的導電類型之電晶體;以及在 共同的植入製程中形成該結晶基材材料中被該第二開 孔露出之第二摻雜區、以及該第二電晶體之汲極及源極 區0 16·如申請專利範圍第9項之方法,進一步包括下列步驟: 在形成了該金屬矽化物之後,形成在該第一電晶體之上 的第一應力引發層以及在該第二電晶體之上的第二應 力引發層,該第一及第二應力引發層具有不同類型的内 應力。 94214 37 200845297 1 7. —種方法’包括下列步驟: 形成基材二極體之第一開孔及第二開孔,該第一及 第二開孔延伸通過用來將結晶基材材料與結晶半導體 層隔閧之埋入絕緣層,· 在為了形成該半導體層中形成的電晶體的沒極及 源極區而執行之至少-植入製程序列期間,經由該第一 及第二開^而將離子物種植人到該結晶基材材料中; 在該弟-及第二開孔}局部地形成偏移間;以 及 根據該偏移間隔件而在該第一及第二開孔處的該 結晶基材材料中形成金屬矽化物。 如中請專利範圍第17項之方法,其中,形成該偏移間 隔件之該步驟包括下列步驟:在該第一及第二開孔中以 及該電晶體之上沈積間隔層;以及以非等向,性钱刻製程 自該電晶體之上去除該間隔層。 19.”請專利範圍第17項之方法,其中,係在該電晶體 白:閘電極的侧壁上形成了侧壁間隔件結 第一及第二開孔。 20·如申請專利範圍第 ^ , 乃忐進一步包括下列步 :.幵>成該金屬矽化物之前’先去除該侧壁間隔件社 構之至少一部分。 、° 94214 38
TW097103410A 2007-01-31 2008-01-30 含有具有製程容限組構之基板二極體之soi裝置以及形成該soi裝置之方法 TWI483343B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102007004859A DE102007004859A1 (de) 2007-01-31 2007-01-31 SOI-Bauelement mit einer Substratdiode mit Prozess toleranter Konfiguration und Verfahren zur Herstellung des SOI-Bauelements
US11/862,296 US7943442B2 (en) 2007-01-31 2007-09-27 SOI device having a substrate diode with process tolerant configuration and method of forming the SOI device

Publications (2)

Publication Number Publication Date
TW200845297A true TW200845297A (en) 2008-11-16
TWI483343B TWI483343B (zh) 2015-05-01

Family

ID=39597376

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097103410A TWI483343B (zh) 2007-01-31 2008-01-30 含有具有製程容限組構之基板二極體之soi裝置以及形成該soi裝置之方法

Country Status (8)

Country Link
US (2) US7943442B2 (zh)
JP (2) JP5410992B2 (zh)
KR (1) KR101391417B1 (zh)
CN (1) CN101669201A (zh)
DE (1) DE102007004859A1 (zh)
GB (1) GB2459072B (zh)
TW (1) TWI483343B (zh)
WO (1) WO2008094666A2 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008063403A1 (de) 2008-12-31 2010-07-08 Advanced Micro Devices, Inc., Sunnyvale SOI-Bauelement mit einem vergrabenen isolierenden Material mit erhöhter Ätzwiderstandsfähigkeit
US9368648B2 (en) * 2009-04-02 2016-06-14 Qualcomm Incorporated Active diode having no gate and no shallow trench isolation
DE102009021487B4 (de) * 2009-05-15 2013-07-04 Globalfoundries Dresden Module One Llc & Co. Kg Halbleiterelement mit vergrabener isolierender Schicht und pn-Übergang sowie entsprechendes Herstellungsverfahren
DE102009031114B4 (de) * 2009-06-30 2011-07-07 Globalfoundries Dresden Module One LLC & CO. KG, 01109 Halbleiterelement, das in einem kristallinen Substratmaterial hergestellt ist und ein eingebettetes in-situ n-dotiertes Halbleitermaterial aufweist, und Verfahren zur Herstellung desselben
DE102010001400B4 (de) 2010-01-29 2019-12-05 GLOBALFOUNDRIES Dresden Module One Ltd. Liability Company & Co. KG SOI-Halbleiterbauelement mit reduzierter Topographie über einem Substratfensterbereich
DE102010001397A1 (de) * 2010-01-29 2011-08-04 GLOBALFOUNDRIES Dresden Module One Ltd. Liability Company & Co. KG, 01109 Halbleiterwiderstände, die in einem Halbleiterbauelement mit Metallgatestrukturen durch Verringern der Leitfähigleit eines metallenthaltenden Deckmaterials hergestellt sind
DE102010001398B4 (de) * 2010-01-29 2018-05-30 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg SOI-Halbleiterbauelement mit Substratdioden, die eine topographietolerante Kontaktstruktur besitzen
US8274081B2 (en) 2010-03-22 2012-09-25 Micron Technology, Inc. Semiconductor constructions
DE102011002877B4 (de) 2011-01-19 2019-07-18 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Verfahren zur Herstellung eines SOI-Halbleiterbauelements mit einer Substratdiode und einer Schichtdiode, die unter Anwendung einer gemeinsamen Wannenimplantationsmaske hergestellt sind
DE102011004672B4 (de) * 2011-02-24 2021-07-08 Globalfoundries Dresden Module One Llc & Co. Kg SOI-Halbleiterbauelement mit einer Substratdiode mit reduzierter Metallsilizidleckage
US8513083B2 (en) 2011-08-26 2013-08-20 Globalfoundries Inc. Methods of forming an anode and a cathode of a substrate diode by performing angled ion implantation processes
US8609533B2 (en) * 2012-03-30 2013-12-17 GlobalFoundries, Inc. Methods for fabricating integrated circuits having substrate contacts and integrated circuits having substrate contacts
US9281305B1 (en) * 2014-12-05 2016-03-08 National Applied Research Laboratories Transistor device structure
US9508718B2 (en) * 2014-12-29 2016-11-29 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET contact structure and method for forming the same
CN107665890B (zh) * 2017-11-06 2023-11-03 贵州大学 一种双极型单片三维半导体集成结构及其制备方法
KR20200039073A (ko) * 2018-10-04 2020-04-16 삼성전자주식회사 반도체 장치의 제조 방법
CN110190121B (zh) * 2019-05-29 2023-04-25 电子科技大学 具有瞬时剂量率辐射加固结构的横向soi高压器件
CN115377007A (zh) * 2022-10-21 2022-11-22 广东省大湾区集成电路与系统应用研究院 一种三维堆叠半导体器件的制造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100302189B1 (ko) * 1999-10-05 2001-11-02 윤종용 에스.오.아이(soi)구조를 갖는 반도체 소자 및 그 제조방법
KR100344220B1 (ko) * 1999-10-20 2002-07-19 삼성전자 주식회사 에스·오·아이(soi) 구조를 갖는 반도체 소자 및 그 제조방법
US6919236B2 (en) * 2002-03-21 2005-07-19 Advanced Micro Devices, Inc. Biased, triple-well fully depleted SOI structure, and various methods of making and operating same
KR100423904B1 (ko) * 2002-03-26 2004-03-22 삼성전자주식회사 모스 트랜지스터에 접속되는 콘택을 가진 반도체 장치의제조방법
TW554466B (en) * 2002-07-15 2003-09-21 Advanced Power Electronics Cor Power MOSFET on silicon-on-insulator and method thereof
US6573172B1 (en) * 2002-09-16 2003-06-03 Advanced Micro Devices, Inc. Methods for improving carrier mobility of PMOS and NMOS devices
US6835662B1 (en) * 2003-07-14 2004-12-28 Advanced Micro Devices, Inc. Partially de-coupled core and periphery gate module process
JP3962729B2 (ja) * 2004-06-03 2007-08-22 株式会社東芝 半導体装置
TWI242257B (en) * 2004-08-27 2005-10-21 United Microelectronics Corp Junction varactor
US7361534B2 (en) * 2005-05-11 2008-04-22 Advanced Micro Devices, Inc. Method for fabricating SOI device
US7473623B2 (en) * 2006-06-30 2009-01-06 Advanced Micro Devices, Inc. Providing stress uniformity in a semiconductor device

Also Published As

Publication number Publication date
WO2008094666A2 (en) 2008-08-07
CN101669201A (zh) 2010-03-10
US8377761B2 (en) 2013-02-19
JP2014064018A (ja) 2014-04-10
GB2459072A (en) 2009-10-14
JP5410992B2 (ja) 2014-02-05
JP5615422B2 (ja) 2014-10-29
TWI483343B (zh) 2015-05-01
DE102007004859A1 (de) 2008-08-14
GB2459072B (en) 2011-06-29
KR101391417B1 (ko) 2014-05-02
WO2008094666A3 (en) 2009-02-19
US20110183477A1 (en) 2011-07-28
KR20090108727A (ko) 2009-10-16
GB0914569D0 (en) 2009-09-30
US20080268585A1 (en) 2008-10-30
US7943442B2 (en) 2011-05-17
JP2010517324A (ja) 2010-05-20

Similar Documents

Publication Publication Date Title
TW200845297A (en) An SOI device having a substrate diode with process tolerant configuration and method of forming the SOI device
TWI438847B (zh) 阻止電晶體閘電極之預非晶化
TWI436430B (zh) 具有降低之本體電位之soi電晶體以及形成該soi電晶體之方法
CN101971325B (zh) Nmos晶体管具有凹陷的漏极与源极区而pmos晶体管的漏极与源极区具有硅/锗材料的cmos器件
US10103024B2 (en) Phase change memory with diodes embedded in substrate
JP4937263B2 (ja) Nmosトランジスタおよびpmosトランジスタに凹んだ歪みのあるドレイン/ソース領域を形成する技術
TW200832526A (en) A transistor having a locally provided metal silicide region in contact areas and a method of forming the transistor
US20030203546A1 (en) SOI transistor element having an improved backside contact and method of forming the same
TWI343120B (en) Semiconductor device having a compressed device isolation structure
JP5544367B2 (ja) トランジスタにおいて進歩したシリサイド形成と組み合わされる凹型のドレイン及びソース区域
TW201115719A (en) Semiconductor device comprising metal gates and a silicon containing resistor formed on an isolation structure
TW201030902A (en) Performance enhancement in PMOS and NMOS transistors on the basis of silicon/carbon material
TW200849596A (en) A technique for enhancing transistor performance by transistor specific contact design
TW201027675A (en) CMOS device comprising NMOS transistors and PMOS transistors having increased strain-inducing sources and closely spaced metal silicide regions
TW201140835A (en) Electronic device including a buried insulating layer and a vertical conductive structure extending therethrough and a process of forming the same
TW201415641A (zh) p型場效電晶體結構與其形成方法
TW202114236A (zh) 半導體裝置和製造半導體裝置的方法
TW200849592A (en) An SOI transistor having drain and source regions of reduced length and a stressed dielectric material adjacent thereto
US8581347B2 (en) Forming bipolar transistor through fast EPI-growth on polysilicon
CN112289927B (zh) 开关器件及其制造方法,相变随机存储器
TWI273704B (en) Bipolar transistor and related method of fabrication
TWI422041B (zh) 溝渠隔絕式金氧半p-n接面二極體結構及其製作方法
TW201246276A (en) Fully depleted SOI device with buried doped layer
KR101181169B1 (ko) 메모리 소자의 제조방법 및 이를 이용한 상변화 메모리 소자의 제조방법
US8481374B2 (en) Semiconductor element comprising a low variation substrate diode