TW200834869A - Method of manufacturing semiconductor device - Google Patents

Method of manufacturing semiconductor device Download PDF

Info

Publication number
TW200834869A
TW200834869A TW97103654A TW97103654A TW200834869A TW 200834869 A TW200834869 A TW 200834869A TW 97103654 A TW97103654 A TW 97103654A TW 97103654 A TW97103654 A TW 97103654A TW 200834869 A TW200834869 A TW 200834869A
Authority
TW
Taiwan
Prior art keywords
semiconductor device
resin
sealing resin
wiring pattern
sealing
Prior art date
Application number
TW97103654A
Other languages
English (en)
Inventor
Tomoharu Fujii
Yuichiro Shimizu
Original Assignee
Shinko Electric Ind Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Ind Co filed Critical Shinko Electric Ind Co
Publication of TW200834869A publication Critical patent/TW200834869A/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01011Sodium [Na]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0206Materials
    • H05K2201/0209Inorganic, non-metallic particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0756Uses of liquids, e.g. rinsing, coating, dissolving
    • H05K2203/0773Dissolving the filler without dissolving the matrix material; Dissolving the matrix material without dissolving the filler
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/381Improvement of the adhesion between the insulating substrate and the metal by special treatment of the substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4661Adding a circuit layer by direct wet plating, e.g. electroless plating; insulating materials adapted therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Description

200834869 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種半導體裝置之製造方法,以及更特 ,別地,是有關於一種半導體裝置之製造方法,其中該半導 ,體裝置具有一安裝在一佈線板上之電子零件及一含有用 以密封該電子零件之二氧化矽填充物的密封樹脂。 【先前技術】 習知半導體裝置包括一種具有電磁波吸收片之半導體 •裝置(見圖1),該電磁波吸收片具有阻擋電磁波之功能。 圖1係顯示該習知半導體裝置之剖面圖。 參考圖1,一習知半導體裝置100包括一佈線板1〇1、 一半導體晶片103及被動零件1〇4及1〇5(電子零件)、一 密封樹脂10 7以及一電磁波吸收片1 〇 8。 該佈線板101具有一板本體1Π、設置穿過該板本體U1 之貝穿介層113-115、設置在該板本體111之上表面11 _上之佈線圖案117-119及設置在該板本體U1之下表面 1ΠΒ上之外部連接墊121-123。 該貫穿介層113具有一端連接至該佈線圖案117及另一 端連接至該外部連接墊121。該貫穿介層114具有一端連 接至該佈線圖案118及另一端連接至該外部連接墊122。 該貫穿介層115具有一端連接至該佈線圖案119及另一端 連接至該外部連接墊123。 該半導體晶片10 3係接合至該板本體111之上表面 111A。該半導體晶片103具有一連接至一金屬線1〇9A之 97103654 6 200834869 端的電極墊125A及一連接至一金屬線1〇9B之一端的電 極塾125B。该金屬、線ι〇9Α之另一端連接至該佈線圖案⑴ 及,金I線1G9B之另-端連接至該佈線圖案118。換句 -話說’該半導體晶片103經由打線接合連接至該佈線板 101 〇 該被動零件1〇4係設置於該佈線圖案118上。該被動零 件104電|·生連接至该佈線圖案i丨8。該被動零件1 係設 置於該佈線圖案119上。該被動零件1〇5 t性連接至該 ••線圖案119。 該密封樹脂107係設置於該板本體ln之上表面uiA 上,以便孩、封該半導體晶片1〇3、該等被動零件及 以及該等金屬線1〇^及1〇9B。該密封樹脂1〇7之上表面 應係一平坦表面。最好是該密封樹脂1〇7之特徵應該 具有W方潮性及小熱膨脹係數。為了實現該特性,在一構 成該密封樹脂107之樹脂中包含約7〇%之二氧化矽填充 籲物三很難以習知樹脂表面粗化處理(例如以過錳酸鹽蝕刻 所實施之處理)大量地粗化該含二氧化矽填充物之密封樹 脂107的表面(二氧化矽含量較大及無法控制粗化形 狀)。基於此理由,不可能在該密封樹脂1〇7之表面上形 成一金屬膜。 該電磁波吸收片108係黏附至該密封樹脂1〇7之上表面 —107A。該電磁波吸收片1〇8係一藉由設置在一黏著片^之 樹脂中包含具有高初始導磁率之金屬填充物的薄片。該電 磁波吸收片108具有阻擋電磁波之功能。 97103654 7 200834869 :2至5係顯示製造該習知半導體裝置之步驟的圖式。 :至5中’相同於該習知半導體裝置100中之零件具 有相同元件符號。
:圖2至5 ’將描述一製造該習知半導體裝置1〇〇之 “。百先’在圖2所示之步驟中,以-已知技術形成該 二、"反101。接著,在目3所示之步驟中,以打線接合使 /半¥趾日日片1〇3連接至該等佈線圖案117及118及在該 佈線圖案118上安裝該被動零件m,以及再者,在該佈 線圖案119上安裝該被動零件1〇5。
Ik後,在圖4所示之步驟中,形成用以密封該半導體晶 片1〇3、忒等被動零件104及105以及該等金屬線ι〇9Α 及109B之密封樹脂1〇7。然後,在圖5所示之步驟中, 使該電磁波吸收片108黏貼至該密封樹脂1〇7之上表面 1〇7A。結果,製造具有阻擋電磁波之功能的半導體裝置 100(例如,見專利文件1)。 [專利文件 1] JP-A-2002-176284 然而’該電磁波吸收片108係昂貴的。基於此理由,使 用該電磁波吸收片108造成該半導體裝置1〇〇之成本的增 加0 【發明内容】 因此,考量該等問題,本發明之目的在於提供一種半導 體裝置之製造方法,該方法能降低具有阻擋電磁波之遮蔽 功能的半導體裝置之成本。 依據本發明之第一態樣,提供一種半導體裝置之製造方 97103654 8 200834869 法,該半導體n署6 匕括一具有一接地端之佈線板、一安裝 在5亥佈線板上之雷& 烫 ,電子苓件、以及一含有一用以密封該電子 '一—K石夕填充物之密封樹脂,該方法包括: 一二,切溶解步驟,以—氟化氫溶液溶解在該密封樹 、:面上所出現之該二氧化石夕填充物;以及 *遮敝層形成步驟,在該二氧化石夕溶解步驟後,藉由一 :鍍方去’於該密封樹脂之該表面上形成一電性連接至該 接地端之遮蔽層。 士據本么明之第二態樣,提供如第一態樣所述之半導體 I置之製造方法,該方法進一步包括: /月洗步驟,在该二氧化矽溶解步驟前,清洗該密封樹 月曰之遠表面。 依據本發明,在一氟化氫溶液中溶解在該密封樹脂之表 所王現之一氧化矽填充物。結果,可粗化該密封樹脂 之表面。因此,藉由一比該電磁波吸收片便宜之電鍍方 •法’山可在該粗化密封樹脂之表面上形成一電性連接至該接 地端之遮蔽層。因此,可降低半導體裝置之成本。 依據本發明,τ降低一具冑阻撐電磁波之遮蔽功能的半 導體裝置之成本。 . 【實施方式】 接下來,將參考圖式以描述依據本發明之具體例。 (第一具體例) 圖6係顯示依據本發明之第一具體例的一半導體裝置 之剖面圖。 97103654 9 200834869 參考圖6,依據本發明之第一具體例的一半導體裝置10 包括一佈線板11、一半導體晶片12及被動零件14及 15(電子零件)、金屬線16及17、一密封樹脂19以及一 • 遮蔽層21。 _ 該佈線板11具有一板本體23、貫穿介層25-27、佈線 圖案31一33、外部連接墊35_37以及一接地端38。 。亥板本體2 3係一板狀核心板。在該板本體2 3上形成通 孔34A-34C。例如,一玻璃環氧化物基板可用於該板本體 • 23。 該貫穿介層25係設置於該通孔34Α上。該貫穿介層25 具有一端連接至該佈線圖案31及另一端連接至該外部連 接墊35。遠貫穿介層26係設置於該通孔34Β上。該貫穿 介層26具有一端連接至該佈線圖案32及另一端連接至該 外部連接墊36。該貫穿介層27係設置於該通孔34C上。 該貫穿介層27具有一端連接至該佈線圖案33及另一端連 φ接至該外部連接墊37。 該佈線圖案31係設置於該板本體23之上表面23Α上的 對應於该貫穿介層25之形成的位置之部分中。該佈線圖 案31連接至§亥貝牙介層25。該佈線圖案32係設置於該 •板本體23之上表面23Α1的對應於該貫穿介層26之形成 的位置之部分中。該佈線圖案32連接至該貫穿介層26。 。亥佈線圖案33係設置於該板本體23之上表面23Α上的對 應於該貫穿介層27之形成的位置之部分中。該佈線圖案 33連接至該貫穿介層27。 97103654 10 200834869 ^外部連接,35係設置於該板本體23之下表面23B上 的對應於該貫穿介層25之形成的位置之部分中。該外部 連ΪΪ 35連接至該貫穿介層25。該外部連接墊35經由 -该貝穿介層25電性連接至該佈線圖案31。 , 々外部連接墊36係設置於該板本體23之下表面23B上 的對應於該貫穿介層26之形成的位置之部分中。該外部 連ί,36連接至該貫穿介層26。該外部連接塾36經由 "亥貝牙介層26電性連接至該佈線圖案32。 該外部連接墊37係設置於該板本體23之下表面23Β上 的對應於該貫穿介層27之形成的位置之部分中。該外部 連37連接至該貫穿介層27。該外部連接墊37經由 省貝牙介層27電性連接至該佈線圖案33。 名接地為38係設定成具有一接地電位且設置於該板本 體23、之上表面23Α上。該接地端38連接至該遮蔽層21。 、,該半導體晶片12接合至該板本體23之上表面23Α。該 春半導體晶片12具有一半導體基板(未顯示)、一在該半導 體基板上所形成之積體電路(未顯示)以及電性連接至該 和體電路之電極墊41及42。該電極墊41經由該金屬線 16電性連接至該佈線圖案31,以及該電極墊42經由該金 屬、、泉17電性連接至該佈線圖案3 2。換句話說,該半導體 晶片12以打線接合連接至該佈線板η。 該被動零件14係固定至該佈線圖案32且電性連接至該 佈線圖案32。該被動零件15係固定至該佈線圖案33且 電性連接至該佈線圖案33。例如,可使用一晶片電阻器 97103654 200834869 做為該等被動零件14及15。 口亥孟屬線16具有一端連接至該一 ^ ^ ^ 至該佈線圖案3卜該全屬绂】… 及另^連接 42 屬次17具有一端連接至該電極墊 及另一鈿連接至該佈線圖案32。 該密封樹腊19係設置於該板本體23之上表面撕上, 以便密封該半導體曰Μ彳9 片12、該4被動零件14及15以及
:專金屬線16及17。該密封樹脂19之上表面m係一 2表面。該密封㈣19具有-用以暴露該接地端38之 义面的開口部44。最好該密封樹脂19之特徵應該具有 絕^方潮性及小熱膨脹係數。為了實施該特性,在一構成 該密封樹腊19之樹脂中包含約而之二氧化石夕填充物。 γ汝可使用一酚類固化樹脂做為構成該密封樹脂19之 树月a以一氟化氫溶液在該密封樹脂〗9之對應於該遮蔽 層21之形成區域的表面中溶解該二氧化矽填充物(特別 地,該密封樹脂19之上表面19A及該密封樹脂19之構成 該開口部44的表面)以及因而粗化該表面(見圖13)。例 如’可藉由一轉注成形方法形成該密封樹脂19。 該遮蔽層21係設置於該密封樹脂19之經歷粗化處理的 表面上。該遮蔽層21具有一介層部46及一遮蔽層本體 47。該介層部46係設置於該開口部44中。該介層部46 之下^連接至該接地端38及該介層部46之上端連接至該 遮蔽層本體47。該遮蔽層本體47係設置於該密封樹脂19 之經歷該粗化處理的上表面19A。該遮蔽層本體47與該 介層部46係以整體方式所構成且經由該介層部46電性連 97103654 12 200834869 接至該接地端38。結果,該遮蔽層本體47係設定成具有 一接地電位。該遮蔽層21用以阻擋從該半導體晶片12及 被動零件14及15所釋放之電磁波以及阻擋從該半導 =衣置10之外部的其它裝置(未顯示)所釋放之電磁波, 藉以防止该半導體晶片12及該等被動零件14及15不利 地受該等其它裝置所釋放之電磁波的影響。 、=如,可使用一具有可阻擋電磁波之特性的金屬做為該 遮蔽層8 21之材料。特別地,最好使用一具有高導電率 (3XHT8n.m或更小之比容電阻)之金屬或—具有高初始導 磁率之金屬(一具有150或更大之初始導磁率的金屬)。 例如,可使用鋼做為該具有高導電率之金屬。此外,例 如,可使用鎳做為該具有高初始導磁率之金屬。 、可以一I電解電鑛方法或一#由組合該無電解電鍍方 法與一電解電錢方法所獲得之方法形成該遮蔽層2卜例 如二可田使用-藉由無電解電鑛方法所形成之鎳膜或銅膜或 + ' (在藉由無電解電锻方法所形成之鎳膜上設 置-藉由電解電鍍方法所形成之銅膜)做為—特定遮蔽 層0 在使用該鎳膜做為該遮蔽層21之情況中,例如,可將 該遮蔽層本體47之厚度M1設定為。此外,在使用 一錄/銅疊層膜做為該遮蔽層21之情況中,例如,可將該 遮敝層本體47之厚度Ml設定為2. Ομιη。在此情況中,例 如,可將該鎳膜之厚度設定為1〇叫,以及例如, 銅膜之厚度設定為了將以 97103654 13 200834869 依據該具體例之半導體裝置,在經歷該粗化處理之 樹脂19上設置藉由該電鍍方法所形成之遮㈣/姓 果,相較於包括該昂貴電磁波吸收片1〇8之習知半導體穿 置100(見圖1)’可更大地降低該半導體裝置1〇之成本: 圖7至15係顯示製造依據本發明之第一具體例的半導 體裝置之步驟的圖式。在圖7至15+,相同於第一具體 例之半導體裝置10中之零件具有相同元件符號。 參考圖7至15,將描述一製造依據第一具體例之半導 體I置10的方法。首先,在圖7所示之步驟中,準備一 具有複數個半導體裝置形成區域A之基板51,其中該半 導體裝置10係要形成於該半導體裝置形成區域A中。使 該等半導體裝置形成區域A經由一切割區域B而彼此隔 離。在下面所要描述之圖15所示的步驟中,切割一對應 於該切割區域B之部分,以便該基板51變成複數個基板 本體23(見圖6)。例如,可使用一玻璃環氧化物基板做為 該基板51。 接下來,在圖8所示之步驟中,藉由一已知技術在該基 板51上之對應於該半導體裝置形成區域a之部分中形成 该等通孔34A-34C、該等貫穿介層25-27、該等佈線圖案 31 - 33、該等外部連接墊35-37以及該接地端38。結果, 在該基板51上之對應於該半導體裝置形成區域a之部分 中形成一對應於該佈線板11之結構。 隨後,在圖9所示之步驟中,使該半導體晶片12接合 至對應於該半導體裝置形成區域A之部分中的基板51之 97103654 14 200834869 上表面51八且經由打線接合(該#金屬線16及⑺連接至 該等佈線圖案31及32,以及再去,产# 丹者在該佈線圖案32上 女衣该被動零件丨4及在該佈線圖㈣上安裝該被動零件 在圖ίο所示之步驟中,形成具有該平坦上表面i9A之 密封樹脂19,以覆蓋圖9所示之結構的整個上表面侧。 結果,密封在該半導體裝置形成區域A中所設置之半導體 ^片12、被動零件14及15、金屬線16及17以及接地端 38。例如,可藉由-轉注成形方法形成該密封樹脂19。 該播封樹脂19係-具有高防潮性之封模樹脂以及在一 構成該密封樹脂19之樹脂中包含約7〇%之二氧化矽填充 物。例如,可使用一紛類固化樹脂做為構成該密封樹脂 19之樹脂。 之後,在圖11所不之步驟中,在該密封樹脂19中形成 用以暴露該接地端38之上表面的開口部44。此時,當加 =該開口部44時’在該密封樹脂19之表面(特別地,該 在封树月曰19之上表面19A及該密封樹脂19之構成該開口 部44的表面)及/或該接地端38上產生一樹脂殘餘物 53。可猎由-像雷射加卫或鑽孔之方法形成該開口部ο。 在圖12所示之步驟中,以-清洗液移除在該密封樹腊 該接地端38之表面上所產生之樹脂殘餘物53及在 該密封樹脂19之表面上所形成之天然氧化膜,以及隨 後,以中性液去除在該密封樹脂19及該接地端抑之表 面上所留下之清洗液(清洗步驟)。特別地,例如,將一藉 97103654 15 200834869 由溶解過錳酸鈉(60 g/L之濃度)及氲氧化鈉(4〇 g/L之濃 度)於純水中所獲得之清洗液加熱至8〇〇c,以及將圖u所 示之結構浸入該加熱清洗液10分鐘,以移除該樹脂殘餘 物53。然後,將一藉由混合硫酸(5〇ml/L之濃度)、乙二 醛(7 ml/L之濃度)及純水所獲得之中性液加熱至35。匸, 以及將圖11所示之經歷該清洗處理的結構浸人該加熱中 性液5分鐘,以去除在該密封樹脂19及該接地端%之表 面上所產生之殘餘物。
從而,在該遮蔽層21之形成前,實施該清洗處理,以 便移除該樹脂殘餘# 53。因此,可充分地維持該遮蔽層 21與該接地端38間之導通。此外,藉由該清洗處理之執 行,移除覆蓋該二氧切填充物之樹脂。因此,在下面所 要描述之圖13所示的步驟中,容易地溶解在該密封樹脂 19之表面上所呈現之二氧化矽填充物。 接下來’在® 13所示之步驟中’以—氟化氫溶液溶解 在該狁封樹脂19之表面(特別地,該密封樹脂19之上表 及該密封樹脂19之構成該開口冑44的表面)上所 呈現之二氧切填充物,以粗化該密封樹脂19之表面(二 乳化石夕溶解步驟)。更特別地,將圖12所示之結㈣P 以純水稀釋成1 0重量八曲 如,23°C之π声)中ς百刀比之浪度的氟化氫溶液(例 r 19之# 山幻0分鐘以及因而溶解在該密封樹 月曰19之表面上所出現之二氧切填充物。 因此’ 該氟錢溶祕財該密 面上所出現之二氧切填充物,可純該密封樹脂^之 97103654 16 200834869 成該遮蔽層21的表面。結果’可藉由使用-無電解 % =法在該密封樹脂19之表面上直接形成-金屬膜。 接者’在圖u所示之步驟中,藉由—電鍵方法填充該 ‘開口部44及沉積成長一金屬膜’以覆蓋該密封樹脂⑺之 .上表面m’以便形成包括該介層部46及該遮蔽層本體 47之遮蔽層21(遮蔽層形成步驟)。例如,可使用一具有 =以阻擔電磁波之特性的金屬做為構成該金屬膜^金 屬。更特別地,最好使用-具有高導電率(3χΐ(Γ8Ω. m或 更小之比容電阻)之金屬或一具有高初始 (-具有15。或更大之初始導磁率的金屬)。例如革可;: 2做為該具有高導電率之金屬。此外,例如,可使用鎳做 為遠具有高導磁率之金屬。 特別地,例如,藉由實施一已知之無電解電鑛預處理(例 如.-用以防止一天然氧化膜之形成的防氧化膜形成處理 或用以塗抹催化劑於圖13所示之結構的密封樹脂^之 表面上方的處理)及然後以一無電解電鍵方法沉積 錄1該密封樹脂19之表面19A上以形成該遮蔽層… 在此情況中,例如,可將該遮蔽層本體47之厚度Ml設定 為〇. 5μηι此外,如果需要的話,亦可在該無電解電鑛方 法所幵^之鎳膜上進一步以一電解電鑛方法形成一錄膜。 士口亥遮蔽層21可以是一具有不同型態之膜的疊層膜。更 =別地’例如,亦可藉由以該無電解電鍍方法在該密封樹 月曰19之表面上形成一具有0.5μιη厚之鎳膜及然後以該命 解電鑛方法在該鎳膜上形成一具有⑽厚之銅膜來: 97103654 17 200834869 成該遮蔽層2卜在此情況中,例如,可將該錄膜之厚度 设定為1. Ομιη ’以及例如,可將該銅膜之厚度設 Ι.Ομπι。 又叹马 因此,以該電鍍方法在該密封樹脂19之表面上形成該 _遮蔽層21。結果,相較於包括該昂貴電磁波吸收片 之習知半導體裝置1〇〇(見圖丨),可更大地降低該半導體 裝置10之成本。 隨後,如圖15所示之步驟,切割在對應於該切割區域 ® Β之部分中的遮蔽層本體47、密封樹脂19及基板51。結 果,製造複數個半導體裝置10。 依據製造該具體例之一半導體裝置的方法,以該氟化氫 溶液溶解在該密封樹脂109之表面上所出現之二氧化矽 填充物’以粗化该密封樹脂19之表面,以及然後,以比 該電磁波吸收片108便宜之電鍍方法在該粗化密封樹脂 19之表面上形成該遮蔽層21。因此,相較於包括該電磁 _波吸收片108之習知半導體裝置10〇(見圖1),可大大地 降低該半導體裝置1〇之成本。 (第二具體例) 圖16係顯示依據本發明之第二具體例的一半導體装置 之剖面圖。在圖16中,相同於第一具體例之半導體裝置 羼 · 10中之零件具有相同元件符號。 參考圖16,除了在第一具體例之半導體裝置10的結構 中進一步設置一增層樹脂61及一天線圖案6 2之外,依據 第二具體例之一半導體裝置60具有相同於該半導體裝置 97103654 18 200834869 10之結構。 該增層樹脂61係設置用以覆蓋一遮蔽層21之上表面 21Α。在該增層樹脂61上形成一用以暴露該遮蔽層21之 上表面21A的一部分之開口部63。該增層樹脂61係一可 經歷一習知之樹脂表面粗化處理(更特別地,例如,一過 猛酸鹽钱刻處理)之樹脂。粗化該增層樹脂Μ之一表面
(特別地,該增層樹脂61之上表面61A及該增層樹脂Η 之構成該開口部63的表面)。 在该增層樹脂61之經歷該粗化處理的表面上設置該天 線圖案62。該天線圖案62具有一介層部64及一天線圖 案本體6 5。在經歷該粗化處理之開口部6 3中設置該介層 =64。该介層部64之下端連接至該遮蔽層21及該介層 部64^上端連接至該天線圖案本體65。該天線圖案本^ 65係設置用以覆蓋該增層樹脂61之經歷該粗化處理的上 表面61A。該天線圖案本體65與該介層部64係以整體方 式所構成。可使用一金屬做為該天線圖案62之材料。更 =,例如’可使用銅。可藉由一像電鍍、蒸鍍键 圖=形1該天線圖案62。此外’在使用銅做為該天線 回…之才料的情況中,例如,可將該天 之厚度M2設定為㈣體65 接:,具體例之半導_,在該密封樹脂19上所直 接故置之遮蔽厣•田人^ 叮且 62… 該增層樹脂61及該天線圖案 、、、° ,可増加該半導體裴置60之安裝密度。 (第三具體例) 97103654 200834869 之^二係顯示依據本發明之第三具體例的-半導體f窨 丨二之〜在® 17中,相同於第-具體例之半導體心 10中之令件具有相同元件符號。 1置 f考圖17,除了設置—遮蔽層71 之半導體裝置10中所設置 乂㈣具體例 w丄…·. α又直之遮敝層21之外,該第三昱 :之一 +導體裝置70具有相同於該半導體裝i ι〇 = 二;以及再者,設置一增層樹脂72、一開口部73、一: 層75、一佈線圖案76及一電子零件w 該_ Π係設置於一密封樹脂19之一 ,該密封樹脂19之上表面19A及該密封樹脂19之= =σρ 44的表面)上。除了設置一遮蔽層本體82以取 戈在弟-具體例所述之遮蔽層21中所配置之遮蔽層本體 之外/錢蔽層71具有相同於該遮蔽層21之結構。 除了在第具體例所述之遮蔽層本體上設置—用以長 露該密封樹脂19之上表面m的—部分之開口部7ια2 外,該遮蔽層本體82具有相同於該遮蔽層本體47之結 構。該開口部71A係形成用以穿過該遮蔽層本體82。該 開口。ρ 71Α促使该介層75通過,以及該開口部71Α之直 徑係形成大於該介層75之直徑。 該增層樹脂72係設置用以填入該開口部7U及覆蓋該 遮蔽層本體8 2之上表面。可使該增層樹脂7 2經歷一習知 之樹脂表面粗化處理(特別地,一過錳酸鹽蝕刻處理)。粗 化該增層樹脂72之上表面72Α。 該開口部73係用以設置該介層75,以便電性連接一佈 97103654 20 200834869 =案32至該佈線圖案76。該開口部73係形成 過在位於該饰線圖案32與該佈線圖案76間之部分 封=及增層樹脂72。該開口部73暴露該佈線“ 、32之上表面。使在一構成該開口部?3之部分中的抖 ,脂19之表面與增層樹腊72之表面經歷該粗化處理二* =介層75係設置於朗口部73上1介層75之下端 m佈線圖案32及該介層75之上端連接至該佈線圖 二广結果’使該佈線圖案32與該佈線圖案π彼此電 性運接。 該佈線圖案76係設置於一對應於該介層75之形成 曾層樹脂72的上表面m上。該佈線圖㈣ 係以整體方式所構成。例如,可使用銅做為 ^層75及該佈線圖案76之材料。例如,可藉由一電鍍 方法同時形成該介層75及該佈線圖案76。 又 該電子零件78係形成於該佈線圖案76上。該電子 =純連接至該佈線圖案76。該電子零件?8經由該佈 圖案76及該介層75電性連接至該佈線圖㈣。例如, 可使用一半導體晶片或一被動零件做為該電子灾件Μ ϋ如’可使用一晶片電阻器、一晶片電容器或一^英振盪 益做為該被動零件。 依據該具體例之半導體裝置,在該密封樹脂19 ,之遮蔽層Π上疊合該增層樹脂?2及該佈線圖孝 76,以及再者,設置在該佈線圖案76上所安裝之電子零 件78,以便可增加該半導體裝置7〇之安裝密度。 7 97103654 21 200834869 雖然上面已詳細描述依據本發明之較佳具體例,但是本 舍明並非侷限於遠專特定具體例,而是在不脫離申請專利 範圍所述之本發明的範圍内可實施各種修改及變更。 本發明可應用至一種半導體裝置之製造方法,其中該半 導體裝置具有一在一佈線板上所安裝之電子零件及一包 含用以密封該電子零件之二氧化矽填充物的密封樹脂。 【圖式簡單說明】
圖1係顯示一習知半導體裝置之剖面圖, 圖2係顯示製造該習知半導體裝置之一步驟的圖式(第 ), 圖3係顯示製造該習知半導體裝置之—步驟的圖式(第 ), 圖4係顯示製造該習知丰暮 ^ ) 曰方干等體聚置之一步驟的圖式(第 圖5係顯不製造該習知丰盡 午V體裝置之一步驟的圖式(第 之L6圖係顯示依據本發明之第-具體例的-半導體裝置 y係顯示製造依據本發明之第一 置之一步驟的圖式(第一), 』千V體衣 之弟一具體例的半導體裝 之第一具體例的半導體裝 圖8係顯示製造依據本發明 置之一步驟的圖式(第二), 圖9係顯示製造依據本發明 置之一步驟的圖式(第三), 97103654 22 200834869 圖10係顯示製造依據本發明 目艄/丨认盅道艄脖 ^ F 弟一具體例的半導體裝 置之一步驟的圖式(第四), 圖11係顯示製造依據本發 ^ 祖 , 私Κ弟一具體例的半導體裝 置之一步驟的圖式(第五), 圖12係顯示製造依撼太於 據本餐明之第一具體例的半導體裝 置之一步驟的圖式(第六), 圖13係顯示製造佑擔士欢 依據本叙明之第一具體例的半導體裝 置之一步驟的圖式(第七), 圖14係顯示製造依擔士又义 、很據本發明之第一具體例的半導體裝 置之一步驟的圖式(第八), 圖15係顯不製造依據本發明之第一具體例的半導體裝 置之一步驟的圖式(第九), 圖16係顯不依據本發明之第二具體例的一半導體裝置 之剖面圖,以及 圖17係顯示依據本發明之第三具體例的一半導體裝置 ⑩之剖面圖。 【主要元件符號說明】 10 半導體裝置 11 佈線板 12 半導體晶片 14 被動零件 15 被動零件 16 金屬線 17 金屬線 97103654 23 200834869
19 密封樹脂 19A 上表面 21 遮蔽層 21A 上表面 23 板本體 23A 上表面 23B 下表面 25 貫穿介層 26 貫穿介層 27 貫穿介層 31 佈線圖案 32 佈線圖案 33 佈線圖案 34A 通孔 34B 通孔 34C 通孔 35 外部連接墊 36 外部連接墊 37 外部連接墊 38 接地端 41 電極墊 42 電極墊 44 開口部 46 介層部 97103654 24 200834869 47 遮蔽層本體 51 基板 51A 上表面 53 樹脂殘餘物 60 半導體裝置 61 增層樹脂 61A 上表面 62 天線圖案 63 開口部 64 介層部 65 天線圖案本體 70 半導體裝置 71 遮蔽層 71A 開口部 72 增層樹脂 72A 上表面 73 開口部 75 介層 76 佈線圖案 78 一電子零件 82 遮蔽層本體 100 習知半導體裝置 101 佈線板 103 半導體晶片 97103654 25 200834869
104 被動零件 105 被動零件 107 密封樹脂 107A 下表面 108 電磁波吸收片 109A 金屬線 109B 金屬線 111 板本體 111A 上表面 111B 下表面 113 貫穿介層 114 貫穿介層 115 貫穿介層 117 佈線圖案 118 佈線圖案 119 佈線圖案 121 外部連接墊 122 外部連接墊 123 外部連接墊 125A 電極墊 125B 電極墊 A 半導體裝置形成區域 B 切割區域 Ml 厚度 M2 厚度 97103654 26

Claims (1)

  1. 200834869 十、申讀專利範圍: 有^接Γ半導體裝置之製造方法,該半導體裝置包括-旦 以及一含線t、一安裝在該佈線板上之電子零件、、 密封樹月旨,該方法包括:々件之―乳切填充物之 # ^ μ U解步驟’以氟化氫溶液溶解在該密封樹脂 之:=上所出現之該二氧化石夕填充物;以及 =層=彡成步驟’在該二氧切溶解步驟後,一 =端:遮Γ層密封樹脂之該表面上形成—電性連接至該 2·如申請專利範圍第 一步包括: /月洗步驟,在該二 脂之該表面。 1項之半導體裝置之製造方法,進 氧化石夕溶解步驟前,清洗該密封樹
    97103654 27
TW97103654A 2007-02-07 2008-01-31 Method of manufacturing semiconductor device TW200834869A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007028108A JP2008192978A (ja) 2007-02-07 2007-02-07 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
TW200834869A true TW200834869A (en) 2008-08-16

Family

ID=39752767

Family Applications (1)

Application Number Title Priority Date Filing Date
TW97103654A TW200834869A (en) 2007-02-07 2008-01-31 Method of manufacturing semiconductor device

Country Status (3)

Country Link
US (1) US20090029506A1 (zh)
JP (1) JP2008192978A (zh)
TW (1) TW200834869A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI620300B (zh) * 2017-03-16 2018-04-01 欣興電子股份有限公司 晶片封裝結構及其製造方法
CN109801874A (zh) * 2019-01-31 2019-05-24 绵阳京东方光电科技有限公司 过孔结构及其制造方法、电子器件、显示装置

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8053253B2 (en) * 2008-06-06 2011-11-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN102893396A (zh) * 2010-07-22 2013-01-23 松下电器产业株式会社 半导体装置及其制造方法
JP5855905B2 (ja) * 2010-12-16 2016-02-09 日本特殊陶業株式会社 多層配線基板及びその製造方法
JP2012151326A (ja) * 2011-01-20 2012-08-09 Toshiba Corp 半導体装置の製造方法、半導体装置及び電子部品のシールド方法
US9030841B2 (en) * 2012-02-23 2015-05-12 Apple Inc. Low profile, space efficient circuit shields
JP5703245B2 (ja) * 2012-02-28 2015-04-15 株式会社東芝 無線装置、それを備えた情報処理装置および記憶装置
JP5829562B2 (ja) * 2012-03-28 2015-12-09 ルネサスエレクトロニクス株式会社 半導体装置
JP2015154032A (ja) * 2014-02-19 2015-08-24 株式会社東芝 配線基板とそれを用いた半導体装置
EP3238249B1 (en) 2014-12-22 2020-12-09 ATOTECH Deutschland GmbH Method for electromagnetic shielding and thermal management of active components
JP7407498B2 (ja) * 2017-09-15 2024-01-04 日東電工株式会社 配線回路基板およびその製造方法
KR102669030B1 (ko) * 2019-12-06 2024-05-23 광주대학교산학협력단 반도체 소자의 패키징 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0749996B1 (en) * 1995-01-05 2004-08-18 Sumitomo Bakelite Co., Ltd. Epoxy resin composition
TW200422336A (en) * 2002-11-08 2004-11-01 Mitsubishi Chem Corp Radiation curable resin composition and cured product thereof
JP3977796B2 (ja) * 2003-10-29 2007-09-19 株式会社東芝 半導体装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI620300B (zh) * 2017-03-16 2018-04-01 欣興電子股份有限公司 晶片封裝結構及其製造方法
CN109801874A (zh) * 2019-01-31 2019-05-24 绵阳京东方光电科技有限公司 过孔结构及其制造方法、电子器件、显示装置
WO2020155893A1 (zh) * 2019-01-31 2020-08-06 京东方科技集团股份有限公司 过孔结构及其制造方法、电子器件、显示装置
US11335625B2 (en) 2019-01-31 2022-05-17 Mianyang Boe Optoelectronics Technology Co., Ltd. Via hole structure, manufacturing method thereof, electronic device, and display device

Also Published As

Publication number Publication date
US20090029506A1 (en) 2009-01-29
JP2008192978A (ja) 2008-08-21

Similar Documents

Publication Publication Date Title
TW200834869A (en) Method of manufacturing semiconductor device
TWI261863B (en) Circuit device and manufacturing method of the same
CN105027691B (zh) 印刷电路板及其制造方法
KR100736635B1 (ko) 베어칩 내장형 인쇄회로기판 및 그 제조 방법
JP5106460B2 (ja) 半導体装置及びその製造方法、並びに電子装置
US8785255B2 (en) Substrate for mounting semiconductor, semiconductor device and method for manufacturing semiconductor device
TW200829098A (en) Circuit board structure having embedded electronic components
JP5254775B2 (ja) 配線基板の製造方法
JPWO2009141927A1 (ja) プリント配線板及びその製造方法
JP2010021516A (ja) 電子素子内蔵型印刷回路基板の製造方法
JP6790847B2 (ja) 配線基板、多層配線基板および配線基板の製造方法
CN108093572A (zh) 一种带有无孔盘盲孔结构的印制电路板的制作方法
CN102300417B (zh) 电子元件埋入式电路板及其制造方法
JP2016157919A (ja) 電子モジュールの作製方法及び電子モジュール
CN107134441B (zh) 具有可焊接的电接触部的芯片嵌入封装体
TW201637143A (zh) 中介層、半導體裝置及其等之製造方法
TWI360214B (en) Package substrate and method for fabricating the s
JP2012209418A (ja) 配線基板およびその製造方法
JP5436177B2 (ja) 配線基板内蔵用部品及びその製造方法、並びに配線基板
JP5058929B2 (ja) 配線基板およびその製造方法
TWI255535B (en) Device mounting board and semiconductor apparatus using the same
KR102141102B1 (ko) 반도체 패키지 기판 제조방법 및 이를 이용하여 제조된 반도체 패키지 기판
JP2017228727A (ja) 配線基板及びその製造方法
JP2004071719A (ja) インターポーザおよびその製造方法、並びに電子回路装置およびその製造方法
JP5225353B2 (ja) 配線用基板の製造方法