TW200529457A - A method of trimming a gate electrode structure - Google Patents

A method of trimming a gate electrode structure Download PDF

Info

Publication number
TW200529457A
TW200529457A TW094100906A TW94100906A TW200529457A TW 200529457 A TW200529457 A TW 200529457A TW 094100906 A TW094100906 A TW 094100906A TW 94100906 A TW94100906 A TW 94100906A TW 200529457 A TW200529457 A TW 200529457A
Authority
TW
Taiwan
Prior art keywords
gate electrode
electrode structure
item
layer
trimming
Prior art date
Application number
TW094100906A
Other languages
English (en)
Other versions
TWI260098B (en
Inventor
Lee Chen
Hong-Yu Yue
Hiromitsu Kambara
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Publication of TW200529457A publication Critical patent/TW200529457A/zh
Application granted granted Critical
Publication of TWI260098B publication Critical patent/TWI260098B/zh

Links

Classifications

    • H10P50/667
    • H10D64/01326
    • H10P50/267
    • H10P50/268

Landscapes

  • Drying Of Semiconductors (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

200529457 九、發明說明: 一、 【發明所屬之技術領域】 f程3η關ί半導體製造,尤其種藉由使用化學修整 衣矛木、、瓶小閘極電極結構之尺寸的方法。 二、 【先前技術】 裝置二,,、顯示11以及其他 與處理上。可使用電漿處理以將-積體電路之 平版印刷光罩轉移至—個半導體基板。平版印刷光罩 二ϊί刻光阻層,其係沈積於—基板上,暴露於一選擇的 :額夕並f影。除了光阻層以外’平版印刷光罩結構可包 例如,抗反射塗層(arc)。arc層經常用以減少 祐間來自基板之光反射’而犧牲光罩可被使用以將一基 到非iiiif域予以圖案化。接著,基板係在一電浆製程中受 數個 刻,於此_化的光阻/鮮層定仙基板中之複 人^電ί裝置之最小特徵部尺寸係逐漸接近深次微米範圍以符 二父、較低功率微處理器與數位電路之需求。一電 =巧,為臨界於正被製造之裝置以適當 二竭之X度,且其更進一步決定了裝置性能。 可藉由使用-光阻材料層而達成之最小初始 3於用以暴露與圖案化光阻層之平版印刷技術一二t= 阻(PR)層之一尺寸係被修整超過利用電舰刻方法之平 ^印顺術之極限。電驗刻製程期間的^之縮小似CD偏差 修整製程之一結果係為等密集的CD偏差, =為㈣(¾德開)與隔離的結構之CD之間的差異, ,其他製程參數(例如聚焦與暴露)常數。此乃由的等 向性敍刻製程之本質料致。 Tim — 5 200529457 三、【發明内容】 批旦i發ί藉2述步驟提供—種閘極電極結構之修整方法:提 供具有一第一尺寸之一閘極電極結構;選擇一修整配方. 極反應來形成—反應層;藉由化學_來從閘極電 極、U鼻之未反應部分移除反應層,藉以形成具有小 一第二尺寸之一閘極電極層。 _ 一加工工具係被提供來修整一閘極電極結構。加工工具包 含:-基板載人室,其設計成用以輯與卸载包含一 g 電極ϊ構之一基板;一輸送系統,其設計成用以將基 内;至少—加n,其設計成用以透過與 ,極結構之反應來形成一反驗藉由化 閘極電極結構之未反應部分移除反應層;以及—㈣^盆^ 成用,依據-修整配方來控制加工卫具以形成具有小於第 之一第一尺寸之一閘極電極結構。 四、【實施方式】 圖1A-1G顯示依據本發明之一實施例之用以修整一閘極電極 結構之製程流程之概要剖面表現。藉由利用一軟性光罩加工機 構’ 一平版印刷圖案化的閘極電極結構之一尺寸係藉由一化學蝕 刻製程而被修整。健後之尺寸可以低於光_案之平版印刷尺 寸,或其可以是任何尺寸。 圖1A顯示包含一基板1〇〇、一高k層1〇2、一閘極電極層1〇4、 一有機ARC層10ό以及一圖案化光阻層1〇8之一閘極電極結構 1〇。閘極電極層104可以是一含矽層,例如非晶矽、多晶矽或 SiGe。或者,閘極電極層刚可以是一含金屬層,譬如一金屬(例 如如)、一金屬合金(例如TiNi)、一金屬氮化物(例如,了秦挪…、 TiN HfN)或一金屬氧化物(例如,ru〇2)。高匕層1〇2可鐾如包含 Hf^、HfSi〇x、Zr〇2與ZrSi〇x之至少一者。圖案化光阻^應可 以藉由使一光阻層經由一光罩而暴露於光,然後以一顯影溶液移 6 200*529457 除未暴露的區域而形成。可使 m之所產生之圖案化光_平版印刷尺寸 刻卿)之非等向性韻刻製程來將平“刷 極結構1〇\需=大一者,Α所示之問 m^rnm 與閘極電極層104中之初始平_ f械ARC層廳 之間的,異之小的CD偏差,如圖1B戶标/士水平尺寸12〇 光阻層108與有機ARC層觸可在實行化學修整 刖被移除,如圖1C所示,或者,光阻層1〇8與有機ar&声'| 可被使用以在修整製程期間保護閘極電極〇4 ^ ^於圖1C中,閘極電極層104係以第一水平尺寸表一 垂^寸122 $其特徵。一化學修整製程可更進一步縮小、 一水平尺寸118 ’參見圖1D)在平版印刷尺寸12〇以下,而不^
^變閘極電極層104之等密集的CD偏差或分佈 上之一點點改變)。 ^ U 學修整製程中,可使圖1C中之閘極電極結構1G暴露於 期極電極結構10產生等向性反應之一反應氣體,用以形成圖1D 所:之反應層104b。在-熱製程或一電聚製程中,可使反應氣體 暴露=閘極電極結構。反應層1〇41)之厚度取決於製程條件,例如, 反應氣體之型式、反應氣體壓力、暴露時間以及基板溫度。反應 層10 4 b之形成藉由充當一物理擴散障礙而妨礙了殘留的閘極電極 ,104a與反應氣體之間更進一步的反應。閘極電極結構ι〇係暴 露於反應氣體持續一段允許具有一期望厚度之一反應層1〇4b *^ 之時間周期。 士圖2概要顯示依據本發明之一實施例之關聯至反應氣體暴露 時間之一函數之反應層厚度。曲線2〇〇_22〇顯示不同加工條件之不 7 200529457 同反應^厚度。如圖2所示,首先可觀察到反應層厚度的快速增 力了接著’增加之速率隨著增加暴露時間而”平坦化"。”平坦化” 係由於一自我限制反應,於此反應層之厚度接近一漸進值。實際 u艮據對半導體製造而言實用的—時標,選擇了形成具有所需 、二彳與重複性之一反應層之製程條件。因此,在修整製程期間 U展出產生不同反應層厚度並允許良好的可紐控制之不同的 修整配方。 Μ糊極電極層1G4 ’依據電漿加玉條件與基板溫 m/大約2 nm至大約5咖之間的一地反應層馳, 盘女ϊϊ,造半導體裝置而言是實用的—時標(例如,在大約1〇 &物'皙^之間巧形成。在本剌之—個實施射,包含受激的 成sr» 耽體係用以與一多晶石夕閘極電極層產生反應以形 iff馳:受f的氧㈣可藉由使用—電㈣而 中需要從2基電漿源,如果此電漿源在加工系統 能用ϊίίΓ之^個實施例中,例如〇2或Η2〇之一含氧氣體可 :【另晶石夕閘咖以形成- Si〇2反應層。在本發明
將基板浸氧化製程。氧化製程可譬如 秒中於在隹賴加卫條件與基板溫度倾選擇以在大約15 似乎是飽和了,且較^ Μ秒之後,於室溫下 加。用以形成-Si(! ίίί年間不料致反應層馳之厚度增 基板生產量2反應層104b之短加工時間考慮到所需要的高 時,有—触厚度之—反應層獅 由使問極電極結 =]£^l1〇4b。反應層腿可譬如係藉 *路於一餘刻氣體而移除。選擇能移除反應 8 200529457 體可取決於難賴㈣。反縣_之移 S / ΐίΓ 侧氣體可譬如是含水的氫氟酸基汽 的有對比si高
Sl〇2 〇4^ΐο f :1〇4a 實ί 應ί,之移除之,料間期間被 1〇去,、由、士夕 中 nm居的Si〇2反應層l〇4b可在大約 第」水^!二的 ΐί=ΓΓΓ其特徵。如果吾人期 SJ :〇:: 閘極電極層l〇4c。修整掉氧化& 寸116吳126之一修整的 學卜物ϋΐΜ Μ: ^皁虱化潯膜10如之另一例係使用C0R(化 氣體1117與而3係用以與氧化膜產生反應, 子係使用nh4^汽&氧化= 產生Nff庙刻氣體。又另一 C0R例 之另一贿咖-_ 緩衝HF溶液中。 以“式衣私可譬如將基板浸入- 中,包3形成一反應層並移除此反應層。於圖1(>1Ε 1垂iiiSt間極電極層1〇4之第一水平尺寸120達到第 rrsi _電極層职之1平^ 以是大約ιίο寸ίί約^m。於一例中,第一水平尺寸120可 十ϋϋηπι :ΐ直尺寸122可以是大約140細。包含 nmH Λ 可料—水平財12G縮小至大約40 並將弟一垂直尺寸122缩小至大約1〇〇啦。 圖3A-3C顯示依據本發明之另—個實施例之肋修整一問極 9 200.529457 電極結構之製程流程之概要剖面表現。於圖3A中,一含金屬層 103係介設於閘極電極層1〇4與介電層1〇2之間。含金屬層1(^ 可·#如疋選自於TaN、TiN、TaSiN、Ru以及Ru〇2材料。高让声 102可譬如包含Hf〇2、HfSiOx、Zr〇2以及ZrSiOx之至少一者。& 極電極層104之修整可如上述圖iB_1G所述地被實現,用以形^ 具有尺寸116與126之一閘極電極結構1〇,如圖3B所示。接著, 修整的閘極電極層l〇4c可被使用作為在一非等向性蝕刻製程中之 光罩層,用以定義含金屬層103中之次平版印刷|虫刻特徵部,如 圖3C所示。含金屬層1〇3之姓刻依據這些層之蝕刻比率來縮小閘 極電極層104c之尺寸126。在一多晶矽層i〇4c與一錫層1〇3之例 子中,蝕刻比率可以是大約1.5(多晶矽/錫)。因此,為了獲得期望 的垂直尺寸128,尺寸126可基於層1〇4與1〇3之蝕刻比率而^ 擇。TaN、TiN與TaSiN材料可藉由使用譬如eh之鹵素式氣體而 被電漿侧。-含Ru材料可譬如藉由使用〇2與Cl2氣體混合物而 被電漿蝕刻。或者,如圖4A-4B所示,一無機ARC層可被使用以 避免縮小尺寸126同時蝕刻含金屬層1〇3。 圖4A-4B顯示依據本發明之又另一實施例之用以修整一閑極 電極結構之製程流程之概要剖面表現。圖4A中之閘極電極結 10包含一無機ARC層106,其係與閘極電極層1〇4 一起被修°整以 形成圖4B中之一修整的閘極電極結構1〇。無機ARC層丨%可整 如包含SiN,而介電層102可以選自於Si〇2、Si〇 β
Hf〇2 ' HfSi〇x、Zr〇2與 ZrSiOx之高 k 材料。 一 SiNARC層106與一多晶矽閘極電極層1〇4之修整可 使閘極電極結構1〇暴露於-02電装中之受激的氧物質而執行9。 -反應層之成長速率可根據SiN ARC層與多晶销極電極層來改 變,但期望漸進反應層厚度是同樣的根據SiN與多晶讀料來改 變0 圖5A-5?發明之又另—實施例之用以修整—閘極 電極結構之之概要剖面表現。.電極結構1()包含_基 •200529457 板100、一介電層102、一閘極電極層104、一無機ARC層106 以及一圖案化光阻層1〇8。無機ARC層1〇6可譬如包含siN,而 介電層102可以選自於Si02、SiOxNy以及例如Hf02、HfSiOx、Zr02 與ZrSl〇x之高k材料。圖5A顯示在無機ARC層106之電漿蝕刻 與閘極電極層1〇4之局部蝕刻以後的一閘極電極結構。圖5B顯示 在一個修整周期之後的修整的閘極電極結構10,而圖5C顯示在 兩個修整周期之後的修整的閘極電極結構10。圖5D顯示在閘極 電極層104c之非等向性蝕刻以後的閘極電極結構1〇。
圖6係為依據本發明之一實施例之用以修整一閘極電極結構 之流程圖。於600,開始此製程。於610,在一加工系統中提供包 含具有一第一尺寸之一閘極電極層之一閘極電極結構。於,選 擇一修整配方。選擇使閘極電極結構之期望修整變得容易之一修 整配方。於630,一反應層係透過與閘極電極結構之反應而形成。 ,本發明之一個實施例中,反應層可在一熱製程或一電漿製程中 藉由使閘極電極結構暴露於一反應氣體而形成。於料〇,反應層係 從閘極電極結構之未反應部分被移除,藉以形成具有小於第。一曰尺' 寸之一第二尺寸之一閘極電極結構。在本發明之一個實施例中, 藉由使反應層暴露於能選擇性地姓刻反應層之一蝕刻氣體,可以 移除反應層。 圖7係為依據本發明之一實施例之用以形成一修整電極結構 之流程圖。於700,開始此製程。於71〇,測量閘極電極結構^一 尺寸。此尺寸可譬如藉由使用散射測量(scatter〇metric)方法而就地 受到非破壞性地測量。於720,閘極電極層係如圖6中所說明地 修整。於730,測量修整的閘極電極結構之一尺寸,並基於於73〇 所測量的尺寸,於740做出重複於72G之修整製程或停讀、75〇 之製程的一決定。 、 修整製程可藉由細侧或不同於-先祕整周期之 配方而於730重複進行,讀更進—步地將酿雜 寸縮小至-·值。當已達職望尺寸時,此製㈣巾止於步=
、反應層l〇4b之形成與移除可在如上所述之單一加工系統中, ,者在不同的加工系統中實行。當修整製程包含難以在一氣體暴 露以後從一加工系統排出之腐蝕性的氣體反應物時,使用用以完 成修JE«周期之多重加工系統可能是有利的。包含腐餘性的氣體 反應物之一高背景壓力可導致繼續與閘極電極層產生反應, 腐蝕半導體基板。 〜 200529457 者’可從製程流程中省略測量步驟710與740之至少一者, 争;彳衣私一預定次數。一反應物與餘刻氣體之選擇可取 irf 閘極電極之型式、需要之修整量、氣體與基板材 "’ 口口工糸統兀,之相容性、硬體能力以及環境因素。 8概要顯讀據本發明之—實施例之用以修整—閘極電極 加1卫具。加卫卫具譬如是來自日本赤阪之東京 8m^unityMe_卫具。加工工具_包含基板載入室 δ '、、加工系統830_860、機械人輸送系統870以及控制器 在本發明之一個實施例中,一光阻層1〇8、一 ARC層1〇6、 極層1G4(例如參見圖以及—含金屬層戰例如參見圖 =之電水蝕刻可在加工系統84〇中執行。在本發明之一個實施例 丄-反?層透過使-難雜結構暴露於—反應氣體之形成而 :在加工系統85〇中被執行,而反應層麵透過暴露於一侧 體之移除而可在加工系統86〇中執行。 在本發明之一個實施例中,加工系統83〇可被使用作為用以 決定一閘極,極結構之一尺寸之一分析容室。基於所測量的尺 寸,可做出藉由使用相同的或另一個修整配方來執行另一個修整 周期,或停止修整製程之一決定。加工系統83〇可譬如是來自加 利福尼亞州之聖塔克拉拉(Santa Clara)之TIMBRE科技公司之一杂 學數位表面粗度儀(ODP™)。 加工工具800可以由一控制器880所控制。控制器88〇可以 ,接至基板載入室810與820、加工系統830-860以及機械人輸送 系統870並與它們交換資訊。舉例而言,儲存於控制器狀〇之記 12 200529457 憶^中之-程式可被利用以依據一期望製程來控制加工工 之前述兀件:並用以執行任何與監視此製程相關的功能。^空 880之-例係為可從德克薩斯州之奥斯丁之戴爾公工一。 DELL PRECISION WORKSTATION 61〇™(m,, 61〇 圖9顯示可在其上實現本發明之—實施例之— 電腦系統可能使用作為圖8之控制器,或作為^使 用以執订上述之任何或所有魏之—類_控制器。電腦 3包含-匯流排12()2或其他用以連接資訊之通訊機制/以及與 連接.X處理資訊之—處理器12G3。電腦系統工‘ 亦包含連接至匯流排1202用以儲存待由處理器12〇3執行之 令了一主記憶體1204,例如-隨機存取記憶體(RAM)或豆;也 ,儲存裝置(例如動態讀(0續)、靜態議(3職以同 v DRAM(SDRAM))。此外,在由處理器12〇3執行指令期主 記憶體1綱可能用來儲存暫時變數或其他中間資訊。電腦系統 =接至匯流排用以儲存靜態資訊與指令以供處 理裔1期使用之-唯讀記憶體(R〇M)12〇5或其他靜態儲存裝置 (例如可程式唯讀記憶體(pR〇M)、可抹除pR〇M(EpR〇以及 可抹除之 PR〇M(EEPHC)M:〇。 ^電腦系、统1201亦包含連接至匯流排1202以控制用以儲存資 訊與指令之-個或多個儲存裝置之一磁碟控制器廳,例如一磁 茱12^7肖才由取式媒體驅動UOM例如軟式磁碟機、唯讀光碟 機、讀取/寫入光碟機、光碟櫃恤㈣、磁;^機以及抽取式磁光 碟機)。這些儲存裝置可藉由使用一適當的裝置介面(例如,小型電 腦系統介面(SCSI)、整合式電子裝置(IDE)、增強型IDE(E_IDE)、 直接存取(DMA)或超快DMA)而加至電腦系統120卜 電腦系統1201亦可包含特殊目的邏輯元件(例如特殊用途 IC(ASIC))或可配置邏輯元件(例如簡單可程式化邏輯元件 (SPLD)、複雜可程式化邏輯元件(CpLD)以及現場可程式化閉陣列 13 •200529457 (FPGA))。電腦系統亦可包含一個或多個數位信號處理器(DSP), 例如來自德州儀器公司之TMS320系列之晶片,來自摩托羅拉公 司之 DSP56000、DSP56100、DSP56300、DSP56600 以及 DSP96000 系列之晶片,來自Lucent科技公司之DSP1600與DSP3200系列 或來自Analog Device公司之ADSP2100與ADS021000系列。亦 可使用其他特別設計來處理已被轉換成數位範圍之類比式信號之 處理器。電腦系統亦可包含一個或多個數位信號處理器(DSP),例 如來自德州儀器公司之TMS320系列之晶片,來自摩托羅拉公司 之 DSP56000、DSP56100、DSP56300、DSP56600 以及 DSP96000 f 系列之晶片,來自Lucent科技公司之DSP1600與DSP3200系列 或來自Analog Device公司之八08?2100與八03021000系列。亦 可使用其他特別設計來處理已被轉換成數位範圍之類比式信號之 處理器。 電腦系統1201亦可包含連接至匯流排12〇2以控制一顯示器 =10之一顯示控制器12〇9,例如一陰極射線管(CRT),用以顯示 資訊電腦使用者。電腦系統包含輸入裝置,例如一鍵盤1211 ,-指標裝置1212,収與-電腦使用敍互侧並提供資訊給 ^器12G3。指標裝f 1212 #如可能是—滑鼠、—執跡球或一指 ^ 用以將方向資訊與命令選擇連接至處理器1203並用以控制 游標移動。此外’一印表機可提供藉由電腦系統 U01儲存及/或產生之資料之列印一覽表。 應執ίΐϊϊ,1執行本發明之加卫步驟之—部分或全部,以因 二G 憶體(例如主記憶體1204)中之一個或多個指令 讀媒Si ^:^納纖—個電腦可 圮愔科士更碟1207或一抽取式媒體驅動器1208)而被讀入主 中,可能使用固線電路以取代或與 处在日代貝她例 並未受限於硬體電路與軟體之寺別c、r °因此,實施例 14 200529457 骑m 7述,電細系統1201包含至少一電腦可讀媒體或吃情 bbprom , ep1^d^;s^m :s^ , 卡二ΐϋΐ! 〇M);或任何其他光學媒體,打孔 或任何其他電腦可從其讀取之媒體。 城u脱下), 軟體Hiii存錢腦可讀取媒體之任何一個或一組合上之 =個G且,用以驅動執行本發明之一褒置或 ,產,交互作用。這種軟體可包含但並未人受=用裝者置 tiiri發工具以及應用軟體。這種電腦可讀取媒ί更 ^ 3 乂之電腦程式產品,用以執行在實現本發明中所執之 加工之王部或一部分(如果加工被分配的話)。 制,腦碼裝置可能是任何可判讀的或可執行的碼機 資料庫(k—u,ΐ描述指令(script)、可判讀程式、動態連結 貝抖庫fLL)、java寺級以及雜的可執行程式。此外 可能為了更好的性能、可靠度及/或成本而被分二 ^此所使用之專⑽語,,電腦可讀媒體 刀^ “令給處理H湖以供執行之舰。_電腦可 ^^ 種形式,包含但並未受限於非揮發性媒 性媒^木^ 媒體。非揮發性媒體包含馨如光學、磁體以及傳輸 1207 °12〇s 〇 mrnAT^ ;Γίϊ^ 1204 ° 排1202之配線。傳輸媒體φ 例如在無線電波與紅外線資料通訊期間所產生的皮那皮形式 ,,形式之電腦可讀取媒體可能涉及執行: 々之-個或多個順序至處理器以供執行。舉例而言,這^曰 15 200529457 二二,可Ϊ在一通端電腦之一磁碟上被運送。遠端電腦可將這此 =以執:本發明之全部或—部份的指令遙隔載人到—動態記〜 巧’並猎由使用一數據機而透過一電話線傳 ^ 二1 f貝料轉換成一紅外線信號。連接至匯流排1202之一紅外蜱 =器可接收在紅外線信號中所運送之資料並將資料置於匯流^ 1202上。匯流排12〇2將資料運送至主記憶體12〇4,處理器ο 檢索並執行指令。由主記憶體1204所接收的這些指令可在 執行之前或之後’可選擇地被儲存在儲存裳置 電腦系統1201亦包含連接至匯流排12〇2之一通訊介面 12U。通訊介面1213提供耦合至一網路連結1214之一雙向 通Λ,此網路連結1214係連接至譬如一局部區域網路 (LjN)i2l5,或連接至另一個通訊網路1216(例如網際網路 而通訊介面1213可能是-網路介面切加人至任何分封交換 敗:另一例,通訊介面1213可能是一非對稱的數位用戶線 次卡、一整合服務數位網路(ISDN)卡或一數據機以提供一 ,;通晟連接至一對應型式之通訊線。無線連結亦可被實現。在 ΓΪ這種實施例中,通訊介面1213傳送並接收運送表示各種型式 之貝矾的數位資料流之電性、電磁或光學信號。 ,路連結1214 -般經由-個或多個網路來提供賴通訊給盆 =料裝置。舉例而言,網路連結1214可透過一區域網路1215二 ^ΑΝ)或透過由-服務提供者所操作之賴來提供—連接至另 二二電腦’服務提供者透過—通訊網路1216來提供通訊服務。區 ^網路1214與通訊網路1216使用譬如運送數位資料流之電性、 Ϊΐί光學信號,以及相關的物理層(例如CAT5魏、同軸電變、 巧等>經由各種不同網路之信號以及網路連結1214上且經 1213之信號(其運送數位資料來回電腦系統),係可能 在基V信號或載波式信號中實現。基帶信號傳遞數位資料以作為 16 200529457 4田寫婁丈位資料位元流之未調變電脈衝,此處之專門用語,”位元,,係 被廣義解^成意指符號,而每個符號傳遞至少一或更多資訊位 元、。,數位資料亦可被使用以調變一載波,例如以振幅、相位及/或 頻率改變鍵控信號而透過一導電媒體傳輸,或經由一傳輸媒體傳 輸成為,磁波。因此,數位資料可能經由一”有線”通訊通道被送出 ,為未調變基♦資料及/或藉由調變一餘而在不同於基帶之一預 定頻率頻帶之内被送出。電腦系統12Q1可經由網路1215與⑵6、' 網路連結12H以及通訊介面⑵3傳輸並接收包含程式碼之 料。此外,網路連結丨214可經由一 !^^1215提供一 二— 動裝 1217,例如-個人^L助理(PDA)膝上型電腦或蜂巧 ^應理解到可能本發明之各種不同的修改1 變化來垂 現本电明。因此,吾人理解到在以下中請專利範圍之範 1 發明可能不同於於此所詳細說明的方式被實行。 乾可内’本 17 200529457 五、【圖式簡單說明】 於附圖中: 結實施败肋減-閘極電極 之-本發明之—實施例之關聯於反應氣體暴露 極結要m ^實_之用-整間極電
雪上ia'b顯示依據本發明之又另一實施例之用以修整-閘極 電極、、,°構之製程流程之概要剖面表現; 圖5A-5D顯示依據本發明之又另一實施例之用以修整一 電極結構之製程流程之概要剖面表現; 圖6係為依據本發明之一實施例之用以修整一閘極電極彡士 之流程圖; 圖7係為依據本發明之一實施例之用以修整一閘極電極处 之流程圖; ^ 圖8概要顯示依據本發明之一實施例之用以修整一閘極電極 結構之一加工工具;以及 圖9係為可能用以實現本發明之一通用電腦之描述。 主要元件符號說明: 10〜閘極電極結構 1〇〇〜基板 102〜介電層 103〜含金屬層/錫層 104〜下層/反應層/多晶矽閘極電極層 104a〜修整的閘極電極層 104b〜反應層 104c〜多晶矽層/閘極電極層 18 200529457 104d〜反應層 106〜ARC層/下層 108〜光阻層 116〜尺寸 118〜第二水平尺寸 120〜第一水平尺寸/平版印刷尺寸 122〜第一垂直尺寸/初始平版印刷尺寸 124〜第二垂直尺寸 126〜尺寸
128〜垂直尺寸 200〜曲線 210〜曲線 220〜曲線 600〜開始 610〜提供具有-第-尺寸之一閘極電極結構 620〜選擇一修整配方 630〜,過朗極電極結構之反應來形成一反應層 64〇〜藉由巧學钮刻而從閘極電極結構之未反應部分移除反應 層,藉以形成具有小於第一尺寸之一第二尺寸之一閘極 電極結構 650〜結束 700〜開始 710〜測量一閘極電極結構之一尺寸 720〜修整閘極電極結構 730〜測量修整的閘極電極結構之一尺寸 740〜是否重複修整製程? 750〜停止 800〜加工工具 810〜基板載入室 19 200529457 820〜基板載入室 830〜加工系統 840〜加工系統 850〜加工系統 860〜加工系統 870〜機械人輸送系統 880〜控制器 1201〜電腦系統 1202〜匯流排
1203〜處理器 1204〜主記憶體 1205〜唯讀記憶體(ROM) 1206〜磁碟控制器 1207〜硬碟/儲存裝置 1208〜抽取式媒體驅動器/儲存裝置 1209〜顯示控制器 1210〜顯示器 1211〜鍵盤 1212〜指標裝置 1213〜通訊介面 1214〜區域網路/網路連結 1215〜局部區域網路(LAN) 20

Claims (1)

  1. 200529457 十、申請專利範圍: ^口極ί極結軸整方法,包含以下步驟: 寸之-閉極電極結構;
    電極結構之反應來形成-反應層;以及 其中包圍含第」電極結構之修整方法’ ί = 切層,其包括非轉、多⑽或SiGe。 物或-金屬氧“ϋίΐ屬層,其包括—金屬、一金屬氮化 龙中3顿叙酿雜結狀修整方法, R;!;^ 其甲關=電ΐϋΐ 酿電赌構之練方法, 8.如申料利範圍第7項所述之閘極電 其中該ARC層包含-有機ARC層或一無機ARc^^ ^ 其中7 _狀,電赌^修整方法, 10.如申請專利範圍第i項所述之閘極電極結構之修 ί結在—熱製程或—電漿製程中使該問極電 21 200529457 法,範圍第1項所述之閘極電極結構之修整方 法其中忒反應層係形成於一自我限制製程中。 、土1 甘2 士t申ΐ專利範圍第10項所述之閘極電極結構之修整方 /,,、中忒反應氣體包含一受激的含氧氣體。 本1 甘3·击如Λ請專利範圍第1項所述之閘極電極結構之修整方 程/中以形成步驟包含使該閘極電極結構暴露於-濕式氧化製 > 申5月專利範圍第1項所述之閘極電極結構之修整方 法,L7·中利範圍第1項所述之閘極電極結構之修整方 之NF、i 二驟包含使該問極電極、结構暴露於一遠端電漿中 之NF3與聰3氣體,紐暴露於—熱處理中。 %χτ 法,L8.巾tUt概圍第1項所叙_電極結構之修整方 ;9 ·Γ由驟3含使該閘極電極結構暴露於-濕式製程。 法,1中^異δ1^範圍第1項所述之閘極電極結構之修整方 移f步驟係在一單一加工系統中被實現。 法,麵帛1項所述之_電極結構之修整方 :申= 除二驟Γΐ多重加工系統中被實現。 法,其愧k專滅構之修整方 法,2更2·二中,^利範圍第1項所述之_電極結構之修整方 ί至ίΐί町步驟:測量該閘極電極結構之該第一與第二尺寸 23·如申清專利範圍帛!項所述之閘極電極結構之修整方 22 •200529457 ΐ少=含町步驟:重複該選擇、形成以及選擇性地移除步驟 之一光罩層 法,1項所叙閘極電極結構之修整方 ^八中忒形成步驟包含在該閘極電極之一表面上形成一氧 理器上執 圍 一 26·電腦可讀媒體,其包含程式指令以供在 行,八在藉由該處理器執行時,使一加工工 ^ 第1項所述之該等步驟。 專利耗 27· —種半導體裝置,包含: 一修整的閘極電極結構,其藉的請專利範 閘極電極結構之健方法_成。 ^ 1項所述之 28· —種加工工具,包含: 一基板載入室,設計成用以裝載與卸载包含具 之一閘極電極結構之一基板; 弟 寸 一輸送系統,設計成用以在該加工工具之内傳送該基板. 至少一加工系統,設計成用以透過與該閘極電極处 3ί:ί?層’並藉由化學蝕刻而選擇性地從該閘:電極結; 之Α未反應部分移除該反應層,以及 一控制器,設計成用以依據一修整配方來控制 形成具有小於該第-尺寸之-第二尺寸之—閘極電極1广、以 29.如申請專利範圍第28項所述之加工工具,其; 含在-熱餘或-賴製程t使糊極電姆縣胁^應^ H ° 〜 30·如申請專利範圍第28項所述之加工工具,其 含使該閘極電極結構暴露於一蝕刻氣體。 Λ ' 31·如申請專利範圍第28項所述之加工工具,更包含役計成 23 200529457 用以供電漿蝕刻使用之一進階加工系統。 32. 如申請專利範圍第31項所述之加工工具,其中該進階加 工系統係設計成用以供RIE使用。 33. 如申請專利範圍第28項所述之加工工具,其中該至少一 加工系統係設計成用以供溼式加工使用。 34. 如申請專利範圍第28項所述之加工工具,更包含一加工 系統,設計成用以測量該閘極電極層之該第一與第二尺寸之至少 一者。
    十一、圖式: 24
TW094100906A 2004-01-14 2005-01-12 A method of trimming a gate electrode structure TWI260098B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/756,759 US6852584B1 (en) 2004-01-14 2004-01-14 Method of trimming a gate electrode structure

Publications (2)

Publication Number Publication Date
TW200529457A true TW200529457A (en) 2005-09-01
TWI260098B TWI260098B (en) 2006-08-11

Family

ID=34104885

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094100906A TWI260098B (en) 2004-01-14 2005-01-12 A method of trimming a gate electrode structure

Country Status (4)

Country Link
US (1) US6852584B1 (zh)
JP (1) JP5281749B2 (zh)
TW (1) TWI260098B (zh)
WO (1) WO2005071724A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI818125B (zh) * 2018-12-14 2023-10-11 日商東京威力科創股份有限公司 基板處理方法

Families Citing this family (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8399934B2 (en) * 2004-12-20 2013-03-19 Infineon Technologies Ag Transistor device
US20060251801A1 (en) * 2005-03-18 2006-11-09 Weidman Timothy W In-situ silicidation metallization process
US20060246217A1 (en) * 2005-03-18 2006-11-02 Weidman Timothy W Electroless deposition process on a silicide contact
JP2007173527A (ja) * 2005-12-22 2007-07-05 Sony Corp 半導体装置及びその製造方法
US7416989B1 (en) 2006-06-30 2008-08-26 Novellus Systems, Inc. Adsorption based material removal process
US8394724B2 (en) * 2006-08-31 2013-03-12 Globalfoundries Singapore Pte. Ltd. Processing with reduced line end shortening ratio
JP2008124399A (ja) * 2006-11-15 2008-05-29 Toshiba Corp 半導体装置の製造方法
US7977249B1 (en) 2007-03-07 2011-07-12 Novellus Systems, Inc. Methods for removing silicon nitride and other materials during fabrication of contacts
US8187486B1 (en) 2007-12-13 2012-05-29 Novellus Systems, Inc. Modulating etch selectivity and etch rate of silicon nitride thin films
JP5374039B2 (ja) * 2007-12-27 2013-12-25 東京エレクトロン株式会社 基板処理方法、基板処理装置及び記憶媒体
US7981763B1 (en) 2008-08-15 2011-07-19 Novellus Systems, Inc. Atomic layer removal for high aspect ratio gapfill
US8058179B1 (en) 2008-12-23 2011-11-15 Novellus Systems, Inc. Atomic layer removal process with higher etch amount
US10283321B2 (en) 2011-01-18 2019-05-07 Applied Materials, Inc. Semiconductor processing system and methods using capacitively coupled plasma
US9132436B2 (en) 2012-09-21 2015-09-15 Applied Materials, Inc. Chemical control features in wafer process equipment
US9093389B2 (en) * 2013-01-16 2015-07-28 Applied Materials, Inc. Method of patterning a silicon nitride dielectric film
US10256079B2 (en) 2013-02-08 2019-04-09 Applied Materials, Inc. Semiconductor processing systems having multiple plasma configurations
US9362130B2 (en) 2013-03-01 2016-06-07 Applied Materials, Inc. Enhanced etching processes using remote plasma sources
US9309598B2 (en) 2014-05-28 2016-04-12 Applied Materials, Inc. Oxide and metal removal
US9355922B2 (en) 2014-10-14 2016-05-31 Applied Materials, Inc. Systems and methods for internal surface conditioning in plasma processing equipment
US9966240B2 (en) 2014-10-14 2018-05-08 Applied Materials, Inc. Systems and methods for internal surface conditioning assessment in plasma processing equipment
US11637002B2 (en) 2014-11-26 2023-04-25 Applied Materials, Inc. Methods and systems to enhance process uniformity
US10224210B2 (en) 2014-12-09 2019-03-05 Applied Materials, Inc. Plasma processing system with direct outlet toroidal plasma source
US9431268B2 (en) 2015-01-05 2016-08-30 Lam Research Corporation Isotropic atomic layer etch for silicon and germanium oxides
US9425041B2 (en) 2015-01-06 2016-08-23 Lam Research Corporation Isotropic atomic layer etch for silicon oxides using no activation
US11257693B2 (en) 2015-01-09 2022-02-22 Applied Materials, Inc. Methods and systems to improve pedestal temperature control
US20160225652A1 (en) 2015-02-03 2016-08-04 Applied Materials, Inc. Low temperature chuck for plasma processing systems
US9728437B2 (en) 2015-02-03 2017-08-08 Applied Materials, Inc. High temperature chuck for plasma processing systems
US9691645B2 (en) 2015-08-06 2017-06-27 Applied Materials, Inc. Bolted wafer chuck thermal management systems and methods for wafer processing systems
US9741593B2 (en) 2015-08-06 2017-08-22 Applied Materials, Inc. Thermal management systems and methods for wafer processing systems
US9349605B1 (en) 2015-08-07 2016-05-24 Applied Materials, Inc. Oxide etch selectivity systems and methods
US10504700B2 (en) 2015-08-27 2019-12-10 Applied Materials, Inc. Plasma etching systems and methods with secondary plasma injection
WO2017079470A1 (en) 2015-11-03 2017-05-11 Tokyo Electron Limited Method of corner rounding and trimming of nanowires by microwave plasma
US10504754B2 (en) 2016-05-19 2019-12-10 Applied Materials, Inc. Systems and methods for improved semiconductor etching and component protection
US10522371B2 (en) 2016-05-19 2019-12-31 Applied Materials, Inc. Systems and methods for improved semiconductor etching and component protection
US9865484B1 (en) 2016-06-29 2018-01-09 Applied Materials, Inc. Selective etch using material modification and RF pulsing
US10062575B2 (en) 2016-09-09 2018-08-28 Applied Materials, Inc. Poly directional etch by oxidation
US10629473B2 (en) 2016-09-09 2020-04-21 Applied Materials, Inc. Footing removal for nitride spacer
US9934942B1 (en) 2016-10-04 2018-04-03 Applied Materials, Inc. Chamber with flow-through source
US10546729B2 (en) 2016-10-04 2020-01-28 Applied Materials, Inc. Dual-channel showerhead with improved profile
US10062579B2 (en) 2016-10-07 2018-08-28 Applied Materials, Inc. Selective SiN lateral recess
US10163696B2 (en) 2016-11-11 2018-12-25 Applied Materials, Inc. Selective cobalt removal for bottom up gapfill
US9768034B1 (en) 2016-11-11 2017-09-19 Applied Materials, Inc. Removal methods for high aspect ratio structures
US10026621B2 (en) 2016-11-14 2018-07-17 Applied Materials, Inc. SiN spacer profile patterning
US10242908B2 (en) 2016-11-14 2019-03-26 Applied Materials, Inc. Airgap formation with damage-free copper
US10566206B2 (en) 2016-12-27 2020-02-18 Applied Materials, Inc. Systems and methods for anisotropic material breakthrough
US10403507B2 (en) 2017-02-03 2019-09-03 Applied Materials, Inc. Shaped etch profile with oxidation
US10431429B2 (en) 2017-02-03 2019-10-01 Applied Materials, Inc. Systems and methods for radial and azimuthal control of plasma uniformity
US10319739B2 (en) 2017-02-08 2019-06-11 Applied Materials, Inc. Accommodating imperfectly aligned memory holes
US10943834B2 (en) 2017-03-13 2021-03-09 Applied Materials, Inc. Replacement contact process
US10319649B2 (en) 2017-04-11 2019-06-11 Applied Materials, Inc. Optical emission spectroscopy (OES) for remote plasma monitoring
US11276559B2 (en) 2017-05-17 2022-03-15 Applied Materials, Inc. Semiconductor processing chamber for multiple precursor flow
JP7176860B6 (ja) 2017-05-17 2022-12-16 アプライド マテリアルズ インコーポレイテッド 前駆体の流れを改善する半導体処理チャンバ
US11276590B2 (en) 2017-05-17 2022-03-15 Applied Materials, Inc. Multi-zone semiconductor substrate supports
US10497579B2 (en) 2017-05-31 2019-12-03 Applied Materials, Inc. Water-free etching methods
US10049891B1 (en) 2017-05-31 2018-08-14 Applied Materials, Inc. Selective in situ cobalt residue removal
JPWO2018230377A1 (ja) * 2017-06-14 2020-04-09 東京エレクトロン株式会社 基板処理方法
US10920320B2 (en) 2017-06-16 2021-02-16 Applied Materials, Inc. Plasma health determination in semiconductor substrate processing reactors
US10541246B2 (en) 2017-06-26 2020-01-21 Applied Materials, Inc. 3D flash memory cells which discourage cross-cell electrical tunneling
US10727080B2 (en) 2017-07-07 2020-07-28 Applied Materials, Inc. Tantalum-containing material removal
US10541184B2 (en) 2017-07-11 2020-01-21 Applied Materials, Inc. Optical emission spectroscopic techniques for monitoring etching
US10354889B2 (en) 2017-07-17 2019-07-16 Applied Materials, Inc. Non-halogen etching of silicon-containing materials
US10043674B1 (en) 2017-08-04 2018-08-07 Applied Materials, Inc. Germanium etching systems and methods
US10170336B1 (en) 2017-08-04 2019-01-01 Applied Materials, Inc. Methods for anisotropic control of selective silicon removal
US10297458B2 (en) 2017-08-07 2019-05-21 Applied Materials, Inc. Process window widening using coated parts in plasma etch processes
US10283324B1 (en) 2017-10-24 2019-05-07 Applied Materials, Inc. Oxygen treatment for nitride etching
US10128086B1 (en) 2017-10-24 2018-11-13 Applied Materials, Inc. Silicon pretreatment for nitride removal
US10424487B2 (en) 2017-10-24 2019-09-24 Applied Materials, Inc. Atomic layer etching processes
US10256112B1 (en) 2017-12-08 2019-04-09 Applied Materials, Inc. Selective tungsten removal
US10903054B2 (en) 2017-12-19 2021-01-26 Applied Materials, Inc. Multi-zone gas distribution systems and methods
US11328909B2 (en) 2017-12-22 2022-05-10 Applied Materials, Inc. Chamber conditioning and removal processes
US10854426B2 (en) 2018-01-08 2020-12-01 Applied Materials, Inc. Metal recess for semiconductor structures
US10964512B2 (en) 2018-02-15 2021-03-30 Applied Materials, Inc. Semiconductor processing chamber multistage mixing apparatus and methods
US10679870B2 (en) 2018-02-15 2020-06-09 Applied Materials, Inc. Semiconductor processing chamber multistage mixing apparatus
TWI716818B (zh) 2018-02-28 2021-01-21 美商應用材料股份有限公司 形成氣隙的系統及方法
US10593560B2 (en) 2018-03-01 2020-03-17 Applied Materials, Inc. Magnetic induction plasma source for semiconductor processes and equipment
US10319600B1 (en) 2018-03-12 2019-06-11 Applied Materials, Inc. Thermal silicon etch
US10497573B2 (en) 2018-03-13 2019-12-03 Applied Materials, Inc. Selective atomic layer etching of semiconductor materials
US10573527B2 (en) 2018-04-06 2020-02-25 Applied Materials, Inc. Gas-phase selective etching systems and methods
US10490406B2 (en) 2018-04-10 2019-11-26 Appled Materials, Inc. Systems and methods for material breakthrough
US10699879B2 (en) 2018-04-17 2020-06-30 Applied Materials, Inc. Two piece electrode assembly with gap for plasma control
US10886137B2 (en) 2018-04-30 2021-01-05 Applied Materials, Inc. Selective nitride removal
WO2019226341A1 (en) 2018-05-25 2019-11-28 Lam Research Corporation Thermal atomic layer etch with rapid temperature cycling
US10872778B2 (en) 2018-07-06 2020-12-22 Applied Materials, Inc. Systems and methods utilizing solid-phase etchants
US10755941B2 (en) 2018-07-06 2020-08-25 Applied Materials, Inc. Self-limiting selective etching systems and methods
EP3821457A4 (en) 2018-07-09 2022-04-13 Lam Research Corporation ETCHING ATOMIC LAYER ETCHING USING ELECTRON EXCITATION
US10672642B2 (en) 2018-07-24 2020-06-02 Applied Materials, Inc. Systems and methods for pedestal configuration
US10892198B2 (en) 2018-09-14 2021-01-12 Applied Materials, Inc. Systems and methods for improved performance in semiconductor processing
US11049755B2 (en) 2018-09-14 2021-06-29 Applied Materials, Inc. Semiconductor substrate supports with embedded RF shield
US11062887B2 (en) 2018-09-17 2021-07-13 Applied Materials, Inc. High temperature RF heater pedestals
US11417534B2 (en) 2018-09-21 2022-08-16 Applied Materials, Inc. Selective material removal
US11682560B2 (en) 2018-10-11 2023-06-20 Applied Materials, Inc. Systems and methods for hafnium-containing film removal
US11121002B2 (en) 2018-10-24 2021-09-14 Applied Materials, Inc. Systems and methods for etching metals and metal derivatives
US11437242B2 (en) 2018-11-27 2022-09-06 Applied Materials, Inc. Selective removal of silicon-containing materials
US11721527B2 (en) 2019-01-07 2023-08-08 Applied Materials, Inc. Processing chamber mixing systems
US10920319B2 (en) 2019-01-11 2021-02-16 Applied Materials, Inc. Ceramic showerheads with conductive electrodes
TW202247248A (zh) 2021-02-03 2022-12-01 美商蘭姆研究公司 原子層蝕刻中的蝕刻選擇性控制

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61154077A (ja) * 1984-12-27 1986-07-12 Toshiba Corp Mosfetの製造方法
US4749440A (en) * 1985-08-28 1988-06-07 Fsi Corporation Gaseous process and apparatus for removing films from substrates
EP0313683A1 (en) * 1987-10-30 1989-05-03 International Business Machines Corporation Method for fabricating a semiconductor integrated circuit structure having a submicrometer length device element
JP2981243B2 (ja) * 1988-12-27 1999-11-22 株式会社東芝 表面処理方法
JPH0330336A (ja) * 1989-06-27 1991-02-08 Fuji Electric Co Ltd Ldd構造を備えた半導体装置の製造方法
JPH0410535A (ja) * 1990-04-27 1992-01-14 Sony Corp 残渣除去方法
JP3086719B2 (ja) * 1991-06-27 2000-09-11 株式会社東芝 表面処理方法
US5910912A (en) * 1992-10-30 1999-06-08 International Business Machines Corporation Flash EEPROM with dual-sidewall gate
JPH06177148A (ja) * 1992-12-08 1994-06-24 Sony Corp 絶縁ゲート型電界効果トランジスタの製法
TW297142B (zh) * 1993-09-20 1997-02-01 Handotai Energy Kenkyusho Kk
JPH07326626A (ja) * 1994-05-31 1995-12-12 Sony Corp 半導体装置の製造方法
JPH098042A (ja) * 1995-06-23 1997-01-10 Nippon Steel Corp 半導体装置の製造方法
US5776821A (en) * 1997-08-22 1998-07-07 Vlsi Technology, Inc. Method for forming a reduced width gate electrode
US6204130B1 (en) * 1997-08-29 2001-03-20 Advanced Micro Devices, Inc. Semiconductor device having reduced polysilicon gate electrode width and method of manufacture thereof
US6087238A (en) * 1997-12-17 2000-07-11 Advanced Micro Devices, Inc. Semiconductor device having reduced-width polysilicon gate and non-oxidizing barrier layer and method of manufacture thereof
US6759315B1 (en) * 1999-01-04 2004-07-06 International Business Machines Corporation Method for selective trimming of gate structures and apparatus formed thereby
JP2000236091A (ja) * 1999-02-16 2000-08-29 Nkk Corp ポリゲート電極の形成方法
US6287918B1 (en) * 1999-04-12 2001-09-11 Advanced Micro Devices, Inc. Process for fabricating a metal semiconductor device component by lateral oxidization
JP2000299367A (ja) * 1999-04-15 2000-10-24 Tokyo Electron Ltd 処理装置及び被処理体の搬送方法
JP3535416B2 (ja) * 1999-06-30 2004-06-07 株式会社東芝 製造プロセス制御装置、製造プロセス制御方法、製造プロセス制御プログラムを格納したコンピュータ読み取り可能な記録媒体、および半導体装置
US6794279B1 (en) * 2000-05-23 2004-09-21 Advanced Micro Devices, Inc. Passivating inorganic bottom anti-reflective coating (BARC) using rapid thermal anneal (RTA) with oxidizing gas
US6461878B1 (en) * 2000-07-12 2002-10-08 Advanced Micro Devices, Inc. Feedback control of strip time to reduce post strip critical dimension variation in a transistor gate electrode
US6372657B1 (en) * 2000-08-31 2002-04-16 Micron Technology, Inc. Method for selective etching of oxides
US6891235B1 (en) * 2000-11-15 2005-05-10 International Business Machines Corporation FET with T-shaped gate
US6541351B1 (en) * 2001-11-20 2003-04-01 International Business Machines Corporation Method for limiting divot formation in post shallow trench isolation processes

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI818125B (zh) * 2018-12-14 2023-10-11 日商東京威力科創股份有限公司 基板處理方法

Also Published As

Publication number Publication date
WO2005071724A1 (en) 2005-08-04
JP5281749B2 (ja) 2013-09-04
US6852584B1 (en) 2005-02-08
JP2007520879A (ja) 2007-07-26
TWI260098B (en) 2006-08-11

Similar Documents

Publication Publication Date Title
TW200529457A (en) A method of trimming a gate electrode structure
TWI247332B (en) Method and apparatus for controlling etch selectivity
CN105765704B (zh) 用于选择性蚀刻氧化物和氮化物材料的技术及使用该技术形成的产品
TWI375991B (en) Method for multi-layer resist plasma etch
TWI336107B (en) Damage-free ashing process and system for post low-k etch
TW589390B (en) Method of etching titanium nitride
US20070111338A1 (en) Method of controlling trimming of a gate electrode structure
TW477007B (en) Method and apparatus for high-resolution in-situ plasma etching of inorganic and metal films
JP2006500781A (ja) エッチング深度を制御する装置及び方法
TW200819908A (en) Mask etch process
JP5037303B2 (ja) high−k/メタル構造を備えた半導体素子のプラズマ処理方法
CN109219866A (zh) 蚀刻方法
JP2010199126A (ja) プラズマ処理方法およびプラズマ処理装置
TWI258064B (en) Critical dimension control in a semiconductor fabrication process
TW504767B (en) Method of anisotropic plasma etching using nonchlorofluorocarbon, fluorine-based chemistry
JP7471492B2 (ja) 炭化タングステン膜の接着性及び欠陥を改善する技法
TW201108324A (en) A method for processing a substrate
CN117116797A (zh) 刻蚀终点的确定方法、装置、电子设备及存储介质
CN101459039B (zh) 等离子体刻蚀的终点监测方法
CN109860030A (zh) 自对准双重图形化的方法
US7166526B2 (en) Method for forming silicide film in semiconductor device
TW379385B (en) In situ BARC and nitride etch process
TW201828360A (zh) 高深寬比蝕刻
CN109166797A (zh) TiN薄膜刻蚀方法
TW394995B (en) Method of using silicon nitride hard mask to dry etch the aluminum copper metal

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees