TW200409328A - Stack semiconductor chip package and lead frame suitable for such a stack package - Google Patents

Stack semiconductor chip package and lead frame suitable for such a stack package Download PDF

Info

Publication number
TW200409328A
TW200409328A TW91134071A TW91134071A TW200409328A TW 200409328 A TW200409328 A TW 200409328A TW 91134071 A TW91134071 A TW 91134071A TW 91134071 A TW91134071 A TW 91134071A TW 200409328 A TW200409328 A TW 200409328A
Authority
TW
Taiwan
Prior art keywords
wire
common
wires
semiconductor
lead
Prior art date
Application number
TW91134071A
Other languages
English (en)
Other versions
TW571420B (en
Inventor
Young-Hee Song
Hai-Jeong Sohn
Ill-Heung Choi
Sung-Ho Hong
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Application granted granted Critical
Publication of TW571420B publication Critical patent/TW571420B/zh
Publication of TW200409328A publication Critical patent/TW200409328A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • H01L23/4951Chip-on-leads or leads-on-chip techniques, i.e. inner lead fingers being used as die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/4826Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01055Cesium [Cs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18165Exposing the passive side of the semiconductor or solid-state body of a wire bonded chip

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Dram (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

0) 0) 200409328 玖、發明譏明 說月應敘明·發明所屬之技術領域、先前技術、内容、實施方式及圖式簡單雙明) 技術領域 本發明係與半導體晶片之封裝技術有關,更明確言之, 係關於設有若干高速輸入/輸出接梢之堆疊晶片封裝件, 以及適用於該堆疊晶片封裝件之一個接線架。 各種半導體積體電路晶片(ic)均可組合成封裝式裝置, 乂便士裝在電路板上。傳統作法是可利用一電連接媒介物 支撑連接在一電路板上之晶片。接線架就是一般常用之電 連接媒介物。 為提高封裝式半導體裝置之佈設密度,可將各半導體Ic 裝設在一接線架之兩側上。傳統式封裝裝置可能係使用— 種含有一印模連接區以及多條導線之接線架。可利用黏著 劑將各個半導體1C晶片黏固在該印模區上,並可利用多條 金屬搭接線和該等導線之間構成電互連關係。然後即可將 該等I C晶片以及各條搭接線以包囊包裹後封裝入一環氧 樹脂外殼内構成一封裝體,以保護各晶片免受外界環境之 損壞。各條導線之外露部份,亦即自該封裝體伸出之導線 部份可做成彎曲形狀以利安裝在一電路板上之處理作業。 晶片堆疊技術之繼續開發,已進步至利用兩個中央電極 墊L 0 C (有導線晶片)型接線架,以提高各種記憶體(例如 DRAMs)之半導體晶片佈設密度。此種封裝件屬於DDP(雙 印模封裝件)蛩封裝件,而且由於利用一接線架,乃可能 再使用多條導線型結構。因此’可能需要比以帶式或PCB(印 200409328 刷電路板)式封裝件所可提供利用之更多輸入及輸出接頭 。此外·,將此等類型裝置應用到高速位元結構之半導體時 就可能受到一些設計條件之限制。 針對此等問題,有些製造廠商曾試圖修改傳統式封裝結 構,以便在一導線架上附加一種P C B或帶狀式導線連接結 構。惟,由於此等導線架製造上之一些難題,成本提高’ 以及其他技術上的限制等因素之影響,以致該等修改結構 並未廣被接受。 例如:X32結構之各種裝置諸如·· 2MX32及4MX32 SRAMs 等,可藉由將X32晶片與TSOP(86個接梢之I/O裝置)或 FBGA技術結合之設計生產之。有些製造廠商可能利用兩 個X 1 6晶片以及一種基板路徑技術與P C B或帶狀導線產製 X32 MCP封裝裝置。但是,尚無任何高速位元裝置(例如X32 裝置)之製造廠商採用兩個X 1 6晶片及一個導線架之結構。 發明内容 本專利申請案附帶申請2001年12月27曰所提出案號為 :2001-0085924號之大韓民國專利申請案之申請優先權’ 該專利申請案之全部内容均已納入本專利申請案列為參 考依據。 本發明某種實施範例以利用一種簡單導線架處理方法 而不須附加PCB或帶狀導線之方式即可提高速位元記憶 體之容量。 其他各種實施範例也可利用傳統式工具提供製造具有 高容量及多位元結構堆疊式封裝裝置之方法’而無須投入 200409328 (3) 發明說明績買 資金增添新設備。 依據本發明某一實施案例,一個堆疊半導體晶片封裝件 可使用一個導線架與第一及第二堆疊晶片耦合。該導線架 可含有第一及第二導線組分別將第一及第二堆疊晶片耦 接至外部連接接頭上。該第一及第二堆疊晶片可設有各自 使用之共用及獨立電極墊。同樣地,第一及第二導線組也 可設有各自使用之共用及獨立導線。該等共用導線和共用 電極墊可供傳送存取及控制信號之需。而該等獨立導線與 獨立電極墊則可供傳送資料信號之需。第一導線組之各條 共用導線可與相對應之第二導線組之各條共用導線互連 ,用以傳導相關之存取或控制信號。各條互連共用導線可 與外部連接接頭中相對應之接頭連接後傳送各自之存取 及控制信號。第一導線組之各條獨立導線及第二導線組之 各條獨立導線可分別單獨與多個外部連接接頭中之不同 接頭連接。第一及第二堆疊晶片,自各條共同導線位置上 觀之,係以背對背相對之對稱關係佈設。 在本發明某一特殊實施範例中,可將兩個記憶體裝置與 兩個L Ο C型導線架配接在一起。此種堆疊封裝方式有助於 提高記憶體之容量與位元結構。例如:可將兩個X 1 6記憶 體裝置堆疊在一起形成一 X3 2封裝裝置。每一半導體晶片 可各自含有彼此之間有鏡射關係之若干共用電極墊。此外 ,在該堆疊中上層及下層各晶片中至少有一些電極墊含有 在該堆疊内以相同次序執行順序信號指派功能。在某一具 體實施例中,可在製作與上層晶片相對應之下層晶片各電 200409328 (4) 發明:釋_: 極墊過程中,利用交替金屬處理方法執行前述電極墊間之 鏡射關係配置。在另一具體實施例中,可能採用導線結合 方法執行各上層和各下層晶片間電極墊之配置作業。依據 另一具體實施例之設計,在同一個堆疊内之多個半導體晶 片係具備相同功能。而在另一具體實施例中,該等晶片則 含有不同功能之多項裝置。 依據本發明之另一具體實施例,一個堆疊式半導體晶片 封裝件可含有多個堆疊設置之半導體晶片,以及一個導線 架。該導線架可包括與各該多個晶片中之晶片相對應之多 個導線組。若干外部連接接頭可在各該晶片與一外部裝置 之間構成電連接。在一特殊具體實施例中,各半導體晶片 係屬中央電極墊型式之結構,各晶片之電極墊係配置於該 等晶體活性表面所形成之中央區域内。各導線組可重疊設 置並可附接在各相關晶片之活性表面上。每一導線組可含 有多條共用及獨立導線。各共用導線及各共用電極墊可用 以傳送進出第一及第二半導體晶片之存取及控制信號。各 該獨立導線及獨立電極墊可用以傳送進出第一及第二半 導體晶片之輸入及輸出資料信號。該等多個導線組中之相 關共用導線可彼此互連後再連接至多個外部連接接頭中 各相關之相同外部連接接頭上。此外,第一堆疊及第二堆 疊中之各半導體晶片可以各條共用導線為軸線,佈設成彼 此背對背之對稱關係。 利用傳統式導線架製作工具即可按照本發明各種具體 實施例之設計作成各種高速位元I C裝置。 200409328 (5) 參閱各項附圖以及下列詳細說明即可對本發明之上述 及其他特點和優點獲致深入之瞭解。應於_明之重點乃是 各附圖所示並非按照實體比例繪製,而且尚有許多本發明 之具體實施範例並未在本說明書中特別說明。 實施方式 圖1係依據本發明某一具體實施例所設計之一種堆疊半 導體晶片封裝件之平面圖’而圖2及圖3所示則係圖1所示 堆疊半導體晶片封裝件平面圖中以虛線2 - 2及虛線3 - 3分 別標示部份之截面圖1。在本具體實施例中,該堆疊式封 裝件1 0 0可能含有設有自該封裝件本體1 0向外伸出之8 6個 外接導線2 0。利用該等外接導線2 0,可將本體1 〇内之一個 半導體1C晶片與各外部電路(圖中未顯示)之間構成電連 接。封裝件本體1〇可包含,例如··由一種EMC(環氧基模 鎢複合劑一Epoxy Molding Compound)形成之一個塑膠本體 。該等外伸導線2 0可包含,例如:鐵合金或鋼合金,各導 線可作成彎曲形狀(例如:海鷗翼形狀),便於將堆疊封裝 件100裝設於一外部裝置(例如:一塊電路板)上。, 參閱圖2,該堆疊封裝件i 〇 〇可能包括一第一半導體晶片 3 0和一第二半導體晶片40。第一晶片30可能被配置在堆叠 内一上方位置,因此可稱之為「上層半導體晶片」。同理 ,第二晶片4 0可能被配置在該堆疊内一下方位置,因此, 可稱之為「下層半導體晶片」之。在某一具體實施例中, 上層及下層晶片可能包含具有相同功能與結構之裝置。在 另其他具體實施例中,則可能包含不同功能之裝置。但吾 200409328 (6) 發明歡明續買丨 人可知,即使上層及下層晶片各含不同功能之裝置,在其 各自之接梢結構方面彼此有關,因而,可能是矸用以集整 在一封裝堆疊件内之裝置。如果上層晶片和下層晶片為相 同類型之裝置,可將該堆疊式封裝件1〇〇稱之為一「DDP 」封裝件。反之,如果上層及下層晶片為具有不同功能時 ,則可將堆疊封裝件1〇〇稱之為一 Mcp(多種晶片封裝件) 〇 在上層及下層晶片之活性表面上,可分別形成多個電極 墊32及42。上層及下層晶片30及4〇可配有機械式支撐物, 與該導線架(例如以鐵合金或銅合金製成者)構成電連接 。該導線架可包含若干外伸導線2 〇,第一導線組5 〇,和第 二導線組6 0。第一及第二導線組5 〇及6 0可能係被包裝在封 裝件本體10之内部,故可稱之為「内部導線」。 第一導線組50可能是由金屬線70將其與上層晶片30之 各電極墊32之間構成電連接。同樣地,第二導線組60也可 由金屬線80將其與下層晶片40之各電極墊42之間建立電 連接。在本具體實施例中,也以金屬線70,80將半導體晶 片30及40與導線組50和60之間建立電連接。在另一具體實 施例中,金屬隆起物互連晶片30及40和導線組50及60。金 屬隆起物(未顯示)可形成於各電極墊32與42上。在此種具 體實施例中,導線組5 0和6 0的尖端部份佈設在並以熱壓方 式將其抵緊該等金屬隆起部份。 參閱圖3,上層晶片30可以第一導線組50為其介面,下 層晶片40可以第二導線組6〇為其介面。在一特殊具體實施 -12- 200409328
明讀買 配置在各自對 晶片電極塾3 2 構。在此一具 可稱之為LOC ⑺ 例中’第一導線組50和第二導線組6〇係分別 應 < 晶片的活性表面上,且可電連結至其各 與42 ’以建構成例如一 L〇c(晶片上導線)結 體實施例中’該導線架和晶片之介面組合 組態。 但,應瞭解者乃是,本發明之適用範圍亦包含非屬L〇c 組態之其他類型之導線架和晶片組合方式。例如:在另一 具體實施例中,上層和下層晶片3〇及4〇二者皆可附著於一 導線架即模墊的兩側,而第一及第二導線組可比照傳統式 導線架之構型配置成自該導線架印模墊向外伸出之方式 。本說明書對該種其他實施例不做詳細說明,以免模糊本 發明具體實施例之主要特點。 再回頭參閱圖2及圖3,位於靠近各晶片活性表面中央之 導線組5 0及6 0部份,可藉由l 〇 C帶7 5及8 5將其附著於各該 活性表面上。如圖所示,第一導線組5 〇係形成於該封裝件 之一個本體區域内並與外伸導線2 〇結合成一整體構件。第 二導線組60可在靠近該封裝件本體1〇外壁之位置處與第 一導線組5 0形成電連接。此項第一及第二導線組5 0及6 0 之電連接可利用傳統方法,例如:焊接,壓縮,結合,回 流等方法形成之。 參閱圖4,在一特殊具體實施例中,其上層及下層半導 體晶片3 0及4 0可包括將電極墊3 2及4 2佈設在各該晶片活 性表面35及45之中央電極塾式晶片。但是’應瞭解者乃是 在其他具體實施例中,也可採用已將電極墊3 2及4 2配置在 -13 - 200409328 發明說明續買 (8) L_—~·—— 各該活性表面週邊之週邊電極墊式之晶片。在此不再詳述 此種週邊電極墊式封裝件之結構。 每一上層及下層晶片30及40得各自含有其共用電極整 32a及42a,以及獨立電極墊32b及42b。上層晶片30之各個 共用電極墊32a得以與其對應之第一導線組50之各共用導 線5 2 a為其介面,而其各個獨立電極墊3 2 b則得以與其對應 之第一導線組50之各獨立導線52b為其介面。同樣地’下 層晶片4 0之各共用電極墊4 2 a得以相對應之第二導線組60 之各共用導線62a為其介面,而其各獨立電極墊42b也得以 相對應之第二導線組6 0之各獨立導線6 2 b為其介面。 各共用電極墊32a及42a與各共用導線52a及6 2a可用以 傳送進出每一上層及下層晶片3 0及40之存取信號及控制 信號。各獨立電極墊32b及42b與各獨立導線52b及62b則可 用以傳送進出每一上層及下層晶片3 0及4 0之資料信號。各 晶片30及40之電力信號也可經由各共用導線傳送。本說明 書中所稱「共用」一詞係指與下層及上層晶片40及3 0相連 接之各共連之電極墊及導線,俾可共同使用可能經由該等 共用互連連接至外伸導線20之相關信號。相對地,「獨立」 一詞係指可供每一上層及下層晶片3 0及4 0使用之各條獨 立或分離之電極墊或導線之互連連接至各外伸導線20之 各個分離之相對接頭之電極墊或導線。 再參閱圖3,各共用電極墊32a及42a可分別在各上層及 下層晶片3 0及4 0之相對應活性表面3 5及4 5上形成。這些上 層及下層晶片共用電極墊之配置應能在如圖3所示封裝# -14- 200409328 (9) 發明說明續頁 内提供相同層次之信號指派。例如,如果各上層及下層晶 片3 0及4 0之形成方式使各電極墊彼此之間形成鏡射關係 者,則當具有鏡射配置關係之各晶片以背對背方式附著在 一起時,上層和下層晶片之共用電極墊32a及42a即可具有 在該封裝件内提供相同順序之信號指派功能。此等具有在 封裝件内提供相同順序信號指派功能之共用電極墊之具 體實施例可以多種方法製成,包括下列說明之任一不同方 法。 首先,參閱圖4,圖中所示係一下層晶片4 0之各個共用 電極墊4 2 a,其電極墊結構與上層晶片者相同。例如,設 若上層晶片30之各電極墊32a係排列成(a) (b) (c) (d) (e) (f) (g)次序,如果採用具有相同電極墊結構之下層晶片時, 該下層晶片4 0之各個共用電極墊4 2 a之排列次序就會變成 (g') (Ο (Ο (cT) (cv) (b、)(ax)。但在本發明之本項具體實施例 中,其下層晶片4 0之各共用電極墊4 2 a的配置則可製作過 程中利用金屬選擇法加以變更。在該項下層晶片製作期間 内,各該共用電極墊連接成可與上層晶片各相對共同電極 墊提供鏡射結構式之信號指派功能。明確言之,在此種具 體實施例中,可將下層晶片之各個共用電極墊按(a~) (bj (〇 (cT) (〇 (Γ) (g\)之順序排列。藉由修改各共用電極墊之 排列順序,即可易於將專供各共用電極墊連接用之共用導 線5 2 a及6 2 a(參見圖3 )連接至相對應之共用外伸導線上。 另一方面,依據圖5所示之另一具體實施例,可將兩組 電極墊32a及32b配置成專供上層晶片30使用之電極墊,並 -15- 200409328 (10) 發明"說明績:買 將類似的兩組電極墊4 2 a及4 2 b配置成專供設於活性表面 上之下層晶片4 0使用之電極墊。而如該晶片是用在上層之 晶片3 0,各電極墊3 2 a及3 2 b可經由金屬線將其與相對應之 各導線之間構成電連接。另一方式是,如果該晶片是用在 下層之晶片,可利用金屬線將電極墊42a及42b連接至各導 線上。此種具體實施例可視為係採用一種線結合方法(與 前述具體實施例所採用之金屬選擇方法不同)實施另一替 代性鏡射式電極墊配置處理。 最後,如圖6所示,可據以製成含有一種可適用於下層 晶片4 0之電極墊配置方式之專用晶片,俾可將上層及下層 半導體晶片之各共用電極墊在封裝件本體内配置成相同 次序。在此種具體實施例中,下層晶片4 0之各電極墊4 2 a 可鏡射上層晶片3 0之各電極墊3 2 a之結構,並可於組合製 程中使用而無須改變電極墊之配置方式。 在此種堆疊晶片封裝裝置中,上層及下層晶片3 0及4 0 可以背對背方式附著在一起,亦即,使各自之活性表面朝 外。例如,圖2及圖3所示,上層晶片3 0之活性表面3 5朝上 ,而下層晶片40之活性表面45朝向下方。參閱圖3中之中 線「90」,上層晶片3 0之大部份係位於該中線之左側,而 下層晶片40之大部份是配置在該中心之右側。晶片30及40 之此種偏位配置方式,可使各共用電極墊32a及42a被配置 在沿循該封裝件本體縱向長度上之大致相同的位置上。 圖7所示係一依據本發明某一具體實施例製成之一種裝 置700之平面圖,可用以形成,例如一種具有一 TSOP(400 -16- 00 200409328 mil X 875 mil)結構,梢距 為〇 · 5釐規格之8 6個接梢 裝置。 發明說明績f
同步DRAM 進一步參閱圖7之範例,其中之 及60-70各條導線
接地),及VDDQ/VSSQ(資料輸出電力/接地)等信號。可將各 獨立導線配置於各共用導線之對面一側。在本具體實施例 中,用以傳送資料信號DQ(M5之各導線可配置在共用導線 一側之曰曰片之一端,而用以傳送資料信號DQ16-31之各導 線可配置在該晶片之另一端。亦即,傳送資料信號DQ0-15 之各條獨立導線可專供連接至上層晶片3 〇之用,而傳送資 料信號DQ16-30之各條獨立導線可連接至下層晶片4〇上。 因而’可將兩片半導體晶片,例如XI6 SDRAM,可依本具 體範例堆疊在一起,以製成一 X32 SDRAM堆疊封裝裝置。 在本範例中,電力信號係由各獨立導線傳送。在另一具體 實施例中,則係利用共用導線傳送至少某些電力信號。 圖8复圖9之平面簡圖,係說明可用以依據本發明若干具 體實施例各上層及下層半導體晶片3 0及4 〇之間建立電介 面之上層及下層導線架。 -17- 200409328 (12) 發明說明續頁
參閱圖8及圖9,上層及下層導線架800及900可含有各自 之共同導線52a及62a。上層導線架800之各條獨立導線52b 及下層導線架900之各條獨立導線62b,可配置成使各條導 線5 2 a及6 2 a有對稱之關係。依據另一具體實施例,可利用 上層導線架以及一個與下層導線架之各獨立導線6 2 b類似 之結構形成若干條仿真導線1 4 0。依據另一具體實施例, 可省略這些仿真導線1 4 0,如圖8中虛線部份所示。同樣地 ,也可在下層導線架上,利用與上層導線架上各獨立導線 52b類似之結構形成若干仿真導線150。而在另一具體實施 例中,則可省略這些仿真導線,如圖9中虛線所示部份。 仿真導線之形成得視用以形成一樹脂封裝件本體(圖中之 輪廓線1 1 0部)。
依據本發明某種具體實施例製成之一種高密度接梢堆 疊裝置可能會有上層及下層晶片向該封裝件結構左側及 右側區域發出對稱偏位現象(由該封裝件本體側面觀之) 。在這種具體實施例中,於該封裝件本體之環氧基噴注及 模鑄製程中如能注意,將可避免發生無效資訊之後果。甚 者,在印模結合處理以及晶片背面部份接著等處理過程中 應保持上層及下層晶片之間的正確對稱關係位置。在一特 殊具體實施例中,可利用上層及下層導線架上某些預定位 址之設置上校準鍵1 2 0及1 3 0對齊上層及下層晶片間之相 對關係位置。
依據本發明諸多具體實施例之設計,可採用一種導線架 方法取得一高速位元記憶體裝置,而無須利用附加之P C B -18- 200409328 (13) 或磁帶。再者,該等導線架上高速位元堆疊裝 可無須像P C B或磁帶處理作業所需要大量增 ,或大量設備投資等提高成本之方式行之。 以上已就本發明各種具體實施例提供圖示 ,雖然使用若干特定名詞,但僅使用其一般詞 並非意在設定限制條。以下特就有本發明適用 請專利事項。 圖式簡單說明 圖1所示係依據本發明某一具體實施例所設 登式半導體晶片封裝件之平面圖β 圖2所示係圖1所示堆疊半導體晶片封裝件 2 - 2所標示部份之截面圖。 圖3所示係圖1所示堆疊半導體晶片封裝件 3 - 3所標示部份之截面圖。 圖4所示係可用於本發明某一具體實施例中 件之一種含有一電極墊結構之半導體晶片之』 圖5所示係可用於本發明某一具體實施例中 件之含有另一種電極墊結構之半導體晶片之2 圖6所示係可用於本發明某一具體實施例中 件之另有某種電極墊結構之半導體晶片之平d 圖7所示係依據本發明某一特殊具體實施例 接頭梢之一種堆疊式封裝件之乎面圖。 圖8所示係依據本發明某一具體實施例中堆 某一上層導線架結構之部份簡單平面圖。 發明說明續買 置之製造也 多處理步驟 L說明,而且 明性含意, 範圍提出申 計之一種堆 圖中以虛線 圖中以虛線 堆疊式封裝 1面圖。 堆疊式封裝 ^面圖。 堆疊式封裝 >圖。 中含有多個 疊封裝件内 -19- 200409328 (14) 發明說鄉_買 圖9所示係依據本發明某一具體實施例中堆疊封裝件内 某一下層導線架結構之部份簡單平面圖。 圖式代表符號說明 100 堆疊封裝件 10 封裝件本體 20 外伸導線 30 第一半導體晶片或上層 40 第二半導體晶片或下層 50 第一導線組 60 第二導線組 32 電極墊 70, 80 金屬線 32a, 42a 共用電極塾 75, 85 LOC帶 35, 45 活性表面 32b, 42b 獨立電極塾 52a 第一導線組之共用導線 52b 第一導線組之獨立導線 62a 第二導線組之共用導線 62b 第二導線組之獨立導線 700 86接梢同步DRAM 800 上層導線架 900 下層導線架 140, 150 仿真導線
-20- 200409328 (15) 120, 130 110 37, 47 發明說明續買 ^ - ' 、、、 , 校準鍵 輪廓線(封裝件本體) 晶片表面
21

Claims (1)

  1. 200409328 拾、申請專利範圍 1. 一種堆疊半導體晶片封裝裝置,包含: 一第一半導體晶片; 一第二半導體晶片,其背側係面對該第一半導體晶 片之背側; 一導線架,用以在第一及第二半導體晶片和外接接 頭之間建立電介面,俾可與外部裝置耦合; 該導線架包含第一及第二導線組,其中該第一導線 組係對第一半導體晶片提供介面,第二導線組係對第 二半導體晶片提供介面; 第一及第二半導體晶片各自含有共用電極墊及獨立 電極塾; 第一及第二導線組也各自含有共用導線及獨立導線 ,且該等獨立導線及該等獨立電極墊係用以傳送各種 資料信號; 第一導線組中至少有一共用導線以及第二導線組中 至少有一共用導線係經由該等複數個外接接頭中之一 共用接頭傳送各種共用信號; 第一導線組之各獨立導線以及第二導線組之各獨立 導線係經由該等外接接頭中之個別相關接頭傳送個別 分離之信號;及 第一及第二半導體晶片係以各共用導線為軸線,按 照彼此對稱之關係佈設。 2. 如申請專利範圍第1項之堆疊封裝件,第一半導體晶片 200409328 申讀專射範園績買: 之各共用電極墊和第二半導體晶片之各共用電極墊係 附著該封裝件内一既定軸線按相同順序排列佈設。 3. 如申請專利範圍第2項之堆疊封裝件,其中該第一半導 體晶片係配置在第二半導體晶片之上方形成上層晶片 及下層晶片,下層晶片之各共用電極墊,從其正面觀 之,包括一裝置方式,使其可與該上層晶片之各共用 電極墊之正面之間發生鏡射效應。 4. 如申請專利範圍第3項之堆疊封裝件,各具有鏡射關係 之共用電極墊係以金屬選擇處理形成。 5. 如申請專利範圍第1項之堆疊封裝件,其中該第一半導 體晶片之背面與第二半導體晶片之背面相互附著在一 起,第一及第二半導體晶片各自含有活性表面,而各 晶片之各電極整均朝向外面。 6. 如申請專利範圍第1項之堆疊封裝件,其中該第一導線 組係位於且附著於第一半導體晶片之一活性表面上; 而第二導線組係位於且附著於第二半導體之一活性表 面上。 7. 如申請專利範圍第6項之堆疊封裝件,其中該第一及第 二半導體晶片各自含有一活性表面,且各自之複數個 電極墊皆分別佈設在該活性表面之中央部份。 8. 如申請專利範圍第1項之堆疊封裝件,另亦備有金屬 線,用以將第一及第二導線組分別與第一及第二半導 體晶片建立電互連。 9 ·如申請專利範圍第1項之堆疊封裝件,另亦含有金屬隆 200409328 申請專莉襄®續頁 起部份,用以第一及第二導線組分別與第一及第二半 導體晶片構成電互連。 10. 如申請專利範圍第1項之堆疊封裝件,其中該第一導線 組另亦含有與第二導線組各條獨立導線結構相當之若 干仿真導線,各仿真導線係配置於與第二導線組各獨 立導線相對應之位置上。 11. 如申請專利範圍第1 0項之堆疊封裝件,其中該第二導 線組另亦含有與第一導線組各獨立導線結構相當之若 干仿真導線,該等仿真導線係配置於與第一導線組各 獨立導線相對應之位置上。 12. 如申請專利範圍第1項之堆疊封裝件,其中該第一及第 二半導體晶片含有一些X 1 6記憶裝置,且該封裝件構 成一 X32裝置。 13. 如申請專利範圍第1項之堆疊封裝件,第一及第二導線 組中至少有若干共用導線係將供電電力信號傳送至第 一及第二半導體晶片上。 14. 如申請專利範圍第1項之堆疊封裝件,其中該第一及第 二半導體晶片具有相同功能及結構。 15. 如申請專利範圍第1項之堆疊封裝件,其中該第一及第 二半導體晶片具有各不相同之功能。 16. —種堆疊半導體晶片封裝件,包括: 複數個堆疊放置之半導體晶片;及 一導線架; 該導線架包含: 200409328 申請專利:尨圍績頁 複數多個導線組,各導線組分別用以與一相對應之 《 半導體晶片建立介面;及 > 複數個外接接頭,用以與一外部裝置之間構成電互連; 各半導體晶片各自包含; 一活性表面,及 在該活性表面中央地區範圍内之表面上設有若干電 極墊; 該等導線組中各導線組各自附著在相關半導體晶片 上,各導線組各自含有共同導線和獨立導線; 各共用導線及共同電極墊係用以將各種存取及控制 信號傳送至各半導體晶片上; 各獨立導線及獨立電極墊係用以將各種資料信號傳 送至各半導體晶片上; 各導線組中至少各有一共用導線係連接至複數個外 接接頭中之一相同外接接頭上; 該複數個堆疊半導體晶片中相對而設之半導體晶片 均係以該等共用導線為軸線,彼此以對稱之關係相對 φ 配置。 17. 如申請專利範圍第1 6項之堆疊封裝件,其中該複數個 半導體晶片中至少有一晶片之各電極墊,從其正面觀 - 之包括若干共用電極墊,可對該等複數個半導體晶片 。 中相對而設之另一半導體晶片發生鏡射功效。 18. 如申請專利範圍第1 6項之堆疊封裝件,其中該等複數 個半導體晶片中各晶片各自包含: 該等複數個電極墊之第一種排列方式,該第一種排 200409328 申請專摩爵·: 列係為該晶片堆疊封裝件中之相關組合件設計:及 該等多個電極墊之第二種排列方式,可替代該第一 種排列方式,該第二種排列係為不同的封裝組合件設 計。 19. 如申請專利範圍第1 6項之堆疊封裝件,其中該複數個 半導體晶片包括各X 1 6記憶體裝置,且該堆疊封裝件 包含一連接至一 X3 2裝置之引線梢輸出配置。 20. —種導線架,可用以對一半導體堆疊封裝件中至少第 一和第二半導體晶片提供介面功能,該導線架包含: 可對第一晶片提供介面之一第一導線組; 可對第二晶片提供介面之一第二導線組;及 複數個外接導線,用以將第一及第二晶片共面連接 至一外部裝置; 該第一及第二導線組包括用以傳送進出第一及第二 晶片之存取信號及控制信號之複數個共用導線; 該第一及第二導線組另亦包括用以傳送進出第一及 第二晶片之資料信號; 第一導線組之各獨立導線組及第二導線組之各獨立 導線係以第一及第二導線組之各共用導線兩側,以對 稱關係彼此對立設置。 21. 如申請專利範圍第20項之導線架,其中該第一導線組 包括在與第二導線組中各獨立導線相對應之位置上設 有複數個仿真導線。 22. 如申請專利範圍第2 1項之導線架,其中該第二導線組 包含在與第一導線組中各獨立導線相對應之位置上設 200409328 申請專利範獄槪 有若干條仿真線。 23. 如申請專利範圍第2 0項之導線架,其中該第一導線組 包括若干縮短之導線設於與第二導線組中各獨立導線 相對應之位置上,且第二導線組也包括若干縮短之導 線於與第一導線組中各獨立導線相對應之位置上。 24. 如申請專利範圍第2 0項之導線架,其中該第一及第二 導線組各自之共用導線彼此連接後並連接至該複數個 外接接頭中之相同共用接頭上。 25. 如申請專利範圍第2 0項之導線架,其中該第一及第二 導線組各有若干導線係與上述複數個半導體晶片構成 電連接,並對各半導體晶片提供機械支撐。 26. 如申請專利範圍第2 0項之導線架,其中各導線包含至 少一銅金導線及一鐵合金導線。 27. —種半導體裝置,包含: 一第一半導體晶片; 在該第一半導體上方有一第二半導體晶片;及 一導線架,將第一及第二半導體晶片以電介面方式 連接至一外部裝置上; 該導線架包括: 一第一組導線,用以連接第一半導體晶片之各電極 墊;及 一第二組導線,用以連接第二半導體晶片之各電極 墊; 該第一組導線包含若干共用導線,用以在該第一半 導體晶片和該外部裝置之間傳送存取及控制信號; 200409328 申請專利範辱續震 該第二組導線,包含若干共同導線,用以在該第二 f 半導體晶片和外部裝置之間傳送存取及控制信號; 第一導線組中至少有一共用導線以及第二導線組中 也有相對應之一共用導線相互連接後可耦合至一共用 外接接頭上; 該第一導線組另亦包含若干條獨立導線,用以傳送 進出該第一半導體晶片之資料信號;及 該第二導線組另亦包含若干條獨立導線,用以傳送 進出該第二半導體晶片之資料信號; _ 第一導線組之各獨立導線與第二導線組之各獨立導 線之間彼此分隔不相連接。
TW91134071A 2001-12-27 2002-11-22 Stack semiconductor chip package and lead frame suitable for such a stack package TW571420B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0085924A KR100447869B1 (ko) 2001-12-27 2001-12-27 다핀 적층 반도체 칩 패키지 및 이에 사용되는 리드 프레임

Publications (2)

Publication Number Publication Date
TW571420B TW571420B (en) 2004-01-11
TW200409328A true TW200409328A (en) 2004-06-01

Family

ID=19717676

Family Applications (1)

Application Number Title Priority Date Filing Date
TW91134071A TW571420B (en) 2001-12-27 2002-11-22 Stack semiconductor chip package and lead frame suitable for such a stack package

Country Status (5)

Country Link
US (1) US6724074B2 (zh)
JP (2) JP2003204035A (zh)
KR (1) KR100447869B1 (zh)
DE (1) DE10261009B4 (zh)
TW (1) TW571420B (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7781873B2 (en) * 2003-04-28 2010-08-24 Kingston Technology Corporation Encapsulated leadframe semiconductor package for random access memory integrated circuits
KR100927608B1 (ko) * 2003-10-09 2009-11-23 삼성에스디아이 주식회사 영상표시장치에 있어서 휘도제어방법 및 장치
DE102004060345A1 (de) 2003-12-26 2005-10-06 Elpida Memory, Inc. Halbleitervorrichtung mit geschichteten Chips
TWI335541B (en) 2004-02-18 2011-01-01 Ibm Grid computing system, management server, processing server, control method, control program and recording medium
FI20041525A (fi) * 2004-11-26 2006-03-17 Imbera Electronics Oy Elektroniikkamoduuli ja menetelmä sen valmistamiseksi
US7371676B2 (en) * 2005-04-08 2008-05-13 Micron Technology, Inc. Method for fabricating semiconductor components with through wire interconnects
US7098073B1 (en) 2005-04-18 2006-08-29 Freescale Semiconductor, Inc. Method for stacking an integrated circuit on another integrated circuit
US7196427B2 (en) * 2005-04-18 2007-03-27 Freescale Semiconductor, Inc. Structure having an integrated circuit on another integrated circuit with an intervening bent adhesive element
US7393770B2 (en) * 2005-05-19 2008-07-01 Micron Technology, Inc. Backside method for fabricating semiconductor components with conductive interconnects
SG130055A1 (en) * 2005-08-19 2007-03-20 Micron Technology Inc Microelectronic devices, stacked microelectronic devices, and methods for manufacturing microelectronic devices
SG130066A1 (en) 2005-08-26 2007-03-20 Micron Technology Inc Microelectronic device packages, stacked microelectronic device packages, and methods for manufacturing microelectronic devices
US7307348B2 (en) * 2005-12-07 2007-12-11 Micron Technology, Inc. Semiconductor components having through wire interconnects (TWI)
US7659612B2 (en) 2006-04-24 2010-02-09 Micron Technology, Inc. Semiconductor components having encapsulated through wire interconnects (TWI)
TWI298198B (en) 2006-05-30 2008-06-21 Advanced Semiconductor Eng Stackable semiconductor package
US7645638B2 (en) * 2006-08-04 2010-01-12 Stats Chippac Ltd. Stackable multi-chip package system with support structure
US8432026B2 (en) * 2006-08-04 2013-04-30 Stats Chippac Ltd. Stackable multi-chip package system
US7622333B2 (en) * 2006-08-04 2009-11-24 Stats Chippac Ltd. Integrated circuit package system for package stacking and manufacturing method thereof
TWI317993B (en) 2006-08-18 2009-12-01 Advanced Semiconductor Eng Stackable semiconductor package
US8642383B2 (en) * 2006-09-28 2014-02-04 Stats Chippac Ltd. Dual-die package structure having dies externally and simultaneously connected via bump electrodes and bond wires
US7759783B2 (en) * 2006-12-07 2010-07-20 Stats Chippac Ltd. Integrated circuit package system employing thin profile techniques
US20090091009A1 (en) * 2007-10-03 2009-04-09 Corisis David J Stackable integrated circuit package
US8307897B2 (en) * 2008-10-10 2012-11-13 Halliburton Energy Services, Inc. Geochemical control of fracturing fluids
JP2011249582A (ja) * 2010-05-27 2011-12-08 Elpida Memory Inc 半導体装置
KR101977145B1 (ko) * 2011-12-27 2019-05-13 에스케이하이닉스 주식회사 멀티 칩 패키지
US9392691B2 (en) * 2014-07-16 2016-07-12 International Business Machines Corporation Multi-stacked electronic device with defect-free solder connection
TWI585924B (zh) * 2015-11-09 2017-06-01 力晶科技股份有限公司 隨機動態記憶體晶片封裝結構
US10373895B2 (en) * 2016-12-12 2019-08-06 Infineon Technologies Austria Ag Semiconductor device having die pads with exposed surfaces
JP7548714B2 (ja) * 2019-03-25 2024-09-10 ローム株式会社 電子装置、電子装置の製造方法、およびリードフレーム

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940008325B1 (ko) * 1991-06-01 1994-09-12 금성일렉트론 주식회사 적층형 반도체 패키지
EP0595021A1 (en) * 1992-10-28 1994-05-04 International Business Machines Corporation Improved lead frame package for electronic devices
JP3290869B2 (ja) * 1995-11-16 2002-06-10 株式会社東芝 半導体装置
KR100186309B1 (ko) * 1996-05-17 1999-03-20 문정환 적층형 버텀 리드 패키지
US5917242A (en) * 1996-05-20 1999-06-29 Micron Technology, Inc. Combination of semiconductor interconnect
US5677567A (en) * 1996-06-17 1997-10-14 Micron Technology, Inc. Leads between chips assembly
JPH10112521A (ja) * 1996-10-04 1998-04-28 Toshiba Corp 半導体装置の製造方法
KR19980048266A (ko) * 1996-12-17 1998-09-15 김광호 리드 프레임을 이용한 적층 칩 패키지
JPH1154693A (ja) * 1997-07-29 1999-02-26 Sanyo Electric Co Ltd 半導体装置
JP3937265B2 (ja) * 1997-09-29 2007-06-27 エルピーダメモリ株式会社 半導体装置
KR100285664B1 (ko) * 1998-05-15 2001-06-01 박종섭 스택패키지및그제조방법
JP2000049278A (ja) * 1998-07-30 2000-02-18 Hitachi Ltd 半導体装置の製造方法
JP2000150766A (ja) * 1998-11-12 2000-05-30 Hitachi Ltd 半導体装置
JP3760647B2 (ja) * 1998-11-18 2006-03-29 東レ株式会社 発砲繊維構造物の製造方法
JP2000156464A (ja) * 1998-11-20 2000-06-06 Hitachi Ltd 半導体装置の製造方法
JP3768744B2 (ja) * 1999-09-22 2006-04-19 株式会社ルネサステクノロジ 半導体装置およびその製造方法
KR100324333B1 (ko) * 2000-01-04 2002-02-16 박종섭 적층형 패키지 및 그 제조 방법
JP2001332684A (ja) * 2000-05-22 2001-11-30 Mitsubishi Electric Corp 樹脂封止型半導体装置及びその製造方法
KR100379600B1 (ko) * 2000-08-14 2003-04-10 삼성전자주식회사 듀얼 칩 패키지의 제조 방법

Also Published As

Publication number Publication date
DE10261009A1 (de) 2003-07-17
US6724074B2 (en) 2004-04-20
JP2009111401A (ja) 2009-05-21
KR20030055832A (ko) 2003-07-04
US20030122239A1 (en) 2003-07-03
KR100447869B1 (ko) 2004-09-08
TW571420B (en) 2004-01-11
JP2003204035A (ja) 2003-07-18
DE10261009B4 (de) 2008-01-17

Similar Documents

Publication Publication Date Title
TW571420B (en) Stack semiconductor chip package and lead frame suitable for such a stack package
US6057598A (en) Face on face flip chip integration
JP5320611B2 (ja) スタックダイパッケージ
JP4072505B2 (ja) 積層型半導体パッケージ
US6476474B1 (en) Dual-die package structure and method for fabricating the same
JP4938017B2 (ja) 半導体積層ダイ/ウェーハの構成およびパッケージング、ならびにその方法
JP3768744B2 (ja) 半導体装置およびその製造方法
JP2634516B2 (ja) 反転型icの製造方法、反転型ic、icモジュール
US20080164605A1 (en) Multi-chip package
US20020088633A1 (en) Multi-chip memory devices, modules and control methods including independent control of memory chips
US7863093B2 (en) Integrated circuit die with logically equivalent bonding pads
JP2005209882A (ja) 半導体パッケージ及び半導体装置
JPH0689962A (ja) 半導体装置
US20070069361A1 (en) Chip package and substrate thereof
KR20020054475A (ko) 반도체 칩 적층 패키지 및 그 제조 방법
US7851899B2 (en) Multi-chip ball grid array package and method of manufacture
JPH05243482A (ja) 半導体集積回路
JPH0322544A (ja) 半導体装置
TW202213163A (zh) 半導體結構
JPH0461152A (ja) 半導体装置
TWI732647B (zh) 半導體封裝件
CN221632558U (zh) 一种叠层存储芯片连接系统及设备
JP3718370B2 (ja) マルチチップ型半導体装置
TWI343106B (en) Back-to-back chip package having multiple wire-bonding connections
TW454280B (en) Multi-chip ball grid array semiconductor package structure

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees