SU980161A1 - Магнитное оперативное запоминающее устройство - Google Patents

Магнитное оперативное запоминающее устройство Download PDF

Info

Publication number
SU980161A1
SU980161A1 SU813259259A SU3259259A SU980161A1 SU 980161 A1 SU980161 A1 SU 980161A1 SU 813259259 A SU813259259 A SU 813259259A SU 3259259 A SU3259259 A SU 3259259A SU 980161 A1 SU980161 A1 SU 980161A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
block
coordinate
address
Prior art date
Application number
SU813259259A
Other languages
English (en)
Inventor
Виктор Григорьевич Романьков
Original Assignee
Предприятие П/Я В-2129
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2129 filed Critical Предприятие П/Я В-2129
Priority to SU813259259A priority Critical patent/SU980161A1/ru
Application granted granted Critical
Publication of SU980161A1 publication Critical patent/SU980161A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Description

(54) МАГНИТНОЕ ОПЕРАТИВНОЕ ЗАПОМИНЙЮЩЕЕ Изобретение относитс  к эапоминакицим устройствам и может быть исполь зовано в многопроцессорных вычислительных системах с общим оперативным запоминающим устройством. Известно запоминающее устройство, содержащее регистры адреса,подключен ные через соответствующие дешифраторы и формирователи адреснозх) тока к координатным обмоткам накопител , разр дные обмотки которого через уси лители воспроизведени  и коммутатор усилителей подключены к входам регистра слова, а через разр дные формирователи - к выходам регистра слова , логический узел, подключенный своими входами к регистрам адреса, а выходами к коммутатору усилителей, узел числа одновременно обрабатываемых слов. Устройство позвол ет, использу  накопитель большой разр дности, вести обмен с устройством-потребителем словами меньшей разр дности. При это увеличиваетс  эффективность использо вани  устройства 1. Однако при обмене словами любой разр дности запоминающее устройство Обрабатывает целиком всё слово накопител  . Кроме того, нёвoз южнo изУСТРОЙСТВО менение разр дности запоминающего устройства в процессе эксплуатации. Наиболее близким по технической Сущности к предлагаемому  вл етс  магнитное оперативное запоминающее устройство, содержащее регистр адреса , выходы которого через координатный .дешифратор и формирователи адресного тока соединены с накопителем, блок перезаписи, блок выбора усилителей , регистр слова, выходы которого через коммутаторы усилителей подключены к выходам усилителей,.разр дные формирователи, блок выбора коор .динатных формирователей, блок выбора разр дных формирователей, дополнительные коммутаторы усилителей и дополнительный регистр слова, входы которого соединены с выходами дополнительных коммутаторов усилителей, входы которых подключены к соответствующим выходам блока выбора усилителей и входом блока выбора разр дных формирователей, выходы которых соединены с входами разр дных формирователей , причем входы блоков выбора координатных формирователей :11Одключены к соответствующим выхоss M регистра адреса и блока перезаписи , а выходы ;оедийены с входами коорлинатНых формирователей. В такте чтени  данное устройство получает кроме адреса слова число одновременно читаемых слов. Блок выбора координатных формирователей на основании данного адреса и числа выбирает нужное количество формирователей . В результате этого будут поданы адресные токи по одной координатной odjviOTKe у и по нескольким координатным обмоткам х,которые выберу в каждом разр де сразу несколько р дом расположенных сердечников.Сигнал с данных сердечников через усилители и коммутаторы усилителей будут занес ны в соответствующие регистры, т.е. будет считано не одно, а, сразу несколько слов, число которых можно мен ть „ В такте записи подаетс  обратный TOf по выбранной координатной обмотке у и разр дные токи записи по соот ветствующим выбранным разр дным обмоткам , т.е. одновременно будет записано в накопитель заданное число р дом расположенных слов. Данное уст ройство можно подключить к одному устройству-потребителю. При увеличении числа устройств-потребителей, например, до двух, необходимо уменьшать частоту обращени  к запоминающему устройству дл  каждого устройства-потребител  в два раза, так как одновременн1-ч1й прием и выполнение команд от каждого устройства-потребите л  данное устройство-прототип не может обеспечить 2. Недостатками этого устройства  вл ютс  невысокое быстродействие и узка  область применени  устройства из-за невозможности выполнени  в одном такте одновременно двух команд, в частности, двух разнотипных команд Цель изобретени  - повышение быст родействи  и расширение области применени  устройства за счет обеспечеНИН выполнени  в одном такте одновременно двух разнотипных команд. Поставленна  цель достигаетс  тем что в магнитное оперативное запоминающее устройство, содержащее первый адресный блок, первый блок местного управлени , формирователи токов считывани  до координате х, формирователи токов считывани  по координате у, формирователи токов записи, формирователи разр дных токов, усилители считывани , блоки выбора формирователей разр дных токов, коммутаторы , регистры числа и накопитель входы которого подключены соответственно к выходам формирователей то ков считывани  по координатам X и 3 формирователей токоз записи и формирователей разр дных токов, а выходы к входам усилителей считывани , вход формирователей разр дных токов соединены с выходами первого коммутатора , входы которого подключены к выходам блоко.в выбора формирователей разр дных токов, первые входы которых соединены с выходами регистров числа , одни из входов которых подключе-, ны к выходам второго и третьего коммутаторов , первые входы последних соединены с выходами усилителей считывани , вторые входы второго коммуfTaTopa и первого блока выбора формирователей разр дных токов подключены к одному из выходов первого адресного блока, управл ющие входы которого и первого регистра числа, а также один из управл ющих входов первого коммутатора подключены к из выходов первого блока местного управлени ,- введены четвертый, п тый и шестой коммутаторы, второй адресный блок, второй блок местного управлени , аналогичный Первому блоку местного управлени , и блок приоритета, причем , выходы четвертого, п того и шестого коммутаторов соединены соответственно со входами формирователей токов считывани  по координатам х и .у и входами формирователей токов записи , один из выходов второго адресного блока подключен к вторым входам второго блока выбора формирователей разр дных токов и третьего коммутатора , управл ющие входы второго адресного блока и второго регистра числа и другой управл ющий вход первого коммутатора подключены к одним из выходов второго блока местного управлени , управл ющие входы четвертого, п того и шестого коммутаторов и блока приоритета соединены с другими выходами блоков местного управлени , другие выходы адресных блоков подключены к входам четвертого, п того и шестого коммутаторов и входам блока приоритета , выходы которого соединены с входами блоков местного управлени . Блок приоритета содержит схемы сравнени , элемент НЕ, элемент ИЛИ, элементы И и генератор импульсов, выход которого подключен к первому входу первой схемы сравнени  и входу элемента НЕ, выход которого соединен с первым входом второй схемы сравнени , входы элемента ИЛИ подключены соответственно к выходам, третьей, четвертой и п той схем сравнени , а выход соединен с первыми входами элементов И, вторые входы которых соединены соответственно с вторыми входами первой и второй схем сравнени , входы третьей, четвертой и п той схем сравнени  и вторые входы первой и второй схем сравнени   вл ютс  входами блока, выходами которого  вл ютс  выходы элементов И, первой и второй схем сравнени , генератора импульсов и элемента НЕ.
На фиг. 1 изображена структурна  схема магнитного огГеративного- запоминающего устройства; на фиг. 2 структурна  схема блока приоритета; на фиг. 3 - электрическа  схема накопитеЛ .
Магнитное оперативное запоминающее устройство (фиг. 1) содержит первый 1 и второй 2 адресные блоки, первый 3 и второй 4 блоки местного управлени . Блок 1 содержит первый регистр 5 адреса по координате х, первый регистр 6 гщреса по координа (ге у, первый дешифратор 7 адреса по координате х, первый дешифратор 8 адреса по координате у и блок 9 выбора усилителей считывани .
Устройство также содержит формирователи 10 токов считывани  по координате у, формирователи 11 токов записи, формирователи 12 разр дных , токов, первый коммутатор 13, первый 14 и второй 15 блоки выбора формирователей разр дных токов, усилители 16 считывани , формирователи 17 токов считывани  по координате х, второй 18 и третий 19 коммутаторы, первый 20 и второй 21 регистры числа, накопитель 22. Блок 2 содержит второй регистр 23 адреса пб координате X, второй регистр 24 адреса по координате у, второй дешифратор 25 адреса по координате у, второй дешифратор 26 адреса по координате х, блок 27 выбора усилителей считывани , чётвертый 28, п тый 29 коммутаторы, шестой коммутатор 30, имеющийвход 31, и блок 32 приоритета.
Устройство имеет входы.33 и 34, выходы 35-37, входы 38-40, выход 41. Блок 32 имеет выходы 42 и 43. Блок 32 содержит (фиг. 2) первую 44, вторую 45, третью 46, четвертую 47 и п тую 48 схемы сравнени , элемент НЕ 49, элемент ИЛИ 50, элементы И.51 к 52f генератор 53 импульсов. Накопитель 22 (фиг. 3) содержит двухсторонние матрицы 54, по одной на разр д. Сердечники 55 и 56 в каждой из сторон матриц ориентированы соосно и развернуты на 90. Сердечники накопител  22 пронизывают S координатных обмоток 57 по координате х, с помощью которых накопитель 22 подключен к выходам формирователей 9 6 координатных обмоток 58 по координате у, с помощью которых накопитель 22 подключен к выходам формирователей 10 и 11 и по С. в каждом разр де разр дных обмоток 59, которые могут выполн тьс  как совмещенными, как изображено на фиг. 3, так и раздельными дл  сигналов чтени  и дл  сигналов записи. Разр дные обмотки 59 с.помощью сй зей 60 подключены к входам усилителей 16, а t: помощью св зей 61 к выходам формирователей 12, Выбранные в накопителе обмотки (62- /
66) и выбранные сердечники (67-72) изображены утолщенными лини ми.
Устройство работает следующим образом .
Входы блоков 1 и 3 и выходы 35 и 5 36 устройства подключаютс  к первому устройству-потребителю, входы блоков 2 и 4 и выходы 37 и 41 - к второму устройству-потребителю.
10 Генератор 53 вырабатывает импу |Ьсы , длительность которых, равна одному такту работы устройства. Длительность паузы между импульсами равна одному такту работы устройства. Данные импульсы по выходу 42 блока 32 через блок 3 и далее по Ьыходу 35 устройства выдаютс  в первое устройство-потребитель. Отсутствие на выходе 35 сигнала свидетельствует, например, о разрешении уст .ройству-потребителю выдавать команду , Считать , а наличие на выходе 35 сигнала - команду ,Записать,Кроме этого, через эле 1ент НЕ 49 данные импульсы по выходу 43 блока 32 через блок 4 и далее по выходу 41 выдаютс  во второе устройство-потребитель. Второе, устройство-потребитель принимает инверсные сигналы генератора 53, В результате этого, если, например, первое устройство-потребитель получает разрешение выдать команду Считать , то второе устройство-потребитель в это врем  получает разрешение выдавать команду Записать,
5 По входам блока 1 устройство получает код адреса слова в накопителе, например, слова, разр ды которого составл ют сердечники, аналогичные сердечнику 70, а по входу блока 3,
0 например, команду Считать и сигнал обращени  от первого устройства-потребител . По входам 38 и 39 устройство получает код адреса ело-. ва в накопителе, например, слова,
5 разр ды которого составл ют сердечник 1 , аналогичные сердечнику 69, по входу 34 - слово дл  записи в накопи|тель 22, по входу 40 - команду За .писать и сигнал обращени  от втоQ рого устройства-потребител . На основании данных команд блок 3 выдает в блок 32 единичный уровень, указывающий о приеме блоком команды Записать . Данные уровни поступают
е соответственно на вторые входы схем 44 и 45. На первый вход схемы 44 в это врем  поступает нулевой уровень сигнала от генератора 53 (отсутствие сигнала). Схема 44 выдает нулевой уровень--сигнала, указывающий о нес0 равнении поступающих на его входы сигналов,т.е. об отсутствии нарушени  в выдаче команды первЕви устройством-потребителем . На первый вход схемы 45 в это врем  с элемента

Claims (2)

1.Авторское свидетельство СССР № 526019, кл. G 11 С 11/00, 1974.
2.Авторское свидетельство СССР № 647742, кл. G 11 С 11/00, 1976
5 (прототип).
J7
вз
.-II
SU813259259A 1981-03-11 1981-03-11 Магнитное оперативное запоминающее устройство SU980161A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813259259A SU980161A1 (ru) 1981-03-11 1981-03-11 Магнитное оперативное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813259259A SU980161A1 (ru) 1981-03-11 1981-03-11 Магнитное оперативное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU980161A1 true SU980161A1 (ru) 1982-12-07

Family

ID=20947225

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813259259A SU980161A1 (ru) 1981-03-11 1981-03-11 Магнитное оперативное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU980161A1 (ru)

Similar Documents

Publication Publication Date Title
GB2091008A (en) A semiconductor memory
JPH04311897A (ja) アドレスデコーダ及び半導体記憶装置
US3215992A (en) Coincident current permanent memory with preselected inhibits
SU980161A1 (ru) Магнитное оперативное запоминающее устройство
US4479180A (en) Digital memory system utilizing fast and slow address dependent access cycles
SU809350A1 (ru) Запоминающее устройство
US2904778A (en) Intelligence storage equipment
US3346847A (en) Magnetic memory system
SU951401A1 (ru) Запоминающее устройство
SU799001A1 (ru) Запоминающее устройство
SU1509908A1 (ru) Устройство дл контрол ЦВМ
SU498647A1 (ru) Накопитель магнитного оперативного запоминающего устройства
SU507897A1 (ru) Запоминающее устройство
SU600739A1 (ru) Счетное устройство,сохран ющее информацию при перерывах питани
RU1800481C (ru) Устройство дл управлени динамической пам тью
US3296595A (en) Delayed synchronous memory selection device
US5542063A (en) Digital data processing system with facility for changing individual bits
SU1215137A1 (ru) Запоминающее устройство с коррекцией информации
SU572846A1 (ru) Блок управлени дл запоминающего устройства
SU1644225A1 (ru) Оперативное запоминающее устройство
RU2101784C1 (ru) Способ записи информации в запоминающее устройство на магнитных сердечниках и запоминающее устройство на сердечниках
JPH0757459A (ja) 半導体メモリ
SU942140A1 (ru) Оперативное запоминающее устройство
SU378948A1 (ru) Запоминающее устройство
SU478307A1 (ru) Устройство дл управлени процессом