SU957213A1 - Устройство дл анализа неисправностей ЭВМ - Google Patents

Устройство дл анализа неисправностей ЭВМ Download PDF

Info

Publication number
SU957213A1
SU957213A1 SU813235994A SU3235994A SU957213A1 SU 957213 A1 SU957213 A1 SU 957213A1 SU 813235994 A SU813235994 A SU 813235994A SU 3235994 A SU3235994 A SU 3235994A SU 957213 A1 SU957213 A1 SU 957213A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
information
trigger
Prior art date
Application number
SU813235994A
Other languages
English (en)
Inventor
Юрий Петрович Рукоданов
Владимир Николаевич Никифоров
Владимир Борисович Путилов
Иван Григорьевич Макеев
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU813235994A priority Critical patent/SU957213A1/ru
Application granted granted Critical
Publication of SU957213A1 publication Critical patent/SU957213A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  функционировани  систем передачи данных, в состав которых вход т ЭВМ, а также дл  анализа причин возникновени  неисправностей и анализа последствий, к которым приводит возникновение неисправности.
Известно устройство дл  фиксации сбоев, содержащее регистр пам ти, элементы ИЛИ, группу элементов И, дешифратор , счетчик, выходной регистр, реле времени, элемент НЕ, генератор импульсов и формирователь tl
Недостатком устройства  вл етс  то, что фиксаци  неисправности происходит только в момент возникновени  сбо , не фиксируютс  сигналы, предшествующие сбою, что затрудн ет анализ причин, привод щих к сбою, п также не фиксируетс  работа ЭВМ или З11ачительной системы после возникновени  сбо , так как некоторые виды сбоев или неисправностей исзтрава ютс  1ти корректируютс .
Наиболее близким к предлагаемому  вл етс  устройство дл  анализа причин , неисправности ЭВМ, содержащее последовательные сдвиговые регистры, дл  записи поступающих с определенной частотой управл ющих сигналов, параллельные сдвиговые регистры дл  залнсн с определенной частотой выждных сигналов регистров, сшсфонизирукшше переключатели , с помощью которых устанавливает10 с  режим залнсн ниформадни в регистры либо режнм вывода информации на регистра , н устройство дл  визуальтай индикации содержимого регистров С2.
Недостаток устройства состоит в том,

Claims (1)

  1. 5 что запись информации происходит только до по вленн  сигнала о сбое, в то врем  как некоторые виды сбоев или неисправностей исправл ютс  нпн корректируютс  контрольной аппаратурой. За20 пнсь нвформаини пронсходит только с определенной частотой (днскр етной), что не позвол ет наиболее полно использовать информалнонный объем сдвиговых 3957 регистров. Устройство производит запоминание информашш по сигналу любого . сбо , даже случайного, и требуетс  вмешательство оператора дл  того, чтобы привести устройство в исходное состо ние . Указанные недостатки ограничивают функциональные возможности устройства. Цель изобретени  -расширение функциональных возможностей устройства за счете запоминани  .состо ни  ЭВМ-до сбо  и после него с последующим многократным воспроизведением,; Поставленна  цель достигаетс  тем, что в устройство дл  анализа -неисправностей ЭВМ, содержащее блок индикации, первы и второй блоки пам ти, первый и второй коммутаторы, причем выходы первого и второго коммутаторов подключены к информшшош ым входам соответственно первого и второго блоков пам ти, первые группы информационных входов первого и второго коммутаторов  пвл ют- с  группой информационных входов устройства , введены группа формирователей импульсов, элемент ИЛИ, генератор импульсов , счетчик времени, счетчик импуль сов, дешифратор, первый и второй триггеры , первый и второй элементы И, первый и второй элементы И.-НЕ, первый и вгорой переключатели, причем группа информационных входов устройства соедииена с входами группы формирователей импульсов, выходы которых соединены с соответствующими входами элемента ИЛИ выход элемента ИЛИ соединен с входом синхронизации генератора импульсов и входом синхронизации счетчика времени, выход счетчика времени соединен с первым входом первого переключател , выход первого элемента И соединен с тактовым входом первого блока пам ти, вы ход второго элементаТ соединен с такто вым входом второго блока пам ти и со счетным входом счетчика импульсов, выходы которого соединень с входами дешифратора , выход которого соединен с единичньгм входом первого триггера, единичный выход которого соединен с управл юцоЕМИ входами п.ервого и второго коммутаторов , нулевой выход первого триггера соединен с первыми входами первого и второго элементов И-НЕ, выходы которых соединены с первыми входами соотзетственно первого и второго элементов И, вход начальной установки устройства соединен с вторым входом первого переключател , выход которого соединен с установогкым входом счетчика импульсов с нулевым входом первого триггера и с единичным входом второго триггера, нуевой и единичный вызсоды которого соеинены с вторы входами соответственно первого и второго элементов И-НЕ, ход сигнала ошибки устройства соединен с нулевым входом второго триггера и с установочным входом счетчика времени , выход генератора импульсов соединен с вторыми входами первого и второГО элементов И, вход которого переключател  подсоединен к шине логического нул , а выход соединен с входом установки режима генератора импульсов, группа информационных выходов первого блока пам ти соединена с второй группой информационных входов второго коммутатора, группа информационных выходов второго ° пам ти соединена с второй группой информационных входов первого коммута Р « с информационными входами бло- . ка ищщкации. На фиг. 1 представлена структурна , схема предлагаемого устройства; на . фиг, 2 - вариант счетчика времени. . .Устройство дл  анализа неисправное одержит блок 1 индикации, который может в частном случае представл ть собой многолучевой осцилло « первый и второй блоки 2 и 3 представл ющие собой п параллель: ° параллельных цепей буДет определ ть число контролируемых сигналов ЭВМ, а длина цепей (количество разр дов сдвигового регистра) будет определ ть объем информации, хранимой в запоминающем устройстве, к ин(}у5рмационным входам блоков пам ти 2 и 3 подключены соответственно первый и второй коммутаторы 4 и 5, причем при подаче на управл ющие входы коммутаторов 4 и 5 потенциала логического нули коммутаторы 4 и 5 пропускают информацию с информационных входов устройства на информационные входы блоков пам ти. При подаче на управл ющие входыкоммутаторов 4 и 5 потенциала логической единицы выходы блока 2 пам ти через коммутатор 5 подключаютс  к входам блока 3 пам ти, а выходы блока 3 пам ти через коммутатор 4 подключаютс  к входам блока 2 пам ти. Устройство содержит также группу формирователей 6 импульсов и элемент ИДИ 7, служащие дл  выделени  импуль . са из переднего фронта какого- ибо входного сигнала, счетчик 8 иг шульсов, дешифратор 9, первый триггер 10, первый элемент И-НЕ 11., второй элемент И-НЕ 12, второй триггер 13, счетчик . 5 . -9 14 времени, первый элемент И 15, второй элементИ ,16, генератор 17 импуль сов, служащие дат  управлени  работой устройства, первый переключатель 18 и второй переключатель 19, задающие режим работы устройства, вход 2О начальной установки устройства и вход 21 сигнала ошибки устройства. Счетчик 14 времени, один из вариантов вьшолнени , структурной схемы кото рого представлен на фиг. 2, содержит генератор 22, делитель 23, элемент НЕ 24, элемент И 25, вход сигнала ошибки 26, вход синхронизашш 27 и выход 28. До прихода сигнала об ошибке, счетчик .. 14 времени находитс  в следующем сост  нки. На выходе делител  23 присутст вует уровень логической единицы, кото .рый после инвертора 24 запирает генератор 22, запреща  его генерацию и запрешает прохождение импульсов с входа 27 на выход 28. После поступлени  сигнала об ошибке на вход 26 счетчика 14 времени делитель 23 обнул етс ,на выходе его по вл етс  логический ноль, который пройд  инвертор 24 разрешает работу генератора 22 и открывает элемент И 25 пропуска  импульсы с входа 27 на выход 28. После заполнени  делител  23 и по влени  на его выходе логической еди- ницы, генератор 22 останавливаетс  и элемент И 25 аахфежает дальнейшее прохождение импульсов с входа 27 на выход 28 счетчика 14 времени. Устройство работает следующим образом . До прихода сигнала об ошибке устройство находитс  вследующем начальном состо нии (это начальное состо ние может быть задано специальным сигналом начальной установки, который подаетс  н вход 20 начальной установки устройства) первый триггер 1О находитс  в нулевом состо нии, второй триггер 13 в единичном состо нии. Потенциал, cни Iaeмый с едшшчно1Ю выхода первого триггера 10, включает первый и второй коммутаторы 4 к 5 таким образом, что информационные сигналы от группы информационных входов устройства поступают на информационные входы блоков 2 и 3 пам ти . Однако сдвигаюшие импульсы поступают только на тактовый вход первого блока 2 пам ти, так как положительный потенциал с нулевого выхода первого триггера 10 и положительный потенциал с единичного выхода второго триггера 13 образуют на выходе второго элемен3 .4 та И-НЕ 12 запрещающий (нулевой) потенциал, преп тствующий прохождению сдвиговых импульсов от генератора 17 к второму блоку 3 пам ти. Сдвиговые импульсы от генератора 17 импульсов поступают на тактовый вход первого блока 2пам ти потому, что на втором входе первого элемента И-НЕ 11 присутствует потенциал логического нул , следовательно на втором входе первого элемента И 15 будет потенциал логической единицы и импульсы, от генератора 17 импульсов будут поступать на тактовый вход первого блока 2 пам ти. Таким образом в этот период времени информаци  будет записыватьс  только в первый блок 2 пам ти. В момент прихода сигнала об ошибке или сбое на вход 21 сигнала ошибки устройства второй триггер 13 перебрасываетс  этим сигналом в нулевое состо ние, тем самым переключаетс  поступление сдвигакшщх импульсов с первого блока 2 пам ти на второй блок 3пам ти, так как закрьгааетс  первый элемент И 15 и открываетс  второй элемент И 16. Информаци  начинает записыватьс  только во второй блок 3 пам ти . Импульсы с выхода второго элемента И 16 начинают поступать также на счетный вход счет.чика 8 импульсов. Счетчик 8 импульсов подсчитывает количество записанных во второй блок 3 пам ти бит информации. Дешифратор 9 оп- . редел ет момент полного заполнени  второго блока 3 пам ти и в этот момент переключает в единичное состо ние перьвьгй триггер 10, который в свою очередь подает нулевой потенциал на первый и второй элементы И-НЕ 11 и 12, блокиру  действие второго триггера 13, а также переключает первый и второй коммутаторы 4 и 5 таким -образом, чтобы выходы первого блока 2 пам ти подключаютс  через коммутатор 5 к входам второго блока 3 пам ти подключаютс  через коммутатор 4 ко входам блока 2 пам ти. Информаци  начинает циркулировать по кольцу и по вл етс  возможность на блоке 1 индикации просмотреть периодически пoвтqp ю8цyюc  картину до момента сбо  и реакцию ЭВМ после сбо . Генератор 17 шлпульсов вырабатывает последовательность сдвигающих импульсов в двух возможных режимах в зависимости от попоженЕ  второго переключател  19, В первом режиме генератор 17 импульсов вырабатывает импульсы, частота повторени  которых определ етс  дискрете входной информации. Это обеспечиваетс  следующим образом. Фермирователи 6 импульсов вырабатывают импульсы из передних фронтов входных сигналов . Выходы фйрмирователей 6 импульсов объединены элементом ИЛИ 7. Сиг . нал с выхода э емента ИЛИ 7 поступает на Вход синхронизации генератора 17 импульсов, синхронизиру  его по фазе и подстраива  по частоте. Если например на информационных входах устройства будет посто нно присутствовать логический нуль или логическа  единица, то генератор 17 импульсов будет генерировать частоту, установленную предыдуншм периодом входного сигнала. При по виеНИИ сигналов на информацио1шых входах устройства генератор снова подстроитс  по фазе и частоте под период входного сигнала. Вторым режимом работы генератора 17 импульсов  вл етс  режим умножени  частоты входного сигнала. Вторым режимом работы генератора 17 импульсов  вл етс  режим умножени  частоты входного сигнала. Таким образом устройство при первом режиме работы 17 генератора позвол ет записывать дискрет входной информации в соответствукшшй разр д сдвиговых регис ров на которых построены блоки 2 и 3 пам ти. Этим режимом максимально используете объем пам ти. При втором режиме рабо ты генератора 17 импульсов каждый дискрет входной информапкн записьгааетс в несколько разр дов сдвигового репастра . Число этих разр дов будет совпадать с коэффициентом умножени  частоты генератора 17 импульсов. При этом режиме работы в блоках 2 и 3 пам ти запоминаетс  меньшее количество информации , но по вл етс  возможность дл - анализа во времени различных сигналов, т.е. можно будет провести динамический анализ ситуаций, предшествутощих сбойно ситуации и реакции ЭВМ на сбойную ситуацию . При помощи первого переключател  18 можно установить два воэмож Ных режима начальной установки. При первом режиме начальной установки сигнал начальной установки, определ нзвщий момент начала записи, подаетс  извне и поступает на вход 2О начальной установки устройства. Переход из режима непрерьганой записи входных сигналов в режим юздикации происходит при поступлешш сигнала об ошибке на вход 21 сигнала омгбки устройства. Во режиме начальной установки сигнал-о начальной установке будет поступать с выхода счетчика времени. Таким образом, применение предда;aeMoro устройства позвол ет расширить функциональные возможности в част  анализа причин возникновени  неисправности ЭВМ, позвол ет записывать информацию о состо нии ЭВМ как до по влени  сбо , так и -после него. Устройство позвол ет запис тать логические уровни входных и выходных сигналов от ЭВМ в режиме внешней синхронизации, а также оценивать временные характеристики входных сигналов в режиме умножени  частоты. Формула изобретени  Устройство дл  анализа неисправностей ЭВМ, содержащее блок индикации, первый и второй блоки пам ти, первый и второй коммутаторы, причем выходы первого и второго коммутаторов подключены к информационным входам соответственно первого и второго блоков пам ти, первые группы информационных входов первого и второго коммутаторов 5ШЛ5ПОТ- с  группой информационных входов устройства , отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет запоминани  состо ни  ЭВМ до сбо  и после него с последующим многократным воспроизведением , в устройство введены rpyima формирователей импульсов, элемент ИЛИ, генератор импульсов, счетчик времени , счетчик импульсов, дешифратор, первый и второй триггеры, первый и второй элементы И, первый и второй элементы И-НЕ, первый и второй переключатели , причем группа информационных входов устройства соединена с входами группы формирователей импульсов, выходы которых соединены с соответствующими входами элемента. ИЛИ, выход элемента ИЛИ соединен с входом синхронизации генератора импульсов и входом синхронизации счетчика времени, выход счетчика времени соединен с первьпд входом пфвого переключател , выход первого элемента И соединен с тактовым входом первого блока пам ти, выход второго элемента И соединен с тактовым входом второго блока пам ти и со счетным входом счетчика импульсов , выходы которого соединены с входами дешифратора, выход которого соединен с единичным входом первого триггера , единичный выход которого соедтш н с управл ющими входами первого и вторюго коммутаторов, нулевой вькод первого триггера соединен с первыкга вхо90 дами первого и второго элементов И-НЕ выходы которых соединены с первыми вхоиало соответственно первого и второго элементов И, вход начальной установки устройства соединен с вторым входом первого переключател , выход которого соединен с установочным входом счетчика импульсов, с нулевым входом первого триггера и с единичным входсж второго триггера, нулевой и единичный выходы которого соедзаснены с вторыми входами соответственно первого и второго элементов И-НЕ, вход сигнала ошибки устройства соединен с нулевым входом второго триггера и с установочным входом счетчика времени, выход генератора импульсов соединен с вторыми входами первого и второго элементов И, вход 3 второго: перекпючагел  поасредвнен к шине логического «yha, а соединен с входом установки режима генератора импульсов, группа внфорлацвонных выходов блока пам ти соедииена с второй группой инфо1вла1Шонных входов второго кс 1мзгтатора, группа информационных выходов втсфого блока пам ти соедииена с второй группой информацвоа ных входов первого к А мутатора в с и формапи жными входами блока шщшсацни. Источники внфqf IaIШH, пршштые во внимание при экспертизе 1.Авторское сйидрге ьство СССР Nf 601695, кпГаОбР 11/00, 1978. 2,За вка Японии № 53-30579, кл. Ui Об F 11/ОО, 1978 (прототт).
    2В .
    г7
    0vt.2
SU813235994A 1981-01-15 1981-01-15 Устройство дл анализа неисправностей ЭВМ SU957213A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813235994A SU957213A1 (ru) 1981-01-15 1981-01-15 Устройство дл анализа неисправностей ЭВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813235994A SU957213A1 (ru) 1981-01-15 1981-01-15 Устройство дл анализа неисправностей ЭВМ

Publications (1)

Publication Number Publication Date
SU957213A1 true SU957213A1 (ru) 1982-09-07

Family

ID=20938708

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813235994A SU957213A1 (ru) 1981-01-15 1981-01-15 Устройство дл анализа неисправностей ЭВМ

Country Status (1)

Country Link
SU (1) SU957213A1 (ru)

Similar Documents

Publication Publication Date Title
US5222065A (en) Device for generating measuring signals with a plurality of redundantly provided sensors
SU1109073A3 (ru) Устройство дл контрол синхросигналов
SU957213A1 (ru) Устройство дл анализа неисправностей ЭВМ
SU962958A1 (ru) Устройство дл обнаружени сбоев синхронизируемой цифровой системы
SU1125628A1 (ru) Устройство дл обнаружени сбоев синхронизируемых дискретных блоков
RU2058679C1 (ru) Устройство для контроля и резервирования информационной системы
SU1075394A1 (ru) Устройство дл контрол цифровых блоков
SU1667280A1 (ru) Устройство дл контрол и резервировани информационно-измерительных систем
SU960826A1 (ru) Устройство дл контрол цифровых блоков
SU1024922A1 (ru) Устройство дл контрол неисправностей
SU1111168A1 (ru) Устройство дл формировани и регистрации сигналов неисправности
SU1020829A1 (ru) Устройство дл контрол логических узлов
SU1084801A1 (ru) Устройство дл индикации отказов в резервированных системах
SU1585833A1 (ru) Устройство дл контрол синхронизма воспроизведенных сигналов
SU1134940A1 (ru) Устройство дл контрол блоков синхронизации
SU1541763A1 (ru) Коммутатор дл переключени резервных генераторов
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1104696A1 (ru) Трехканальна мажоритарно-резервированна система
SU1249591A1 (ru) Запоминающее устройство с самоконтролем
SU1068938A1 (ru) Микропрограммное устройство дл управлени каналами ЭВМ
SU1397917A1 (ru) Двухканальное устройство дл контрол и восстановлени процессорных систем
SU1042217A1 (ru) Мажоритарно-резервированное устройство
SU1269141A1 (ru) Устройство дл контрол логических блоков
SU1206780A1 (ru) Устройство дл умножени частоты на код
SU1166115A1 (ru) Устройство дл контрол цифровых блоков