SU1206780A1 - Устройство дл умножени частоты на код - Google Patents

Устройство дл умножени частоты на код Download PDF

Info

Publication number
SU1206780A1
SU1206780A1 SU833604346A SU3604346A SU1206780A1 SU 1206780 A1 SU1206780 A1 SU 1206780A1 SU 833604346 A SU833604346 A SU 833604346A SU 3604346 A SU3604346 A SU 3604346A SU 1206780 A1 SU1206780 A1 SU 1206780A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
counter
Prior art date
Application number
SU833604346A
Other languages
English (en)
Inventor
Михаил Дмитриевич Генкин
Андрей Павлович Кириллов
Геннадий Федорович Пешков
Олег Борисович Скворцов
Original Assignee
Институт Машиноведения Им.А.А.Благонравова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Машиноведения Им.А.А.Благонравова filed Critical Институт Машиноведения Им.А.А.Благонравова
Priority to SU833604346A priority Critical patent/SU1206780A1/ru
Application granted granted Critical
Publication of SU1206780A1 publication Critical patent/SU1206780A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Устройство относитс  к области вычислительной техники и может быть использовано в вычислительных системах и системах автоматического управлени  дл  преобразовани  данных в частотно-импульсном коде. Целью изобретени   вл етс  расширение функциональных возможностей путем обеспечени  контрол  заправильностью функционировани  устройства. Устройство содержит генератор тактовых импульсов, два управл емых делител  частоты, счетчик, два триггера, четыре элемента И, элемент ИЛИ и элемент с трем  устойчивыми состо ни ми (по выходу) 1 ил. 9 ю о Од 00

Description

«
Изобретение относитс  к области вычислительной техники и может быть использовано в вычислительных системах и системах автоматического упралени  дл  преобразовани  данных в частотно-импульсном коде.
Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  контрол  ,за пра вильносГтью функционировани  устройства .
На чертеже показана функциональна  схема устройства.
Устройство дл  умножени  частоты на код содержит генератор 1 тактовых импульсов, управл емый делитель 2 частоты, счетчик 3, регист 4, управл емый делитель 5 частоты, выход которого  вл етс  выходом 6 уройства , информационный вход 7 кото го соединен с входом управлени  записью регистра 4 и входом обнулени  счетчика 3, счетный вход которого сединен с выходом управл емого делител  2 частоты, управл ющие входы кторого соединены с шиной 8 задани  коэффициента умножени , информа- ционньй вход управл емого делител  частоты соединен с выходом генератора 1 тактовых импульсов и информационным входом управл емого делител  б частоты, управл ющие входы которого соединены с выходами разр дов регистра 4, входы разр дов которого соединены с выходами разр дов счетчика 3. Устройство дл  умножени  частоты на код содержит также триггеры 9 и 10, элементы И 11-14, элемент ИЛИ 15 и элемент с трем  устойчивыми состо ни ми (по выходу),, выход которого соединен с выходом 17 вида ошибки устройства дл  умножени  частоты на код, входы 7 и -18 начальной установки которого соединены соответственно с первым входом элемента И 11 и первы входом элемента И 13, второй вход которого соединен с пр мым выходом триггера 9, выходом 19 наличи  ошибки устройства и входом элемента 16 с трем  устойчивьми состо ни ми (по выходу), другой вход которого соединен со счетным входом триггера 9 и пр мым выходом триггера Ю, нулевой вход которого соединен с нулевым входом триггера 9 и выходом эле мента ИЛИ 15, первый вход элемента И 14 соединен с выходом управл емо
делител  2 частоты, а второй вход элемента И 14 соединен с вторым входом элемента И 11, инверсным выходом триггера 9 и первым входом элемента И 12, выход которого соединен с единичными входами триггеров 9 и 10, второй вход элемента И 12 соединен с выходом переноса счетчика 3.
Устройство дл  умножени  частоты на код работает следующим образом.
Входной частотный сигнал подаетс  на вход 7, а код, на который следует умножить частотный сигнал, подаетс  на шину 8. Каждый импульс на входе 7 обеспечивает по заднему фронту сброс счетчика 3 в нулевое состо ние . После этого счетчик 3 начинает заполн тьс  импульсами с выхода управл емого делител  2 частоты, на вход которого подаютс  импульсы от генератора 1 тактовых импульсов. Если частота импульсов на выходе генератора 1 тактовых импульсов равна f, то частота импульсов на входе счетчика 3 равна , где N - коэффициент делени  управл емого делител  2 частоты, который определ етс  кодом, поданным на шину 8. Таким образом, за врем  между импульсаьот, поступающими на вход 7 в счетчике 3 будет накоплен код К f T/N, где Т - период импульсов на входе 7, . При поступлении следующего
импульса на вход 7 по его переднему фронту код из счетчика 3 переписываетс  в регистр 4. Управл емый делитель 5 частоты обеспечивает деление частоты импульсов f на К, на выходе 6 устройства формируетс  сигнал с частотой f-v/K fon Если период импульсов на входе 7 измен етс , то обеспечиваетс  соответствующее изменение и выходного сигнала, однако дл  нормального функционировани  необходимо , чтобы К не превьшало 2, где М - разр дность счетчика 3. Кроме того, период импульсов на входе 7 должен быть больше, чем период импульсов на выходе управл емого делител  2 частоты. Если эти услови  не выполн ютс , устройство не будет правильно функционировать. Контроль за правильностью функционировани  осуществл етс  следующим образом. В исходном состо нии триггеры 9 и 10 сброшены и на их инверсных выходах сигналы логической единицы. При по влении импульсов на выходе управл емого делител  2 частоты они проход т на нулевые входы триггеров 9 и 10, подтвержда  их состо ние. При. поступлении входного импульса по счетному входу переключаетс  триггер 10 от импульса, проход щего через элемент И 11. Если на вход 7 поступ т два. импульса, а на выходе управл емого делител  частоты 2 импульсов не будет, триггер 10 установитс  в нулевое состо ние, а триггер 9 в единичное состо ние, на выходе 19 по витс  единичный логический сигнал наличи  ошибки, KOTopbtft откроет элемент 16, на выходе которого по витс  нулевой логический сигнал, свидетельствук ций что частота импульсов на входе 7 выш допустимой. Если частота импульсов на входе 7 меньше допустимой, произойдет переполнение счетчика 3, и импульсом с его выхода переноса будет обеспечена установка триггеров 9 и 10 в единичное состо ние, что также приведет к по влению сигнала наличи  ошибки на выходе 19, причем вид ошибки в этом случае индицируетс  в виде единичного логического сигнала на выходе 17.
Возврат устройства в исходное состо ние возможен только при подаче импульса на вход 18, что позвол ет надежно зафиксировать наличие сбо  в работе устройства. .

Claims (1)

  1. Формула изобретени 
    Устройство дл  умножени  частоты на код, содержащее два управл емых делител  частоты, счетчик, регистр и генератор тактовых импульсов, выход которого соединен с информационными входами первого и второго управл емых делителей частоты, управл - Ю1цие входы первого управл емого делител  частоты соединены с шиной задани  коэффициента умножени  уст- ройства, а выход подключен к счетному входу счетчика, выходы разр дов кото
    рого соединены с входами разр дов регистра, вход управлени  записью которого соединен с входом обнулени  счетчика и информационным входом устройства, а выходы разр дов подключены к управл ющим входам второго управл емого делител  частоты, выход которого соединен с информационным выходом устройства, о т л и- ч-ающеес  тем, что, с целью расширени  функциональных возможностей путем обеспечени  контрол  за правильностью функционировани  устройства, в него введены два триггера , четыре элемента И, элемент ИЛИ и элемент с трем  устойчивыми состо-.  ни ми, выход которого соединен с выходом вида ошибки устройства, первый вход первого элемента И соединен с
    информационным входом устройства, счетный вход первого триггера соединен с пр мым выходом второго триггера и первьм входом элемента с трем  устойчивыми состо ни ми, второй
    вход которого соединен с пр мым выходом первого триггера и выходом наличи  ошибки устройства, выход второго элемента И соединен с .единичными входами первого и второго триггеров,
    вход начальной установки устройства подключен к первому входу третьего элемента И, выход которого соединен с первым входом элемента ИЛИ, второй вход третьего элемента И соединен с пр мым выходом первого триггера , выход первого управл емого дели- тел  частоты соединен с первым входом четвертого элемента И, второй вход которого соединен с вторым входом первого элемента И, инверсным выходом первого триггера и первым входом второго элемента И, второй вход которого соединен с выходом i переноса счетчика, выход четвертого элемента И соединен с вторым входом элемента ИЛИ, выход которого подключен к нулевым входам первого и вто- рого триггеров.
    Редактор В. Иванова
    Составитель В, Березкин
    Техред 3.Палий Корректор А. Обручар
    87U/50 Тираж 673Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Филиал ППП Патент, г. Ужгород, ул. Проектна , 4
SU833604346A 1983-06-10 1983-06-10 Устройство дл умножени частоты на код SU1206780A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833604346A SU1206780A1 (ru) 1983-06-10 1983-06-10 Устройство дл умножени частоты на код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833604346A SU1206780A1 (ru) 1983-06-10 1983-06-10 Устройство дл умножени частоты на код

Publications (1)

Publication Number Publication Date
SU1206780A1 true SU1206780A1 (ru) 1986-01-23

Family

ID=21068082

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833604346A SU1206780A1 (ru) 1983-06-10 1983-06-10 Устройство дл умножени частоты на код

Country Status (1)

Country Link
SU (1) SU1206780A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
The Radio and Electronic Engineer, 1969, v. 38, № 6, p.334- 335. Авторское свидетельство СССР № 580555, кл. G 06 F 7/68, 1976. *

Similar Documents

Publication Publication Date Title
SU1206780A1 (ru) Устройство дл умножени частоты на код
SU1720028A1 (ru) Многоканальный фазометр
SU1188759A1 (ru) Дифференцирующее устройство
SU1013952A1 (ru) Цифровой умножитель частоты следовани импульсов
SU1121675A1 (ru) Устройство дл контрол последовательности периодических сигналов
SU1543407A1 (ru) Устройство дл контрол последовательности прохождени сигналов
RU1803915C (ru) Устройство дл умножени частоты
SU1751737A1 (ru) Устройство дл синхронизации вычислительной системы
SU921093A1 (ru) Пересчетное устройство
SU1656512A1 (ru) Генератор рекуррентной последовательности с самоконтролем
SU1485223A1 (ru) Многоканальное устройство для ввода' информации
US5483648A (en) Circuit for determining the arrival times of control signals supplied to microprocessors
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
RU1798718C (ru) Устройство дл измерени частоты
SU1723562A1 (ru) Цифровой измеритель отношени временных интервалов
SU1356226A1 (ru) Устройство дл контрол кодов с "посто нным весом
SU1016786A1 (ru) Устройство дл контрол логических блоков
SU792249A1 (ru) Устройство восстановлени информации
SU1226455A1 (ru) Микропрограммное устройство управлени
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
SU949823A1 (ru) Счетчик
RU1793545C (ru) Преобразователь код - широтно-импульсный сигнал
SU1288687A1 (ru) Цифровой дискриминатор
SU1472908A1 (ru) Устройство дл контрол распределител импульсов
SU982001A1 (ru) Устройство дл умножени частоты