SU1226455A1 - Микропрограммное устройство управлени - Google Patents

Микропрограммное устройство управлени Download PDF

Info

Publication number
SU1226455A1
SU1226455A1 SU843815415A SU3815415A SU1226455A1 SU 1226455 A1 SU1226455 A1 SU 1226455A1 SU 843815415 A SU843815415 A SU 843815415A SU 3815415 A SU3815415 A SU 3815415A SU 1226455 A1 SU1226455 A1 SU 1226455A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
inputs
address
Prior art date
Application number
SU843815415A
Other languages
English (en)
Inventor
Генрих Николаевич Афанасьев
Игорь Васильевич Волков
Виктор Яковлевич Порецкий
Галина Ивановна Шестакова
Original Assignee
Предприятие П/Я Г-4088
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4088 filed Critical Предприятие П/Я Г-4088
Priority to SU843815415A priority Critical patent/SU1226455A1/ru
Application granted granted Critical
Publication of SU1226455A1 publication Critical patent/SU1226455A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  квЭчис- лительной технике. Цель изобретени  - сокращение объема оборудовани . Это достигаетс  за счет введени  в устройство счетчика, коммутатора адреса, распределител  синхроимпульсов , элемента ИЛИ, элемента И, элемента И-НЕ и двух элементов задержки с соответствующими функциональными св з ми между ними и известными блоками устройства. Вновь введенные блоки позвол ют достигнуть противогоночного эффекта. 3 ил. ю О) ( ел сд

Description

1
Изобретение относитс  к вычислительной технике.
Цель изобретени  - сокращение; оборудовани .
На фиг . 1 приведена функциональна схема предлагаемого микропрограммного устройства управлени } на фиг.2 .фрагмент структуры второго блока па фиг.З - функциональна  схема распределител  синхроимпульсов.
Микропрограммное устройство управлени  (фиг.1) содержит первый блок 1 пам ти, первый счетчик 2, регистр 3 микрокоманд, коммутатор 4 адреса, второй счетчик 5, второй блок 6 пам ти, дешифратор 7,, группу 8 элементов И, первый и второй элементы ИЛИ 9 и 10, распределитель 11 синхроимпульсов, элемент И 12, элемент И-НЕ 13, первый и второй элементы ft и 15 задержки, синхро- вход 16 устройства, вход 17 начальной установки устройства, вход 18 условий устройства, синхровходы 19 и 20, выход 21 устройства.
На фиг,2 обозначены адрес А  чейки блока 6, а также код В услови , код С адреса перехода и код Д опроса, причем индекс i обозначает принадлежность к i микрокоманде, а индекс ij - к j-му по исходному пор дку опроса условию в i-и микрокоманде .
Фрагмент а соответствует микрокоманде с трем  провер емыми услови ми , а фрагмент 6 - той же микрокоманде после перепрограммировани  с целью увеличени  числа провер е- ней условий до четьфех,причем вводима  дополнительно проверка с кодами В и С  вл етс  второй по пор дку опроса, а i-n - относительный адрес перехода в резервную зону пам ти.
Распределитель 11 синхрош 1пуль- сов (фиг.З) содержит элемент И-НЕ 2 к элемент И 23.
Устройство работает следующим образом.
В исходном состо нии счетчики
2и 5 и регистр 3 обнулены сигналов с входа 17 начальной установки устройства . Сигналом с входа 19 из первого блока 1 считываетс  в регистр
3перва  микрокоманда, соответствующа  нулевому состо нию счетчика 2. При этом код микрооперации с выхода регистра 3 микрокоманд поступает
на выход 21 устройства, а код адре10
15
20
25
264552
са  чейки с выхода регистра 3 - на первый информационный вход коммутатора 4 адреса.
По нулевому содержанию второго 5 счетчика 5 определ етс  исходна   чейка второго блока 6, в которую, в частности, занесен код опроса .10. При указанном коде опроса единичный сигнал с выхода второго блока 6 через второй элемент ИЛИ 10 и элемент 14 задержки, предназначенный дл  устранени  гонок, поступает на управл ющий вход распределител  11 синхроимпульсов, разрецй  прохождение очередного синхросигнала с входа 20 устройства на разрешающий вход .второго счетчика 5, а нулевой сигнап с выхода второго блока 6 через элемент И 12 поступает на управл ющий вход коммутатора 4 адреса, разреша  прохождение кода адреса  чейки с второго выхода регистра 3 микрокоманд на установочный вход второго счетчика 5. Таким образом обеспечи.ваетс  занесение во второй счетчик 5 кода адреса первой  чейки, соответствующей первой микрокоманде. По этому адресу с выхода второго блока 6 считываетс  код первого провер емого услови . Согласно этому коду дешифратор 7 подает единичный сигнал на первый вход соответствующего элемента И группы 8.
В случае выполнени  соответствующего услови  сигнал с входа 18 условий вызывает срабатывание элемента И группы 8 и образование единичного сигнала на выходе первого элемента ИЛИ 9, разрешающего прохождение синхроимпульса с входа 28 через введенный с целью устранени  гонок элемент 15 задержки и элемент И-НЕ 13 на разрешающий вход первого счетчика 2. При этом код адреса перехода с выхода второго блока 6 заноситс  в первый счетчик 2, чем обеспечиваетс  условный переход устройства в заданное состо ние.
Одновременно единичный сигнал с выхода первого элемента ИЛИ 9, во- первых, подаетс  на вход элемента И 12, обеспечива  тем самым нулевой уровень на управл ющем входе коммутатора 4 адреса и, во-вторых, поступает через второй элемент ИЛИ 10 и 55 элементJ4 задержки на управл ющий вход распределител  11 синхроимпульсов . Благодар  этому обеспечиваетс  занесение во второй счетчик 5 ново30
35
40
45
50
Э
го кода адреса, содержащегос  в новой микрокоманде.
В случае, если провер емое условие не выполн етс , разрешающий вхо счетчика 2 блокируетс , а дальнейша работа устройства зависит от кода опроса.
При коде -опроса 00 нулевой сигнал на выходе второго блока 6 вызывает установление нулевого уровн  на управл ющем входе распределител  11, блокирующего разрешающий вхо второго счетчика 5 и разрешающего прохождение синхроимпульса с входа 20 устройства на счетный вход счетчика 5.
При этом содержание счетчика 5 увеличиваетс  на единицу, чем обеспечиваетс  опрос следующего по пор дку услови .. При невыполнении второго услови  аналогичным образом происходит переход к третьей  чейке и т.д. до последнего относ щегос  к данной микрокоманде услови , которому соответствует  чейка с кодом опроса 10. При коде опроса 10 счетный вход второго счетчика 5 блокирован ввиду единичного сигнала на выходе второго блока 6.
При этом состо ние второго счетчика 5 не измен етс  до прихода на счетньш вход первого счетчика 2 очередного управл ющего сигнала с входа 16 устройства, что вызывает увеличение содержимого счетчика 2 на единицу и, следовательно, переход к следующей по пор дку микрокоманде, заносимой далее в регистр 3 микрокоманд . При этом новый код адреса через коммутатор 4 заноситс  во второй счетчик 5 очередным синхроимпульсом , поступающим с входа 20 устройства через распределитель 11 синхроимпульсов.
При коде опроса 11 (соответствующем непоследовательному переходу к следующей по пор дку опроса группе  чеек, относ щихс  к данной микрокоманде) и невыполнении провер емого услови  на первом и второ входах элемента И 12 устанавливаютс  соответственно единичный и нулевой уровни, при этом элемент И 12 срабатывает и переключает коммутатор 4 адреса в положение, при котором на установочный вход второго счетчика 5 поступают младшие разр ду кода выхода-второго блока 6. При этом во второй счетчик 5 очередным
264554
синхроимпульсом с входа 20 заноситс  код адреса первой  чейки в следующей по пор дку опроса группе  чеек второго блока 6,относ щейс  к дан5 ной микрокоманде. В последнюю по пор дку опроса  чейку последней относ щейс  к данной микрокоманде группы  чеек заноситс  код опроса 10. В случае, если в микрокоманде
10 провер етс  одно условие, ему также соответствует код опроса 10. При этом работа устройства аналогична случаю последней проверки дл  микрокоманд с несколькими провер емыми
)5 услови ми.
Противогоночньй эффект от введени  элементов 14 и 15 задержки дос-. тигаетс  при выполнении условий I 1 и t -лТ ,где L , - врем 
2Q задержки, обеспечиваемое элементами 14 и 15 соответственно; 1 - длительность синхроимпульса, поступающего с входа 20, д1 - врем  установлени  многоразр дного кода на выходе вто
25 рого блока 6.

Claims (1)

  1. Формула изобретени 
    Микропрограммное устройство управлени , содержащее первый и второй блоки пам ти, регистр микрокоманд , первый счетчик, дешифратор, группу элементов И и первый элемент ИЛИ, причем адресный вход и
    выход первого блока пам ти подключены соответственно к выходу первого счетчика и информационному входу регистра микрокоманд, выход микроопераций которого соединен с выходом устройства, выход дешифратора соединен с первыми входами элементов И группы, вторые входы и выходы которых соединены соответственно с входом условий устройства и входами первого элемента ИЛИ, входы сброса первого счетчика и регистра микрокоманд подключены к входу начальной установки устройства, синхровход регистра микрокоманд и счетный вход
    первого счетчика подключены соответственно к первому и второму синхро- входам устройства, о т л и ч а ю- щ е е с   тем, что, с целью сокращени  оборудовани , оно содержит
    второй счетчик, коммутатор адреса, распределитель синхроимпульсов, второй -элемент ИЛИ, элемент И, элемент И-НЕ и два элемента задержки.
    причем первый и второй информационные входы, управл ющий вход и выход коммутатора подключены соо тветст- венно к адресным выходам, регистра микрокоманд и второго блока пам ти, выходу элемента И и установочным входам второго счетчика, вход сброса , счетный и разрешающий входы и выход которого соединены соответственно с входом начальной установки устройства, первым и вторым выходами распределител  синхроимпульсов и адресным входом второго блока пам ти, выходы кода условий, первый и второй выходы опроса которого соединены соответственно с входом дieши,фpaтopa,
    первым входом второго элемента ИЛИ и пр мым входом элемента И,-инверсный вход которого соединен с выходом первого элемента ИЛИ, с первым входом элемента И-НЕ и вторым входом второго элемента ИЛИ, выход которого через первый элемент задержки соединен с первым входом распределител  синхроимпульсов, второй вход которого соединен с третьим синхровходом устройства и через второй элемент задержки с вторым входом элемента И-НЕ, выход которого соединен с разрешающим входом первого счетчика, установочный вход которого соединен с адресным выходом второго блока пам ти.
    Ф«г.2 Редактор Т. Кугрышева
    Составитель Логачева
    Техред В.Кадар Корректор И. Эрдейи
    2134/48 Тираж 671 Подписное ВНИНПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35,. Раушска  наб., д, 4/5
    7роизводственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна ,4
SU843815415A 1984-10-19 1984-10-19 Микропрограммное устройство управлени SU1226455A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843815415A SU1226455A1 (ru) 1984-10-19 1984-10-19 Микропрограммное устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843815415A SU1226455A1 (ru) 1984-10-19 1984-10-19 Микропрограммное устройство управлени

Publications (1)

Publication Number Publication Date
SU1226455A1 true SU1226455A1 (ru) 1986-04-23

Family

ID=21147855

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843815415A SU1226455A1 (ru) 1984-10-19 1984-10-19 Микропрограммное устройство управлени

Country Status (1)

Country Link
SU (1) SU1226455A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Майоров С.А., Новиков Т.Н. Принципы организации цифровых машин. Л.: Машиностроение, 1974, с. 215. Авторское свидетельство СССР № 1005050, кл. G 06 F 9/22, 1983. *

Similar Documents

Publication Publication Date Title
SU1226455A1 (ru) Микропрограммное устройство управлени
SU1203526A1 (ru) Устройство дл контрол микропрограммного блока управлени
SU813432A1 (ru) Устройство дл контрол микро-пРОгРАММНОгО ABTOMATA
SU970367A1 (ru) Микропрограммное управл ющее устройство
SU1084792A2 (ru) Микропрограммное управл ющее устройство
SU1288697A1 (ru) Устройство дл отработки временных интервалов
SU1267415A1 (ru) Микропрограммное устройство управлени
SU1341651A2 (ru) Устройство дл формировани гистограммы
SU1381503A1 (ru) Микропрограммное устройство управлени
SU1430959A1 (ru) Устройство дл контрол хода микропрограмм
SU1236483A1 (ru) Устройство дл контрол цифровых блоков
SU1238071A1 (ru) Микропрограммное устройство управлени
SU1255997A1 (ru) Устройство дл контрол и управлени
SU1325476A1 (ru) Микропрограммное устройство дл контрол и управлени
SU1543407A1 (ru) Устройство дл контрол последовательности прохождени сигналов
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1136161A1 (ru) Микропрограммное управл ющее устройство
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU1206780A1 (ru) Устройство дл умножени частоты на код
SU1345340A1 (ru) Счетный элемент с контролем
SU1352627A1 (ru) Многофазный тактовый генератор
SU1310836A1 (ru) Устройство дл моделировани работы вычислительной системы
SU1198525A1 (ru) Устройство дл отладки программ
SU1226474A2 (ru) Устройство дл сопр жени с датчиками
SU1416977A1 (ru) Устройство дл определени показателей надежности объектов