SU1238071A1 - Микропрограммное устройство управлени - Google Patents

Микропрограммное устройство управлени Download PDF

Info

Publication number
SU1238071A1
SU1238071A1 SU843811400A SU3811400A SU1238071A1 SU 1238071 A1 SU1238071 A1 SU 1238071A1 SU 843811400 A SU843811400 A SU 843811400A SU 3811400 A SU3811400 A SU 3811400A SU 1238071 A1 SU1238071 A1 SU 1238071A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
group
output
input
micro
Prior art date
Application number
SU843811400A
Other languages
English (en)
Inventor
Юрий Яковлевич Пушкарев
Дмитрий Васильевич Полонский
Original Assignee
Особое Конструкторское Бюро "Юг" Головного Монтажно-Технологического Управления "Юг" Центрального Научно-Производственного Объединения "Каскад"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Особое Конструкторское Бюро "Юг" Головного Монтажно-Технологического Управления "Юг" Центрального Научно-Производственного Объединения "Каскад" filed Critical Особое Конструкторское Бюро "Юг" Головного Монтажно-Технологического Управления "Юг" Центрального Научно-Производственного Объединения "Каскад"
Priority to SU843811400A priority Critical patent/SU1238071A1/ru
Application granted granted Critical
Publication of SU1238071A1 publication Critical patent/SU1238071A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых вычислительных системах и терминальной аппаратуре. Цель изобретени  - повьрение достоверности функционировани  за счет устранени  помех при переводе от одного к другому микротактам. Устройство содержит блок пам ти микрокоманд , регистр микрокоманд, блок модификации адреса, генератор импульсов, элемент И и группу из п-1 элементов И (п 1, 2, 3). Новым дл  устройства  вл етс  соединение первого уп- .равл ющего выхода группы i-x управ - л ющих выходов (, 2,...п) регистра микрокоманд с первым управл ющим выходом группы i-x управл ющих выходов устройства, с первым уста- новочным входом группы i-x установочных входов .регистра микрокоманд, с первым инверсным входом группы i-x инверсных входов элемента И и с первыми инверсными входами группы из п-1 элементов И, каждый ()-й управл ющий выход регистра микрокоманд соединен с пр мым входом i-ro элемента И группы из п-1 элементов И, с. (i+l)-M инверсным входом элемента И и с (i+l)-ми инверсными входами всех последующих после i-ro элементов И группы из п-1 элементов Hj выход каждого I -го элемента И группы из п-1 элементов И соединен с (i+l)-M управл ющим выходом группы управл ющих выходов устройства и с (i+l)-M установочным входом группы i-x установочных входов регистра микрокоманд ,, тактируюпщй вход которого соединен с выходом генератора импульсов. Это позвол ет устранить помехи при переходе от одного к другому микро- .тактам. 3 ил. с: с (Л Ю со СХ5

Description

Изобретение относитс  к автоматике и вычислительной технике, в частности к микропрограммным устройствам управлени , и может быть использовано в цифровых вычислительных системах , а также терминальной аппаратуре.
Цель изобретени  - повышение достоверности функционировани  за счет устранени  помех при переходе от одного к другому микротактам.
На фиг. 1 изображена схема устройства; на фиг. 2 - схема блока модификации адреса; на фиг. 3 - временна  диаграмма работы устройства.
Многопрограммное устройство управлени  содержит блок 1 пам ти микрокоманд , регистр 2 микрокоманд, блок 3 модификации адреса, генератор 4 тактовых импульсов, элемент И 5, группу из п-1 элементов 6 И (п 1, 2, 3,...) вход 7 начальной установки , группу входов 8 условий, группу выходов 9 кода операции и группу управл ющих выходов 10.
Блок 3 модификации адреса, схема которого приведена на фиг. 2, содержит регистр 11 адреса, дешифратор 12, группу элементов И 13, элемент ИЛИ 14.
На фиг. 3 обозначены: врем  считывани  (Г из блока 1 пам ти микрокоманд , импульсы 15 на выходе генератора 4 тактовых импульсов, сигнал 16 на входе 7 начальной установки устройства , сигнал 17 на выходе элемента И 5, сигналы 18, 19 и 20 на первом, п том и двенадцатом управл ющих выходах 10 устройства соответственно, код 2 микр окоманды на выходах блока 1 пам ти микрокоманд и код 22 регистра 2 микрокоманд, соответственно, код 23 адреса на выходе блока 3 модификации адреса.
Микропрограммное устройство управлени  работает следующим образом.
Дл  приведени  устройства в исходное состо ние подаетс  сигнал 16, в результате чего регистр 2 микрокоманд и регистр 11 адреса устанавливаютс  в О. По нулевому адресу А1 (см. поз. 23) из блока 1 пам ти микрокоманд считываетс  перва  микрокоманда Ml (см. поз. 21). Формат каждой микрокоманды: поле адреса, поле переходов, поле управлени , пиле микроопераций.
Если содержимое пол  переходов равно нулю - переход к следующей микрокоманде осуществл етс  безусловно.
В этом случае единичным сигналом с выхода дешифратора 12 открываетс  первый элемент И 13 и на информациок- ный вход младшего разр да регистра 11
адреса поступает младший разр д адресного пол  микрокоманды.
При условном переходе по ненулевому коду в поле переходов дешифратор 12 подключает на информационный
вход младшего разр да регистра 11 адреса сигнал услови  с одного из входов 8 устройства. Так как содержимое регистра 2 микрокоманд равно нулю, то нулевые сигналы присутству;ют также на выходах всех элементов И 6, в результате чего вырабатьгоает- с  сигнал 17. По единичному сигналу 17 поле управлени  микрокоманды Ml записываетс  в регистр 2 микрокоманд
(см. поз. 22). По заднему фронту сигнала I7 в регистр I1 адреса записываетс  адрес А2 Следующей микрокоманды .
В операционной части указываетс  код микрооперации, которую выполн ют операционные схемы, управл емые данным микропрограммным устройством управлени . Операционна  часть поступает на группу операционньпс выходов 9
устройства. В управл ющей части задаетс  набор микроприказов, при выдаче которых осуществл етс  выполнение операции, указанной в операционной части. Например, дл  выполнени  занесенной в регистр 2 микрокоманды Ml необходимы три микротакта. Причем в течение первого, второго и третьего микротактов единичный сигнал должен присутствовать, например, на первом,
п том и двенадцатом управл ющих выходах ГО устройства соответственно. В силу этого на первом, п том и двенадцатом управл ющих выходах регистра 2 микрокоманд присутствуют единичные сигналы, а на остальных - нулевые . Единичный сигнал 18 закрывает все элементы И 6 и присутствует в течение первого микротакта на первом, управл ющем выходе 10 устройства.
По импульсу 15 при наличии единичного сигнала 18 на первом установочном входе устанавливаетс  в О первый управл ющий разр д регистра 2 микрокоманд, открыва  тем самым все
элементы И 6. Но так как первый, второй и третий элементы И 6 закрыты нулевыми сигналами с управл ющих выходов регистра 2 микрокоманд, единичный сигнал 19 вырабатываетс  на выходе четвертого элемента И б и поступает на п тый управл ющий выход IО устройства.При этом все последующие элементы И b закрыты единичным сигналом с п того управл ющего выхода регистра 2 микрокоманд.
По следующему импульсу 15 аналогично устанавливаетс  в О п тый управл ющий разр д регистра 2 микрокоманд , в результате чего четвертый элемент И 6 закрываетс , а единичный сигнал 20 вырабатываетс  на выходе одиннадцатого элемента И 6 и поступает на двенадцатый выход 10 устройства . По очередномуимпульсу 15 устанавливаетс  в О двенадцатый разр д регистра 2.микрокоманд и сигнал 20 принимает нулевое значение,
Так как на всех выходах регистра 2 микрокоманд присут твуют нулевые сигналы - вьфабатываетс  сигнал. 17, По сигналу 17 поле управлени  считанной из блока 1 пам ти микрокоманды М2 записываютс  в регистр 2 микрокоманд (см. поз о 21 и 22), а в регистр 11 записываетс  сформированный адрес микрокоманды МЗ (см, поз, 23),
На фиг о 3 показано выполнение микрокоманды М2, состо щей, например, из двух микротактов, при этом в течение первого микротакта вырабатываетс единичный сигнал 19, а во втором - сигнал 20 о .

Claims (1)

  1. Формула изобретени 
    Микропрограммное устройство управлени , содержащее блок пам ти микрокоманд , регистр микрокоманд, генератор тактовых импульсов, группу из п-1 элементов И, где п - .количество градаций, длительностей микроприказов , элемент И и блок модификации адреса, содержащий регистр адреса, причем выходы регистра адреса соединены с адресн ыми входами блока пам ти микрокоманд, m выходов пол  микрооперации которого соединены с первог по т-й информационными входами регистра микрокоманд, где m - разр дность кода микроопераций, вход сброса адреса блока пам ти микрокоманд.
    которого соединен с входом сброса регистра адреса и подключен к входу начальной установки устройства, группа выходов кода микроопераций регистра микрокоманд  вл етс  группой выходов кода операций устройства i-й .выход пол  управлеЩ1  регистра микрокоманд (i , п соединен с пр мым входом j-ro элемента И группы (j 1, (п-1)), первый выход пол  управлени  регистра микрокоманд подключен к первому управл ющему выходу группы устройства выход j-ro элемента И группы подключен к i-му улравл к цему выходу группы устройства,выход элемента И соединен с входом запнсн регистра микрокоманд, вход синхронизации которого соединен с выходом генератора тактовых импульсов, отличающеес  тем, что, с целью повы- щени  достоверности функционировани  за счет устранени  помех при переходе от одного к другому микротактам, в блок модификации адреса введены дешифратор, группа элементов И и элемент ИЛИ, причем j-й выход пол  управлени  регистра микрокоманд соединен с J-M инверсным входом с первого по (п-1)-и элементов И группы и с J-M инверсным входом элемента И, выход которого соединен с синхровходом регистра адреса, первый выход пол  управлени  регистра микрокоманд соединен с (т+1)-м информационным входом регистра микрокоманд, К-й инфор- мационный вход которого (К (т+2, п) соединен с выходом j-ro элемента И группы, выходы пол  провер емых логических условий блока пам ти микрокоманд соединены с входами дешифратора , р-й выход которого соединен с первым входом р-го элемента И групга лока модификации адреса, где р I, L, L - количество анализируемых условий , второй вход которого подключен к р-му входу логических условий устройства, выходы элементов И группы блока модификации адреса соединены с входами элемента ИЛИ, выход которого соединен с информационным входом младшего разр да регистра адреса, информационные входы старших разр дов которого соединены с выходами пол 
    1238.071
    999 10 10 10
    ЁТТП
    ВВ 8
    фиг. /
    1 J
    h-r
    Редактор М. Товтин
    фие-У
    Составитель Во Ланцов
    Техред М.Ходанич Корректор В.Бут га
    Заказ 3292/49 . Тираж 671 Подписное
    ВНИШИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
SU843811400A 1984-11-05 1984-11-05 Микропрограммное устройство управлени SU1238071A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843811400A SU1238071A1 (ru) 1984-11-05 1984-11-05 Микропрограммное устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843811400A SU1238071A1 (ru) 1984-11-05 1984-11-05 Микропрограммное устройство управлени

Publications (1)

Publication Number Publication Date
SU1238071A1 true SU1238071A1 (ru) 1986-06-15

Family

ID=21146352

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843811400A SU1238071A1 (ru) 1984-11-05 1984-11-05 Микропрограммное устройство управлени

Country Status (1)

Country Link
SU (1) SU1238071A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1084792, кл. G 06 F 9/22, 1982. Авторское свидетельство СССР № 949657, кл. G 06 F 9/22, 1980. *

Similar Documents

Publication Publication Date Title
SU1238071A1 (ru) Микропрограммное устройство управлени
SU1136161A1 (ru) Микропрограммное управл ющее устройство
SU1137467A1 (ru) Микропрограммное управл ющее устройство
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU1166109A2 (ru) Микропрограммное управл ющее устройство
SU1242945A1 (ru) Микропрограммное устройство управлени
SU1322282A1 (ru) Микропрограммное устройство управлени
SU1478193A1 (ru) Перепрограммируемое устройство дл микропрограммного управлени
SU1151960A1 (ru) Микропрограммное устройство управлени
SU1647519A1 (ru) Модульное устройство дл программного управлени и контрол
SU970367A1 (ru) Микропрограммное управл ющее устройство
SU1481712A1 (ru) Асинхронное устройство дл программного управлени
SU943730A1 (ru) Микропрограммное устройство управлени
SU1290317A1 (ru) Адаптивное устройство микропрограммного управлени
SU1273939A1 (ru) Микропроцессор
SU1241241A1 (ru) Микропрограммное устройство управлени
SU1252759A1 (ru) Устройство дл программного управлени
SU1267415A1 (ru) Микропрограммное устройство управлени
SU1427366A1 (ru) Микропрограммный модуль
SU1226455A1 (ru) Микропрограммное устройство управлени
SU1103229A1 (ru) Устройство микропрограммного управлени
SU1381503A1 (ru) Микропрограммное устройство управлени
SU1309028A1 (ru) Устройство дл обнаружени ошибок в коде " @ из @
SU1368880A1 (ru) Устройство управлени
SU1256024A1 (ru) Микропрограммное устройство дл тестового диагностировани и управлени