SU940287A1 - Перестраиваемый селектор импульсных последовательностей - Google Patents
Перестраиваемый селектор импульсных последовательностей Download PDFInfo
- Publication number
- SU940287A1 SU940287A1 SU803220352A SU3220352A SU940287A1 SU 940287 A1 SU940287 A1 SU 940287A1 SU 803220352 A SU803220352 A SU 803220352A SU 3220352 A SU3220352 A SU 3220352A SU 940287 A1 SU940287 A1 SU 940287A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- pulse
- trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к импульсной технике и может быть использовано в системах обработки информации.
Известен перестраиваемый селектор импульсных последовательносгей, состо щий из двух ждущих мультивибрагоров, схемы блокировани малых периодов, выполненной на RC-цепи, схемы выработки строба и схемы совпадени , позвол ющий производить перестройку величины селек- ,д тируемого периода, измен уровень управл ющего напр жени Cl}.
Недостатками этого селектора вл ютс ограниченность диапазона перестройки величины селектируемого периода и ,5 осуществление селекции при наличии во входном сигнале одновременно только одной периодически импульсной последовательности .
Известен селектор илшульсов, содер- 20 жащий блок совпадени , ди(|)ференцирующие цепи, инвертор, управл емый вентиль, генератор тактовых импульсов, последовательный счетчик, формирователь стро- .
бирующих импульсов, блок выбора исходного состо ни последовательного счётчика , счётный триггер, блок выделени импульсной последовательности 2.
Недостатке этого селектора вл е с осуществление селекции при наличии во входном сигнале только одной периодическ импульсной последовательност .
Цель изобретени - обеспечение возможносП селекции одной из нескольких импульсных последовательностей.
Поставленна цель достигаетс тем, что в селектор импульсов, содержащий элемент совпадени , генератор тактовых и:утульсов, счётчик импульсов, счбтйый триггер, введены блок запрета, элемент сборки и запоминающие устройства, адресные входы последних из которых соединены с выходами разр дов счёгчика импульсов, и{в})ормационньге входы - с первым входом элемента совпадени в с входной шиной устройства, а входы чтение/запись - соответственно с пр мым и инверсным выходами счётного 394 триггера, выход которого соединен с пер вым входом блока запрета и выходом счётчика импульсов, вход которого соедннев с выходом генератора тактовых импульсов, а выходы запоминающих устройств через элемент сборки подключены к второму входу эле1;1ента совпадени , выход которого подключен к второму входу блока запрета, выход которого вл етс выходом устройства. БЛОК запрета содержи т включенные последовательно счётчик импульсов, триггер и элемент совпадени , а вход установки счётчика импульсов в исходное состо ние соединен с входом разрешени записи триггера и вл етс первым входом блока запрета, счётный вход - с первым входом элемента совпадени и вл етс вторым входом блока запрета, а Выход элемента совпадени вл етс вы-ходом блока запрета. На фиг. I представлена схема предлагаемого селектора; на фиг. 2 - схема блока запрета. Устройство состоит из генератора I тактовых импульсов, счётчика 2 импульсов с управл ющими входами 3, счётный вход которого подключен к выходу генератора I, запоминающих устройств 4 и 5, информационные входы которых подключены ко входу селектора, а адресные входы к выходам разр дов счётчика 2 импульсов; счётного триггера 6, счётньт вход которого подключен к выходу счётчика 2, в пр мой и инверсный выходы ко входам чтение/запись запоминающих устройств 4 и 5 соответственно; элемент 7 сборки, входы которого соедийены с выходами запоминающих устройств 4 и 5; элемент 8 совпадени , соединенный с выходом элемента 7 сбор ки и со входом селектора; блок 9 запрета , первый вход которого подключен к выходу счётчика 2, а второй -.К вьЕсдДУ элемента 8 совпадени . Блок 9 запрета содержит счётчик Ю импульсов триггер 11, вход разрешени записи ко торого соединен со- входом установки счётчика Ю в исходное состо ние и вл етс первым входом блока 9 запрета; элемента 12 совпадени , один вход которого соединен со счётным входом счёт чика Ю и вл етс вторым входом блока 9 запрета, а второй - подключен к выходу триггера 11. Выход элемента 12 совпадени вл етс выходом селектора. На входы 3 управлени счетчика 2 по даетс код, определ ющий величину се- лектируга.ого периода. На счётный вход 74 счётчика 2 поступают тактовые импупьсы от генератора 1,По мере поступлени тактовых импульсов счетчик 2 проходит последовательно от первого до К-го состо ни , где N- коэффициент пересчёта счётчика, завис щий от кода на его управл ющих входах. Из fi-го состо ни с .приходом следующего тактового импульса счётчик 2 переходит в первое состо ние. При этом с выхода счётчика 2 на счётный вход триггера 6 поступает импульс, перебрасывак ций триггер в противоположное состо ние, например в состо ние, при котором на запоминающее устройство 4 поступает сигнал, разрещающий запись, а на запоминающее устройство 5 - сигнал, разрешающий считывавде. Информаци , поступающа на вход селектора, записываетс в запомиНающее устройство 4 по адресам, соответствующим состо ни м счётчика 2 в данный момент времени. По прошествии интервала времени, равного t--TrPHN--T где - период повторени импульсов на выходе генератора 1; N - количество запоминаемых чеек запоминающего устройства, равное коэффициенту пересчёта счётчика 2; Т - селектируемый период; импульсы с выхода счётчика 2, триггер 6 перебрасываетс в состо ние, которое разрешает запись информации в запоминающее устройство 5 и считывание из запоминающего устройства 4. Промежуток времени между записью информации в какую-либо чейку одного из запоминающих устройств и считыванием информации иа этой чейки равен периоду работы счётчика 2, т.е. периоду повторени на выходе счётчика одного адресного кода. Таким образом, считываема в данный момент времени информаци соответствует значению сигнала на входе селектора в момент времени, опережающий момент времени на период работы счётчика 2 или, что то же самое, на величину селектируемого периода. Информаци , считываема с запоминающего устройства 4, проходит через элемент 7 сборки и сравниваетс со входным сигналом на элементе В совпадени . При наличии на его входах в данный момент времени двух логических единиц, на выходе элемента также по вл етс логическа единица , котора поступает в блок 9 запрета , г. е. на выходе элемента 8 совпадени по в тс те из импутшсных последовательностей , содержащихс во входном сигнале, у которых периоды,повторени импульсов равны селектируемому периоду или .меньше его в целое число раз,
БЛОК 9 запрета запрещает прохождение на выход импульсов, фронт которых отстоит от соответствующего фрокта пре дыдушего импульса на выходе элемента 8 совпадени на временной интервал, меньший селектируемого периода. Поэтому при наличии на выходе элемента 8 совпадени импутшсной последовательное ти с периодом повторени импульсов, меньшим селектируемого в целое число раз, на выходе блока 9 запрета сигнал будет отсутствовать. Счётчик Ю подсчитывает число импульсов, поступаю- щих на второй вход блока 9 запрета за интервал времени, равный селектируемому периоду. Информаци из счетчика Ю переписываетс импульсом, поступающим на первый вход блока 9 запрета, в триггер II, и затем счетчик 10 устанавливаетс в исходное состо ние. При количестве сосчитанных импульсов за селектируемый период больше 1, сигнал с выхода триггера 11 блокирует прохождение последовательности через элемент 12 совпадени .
Применение принципа непрерьгеной записи входного сигнала в записывающее устройство и считывани из него при сравнении считываемого сигнала со входным сигналом селектора позвол ет осуществл ть селекцию при наличии нескотпэких импульсных последовательносте во входном сигнале.
Claims (2)
- Формула изобретениI. Перестраиваемый селектор импульсных последовательностей, содержащий элемент совпадени , генератор тактовых импульсов, счетчик импульсов, счетный триггер, отличающийс тем, что, с целью обеспечени возможности селекции одной из несколышх импульсных последовательностей, в него введены блок запрета, элемент сборки и запоминающие устройства, адресные входы .последних из которых . с выходами разр дов счетчика импульсовинформационнее входы - с первым входом элемента совпадени и с входной шиной устройства, а в оды чтение/запись соответственно с пр мым и инверсным выходами счетного триггера, выход которого соединен с первым входом блока запрета- и выходом счетчика импульсов, вход которого со1единен с выходом генератора тактовых импульсов, причем выходы запоминающих устройств через элемент сборки подключены к второму входу элемента совпадени , вьпсод которого подключен к второму входу блокам запрета , выход которого вл етс выходом устройства.
- 2. Селектор поп. l,oтличaю щ и и с тем, что блок запрета содержит включенные последовательно счегчик импутцэсов, триггер и элемент совпадени , причем вход установки счетчика импульсов в исходное состо ние соединен с входом разрешени записи триггера и вл етс первым входом блока запрета, счетный вход - с первым входом элемента совпадени и вл етс вторым входом блока запрета, а выход элемента совпадени вл етс выходом блока запрета.Источники информации, прин тые во внимание при экспертизеI Авторское свидетельство СССР № 299О24, кл. Н ОЗ К 5/18, 1969. .jL2. Авторское свидетельство СССР№ 699665, кл. Н 03 К 5/18, 1976.,Ii гlфиг.1Ою//Фи.2.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803220352A SU940287A1 (ru) | 1980-12-22 | 1980-12-22 | Перестраиваемый селектор импульсных последовательностей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803220352A SU940287A1 (ru) | 1980-12-22 | 1980-12-22 | Перестраиваемый селектор импульсных последовательностей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU940287A1 true SU940287A1 (ru) | 1982-06-30 |
Family
ID=20932828
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803220352A SU940287A1 (ru) | 1980-12-22 | 1980-12-22 | Перестраиваемый селектор импульсных последовательностей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU940287A1 (ru) |
-
1980
- 1980-12-22 SU SU803220352A patent/SU940287A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU940287A1 (ru) | Перестраиваемый селектор импульсных последовательностей | |
SU572847A2 (ru) | Устройство запоминани и выдачи групп импульсов | |
SU1120485A1 (ru) | Дешифратор интервально-временных сигналов | |
SU1012239A1 (ru) | Устройство дл упор дочивани чисел | |
SU1509909A1 (ru) | Устройство распределени оперативной пам ти | |
SU1727213A1 (ru) | Устройство управлени доступом к общему каналу св зи | |
SU1499464A1 (ru) | Селектор импульсных последовательностей | |
SU1606972A1 (ru) | Устройство дл сортировки информации | |
SU1444937A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU1022212A1 (ru) | Устройство дл индикации | |
SU1290423A1 (ru) | Буферное запоминающее устройство | |
SU450233A1 (ru) | Запоминающее устройство | |
SU1753469A1 (ru) | Устройство дл сортировки чисел | |
SU1062791A1 (ru) | Ассоциативное запоминающее устройство | |
SU961123A1 (ru) | Дискретна лини задержки | |
SU1575187A1 (ru) | Устройство дл контрол кодовых последовательностей | |
RU2108659C1 (ru) | Цифровая регулируемая линия задержки | |
SU450370A1 (ru) | Счетчик импульсов с индикацией | |
SU1046935A1 (ru) | Пересчетное устройство | |
SU1236555A1 (ru) | Буферное запоминающее устройство | |
SU1084797A1 (ru) | Устройство дл определени количества единиц в двоичном числе | |
SU1377852A1 (ru) | Устройство дл сортировки чисел | |
SU1183968A1 (ru) | Устройство для контроля логических блоков | |
SU858104A1 (ru) | Логическое запоминающее устройтво | |
SU1096651A1 (ru) | Устройство дл обнаружени ошибок в параллельном @ -разр дном коде |