SU572847A2 - Устройство запоминани и выдачи групп импульсов - Google Patents

Устройство запоминани и выдачи групп импульсов

Info

Publication number
SU572847A2
SU572847A2 SU7402065213A SU2065213A SU572847A2 SU 572847 A2 SU572847 A2 SU 572847A2 SU 7402065213 A SU7402065213 A SU 7402065213A SU 2065213 A SU2065213 A SU 2065213A SU 572847 A2 SU572847 A2 SU 572847A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
pulse
triggers
pulses
Prior art date
Application number
SU7402065213A
Other languages
English (en)
Inventor
Василий Дмитриевич Пысин
Борис Дмитриевич Брыканов
Original Assignee
Войсковая Часть 33872
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 33872 filed Critical Войсковая Часть 33872
Priority to SU7402065213A priority Critical patent/SU572847A2/ru
Application granted granted Critical
Publication of SU572847A2 publication Critical patent/SU572847A2/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

I
Изобретение относитс  к области вычислительной и измерительной техники, к системам передачи и приема данных, в частности к схемам запоминани  последовательности дискретных электрических сигналов, расположенных на определенном временном интервале, и многократного выделени  (считывани ) отдельных грунп импульсов в определенной последовательности или импульса наибольшей или наименьшей длительности.
По основному авт. св. 409290 известно устройство запоминани  и многократного считывани  групн импульсов.
Однако это устройство не обеспечивает, например , выделение (считывание) из статистически распределенных и запомненных импульсов импульса наибольшей или наименьшей длительности.
Целью изобретени   вл етс  расширение области применени  устройства.
Это достигаетс  тем, что устройство содержит дополнительные триггеры, счетчик, переключатели , один из входов первого дополнительного триггера соединен с выходом сумматора , другой вход через переключатели - с одним из входов схемы выборки и с входом элемента задержки, входы счетчика подключены к выходам соответствуюш.их триггеров, одни из входов вторых дополнительных триггеров подключены к входу элемента задержки , другие входы вторых дополнительных триггеров подсоединены к выходам соответствуюш ,их элементов И.
На чертеже показана функциональна  схема предлагаемого устройства.
Оно включает в себ  схему 1 выборки нормирующую схему 2, схему 3 отделени  первого имнульса, элемент задержки 4, группу элементов И 5, триггеры 6, группу элементов И 7, сумматор 8, элемент задержки 9, схему 10 разв зки, счетчик 11, первый дополнительный триггер 12, вторые дополнительные триггеры 13, переключатели 14, 15. Выходами устройства  вл ютс  выход сумматора 8, выход дополнительного триггера 12 и выходы вторых дополнительных триггеров 13.
Схема выборки  вл етс  врем задаюшим блоком, определ юшим момент считывани  информации и установки в исходное состо ние триггеров 6.
Нормирующа  схема 2 обеспечивает формирование из одного импульса, длительность которого необходимо запомнить, двух импульсов , соответствующих фронту и спаду входных импульсов.
Схема 3 отделени  первого импульса обеспечивает выделение только одного первого импульса.
Элемент задержки 4 с отводами служит дл  задержки первого импульса (фронта импульса , длительность которого необходимо запомнить ) . Полна  величина задержки элемента задержки 4 равн етс  Тз4. Величина задержки между соседними отводами равн етс  Тз4/ jn, где п - число отводов (каналов). Величина задержки Тз4 элемента 4 выбираетс  из услови  .т1п, где Твх.тш - МИНИМаЛЬНО возможный иериод следовани  одиночных или групп входных импульсов. Число п определ етс  требуемой точностью измерени  длительностей входных импульсов. Группа элементов И 5 и И 7 выполн ют функции схем логического умножени . Триггеры 6  вл ютс  запоминающими элементами. Сумматор 8 выполн ет функпии логического элемента. Элемент задерл ки 9 обеспечивает воспроизведение запомненных длительностей импульсов или интервалов между импульсами в группе. Полна  величина задержки тзэ элемента задержки 9 может быть равна, больше или меньше величины Тз4- Это зависит от области применени  предлагаемого устройства, то есть от необходимости применени  временного масштабировани . Первый дополнительный триггер 12 и вторые дополнительные триггеры 13 служат дл  выведени  и считывани  импульсов максимальной или минимальной длительности. Устройство работает следующим образом. Последовательность импульсов различной длительности подаетс  на вход схемы 1 выборки и вход нормирующей схемы, с выхода нормирующей схемы 2 импульсы поступают на соединенные между собой первые входы всех элементов И 5 и одновременно на схему отделени  первого импульса (переднего фронта ). С выхода схемы 3 подаетс  на вход элемента задержки 4 только первый импульс (фронт), который поочередно с задержкой Т34/Л поступает на вторые входы соответствующих элементов И 5. Момент совпадени  первого импульса (фронта запоминаемого импульса) со вторым импульсом, сформированным из спада запоминаемого импульса и подаваемым пепосредственно на первые входы всех элементов И 5, приведет к тому, что на входе одного из этих элементов И по витс  импульс, которым будет опрокинут один из соответствующих триггеров 6. После опрокидывани  триггера соответствующий элемент И 7 по одному из входов будет открыт потенциалом этого триггера. А опрокидывание триггера равносильно запоминанию и измерению интервала между фронтом и спадом входного импульса, так как каждому пор дковому номеру триггера соответствзет вполне определенный временной интервал на временной оси относительно входа элемента задержки. Дл  автоматической индикации и определени  длитртьности запомненного импульса выходы триггеров 6 подключены к входам счетчика 11. Дл  многократного автоматического считывани  (воспроизведени ) длительности запомненного импульса в необходимый момент времени , определ емый схемой выборки 1, служит элемент задержки 9, сумматор 8 и триггер 12. С этой целью импульс «опроса (считывани ) поступает со схемы 1 выборки через переключатели 14 и 15 на один вход триггера 12, опрокидыва  его, и одновременпо па вход элемента задержки 9. Импульс с отводов элемента задержки 9 иоступает иоочередно на каждый вход И 7. Па вход же сумматора 8 пройдет только с выхода того из элементов 7, который уже был открыт по одному из входов напр жением, снимаемым с выхода опрокинутого триггера 6. С выхода сумматора 8 импульс поступает на второй вход триггера 12 и переопрокидывает его, обеспечива  тем самым восстановление длительности запомненного импульса (или уменьшенного или увеличенного в К раз по сравнению с запомненным). Это определ етс  тем, в каких соотношени х выбраны задержки . Изложенный принцип действи  относитс  к случаю, когда на его вход поступил один импульс , длительность которого требовалось запомнить и воспроизвести. Этот случай также соответствует запоминанию и многократному считыванию интервалов между двум  пришедшими па вход устройства импульсами . В практике возникает необходимость запомнить и многократно воспроизвести (считать) импульс максимальной длительности из серии постзпивших на вход устройства импульсов, распределепных по случайному закону. Выделение импульса максимальной длительности с помощью предлагаемого устройства осуществл етс  следующим образом. При поступлении на вход устройства (вход схемы 1 выборки и нормирующей схемы 2) не одного, а серии импульсов различной длительности каждого из них, так как произойдет опрокидывание тех «запоминающих триггеров , пор дковый номер которых отпосительно временной оси (входа элемента задержки, на который поступает фронт каждого импульса ) совпадает с соответствующим спадом каждого из запоминаемых импульсов. Дл  считывани  импульса максимальной длительности выход схемы 1 выборки с помощью переключател  14 подсоедин етс  к выходу элемента задерласи 9, а его вход с помощью переключател  15 соедин етс  с первым входом триггера 12. При указанном положении переключателей 14 и 15 и идентичности входа элемента задержки с его выходом импульс, поданный с выхода схемы 1 выборки на выход элемента задержки, поступит на соответствующие входы каждого элемента П 7. Па сумматор 8 пройдут импульсы только с тех элементов И 7, которые уже были осторожны по одному нз входов напр жени ми триггеров.
Первый из этих импульсов опрокинет триггер 12. После полного прохождени  элемента задержки 9 импульс поступит на второй вход триггера 12 и перебросит его в другое положение .
Таким образом, на выходе триггера 12 сформируетс  импульс максимальной длительности .
При необходимости можно выделить с помощью предлагаемого устройства и минимальный импульс. В этом случае переключатели 14 и 15 должны быть переключены в положение 1.
Дл  выделени  (считывани ) любого или аждого из запомненных импульсов каждый выход элемента И 7 подсоединен дополнительно к входам вторых дополнительных триггеров 13, другие входы которых соединены вместе и подключены либо к входу элемента задержки 9, либо к его выходу. Это зависит от того, в какой последовательности
желательно выделить (считать) длительности запомненных импульсов (или временные интервалы между импульсами): от минимальной или максимальной до максимальной относительно временной оси.

Claims (1)

  1. Формула изобретени 
    Устройство запоминани  и выдачи групп импульсов по авт. св. 409290, отличающеес  тем, что, с целью расширени  области ирименени  устройства, оно содержит дополнительные триггеры, счетчик, переключатели , один из входов первого дополнительного триггера соединен с выходом устройства и с выходом сумматора, другой вход через переключатели - с одним из входов схемы выборки и с входом элемента задержки, входы счетчика подключены к выходам соответствующих триггеров, одни из входов вторых дополнительных триггеров подключены к входу элемента задержки, другие входы вторых дополнительных триггеров подсоединены к выходам соответствующих элементов И.
SU7402065213A 1974-10-07 1974-10-07 Устройство запоминани и выдачи групп импульсов SU572847A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7402065213A SU572847A2 (ru) 1974-10-07 1974-10-07 Устройство запоминани и выдачи групп импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7402065213A SU572847A2 (ru) 1974-10-07 1974-10-07 Устройство запоминани и выдачи групп импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU409290 Addition

Publications (1)

Publication Number Publication Date
SU572847A2 true SU572847A2 (ru) 1977-09-15

Family

ID=20597673

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7402065213A SU572847A2 (ru) 1974-10-07 1974-10-07 Устройство запоминани и выдачи групп импульсов

Country Status (1)

Country Link
SU (1) SU572847A2 (ru)

Similar Documents

Publication Publication Date Title
SU572847A2 (ru) Устройство запоминани и выдачи групп импульсов
US2933563A (en) Signal translating circuit
SU940287A1 (ru) Перестраиваемый селектор импульсных последовательностей
SU961123A1 (ru) Дискретна лини задержки
SU1203499A1 (ru) Управл емый формирователь импульсных последовательностей
SU656193A1 (ru) Устройство дл определени параметров выбросов
US4841463A (en) Nonrecursive digital filter
SU1764053A1 (ru) Многоканальное устройство дл управлени обслуживанием за вок в пор дке поступлени
SU890551A1 (ru) Устройство дл выделени импульсов
SU362292A1 (ru) УСТРОЙСТВО ДЛЯ СЕЛЕКЦИИ КОДОВзсесоюзнАЯilAaHTHD'TEXHIISECHA БИБЛИОТЕКА
SU1112362A1 (ru) Устройство дл сортировки чисел
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU402154A1 (ru) Ан ссср
SU1012239A1 (ru) Устройство дл упор дочивани чисел
RU1811003C (ru) Устройство дл разделени импульсов
SU1397936A2 (ru) Устройство дл перебора сочетаний
SU769549A1 (ru) Устройство дл определени дифференциального закона распределени веро тностей экстремальных значений
SU1451843A1 (ru) Устройство дл формировани и подсчета числа импульсов в серии
SU1167752A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU1539795A1 (ru) Устройство дл редактировани списка
SU1182577A1 (ru) Запоминающее устройство
SU1163468A1 (ru) Устройство дл задержки импульсов
SU930638A1 (ru) Селектор первого одиночного импульса
SU951402A1 (ru) Устройство дл сдвига информации
SU1010639A1 (ru) Устройство дл передачи сигналов