SU1539795A1 - Устройство дл редактировани списка - Google Patents

Устройство дл редактировани списка Download PDF

Info

Publication number
SU1539795A1
SU1539795A1 SU874363847A SU4363847A SU1539795A1 SU 1539795 A1 SU1539795 A1 SU 1539795A1 SU 874363847 A SU874363847 A SU 874363847A SU 4363847 A SU4363847 A SU 4363847A SU 1539795 A1 SU1539795 A1 SU 1539795A1
Authority
SU
USSR - Soviet Union
Prior art keywords
control
input
information
cell
output
Prior art date
Application number
SU874363847A
Other languages
English (en)
Inventor
Геннадий Вячеславович Дворецкий
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU874363847A priority Critical patent/SU1539795A1/ru
Application granted granted Critical
Publication of SU1539795A1 publication Critical patent/SU1539795A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при аппаратной реализации  зыков программировани  и операционных систем. Цель изобретени  - повышение быстродействи  устройства за счет параллельной распределенной обработки информации. Дл  достижени  поставленной цели в устройство, содержащее информационную  чейку 8 и управл ющую линейку 9, введены 3N-1 информационных  чеек 8 (N-длина списка), организованных в блок 1 ключей (N  чеек), блок 2 ссылок назад (N  чеек), блок 3 ссылок вперед N-1 управл ющих  чеек 9, образующих блок 4 управлени , соответствующие им св зи. 2 з.п. ф-лы, 4 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при аппаратной реализации  зыков программировани  и операционных систем.
Цель изобретени  - повышение быстродействи  устройства за счет применени  параллельной распределительной обработки информации.
На фиг. 1 изображена структурна  схема предлагаемого устройства; на фиг. 2 - функциональна  схема информационной  чейки; на фиг. 3 - схема управл ющей  чейки; на фиг. 4 - схе- ма одного элемента списка.
Устройство дл  редактировани  списка содержит блок 1 ключей, блок 2 ссылок назад, блок 3 ссылок вперед, блок 4 управлени , информационные входы 5, 5г и 5j, информационные выходы 6,, 6t и 63, выход 7 состо ний, информационные 8 и управл ющие 9  чейки.
Кажда  информационна   чейка со- держит информационный вход 10, информационный выход П, первый 12, второй 13 и третий 14 управл ющие входы, управл ющий выход 15, первый 16 и второй 17 регистры, схему 18 сравнени , группу 19 элементов И и элемент НЕ 20 Кажда  управл юща   чейка 9 содержит первый 21, второй 22 и третий 23 входы, первый 24 и второй 25 выходы, элемент ИЛИ 26, первый 27 и второй 28 элементы И, триггер 29 и элемент НЕ 30.
Синхронизаци  работы устройства осуществл етс  тактовым входом 31.
В начальном состо нии на входы 14  чеек 8 блоков 2 и 3 подан логический ноль, в регистры 17  чеек 8 блока 1 записаны ключи элементов списка, в регистры 17  чеек 8 блоков 2 и 3 - пор дковые номера элементов списка,в регист- ры 16  чеек 8 блока 2 - номера предыдущих элементов списка, а в регистры 16  чеек 8 блока 3 - номера следующих элементов списка. Пор дковые номера элементов списка начинаютс  с едини- цы, номер предыдущего элемента дл  первого элемента списка и номер следующего элемента дл  последнего элемента списка равны нулю, на входы 5г и 53 подан логический ноль.
Используетс  следующий алгоритм удалени  элементов из списка.
1. Отыскиваетс  по ключу удал емый элемент списка.
2.Наход тс  его предыдущий и следующий элементы.
3.В предыдущем элементе значение пол  ссылки на следующий замен етс  значением пол  ссылки на следующий из удаленного элемента.
4.В следующем элементе значение пол  ссылки на предыдущий замен етс  значением пол  ссыпки на предыдущий из удал емого элемента.
5.Обнул етс  ключ удал емого элемента .
Устройство работает следующим образом .
На вход 5. подаетс  значение ключа удал емых элементов списка. Найденные с использованием схем 18 сравнени   чеек 8 блока 1 элементы списка, имеющие требуемое значение ключа в регистрах 17, устанавливают на входах
22 чеек 9 блока 4 единичные потенциалы . Тактовым импульсом на входах
23 чеек 9 блока 4 эти значени  записываютс  в триггеры 29. На элементах 26, 27 и 30  чеек 9 блока 4 производитс  выделение первого по пор дку (1-го) ненулевого значени  триггеров 29, которое с выхода 25 i-й  чейки 9 поступает на вход 14 i-й  чейки 8 блока 1, обнул   значение ключа в этой  чейке, на вход 12 1-х  чеек блоков 2 и 3, формиру  сигналы чтени  номеров соответственно предыдущего и следующего элементов из регистров 16  чеек. 8 блоков 2 и 3 и закрыва  группы 19 элементов И этих  чеек.
Считанные из регистров 16 значени 
ъ
проход т по всем  чейкам блоков 2 и 3, обеспечива  срабатывание схем 18 сравнени   чеек 8 предыдущего (блок 2) и следующего (блок 3) элементов списка. Единичные значени  с выходов схем 18 сравнени , поступа  (через выход 15  чеек 8) на вход 13 соответствующих  чеек, производ т запись значени  регистров 16 удал емого элемента списка в регистры 16 предыдущего и следующего элементов списка. При этом сигналы записи следующего элемента (блок 3) формируютс  на схемах 18 сравнени   чеек 8 блока 2, а сигналы записи предыдущего (блок 2) - на схемах 18 сравнени   чеек 8 блока 3, тем самым обеспечива  выполнение п.З и п.4 алгоритма удалени  элементов из списка.
В дальнейшем устройство работает аналогично описанному. Из списка уда-1
л ютс  все элементы, имеющие единичное значение триггера 29. Конец работы наступает тогда, когда на выходе 7 устройства устанавливаетс  нулевой потенциал (все триггеры 29 имеют нулевое значение на выходе и нет элементов с заданным значением ключа). После этого значение ключа с входа 5 снимаетс .
Ф.о рмула изобретени 

Claims (3)

1. Устройство дл  редактировани  списка, содержащее  чейку управлени  и информационную  чейку, отличающеес  тем, что, с целью повышени  быстродействи  за счет организации параллельной обработки информации , в него введены 3N+1 информационных  чеек, (N - максимальное число элементов списка), которые образуют блок ключей, блок ссыпок назад и блок ссыпок вперед, по N информационных  чеек в каждом блоке и N-1 управл ющих  чеек, все управл ющие  чейки образуют блок управлени , каждый i-й уровень обработки информации (i e I,N) содержит одну информационную  чейку блока ключей, одну управл ющую  чейку блока ссылок назад и одну информационную  чейку блока ссылок вперед, управл ющий выход которой соединен с вторым управл ющим входом информационной  чейки блока ссылок назад i-ro уровн , первый управл ющий вход которой соединен с первым управл ющим входом информационной  чейки блока ссылок назад 1-го уровн , третьим управл ющим входом информационной  чейки блока ключей 1-го уровн  и вторым управл ющим выходом  чейки управлени  1-го уровн , первый управл ющий выход которой соединен с первым управл ющим входом управл ющий  чейки (i-H)-ro уровн , управл ющий выход информационной  чейки i-ro уровн  блока ключей соединен с вторым управл ющим входом управл ющей  чейки 1-го уровн , первый управл ющий вход которой соединен с первым управл ющим входом управл ющей  чейки (i-l)-ro уровн , информационные входы управл ющих  чеек 1-го уровн  блоков клюрой управл ющие входы информационной  чейки 1-го уровн  блока ключей и третий управл ющий вход информационной  чейки i-ro уровн  блоков ссылки назад и ссылки вперед соединены с входом логического нул  устройства, информационный выход информационной  чейки N-ro уровн  блоков ссыпки назад и ссылки вперед соединен соответственно с информационным входом информационной  чейки первого уровн  блоков ссылки назад и ссылки вперед, информационный выход информационной
5  чейки N-ro уровн  блока ключей соединен с информационными выходами устройства , информационный вход информационной  чейки первого уровн  блока ключей соединен с информационным вхо0 Дом устройства, первый управл ющий вход управл ющей  чейки первого уровн  соединен с входом логического нул  устройства, управл ющий выход управл ющей  чейки N-ro уровн  соединен с
5 выходом состо ни  устройства, тактовый вход которого соединен с тактовыми входами с первой по N-ю управл ющих  чеек.
2.Устройство поп.1, о т л и - 0 чающеес  тем, что информационна   чейка содержит два регистра, схему сравнени , группу элементов И и элемент НЕ, вход которого соединен с первым управл ющим входом  чейки и
5 входом записи первого регистра, выход которого соединен с информационным выходом  чейки, выходом группы элементов И, информационным входом первого регистра и первым входом схемы
О сравнени , выход которой соединен с управл ющим выходом  чейки, информационный вход которой соединен с выходом группы элементов И, вход управлени  которой соединен с выходом эле5 мента НЕ, второй управл ющий вход  чейки соединен с входом чтени  первого регистра, третий управл ющий вход  чейки соединен с входами сбро- с-а первого и второго регистров, выход
0 второго регистра соединен с вторым входом схемы сравнени .
3.Устройство поп.1, о т л и - ча ющеес  тем, что управл юща   чейка содержит элемент ИЛИ, два эле
чей, ссылок назад, ссылок вперед сое- 55 мента И, триггер и элемент НЕ, первый динены соответственно с информацион-управл ющий вход  чейки соединен с
ными входами информационных  чеекпервым входом элемента ИЛИ и входом
{i+1 )-го уровн  блоков ключей, ссылок элемента НЕ, выход которого соединен назад и ссылок вперед, первый и вто-с первым входом первого элеме нта И,
выход элемента ИЛИ соединен с первым управл ющим выходом  чейки и вторым входом первого элемента И, выход кот1 торого соединен с вторым управл ющим выходом  чейки, второй управл ющий вход которой соединен с первым вхоII«
дом второго элемента И, выход которого соединен с установочным входом триггера, выход которого соединен с вторым входом элемента ИЛИ, тактовый вход  чейки соединен с вторым входом второго элемента И.
UL.
Фм.З
Т™
SU874363847A 1987-11-11 1987-11-11 Устройство дл редактировани списка SU1539795A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874363847A SU1539795A1 (ru) 1987-11-11 1987-11-11 Устройство дл редактировани списка

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874363847A SU1539795A1 (ru) 1987-11-11 1987-11-11 Устройство дл редактировани списка

Publications (1)

Publication Number Publication Date
SU1539795A1 true SU1539795A1 (ru) 1990-01-30

Family

ID=21349807

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874363847A SU1539795A1 (ru) 1987-11-11 1987-11-11 Устройство дл редактировани списка

Country Status (1)

Country Link
SU (1) SU1539795A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1200806, кл. G 06 F 15/38, 1984. Авторское свидетельство СССР № 1206806, кл. G 06 F 15/38, 1984. *

Similar Documents

Publication Publication Date Title
US3984815A (en) Time of event recorder
US4477918A (en) Multiple synchronous counters with ripple read
SU1539795A1 (ru) Устройство дл редактировани списка
US2881412A (en) Shift registers
SU1132294A1 (ru) Устройство дл моделировани канала св зи
SU1241232A2 (ru) Устройство дл подсчета числа нулей в двоичном коде
SU551702A1 (ru) Буферное запоминающее устройство
RU1789993C (ru) Устройство дл редактировани элементов таблиц
SU1103220A1 (ru) Устройство дл сравнени кодов
SU1124319A1 (ru) Устройство дл перебора сочетаний,размещений и перестановок
SU1562966A1 (ru) Устройство дл выбора асинхронных сигналов по критерию М из N
SU1462353A1 (ru) Устройство дл решени систем линейных алгебраических уравнений
SU1037345A1 (ru) Ассоциативное запоминающее устройство
SU1686480A1 (ru) Сдвигающее устройство
SU1656512A1 (ru) Генератор рекуррентной последовательности с самоконтролем
SU1675948A1 (ru) Устройство дл восстановлени тактовых импульсов
SU1048470A1 (ru) Устройство дл упор доченной выборки значений параметра
SU646329A1 (ru) Устройство дл сравнени двоичных чисел
SU1683017A1 (ru) Устройство дл формировани контрольного кода по модулю два
SU1138799A1 (ru) Устройство дл генерации тестовых последовательностей
SU657435A1 (ru) К-значный фазоимпульсатор сумматор
SU1167660A1 (ru) Устройство дл контрол пам ти
SU1649533A1 (ru) Устройство дл сортировки чисел
SU1714612A1 (ru) Устройство дл обмена информацией
SU1483469A1 (ru) Сеточна модель