SU656193A1 - Устройство дл определени параметров выбросов - Google Patents
Устройство дл определени параметров выбросовInfo
- Publication number
- SU656193A1 SU656193A1 SU762365961A SU2365961A SU656193A1 SU 656193 A1 SU656193 A1 SU 656193A1 SU 762365961 A SU762365961 A SU 762365961A SU 2365961 A SU2365961 A SU 2365961A SU 656193 A1 SU656193 A1 SU 656193A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- block
- pulse
- delay line
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к радиотехнике и может быть использовано в устройствах автоматики и вычислительной технике. Известно устройство дл определени параметров выбросов, содержащее пороговое устройство, многоотводную линию задержки , отводы которой подключены к входам элементов И, и элемент ИЛИ . Функциональные возможности этого устройства ограничены. Цель изобретени - расширение функциональных возможностей устройства. Дл этого в устройство дл определени параметров выбросов, содержащее пороговое устройство, многоотводную линию задержки , отводы которой подключены к входам элементов И, и элемент ИЛИ, введены селектор мини.мальной длительности, распределитель импульсов, элементы задержки, буферное запоминающее устройство, дешифратор , формирователь импульсов по переднему фронту, блок элементов И, дополнительна многоотводна лини задержки, блок временной прив зки импульсов и кодирующее устройство. При этом выход порогового устройства соединен с входом селектора минимальной длительности и через первый элемент задержки с первым входом распределител импульсов, второй вход-которого подключен к выходу селектора минимальной длительности. Первый выход распределител импульсов соединен с входом многоотводной линии задержки, со вторыми входами элементов И и через второй элемент задержки с входом формировател импульсов по переднему фронту. Выход формировател соединен с входом второй дополнительной многоотводной линии задержки и с входом считывани буферного запоминающего устройства, входы записи которого соединены с выхода .ми элементов И. Отводы дополнительной многоотводной линии задержки соединены с соответствующими входами блока элементов И, вход управлени которого подключен к выходу дешифратора, входом соединенного с выходом буферного запоминающего устройства . Выход блока эле.ментов И соединен с первым входом кодирующего блока и элемента ИЛИ, второй вход которого соединен со вторым выходом распределител импульсов и вторым входом кодирующего блока. Выход эле.мента ИЛИ подключен к первому
входу блока временной прив зки импульсов, второй вход которого и третий вход кодирующего блока подключены к шине ввода импульсов частоты квантовани .
На чертеже приведена структурна электрическа схема устройства.
Устройство дл определени параметров выбросов содержит пороговое устройство 1, многоотводную линию задержки 2, отводы которой подключены к входам элементов И 3- 5, и элемент ИЛИ 6.
В устройство введены селектор 7 минимальной длительности, распределитель импульсов 8, элементы задержки 9, 10, буферное запоминающее устройство 11, дещифратор 12, формирователь 13 импульсов по переднему фронту, блок элементов И 14, дополнительна многоотводна лини задержки 15, блок 16 временной прив зки импульсов и кодирующий блок 17.
Выход порогового устройства 1 соединен с входом селектора 7 минимальной длительности и через первый элемент задержки 9 - с первым входом распределител импульсов 8, второй вход которого подключен к выходу селектора. Первый выход распределител импульсов 8 соединен с входом многоотводной линии задержки 2 и со вторыми входами элементов И 3-5 и через второй элемент задержки 10 с входом формировател 13 импульсов по переднему фронту. Выход формировател соединен с входом дополнительной многоотводной линии задержки 15 и с входом считывани буферного запоминающего устройства 11, входы записи которого соединены с выходами элементов И 3-5. Отводы линии задержки 15 соединены с соответствующими входами блока элементов И 14, вход управлени которого подключен к выходу дешифратора 12, входом соединенного с выходом буферного запоминающего устройства 11. Выход блока элементов И 14 соединен сПервым входом кодирующего блока 17 и элемента ИЛИ 6, второй вход которого соединен со вторым выходом распределител импульсов 8 и вторым входом кодирующего блока 17. Выход элемента ИЛИ 6 подключен к первому входу блока 16 временной прив зки импульсов, второй вход которого и третий вход кодирующего блока 17 подключены к шине 18 ввода импульсов частоты квантовани .
Устройство дл определени параметров выбросов работает следующим образом.
Нормированный по амплитуде выброс с выхода порогового устройства 1 поступает на вход селектора 7 минимальной длительности и на вход элемента задержки 9. Предположим , что, длительность выброса превыщает минимальную длительность селектора 7. Импульс с выхода селектора 7 устанавливает распределитель импульсов 8 в положение, при котором выброс, задержанный элементом задержки 9, через распределитель 8
подаетс на вход многоотводной линии задержки 2 и на входы элементов И 3-5 и на элемент задержки 10. Врем задержки многоотводной линии задержки 2 и элемента задержки 10 выбираетс с учетом возможности по влени максимального по длительности выброса.
Схема, состо ща из линии задержки 2 и элементов И 3-5, представл ет собой устройство дл анализа длительностей выбросов .
Допустим, что длительность выброса такова , что совпадение произошло на элементах И 3, 4. Импульсы с выходов элементов И 3, 4 по входам записи поступают в буферное запоминающее устройство 11, где в зависимости от того, на каких элементах И произошло совпадение, осуществл етс кодирование и запись кодового эквивалента, соответствующего длительности импульса. Одновременно импульс с первого выхода распределител импульсов 8 поступает на вход элемента задержки 10, который задерживает его на врем , равное или большее времени задержки линии задержки 2. С выхода элемента задержки 10 и.мпульс поступает на формирователь 13 импульсов по переднему фронту. Импульс, сформированный по переднему фронту выброса, с формировател 13 поступает на вход считывани буферного запоминающего устройства 11 и на вход многоотводной линии задержки 15. Лини задержки 15 выбираетс с числом отводов, равным числу отводов линии задержки 2, но общее врем задержки линии
15равно половице времени задержки линии 2.
Кодовый эквивалент длительности выброса с выхода буферного запоминающего устройства 11 поступает на дешифратор 12, с выхода которого по определенной шине поступает импульс разрешени на соответствующую группу элементов И блока элементов И 14. Дл данного случа совпадение произойдет на элементе И блока 14, первый вход которого подключен к отводу 19 линии задержки 15. Импульс, задержанный линией задержки 15 на врем , равное половине длительности выброса, с блока 14 подаетс на первый вход кодирующего блока 17 и через элемент ИЛИ 6 на первый вход блока
16временной прив зки импульсов. Отсюда видно, что врем задержки импульса, поступающего на вход блока 16, складываетс из времени задержки элемента задержки 10 (систематическа задержка выбросов) и вре .мени, равного половине длительности импульса , т. е. соответствует временному положению середины выброса, смещенно.му на врем задержки элемента задержки 10.
Claims (2)
- Блок 16 осуществл ет временную прив зку выбросов по оси времени при помощи и.мпульсов частоты квантовани , поступаю .щих по шине 19. Если длительность выбросов меньше, чем минимальна длительность импульса селектора 7, то импульс со второго выхода распределител импульсов 8 поступает на первый вход элемента ИЛИ 6 (так как целесообразно определить середину выбросов, длительность которых, например, меньше 0,1 мкс) и на второй вход кодируюш.его блока 17, в котором значение длительностей преобразуетс в соответствующий цифровой эквивалент . Емкость буферного запоминающего устройства 1 1 выбираетс равной числу отводов многоотводной линии задержки 2, поскольку при включении устройства считывание с буферного запоминающего устройства 11 осуществл етс не ранее, чем через врем задержки элемента задержки 10. За этот промежуток времени в устройство 11 может быть записано п Гзад кодовых слов, где п - число отводов линии задержки 2, тзад - врем задержки между отводами линии задержки
- 2. Цепь сброса распределител импульсов 8 не показана. Таким образом, в предлагаемом устройстве дл измерени параметров выбросов осуществл етс временное квантование середины и кодирование длительности выбросов случайной и.мпульсной последовательности с любым интервалом коррел ции. Формула изобретени Устройство дл определени параметров выбросов, содержащее пороговое устройство, многоотводную линию задержки, отводы которой подключены к входам элементов И, и элемент ИЛИ, отличающеес тем, что, с целью расширени функциональных возможностей , в него введены селектор минимальной длительности, распределитель импульсов , элементы задержки, буферное запоминающее устройство, дещифратор, формирователь импульсов по переднему фронту, блок элементов И, дополнительна многоотводна лини задержки, блок временной прив зки импульсов и кодирующий блок, при этом выход порогового устройства соединен с входом селектора минимальной длительности и через первый элемент задержки с первым входом распределител импульсов, второй вход которого подключен к выходу селектора минимальной длительности, первый выход распределител импульсов соединен с входом многоотводной линии задержки, со вторыми входами элементов И и через второй элемент задержки с входом формировател импульсов по переднему фронту, выход которого соединен с входом второй дополнительной многоотводной линии задержки и с входом считывани буферного запоминающего устройства, входы записи которого соединены с выходами элементов И, причем отводы дополнительной многоотводной линии задержки соединены с соответствующими входами блока элементов И, вход управлени которого подключен к выходу дешифратора, входом соединенного с выходом буферного запоминающего устройства , а выход блока элементов И соединен с первым входом кодируюндего блока и элемента ИЛИ, второй вход которого соединен со вторым выходом распределител импульсов и вторым входом кодирующего блока, а выход элемента ИЛИ подключен к первому входу блока временной прив зки импульсов, второй вход которого и третий вход кодирующего блока подключены к шине ввода импульсов частоты квантовани . Источники информации,прин тые во внимание при экспертизе 1. .Авторское свидетельство СССР № 476547, кл. G 04 F 10/04, 1973.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762365961A SU656193A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство дл определени параметров выбросов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762365961A SU656193A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство дл определени параметров выбросов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU656193A1 true SU656193A1 (ru) | 1979-04-05 |
Family
ID=20663351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762365961A SU656193A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство дл определени параметров выбросов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU656193A1 (ru) |
-
1976
- 1976-06-01 SU SU762365961A patent/SU656193A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4506348A (en) | Variable digital delay circuit | |
US3072855A (en) | Interference removal device with revertive and progressive gating means for setting desired signal pattern | |
US4654851A (en) | Multiple data path simulator | |
US3125691A (en) | Pulse strecher employing alternately actuated monostable circuits feeding combining circuit to effect streching | |
GB1053189A (ru) | ||
US4737792A (en) | Counter-based simulated target generator | |
SU656193A1 (ru) | Устройство дл определени параметров выбросов | |
US4346480A (en) | Frequency identification circuit | |
SU1167556A1 (ru) | Устройство обработки сигналов | |
SU1160260A1 (ru) | "cпocoб дeфektaции пoдшипhиkob kaчehия" | |
SU1086407A1 (ru) | Устройство дл допускового контрол параметров | |
SU1129723A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU832565A1 (ru) | Устройство дл испытани логичес-КиХ блОКОВ | |
SU951318A2 (ru) | Имитатор дискретного канала св зи | |
SU1102026A2 (ru) | Цифровой фазовращатель | |
SU1732332A1 (ru) | Устройство дл контрол многоканальных импульсных последовательностей | |
SU1005285A2 (ru) | Устройство дл умножени частоты следовани периодических импульсов | |
SU813751A2 (ru) | Селектор пачки импульсов | |
SU972493A1 (ru) | Устройство дл ввода информации | |
SU1003025A1 (ru) | Программно-временное устройство | |
SU1451843A1 (ru) | Устройство дл формировани и подсчета числа импульсов в серии | |
SU476523A1 (ru) | Устройство дл формировани импульсов в системах контрол электрических соединений | |
SU951402A1 (ru) | Устройство дл сдвига информации | |
SU372692A1 (ru) | Распределитель импульсов | |
SU1184077A1 (ru) | Многоканальный формирователь серий импульсов |