SU940159A1 - Микропрограммное устройство управлени с контролем - Google Patents

Микропрограммное устройство управлени с контролем Download PDF

Info

Publication number
SU940159A1
SU940159A1 SU803224689A SU3224689A SU940159A1 SU 940159 A1 SU940159 A1 SU 940159A1 SU 803224689 A SU803224689 A SU 803224689A SU 3224689 A SU3224689 A SU 3224689A SU 940159 A1 SU940159 A1 SU 940159A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
address
checking
Prior art date
Application number
SU803224689A
Other languages
English (en)
Inventor
Григорий Николаевич Тимонькин
Вячеслав Сергеевич Харченко
Сергей Николаевич Ткаченко
Эдуард Леонидович Кульбак
Original Assignee
Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU803224689A priority Critical patent/SU940159A1/ru
Application granted granted Critical
Publication of SU940159A1 publication Critical patent/SU940159A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  реализации средств контрол  управл ющих автоматов , примен емых в цифровых вычислительных машинах и различных устройст вах цифровой автоматики. Известны устройства дл  контрол  микропрограммного автомата, содержащие элементы И, ИЛИ, НЕ, задержки, триггер tl. Недостатками указанных устройств  вл ютс  значительные затраты контрольного оборудовани , что приводит к недостаточной надежности самих схе контрол , а также низка  оперативность обнаружени  ошибки. Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  контрол  микропрограм много автомата, содержащее триггер, элемент задержки и элементы И и ИЛИ, причем вход устройства подключен к первому входу первого элемента И, вы ход которого соединен с входом синхронизации контролируемого автомата и нулевым входом триггера, единичный выход которого соединен с вторым входом первого элемента И, а нулевой выход - с первым входом второго элемента И, входы элемента ИЛИ соединены с группой выходов контролируемого микропрограммного автомата {2. Недостатками известного устройства  вл ютс  низкие функциональные возможности , обусловленные низкими полнотой и оперативностью контрол . Низка  полнота контрол  вызвана ограниченным классом обнаружени  ошибок. В известном устройстве обнаруживаютс  только ошибки, вызванные физичес .кими отказами элементов контролируемого автомата, и не обнаруживаютс  ошибки программировани . Низка  оперативность контрол  обусловлена формированием сигнала ошибки в следующем такте после обнаружени  неисправности . Цель.изобретени  - расширение функциональных возможностей устройст ва за счет обнаружени  ошибок програ мировани  и, формировани  сигнала эши ки в такте ее возникновени . Поставленна  цель достигаетс  тем что в устройство, содержащее дешифра тор, выходы которого соединены с г.ру пой входов регистра адреса, выходы к торого соединены с группой входов бл ка пам ти №1крокоманд,первый элемент ИЛИ, два элемента И, триггер и элемент .задержки, причем выход первого элемента И соединен с нулевым входом Триггера и с входом блока пам ти микрокоманд, синхронизирующий вход устройства соединен с первым вх дом первого элемента И, второй вход которого соединен с единичным выходом триггера, нулевой выход которого соединен с первым входом второго элемента И, входы первого элемента ИЛИ соединены соответственно с выходами микроопераций блока пам ти микрокоманд, введены второй элеиент ИЛИ, группа элементов И, буфер:ный регистр и схема сравнени , приче первые входы элементов И группы соединены с первой группой входов схемы сравнени  и с выходами регистра адреса, первый вход первого элемента И соединен с входом элемента задержки и вторыми входами элементов И группы, выходы которых соединены с соответствующими входами буферного регистра, выходы которого со единены с второй группой входов схемы сравнени , выход которой соединен с первым входом второго элемента ИЛИ, выход которого  вл етс  выходом устройства, а второй вход соединен с входом схемы сравнени  и выходом элемента задержки, выход первого элемента ИЛИ соединен с единичным входом триггера. На чертеже приведена функциональна  схема устройства. В состав устройства вход т первый элемент И 1, первый элемент ИЛИ 2, триггер 3 синхронизирующий вход , элемент 5 задержки, группа 6 элементов И, буферный регистр 7. схема 8 сравнени ,второй элемент И 9, второй элемент ИЛИ 10, выход 11 устройства дешифратор 12, регистр 13 адреса, вход k установки начального адреса блок 15 пам ти микрокоманд. Устройство позвол ет контролировать ошибки программировани  типа тупик, привод щие к зацикливанию программы на каком-либо адресе. Такие ошибки обнаруживаютс  при сравнении адресных частей предыдущей и последующей микрокоманд контролируемого автомата. В устройстве контролируетс  ход программы следук цим образом. Очередной тактовый импульс поступает через Синхронизирующий вход k устройства на вторые входы элементов И 6 группы и разрешает запись адреса микрокоманды с выходов регистра 13 адреса на буферный регистр 7. Этот же им пульс , поступивший через первый элемент И 1 на блок 15 пам ти микрокоманд , вызывает считывание очередной микрокоманды. По окончании считывани  микрокоманды на регистре 13 адреса устанавливаетс  адрес очередной микрокоманды, и тактовый импульс , .вызварший считывание микрокоманды, через элемент 5 задержки поступает .на схему сравнени . Происходит сравнение адреса предыдущей микрокоманды , записанного на буферном регистре 7, и адреса очередной микрокоманды. Поступающей на схему 8 сравнени  с выходом регистра 13 адреса. При равенстве указанных адресов схема сравнени  формирует сигнал ошибки, который через второй элемент ИЛИ 10 поступает на выход 11 устройства. Крнтроль ошибок, вызванных физическими отказами элементов устройства , заключаетс  в проверке наличи  хот  бы одного сигнала микрооперации в операционной части микрокоманды контролируемого устройства. При отсутствии сигналов на выходах микроопераций устройство формирует сигнал ошибки. . В устройстве микропрограммного управлени  обнаруживаетс  отсутствие сигналов микроопераций на выходе блока 15 пам ти следующим обрезом. Каждый тактовый импульс -через первый элемент И 1 устанавливает триггер 3 в нулевое состо ние и поступает на блок 15 пам ти микрокоманд, вызыва  считывание очередной микрокоманды. Сигналы микроопераций операционной части микрокоманды через первый элемент ИЛИ 2 устанавливают триггер 3 в единичное состо ние и запрещают прохождение тактового импульса, задержанного элементом 5 задержки , через второй элемент И 9 дл  формировани  сигнала ошибки. Элемент 5 задерж5 gi
ки должен обеспечить задержку тактового импульса на врем  считывани  микрокоманды и установки триггера 3, сигналами микроопераций в единичное состо ние.
При отсутствии сигналов на выходах микроопераций блока 15 к моменту прихода на второй элемент И 9 задержанного тактового импульса триггер 3 находитс  в нулевом состо нии. На выходе второго элемента И 9 по вл етс  си гнал ошибки, который через второй элемент ИЛИ 10 проходит на выход 11 устройства.
Таким образом, устройство позвол ет расширить класс обнаруживаемых ошибок и повысить оперативность контрол , что позвол ет строить более эффективные средства контрол  микропрограммных автоматов.

Claims (1)

1.Авторское свидетельство СССР 35756, кл. G 06 F 11/10, 1969.
2,Авторское свидетельство СССР 391563, кл. G 06 F 11/02, 1969.
SU803224689A 1980-12-26 1980-12-26 Микропрограммное устройство управлени с контролем SU940159A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803224689A SU940159A1 (ru) 1980-12-26 1980-12-26 Микропрограммное устройство управлени с контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803224689A SU940159A1 (ru) 1980-12-26 1980-12-26 Микропрограммное устройство управлени с контролем

Publications (1)

Publication Number Publication Date
SU940159A1 true SU940159A1 (ru) 1982-06-30

Family

ID=20934439

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803224689A SU940159A1 (ru) 1980-12-26 1980-12-26 Микропрограммное устройство управлени с контролем

Country Status (1)

Country Link
SU (1) SU940159A1 (ru)

Similar Documents

Publication Publication Date Title
JPS5983254A (ja) ウオツチドツグタイマ
JPH0792764B2 (ja) マイクロプロセッサ
SU940159A1 (ru) Микропрограммное устройство управлени с контролем
SU1203526A1 (ru) Устройство дл контрол микропрограммного блока управлени
SU1365082A1 (ru) Микропрограммное устройство управлени с контролем
SU1674129A1 (ru) Устройство дл диагностики цифровых блоков
SU1571552A1 (ru) Устройство дл контрол программных автоматов
SU955058A1 (ru) Микропрограммное устройство управлени
SU959081A1 (ru) Микропрограммное устройство управлени
SU898431A1 (ru) Микропрограммное устройство управлени
SU598080A1 (ru) Устройство дл контрол выполнени последовательности микрокоманд
RU2011216C1 (ru) Устройство для контроля управляющей вычислительной машины
SU1615725A1 (ru) Устройство дл контрол хода программы
SU877549A1 (ru) Система дл обработки информации с контролем
SU943728A1 (ru) Микропрограммное устройство управлени
SU1325417A1 (ru) Устройство дл контрол
SU1068937A1 (ru) Устройство микропрограммного управлени
SU1238087A1 (ru) Устройство дл контрол хода микропрограммы
SU857999A1 (ru) Устройство дл восстановлени процессора после сбо
SU1007109A1 (ru) Микропрограммный процессор с самоконтролем
SU391563A1 (ru)
SU1168949A1 (ru) Устройство дл обнаружени и ликвидации сбоев в блоке управлени объектом
SU1203525A1 (ru) Микропрограммное устройство управлени
SU1629910A1 (ru) Микропрограммное устройство управлени
SU1188742A1 (ru) Устройство дл микропрограммного управлени