SU873436A1 - Устройство дл приема трехкратно повтор емых команд управлени - Google Patents

Устройство дл приема трехкратно повтор емых команд управлени Download PDF

Info

Publication number
SU873436A1
SU873436A1 SU792845024A SU2845024A SU873436A1 SU 873436 A1 SU873436 A1 SU 873436A1 SU 792845024 A SU792845024 A SU 792845024A SU 2845024 A SU2845024 A SU 2845024A SU 873436 A1 SU873436 A1 SU 873436A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
counter
memory block
output
Prior art date
Application number
SU792845024A
Other languages
English (en)
Inventor
Виталий Петрович Леонов
Александр Иванович Козлов
Виктор Тимофеевич Загороднов
Владимир Кириллович Бердников
Владимир Георгиевич Воробьев
Original Assignee
Предприятие П/Я Г-4554
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4554 filed Critical Предприятие П/Я Г-4554
Priority to SU792845024A priority Critical patent/SU873436A1/ru
Application granted granted Critical
Publication of SU873436A1 publication Critical patent/SU873436A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРИЕМА ТРЕХКРАТНО ПОВТОРЯЕМЫХ КОМАНД УПРАВЛЕНИЯ
I
Изобретение . относитс  к устройствам дл  обнаружени  и предотвращени  ошибок в прин той информации и может использоватьс  в кодоимпульсных системах телеуправлейи .
Известно устройство дл  приема трехкратно повтор емых команд управлени , содержащее блок пам ти, распределитель и последовательно соединенные накопитель и дешифратор, управл ющий вход которого соединен с выходом анализатора кодового признака 1.Однако известное устройство имеет низкую помехоустойчивость приема.
Целью изобретени   вл етс  повышение помехоустойчивости приема.
Цель достигаетс  тем, что в устройство дл  приема трехкратно повтор емых команд управлени , содержащее блок пам ти, распределитель и последовательно соединенные накопитель и дешифратор, управл ющий вход которого соединен с выходом анализатора кодового признака, введены последовательно соединенные элемент И, первый элемент ИЛИ, первый счетчик, второй счетчик , второй элемент ИЛИ, первый дополнительный блок пам ти, мажоритарный блок и первый ключ, последовательно соединенные третий элемент ИЛИ, второй дополнительный блок пам ти, четвертый элемент ИЛИ и второй ключ, п тый элемент ИЛИ и третий счетчик, при этом второй вход
5 первого элемента ИЛИ, который  вл етс  входом тактовых импульсов приема, объединен с тактовыми входами распределител  блока пам ти и первого и второго дополнительных блоков пам ти, первый вход элемента И, который  вл етс  входом тактовых имto пульсов обработки команд управлени , объединен с тактовыми входами накопител  и анализатора кодового признака, объединенные сигнальные входы которых соединены с выходами первого и второго ключей, вторые
15 входы которых соединены соответственно с первым и вторым выходами распределител , третий выход которого соединен со вторым входом элемента И, выход которого через третий счетчик соединен с сигнальным входом распределител , первый выход которого соединен.со вторым входом второго элемента ИЛИ и с первыми входами третьего и п того элементов ИЛИ, вторые входы которых соединень соответственно со вторым и третьим выходами второго счетчика, выход п того элемента ИЛИ через блок пам ти соединен со вторыми входами мажоритарного блока и четвертого элемента ИЛИ, третьи входы которых соединены соответственно с выходами второго и г|ервого дополнительных блоков пам ти, объединенные информационные входы которых соединены с информационными входами блока пам ти, а выходы первого счетчика соединены с соответствующими адресными входами блока пам ти и первого и второго дополнительных блоков пам ти.
На чертеже представлена структурна  электрическа  схема предложенного устройства .
Устройство дл  приема трехкратно повтбр емых команд управлени  содержит блок пам ти 1, первый 2 и второй 3 дополнительные блоки пам ти, емкость каждого из которых равна п - количеству элементов в одном повторении кодовой комбинации команды, мажоритарный блок 4, первый ключ 5, анализатор кодового признака 6, второй ключ 7, накопитель 8, дешифратор 9, первый - п тый элементы ИЛИ 10-14 соответственно, первый счетчик 15, емкость которого равна п, второй счетчик 16, распределитель 17, третий счетчик 18, емкость которого равна п, и элемент И 19.
Каждый прин тый символ может  вл тьс  последним символом трехкратно повторенной команды и запоминаетс  и хранитс  в пам ти в течение Зп тактов частоты F приема. Кроме того, в каждом из трех блоков пам ти хранитс  п бит информации. Каждый такт приема происходит обновление информации: символ, записанный Зп тактов приема назад замен етс  вновь поступающим . Выбор  чейки пам ти при записи и при считывании информации осуществл етс  с помощью одного и того же первого счетчика 15.
В результате этого после записи последнего символа трехкратно повторенной ко .манды независимо от того, в какую  чейку пам ти и в какой блок пам ти она проведена в одноименных . чейках всех трех блоков пам ти записываютс  одноименные разр ды трех повторений прин той команды, что позвол ет осуществить мажоритарную обработку символов прин той команды путем одновременного последовательного считывани  информации из трех блоков пам ти. Кроме того, в устройстве предусмотрена регистраци  команды методом простого приема, при этом из блоков пам ти считываютс  прин тые последними п символов. Полученна  такими способами кодова  комбинаци  анализируетс  и при соответствии закону кодировани  поступает на исполнение .
Предложенное устройство работает следующим образом.
Каждый короткий тактовый импульс, поступающий из устройства тактовой синхронизации (на чертеже не показано) с частотой F приема, устанавливает первое состо ние распределител  17, переключает на короткое врем  блоки пам ти 1-3 из режима считывани  в режим записи. Это обеспечивает запись в соответствующий блок пам ти принимаемого символа. Выбор блока пам ти, в который производитс  запись , определ етс  состо нием второго счетчика 16, сигнал с выхода которого через один из элементов ИЛИ 11, 12 и 14 поступает на вход выбора кристалла соответствующего блока пам ти 1-3, а выбор  чейки пам ти определ етс  состо нием первого счетчика 15. После окончани  записи выщеуказанный импульс через первый элемент ИЛИ 10 измен ет на «1 состо ние первого счетчика 15.
В дальнейшем на вход третьего счетчика 18 через элемент И 19 и вход первого
счетчика 15 через первый элемент ИЛИ 10 и элемент И 19 поступают импульсы с частотой обработки f, котора  выбираетс  из соотношени  , где F- частота приема, п - число элементов кодовой комбинации
5 команды.
После подсчета каждых п импульсов с выхода третьего счетчика 18 на сигнальный вход распределител  17 поступает сигнал , который переключает распределитель 17 последовательно во второе, третье и четвертое состо ние.
При установке распределител  17 в четвертое состо ние сигнал с третьего выхода распределител  поступает на второй вход элемента И 19 и запрещает прохождение через непо импульсов частоты обработки. Разрешение прохождени  импульсов обработки происходит после установки исходного состо ни  распределител  17 импульсом частоты приема F.
Пусть во врем  записи первым сцетчи0 ком 15 выбираетс  i-тый адрес, .а вторым счетчиком 16 через третий элемент ИЛИ 12 выбираетс  первый дополнительный блок пам ти 2. После записи только что прин того символа информации в  чейку пам ти i первого дополнительного блока пам ти 2 первый счетчик 15 устанавливаетс  в состо ние i + 1. Если в  чейку пам ти i записан последний символ третьего повторени  команды , то в  чейке i + 1 находитс  первый символ повторени  команды, записанный
0 Зп тактов тому назад. Этот символ и по .сггупает первым на выход первого дополнительного блока пам ти 2. Дальнейшее поступление импульсов обработки на вход первого счетчика 15 последовательно выбирает i -f 2, ... n адрес первого дополнительного блока пам ти 2. Каждый раз после выбора п-го адреса переключаетс  состо ние второго счетчика 16 и через соответствующие схемы ИЛИ И, 12 и 14 выбираетс 
следующий блок пам ти. После поступлени  на выход Зп импульсов первый счетчик 15 находитс  в состо нии выбора i + 1 адреса, а второй счетчик 16 - в состо нии выбора первого дополнительного блока пам ти. Вследствие этого обеспечиваетс  последовательна  запись вновь поступившей информации в очередные  чейки соответствующих блоков пам ти, а также последовательное считывание принимаемой информации.
Во втором состо нии распределител  17 сигнал с его первого выхода осуществл ет через вторые входы элементов ИЛИ 11, 12 и 14 выбор дл  считывани  всех трех блоков пам ти 1-3 и открывает ключ 7. Считанна  одновременно из трех блоков информаци  поступает на вход мажоритарного блока 4. Вследствие того, что в одноименных адресах блоков пам ти хран тс  одноименные символы различных повторений, мажоритарный блок 4 исправл ет каждый символ в соответствии со значением одноименных символов большинства повторений. С выхода мажоритарного блока 4 через открытый первый ключ 5 исправленна  информаци  поступает на вход накопител  8 и анализатора кодового признака 6. Если полученна  с выхода мажоритарного блока 4 кодова  комбинаци  соответствует закону кодировани , анализатором кодового признака 6 вырабатываетс  сигнал «Верно, который поступает на управл ющий вход дешифратора 9 и разрешает декодирование кодовой комбинации, наход щейс  в накопителе 8, после чего команда поступает на выход устройства дл  исполнени .
В третьем состо нии распределител  17 анализируютс  последние п символов прин той команды. При этом сигнал со второго выхода распределител  17 открывает второй ключ 7, кодова  комбинаци  из выбранного блока пам ти поступает через второй ключ 7 на вход анализатора кодового признака и накопител , где информаци  анализируетс  и при положительном результате анализатора передаетс  на исполнение.
С переходом распределител  17 в четвертое состо ние работа устройства заканчиваетс  до поступлени  очередного фронта частоты F приема.
Таким образом, предложенное устройство позвол ет сочетать простой прием команд управлени  с мажоритарным, что при работе в услови х радиопротиводействи  или при замирани х в радиоканале приводит к существенному повыщению помехоустойчивости приема. Реализаци  в предложенном устройстве простого и мажоритарного приема становитс  возможной вследствие перехода от анализатора прин той информации в реальном масштабе времени (со скоростью передачи), осуществл емого в блоках пам ти 1 и 2, к анализу прин той и запомненной кодограммы из Зп символов, осуществл емому в сжатом масштабе времени (с повышенной скоростью) в течение каждого такта приема.

Claims (1)

  1. Формула изобретени 
    Устройство дл  приема трехкратно повтор емых команд управлени , содержащее блок пам ти, распределитель и последовательно соединенные накопитель и дешифратор , управл ющий вход которого, соединен с выходом анализатора кодового признака, отличающеес  тем, что, с целью повыщени  помехоустойчивости приема, введены последовательно соединенные элемент И, первый элемент ИЛИ, первый счетчик, второй счетчик , второй элемент ИЛИ, первый дополнительный блок пам ти, мажоритарный блок и первый ключ, последовательно соединенные третий элемент ИЛИ, второй дополнительный блок пам ти, четвертый элемент ИЛИ и второй ключ, п тый элемент ИЛИ и третий счетчик, при этом второй вход первого элемента ИЛИ, который  вл етс  входом тактовых импульсов приема, объединен с тактовыми входами распределител , блока пам ти и первого и второго дополнительных блоков пам ти, первый вход элемента И, который  вл етс  входом тактовых импульсов обработки команд управлени , объединен с тактовыми входами накопител 
    0 и анализатора кодового признака, объединенные сигнальные входы которых соединены с выходами первого и второго ключей, вторые входы которых соединены соответст , венно с первым и вторым выходами распределител , третий выход которого соединен
    5 со вторым входом элемента И, выход которого через третий счетчик соединен с сигнальным входом распределител , первый выход которого соединен со -вторым входом второго элемента ИЛИ и с первыми входами третьего и п того элементов ИЛИ, вторые входы которых соединены соответственно со вторым и третьим выходами второго счетчика , выход п того элемента ИЛИ через блок пам ти соединен со вторыми входами мажоритарного блока и четвертого элемента
    5 ИЛИ, третьи входы которых соединены соответственно с выходами второго и первого дополнительных блоков пам ти, объединенные информационные входы которых соединены с информационным входом блока пам ти, а выходы первого счетчика соединены с соответствующими адресными входами блока пам ти и первого и второго дополнительных блоков пам ти.
    Источники информации, прин тые во в имaниe при экспертизе
    - 1. Авторское свидетельство СССР № 337959, кл. Н 04 L 1/10, 1970.
SU792845024A 1979-11-27 1979-11-27 Устройство дл приема трехкратно повтор емых команд управлени SU873436A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792845024A SU873436A1 (ru) 1979-11-27 1979-11-27 Устройство дл приема трехкратно повтор емых команд управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792845024A SU873436A1 (ru) 1979-11-27 1979-11-27 Устройство дл приема трехкратно повтор емых команд управлени

Publications (1)

Publication Number Publication Date
SU873436A1 true SU873436A1 (ru) 1981-10-15

Family

ID=20861580

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792845024A SU873436A1 (ru) 1979-11-27 1979-11-27 Устройство дл приема трехкратно повтор емых команд управлени

Country Status (1)

Country Link
SU (1) SU873436A1 (ru)

Similar Documents

Publication Publication Date Title
SU873436A1 (ru) Устройство дл приема трехкратно повтор емых команд управлени
US3335406A (en) Code selectors for selective calling systems
SU1550622A1 (ru) Аналого цифровой преобразователь
SU1080132A1 (ru) Устройство дл ввода информации
SU1385309A1 (ru) Устройство дл приема трехкратно повтор емых команд управлени
RU1795446C (ru) Многоканальное устройство дл сравнени кодов
SU1529461A1 (ru) Устройство дл индикации экстремального значени последовательности цифровых величин
SU786030A1 (ru) Устройство дл исправлени стираний
SU1520669A1 (ru) Декодер сверточного кода
SU1298940A1 (ru) Устройство выбора каналов
RU2023309C1 (ru) Устройство для приема команд телеуправления
SU1298930A1 (ru) Устройство дл контрол дискретного канала
SU1462320A1 (ru) Устройство дл фиксации сбоев
SU1117848A1 (ru) Дешифратор двоичного циклического кода
SU1640814A1 (ru) Устройство дл обнаружени и исправлени ошибок
SU1667269A2 (ru) Устройство дл выбора каналов
SU932636A2 (ru) Устройство дл обнаружени ошибок
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
SU658771A1 (ru) Устройство фазировани аппаратуры передачи информации циклическим кодом
SU1532958A1 (ru) Устройство дл приема и обработки информации
SU794756A1 (ru) Устройство дл исправлени пакетовОшибОК
JPS6229965Y2 (ru)
SU1290295A1 (ru) Устройство дл вычислени пор дковых статистик последовательности двоичных чисел
SU1327308A2 (ru) Устройство выделени рекуррентного сигнала с обнаружением ошибок
SU1010632A1 (ru) Устройство дл задани тестов