SU1667269A2 - Устройство дл выбора каналов - Google Patents

Устройство дл выбора каналов Download PDF

Info

Publication number
SU1667269A2
SU1667269A2 SU884484975A SU4484975A SU1667269A2 SU 1667269 A2 SU1667269 A2 SU 1667269A2 SU 884484975 A SU884484975 A SU 884484975A SU 4484975 A SU4484975 A SU 4484975A SU 1667269 A2 SU1667269 A2 SU 1667269A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
additional
input
inputs
adder
Prior art date
Application number
SU884484975A
Other languages
English (en)
Inventor
Иван Дмитриевич Горбенко
Игорь Владимирович Зотов
Игорь Владимирович Бережной
Владимир Николаевич Гордиевский
Original Assignee
Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority to SU884484975A priority Critical patent/SU1667269A2/ru
Application granted granted Critical
Publication of SU1667269A2 publication Critical patent/SU1667269A2/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к радиосв зи. Цель изобретени  - повышение точности выбора в услови х измен ющегос  уровн  помех. Дл  достижени  указанной цели в устройство введены дополнительный компаратор, первый и второй дополнительные сумматоры, первый и второй блоки сравнени , блок задержки, п тый элемент И и первый и второй вычитатели. В услови х измен ющейс  помеховой обстановки точность выбора может быть повышена за счет анализа принимаемых кодовых символов на наличие ошибок, в зависимости от величины которых должна измен тьс  избыточность сигналов. 1 ил.

Description

Изобретение относитс  к радиосв зи и  вл етс  дополнительным к изобрегенрию по авт.ев № 1480141
Цель изобретени  - повышение точности выбора в /слови х измен ющегос  уровн  помех
На фиг 1 и 2 представлена структурна  электрическа  схема устройства дл  выбора каналов
Устройство дл  выбора каналов содержит входные каналы 1, блок 2 регистров параллельной записи, первый элемент ИЛИ 3, выходные каналы 4, первый триггер 5, генератор 6 пилообразного напр жени , второй и третий элементы ИЛИ 7 и 8 компаратор 9, первый и второй элементы И 10 и 11, первый счетчик 12, регистр 13 последовательной записи, второй счетчик 14.третий и четвертый элементы И 15 и 16, второй триггер 17 сумматор 18, входные компараторы 1е, первые и вторые входные триггеры 20 и 21 ключи 22, выходные элементы И 23 и выходные триггеры 24, а также содержит дополнительный компаратор 25, первый и
второй дополнительные суммэгпг ы 26 и 27 первый и второй блоки 28 и 29 сравнени , блок 30 задержки, п тый элемент И 31 и первый и второй вычитатели 32 и 33
Устройство дл  выбора каналос работает следующим образом
Ключи 22 соедин ют на врем  сжализа каналов информационные входы устройства с первыми входами компараторов 19. На вторые входы компараторов 19 с генератора 6 пилообразного напр жени  подаетс  на врем  выбора линейно измен ющеес  напр жение . Триггеры 20 служат дл  кратковременного запомниа ни   каналов с экстремальным средним напр жением. Блок 2 регистров параллельной записи предназначен дл  запоминани  номеров каналов с экстремальными напр жени ми при каждом срабатывании компараторов 19. Первый триггер 5 запускает генератор 6 и открывает ключи 22 на врем  выбора. Второй элемент ИЛИ 7 формирует импульс сброса триггеров 20 и импульс перезаписи блока 2 регистров. Компаратор 9 срабатысл
с
|0
о
ю о
NJ
вает при поступлении на него с выхода сумматора 18 напр жени  не менее заданного Сумматор 18 (который может быть выполнен на усилител х с общей нагрузкой} осуществл ет суммирование напр жений с выходов триггеров 21 Второй счетчик 14 осуществл ет счет m единичных сигналов Первый счетчик 12 осуществл ет пересчет тактовых импульсов по модулю п В качестве счетчиков импользуютс  счетчики с программируемым коэффициентом пересчета (коэффициентами  вл ютс  m и п) В регистр 13 записываетс  n-разр дна  комбинаци  с выхода последнего регистра блока 2 регистров через четвертый элемент И 16 Второй триггер 17 служит дл  фиксации момента считывани  m единичных сигналов с выхода последнего регистра блока 2 регистров Через выходные элементы И 23 единичные сигналы с выхода регистра 13 параллельной записи поступают на входы установки 1 триггеров 24 выходных кана- пов 4. Первый элемент И 10 обеспечивает прохождение тактовых импульсов с тактового входа устройства на входы первого и второго счетчиков 12, 14 блока 2 регистров , регистра 13 последовательной записи после срабатывани  первого триггера 5 и компаратора 9. Вторые входные триггеры 21 служат дл  запоминани  единичных символов с выходов первых триггеров 20 с целью дальнейшего накоплени  и анализа количества выбранных m каналов относительно заданного порогового уровн , что осуществл етс  в сумматоре 18 и компараторе 9. При поступлении короткого импульса на пусковой вход устройства регистры 13, 2, триггеры 17, 20, 21, 24. счетчики 12, 14 и сумматор 18устанавливаютс  в нулевое состо ние, импульс запуска с выхода первого триггера 5, обнул емого сигналом третьего элемента И 15, запускает генератор б, поступает на управл ющие входы ключей 22, открывает их и поступает на вход первого элемента И 10
Напр жени  с информационных входов устройства через открытые ключи 22 подаютс  на входные компараторы 19, На другие их входы подаетс  линейно измен ющеес  напр жение с выхода генератора 6 В момент равенства напр жений на входах компаратора 19 в одном или нескольких входных каналах 1 формируетс  короткий импульс,который устанавливает соответствующий триггер 20 (триггеры 20) в единичное состо ние, при этом импульсы с выходов триггеров 20 через вторые триггеры 21 поступают на сумматор 18, где происходит накопление информации об
отобранных1 каналах С выходов триггеров 20 импульсы через второй элемент ИЛИ 7 третий элемент ИЛИ 8 посылает на такто вые входы блока 2 регистров и регистра 13
которыеустановлены в режим записи сигналов с выхода компаратора 9
При срабатывании одного или нескольких триггеров 20 происходит запись 1 в соответствующий разр д (или сэот0 ветствующие разр ды) блока 2 регистров параллельной записи, и через элементы ИЛИ 3. 7 триггеры 20 устанавливаютс  в нулевое состо ние Единичные сигналы с выходов вторых триггеров 21 подсчитыва5 ютс  в сумматоре 18 причем суммирование происходит параллельно со всех выб-ранных каналов
Напр жение на выходе генератора 6 продолжает уменьшатьс  и происходит
0 срабатывание компараторов 19,триггеров 20, 21 других входных каналов 1 и запись сигнала 1 в первый регистр блока 2 регистров из которого информаци , записанна  от предыдущего срабатывани 
5 триггеров 20. переписываетс  во второй регистр блока 2 регистров При последующих срабатывани х триггере в 20 информаци  будет последовательно продвигатьс  в регистрах блока 2 регистров В момент,
0 когда на сумматор 18 поступит m единичных сигналов с выходов триггеров 21, напр жение на его выходе достигнет уровн  срабатывани  компаратора 9, т е на его выходе по витс  сигнал 1, который по5 ступает на управл ющие входы блока 2 регистров и регистра 13 и переводит их из режима записи информации в режим последовательного считывани  информации Под воздействием тактовых импульсов с
Q тактового входа устройства, поступающих через первый элемент И 10 и третий элемент ИЛИ 8 на тактовые входы блока 2 регистров и регистра 13, информаци  с выхода последнего разр да регистра бло5 ка 2 регистров через элементы И 11 и 16 поступает на второй счетный вход второго счетчика 14 и на сигнальный вход регистра 13 соответственно, куда происходит последовательна  запись информации
Q Первый счетчик 12 производит обсчет тактовых импульсов. Через каждые п тактов единичный сигнал с выхода первого счетчика 12 поступает на вторые входы выходных элементов И 23, и единичные
е- сигналы с выходов регистра 13 через эле менты И 23 поступают на входы установки 1 соответствующих выходных триггеров 24, в результате чего на выходе устройства по вл ютс  единичные сита
При поступлении на второй счетчик 14 m-го единичного сигнала триггер 17 устанавливаетс  в единичное состо ние, и так товые импульсы с тактового входа через первый элемент И 10 не проход т, единичный сигнал с выхода регистра 13, соответствующий m-му каналу с экстремальным средним напр жением, через элемент И 23 устанавливает соответствующий триггер 24 в единичное состо ние. Сумматор 18 осуществл ет суммирование сигналов с заданным коэффициентом пересчета m Дополнительный компаратор 25 измен ет свое состо ние в зависимости от значени  напр жени  на выходе генератора б пилообразного напр жени , а также от заданного уровн  Unop, что позвол ет увеличить быстродействие устройства в случа х, когда качество принимаемых символов определ етс  не нулевым потенциалом а некоторым Unop. Так, например, если по вл етс  необходимость ограничени  анализируемых значений напр жени  во входных каналах некоторым Unop 0, то в этом случае завершение этапа анализа и выбора тип каналов будет осуществлено раньше момента спада до нул  на пр жени  генератора 6 пилообразного напр жени  что, оиеоедь приво дит к увеличению быстродействи  /f ройства.
Далее начинаетс  этап анализ,) принимаемого кодового слпйэ на предмет возможности его дальнейшего дексдиро вани . а также подготовки и выдачи реко мендаций по требуемой степени избыточности кода
Информаци  о стирани х с вы/одос триггеров 24 поступает на вход второго сумматора 27, где осуществл етс  под счет количества стираний 1Ст. результаг которого поступает на другой вход второго блока 29 сравнени . При поступлении на другой вход этого блока синхросигнала с выхода второго счетчика 14 осуществл етс  сравнение значени  МСт с заданным значенем кодового рассто ни  сЦад, получаемого с выхода блока 30 задержки , куда оно заранее записываетс  через первый сигнальный вход устройства Если количество стираний Мп больше йзад. то на первом выходе блока 29 срав нени  формируетс  единичный импульс, сигнализирующий об отказе от дальнейшего декодировани , который поступает на п тый сигнальный выход устройства Значение величины (1Ст с выхода нторого дополнительного сумматора 27 также поступает на соответствующий вход второго вычитател  33, на другой вход которого
записываетс  значение dja с выхода блока 30 задержки. После поступлени  единичного сигнала с первого выхода второго блока 29 сравнени  (сигнала об 5 отказе от декодировани ) во втором вы- читателе 33 осуществл етс  операци  вычитани  Л d NCi - бз д и тем самым формируетс  на его выходе сигнал, характеризующий степень превышени  количе0 ства стираний Ncr по отношению к сЬад. Значение Д d поступает на первый сигнальный выход устройства
Если NCT не превышает бзап , то на втором выходе второго блока 29 сравне5 ни  формируетс  единичный символ, который поступает на вход гтого элемента И 31. После того как на ,ругой его вход поступит единичный символ, сигнализирующий о завершении процедуры
0 декодировани  кодового слова, на выходе элемента И 31 сформируетс  единичный сигнал,  вл ющийс  разрешающим дл  работы первого блока 28 сравнени  и первого вычитател  32 На вход первого до5 полнительного сумматора 26 поступает сигнал о количестве ошибок, обнаруженных на этапе декодировани  кодового слова N t, который в сумматоре 26 преобразуетс  в величину 2Nt Значение
0 2Ni с его выхода поступает на вход первого блока 28 срлзнени  Знамени cL д из блока ТО задержки поступает на вход перпого блока 28 сравнени  и первого вычитатол  32 При этом посте поступлени  рззроша15 ющр о сигнала первым блок 28 сравнени  осуществл ет оперли -ю сравнени  значений 2Nt и сЬад Если2(1 (.Ьпд то на втором сигнальном ВЫХОДР устройства по вл етс  единичный символ сигнализирующий о
0 необходимости увеличени  кодового рассто ни  используемого корректирующего кода Если 2Nt . то на третьем сигнальном выходе устройства формируетс  единичный сигнал сигнализирующий о
5 возможности уменьшени  кодового рас сто ни  При 2Ni dian иа четвертом сигнальном выходе устройства формируетс  единичный сигнал, сигнализирующий о том что кодовое рассто ние в изменении
0 не нуждаетс  После поступлени  разрешающего сигнала на вход первого вычитател  32 в нем осуществп етс  операци  вычитани  Д d йз д - 2Nt Значение Ad поступает на первй сигнальный выход уст5 ройства.
Как показывает анализ, техническое преимущество даннот предложени  по сравнению с прототипом состоит а том, что по вл етс  возможность анализа принимаемых кодовых символов на наличие шибок,
что позвол ет увеличить точность выбора в услови х измен ющейс  помеховой обстановки .

Claims (1)

  1. Формула изобретени  Устройство дл  выбора каналов по авт.с в. № 1480141, отличающеес  тем, что. с целью повышени  точности выбора в услови х измен ющегос  уровн  помех, введены дополнительный компаратор, первый и второй дополнительные сумматоры , первый и второй блоки сравнени , блок задержки, п тый элемент И и первый и второй вычитатели, выходы которых  вл ютс  первым сигнальным выходом устройства , вторым, третьим и четвертым сигнальными выходами которого  вл ютс  выходы первого блока сравнени , соответствующие входы которого соединены с выходом п того элемента И, выходом первого дополнительного сумматора и входом блока задержки, вход которого и дополнительные входы первого и второго счетчиков и первые входы п того элемента И и дополнительного компаратора и вход первого дополнительного сумматора  вл ютс  соответственно первым, вторым.
    третьим, четвертым, п тым и шестым сигнальными входами устройства, п тым сигнальным выходом которого  вл ютс  выходы второго блока сравнени , первый и
    второй входы которого подключены к выходу второго дополнительного сумматора и выходу блока задержки, причем входы второго дополнительного сумматора соединены с информационными выходами
    устройства, третий вход второго блока сравнени  подключен к выходу второго счетчика , первые входы первого и второго вычитателей соединены с выходом блока задержки , выходы второго блока сравнени 
    подключены к вторым входам п того элемента И и второго вычитател , второй и третий входы первого вычитател  соединены с выходом п того элемента И и выходок первого дополнительного сумматора, третий
    вход вотрого вычитател  подключен к зыхо- ду второго дополнительного сумматора, дополнительный вход сумматора соединен с дополнительным входом счетчика, а второй вход и выход дополнит ельного компарэтора
    соединены с выходом генератора пилооб- ррзного напр жени  и выходом комп рато- ра соответственно
    Л
    СП
    ю см
    Г-- Г
    ю
    61
    /cV70
    A A A
    cr N
    л A
    «SI
    7
    «о
    N
    M f-
    fM
    c
    ) в
    «tJ
    tvj
    «
SU884484975A 1988-09-19 1988-09-19 Устройство дл выбора каналов SU1667269A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884484975A SU1667269A2 (ru) 1988-09-19 1988-09-19 Устройство дл выбора каналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884484975A SU1667269A2 (ru) 1988-09-19 1988-09-19 Устройство дл выбора каналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1480141 Addition

Publications (1)

Publication Number Publication Date
SU1667269A2 true SU1667269A2 (ru) 1991-07-30

Family

ID=21400272

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884484975A SU1667269A2 (ru) 1988-09-19 1988-09-19 Устройство дл выбора каналов

Country Status (1)

Country Link
SU (1) SU1667269A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №1480141 кл Н 04 L 12/22 1987 *

Similar Documents

Publication Publication Date Title
US20080130654A1 (en) Signal-Processing Device with Improved Triggering
SU1667269A2 (ru) Устройство дл выбора каналов
RU1795446C (ru) Многоканальное устройство дл сравнени кодов
SU955031A1 (ru) Устройство дл определени максимального числа
SU1456983A2 (ru) Устройство дл сжати данных
SU1647914A1 (ru) Устройство дл приема многократно передаваемой информации
SU1661827A1 (ru) Устройство дл распознавани звуков речи
US5204833A (en) Method and apparatus for recording waveform
SU1264354A2 (ru) Устройство дл измерени уровн шума в паузах речи
JPH04329721A (ja) データ受信方法
SU873436A1 (ru) Устройство дл приема трехкратно повтор емых команд управлени
SU1167644A1 (ru) Устройство дл цифровой магнитной записи
SU862375A1 (ru) Устройство дл обнаружени и регистрации ошибок дискретного канала св зи
JPS6229965Y2 (ru)
SU1298940A1 (ru) Устройство выбора каналов
SU1525889A1 (ru) Устройство дл контрол последовательности импульсов
SU1667152A2 (ru) Устройство дл коррекции уровн ограничени при воспроизведении двоичной последовательности с носител магнитной записи
SU1164734A1 (ru) Устройство дл анализа распределений случайных процессов
SU1027776A1 (ru) Устройство дл контрол воспроизведени цифровой информации с магнитного носител
SU1056191A1 (ru) Стохастический преобразователь
SU1679517A1 (ru) Передающее устройство адаптивной телеизмерительной системы
SU1051705A1 (ru) Преобразователь кода в период повторени импульсов
SU1532958A1 (ru) Устройство дл приема и обработки информации
SU1459456A1 (ru) Устройство дл селектировани сигналов измен ющейс амплитуды по времени нарастани
SU1144193A1 (ru) Устройство дл кодировани и декодировани кода посто нного веса (его варианты)