SU1456983A2 - Устройство дл сжати данных - Google Patents

Устройство дл сжати данных Download PDF

Info

Publication number
SU1456983A2
SU1456983A2 SU874191982A SU4191982A SU1456983A2 SU 1456983 A2 SU1456983 A2 SU 1456983A2 SU 874191982 A SU874191982 A SU 874191982A SU 4191982 A SU4191982 A SU 4191982A SU 1456983 A2 SU1456983 A2 SU 1456983A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
outputs
register
Prior art date
Application number
SU874191982A
Other languages
English (en)
Inventor
Владимир Михайлович Кужельный
Виктор Николаевич Миронов
Виктор Иванович Мовчан
Original Assignee
Ростовское высшее военное командно-инженерное училище ракетных войск им.Неделина М.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское высшее военное командно-инженерное училище ракетных войск им.Неделина М.И. filed Critical Ростовское высшее военное командно-инженерное училище ракетных войск им.Неделина М.И.
Priority to SU874191982A priority Critical patent/SU1456983A2/ru
Application granted granted Critical
Publication of SU1456983A2 publication Critical patent/SU1456983A2/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к технике сбора и передачи информации, может быть использовано при необходимости сокращени  избыточности данньк. Цель изобретени  - повьппение информативности и надежности устройства. Устройство содержит аналого-цифровой преобразователь 1, вычислитель 2, блок 3 сравнени , блок 4 пам ти, блок 5 управлени , реверсивные счетчики 6, 7 со знаковым разр дом, сумматор 8,цифроаналоговый преобразователь 9,регистры 10, IT, блок 12 ключей, сумматор 13. Введение новых элементов позвол ет исключить переходный процесс . 1 з.п. ф-лы, 2 ил.

Description

ф1сгл
25
Изобретение относитс  к технике рора и передачи информации, может ыть использовано при необходимости окращени  избыточности данных и  в- j  етс  усовершенствованием устройства по авт. св. № 1089609.
Цель изобретени  - повышение инормативности и надежности устройста ,
ha фиг. t представлена блок-схема устройства, на фиг. 2 - выполнение блока управлени .
Устройство содержит (фиг. 1) анаого-цифровой преобразователь 1, вы- 15 итатель 2, блок 3 сравнени , блок 4 пам ти, блок 5 управлени , реверсивные , счетчики 6 и 7 со знаковым разр дом , сумматор 8, цифроаналоговый реобразователь 9, регистры 10 и 11, 20 блок 12 ключей, сумматор 13.
Блок 5 управлени  содержит (фиг.2) генератор 14 импульсов, регистр 15 сдвига, элемент ИЛИ 16, элементы И 17 и 18, регистр 19 сдвига, элемент ИЛИ 20, элемент И 21, регистр 22, элемент ИЛИ 23, элементы И 24-30, элемент ШШ 31, элемент И 32, элемент НЕ 33, элемент ИЛИ 34.
После включени  и установки исход-30 ного состо ни  устройство дл  сжати  данных работает следук цим образом.
Поступающий на вход сигнал подаетс  Н4 вход аналого-цифрового преобразовател  1 и первый вход вычитател з5 2. Алгоритм работы устройства определ ет блок 5 управлени , который форми- рует н,а своих выходах управл ющие импульсы, синхронные с тактовыми импульсами. Тактовые импульсы выра- 40 батываютс  в самом блоке 5 управлени  и их частота выбрана в четыре раза большей, чем требуема  частота временной дискретизации данных.
Первый () после начала работы 45 тактовый импульс по вл етс  на п том выходе блока 5 и поступает на второй вход аналого-цифрового преобразовател  1, фиксиру  в его выходном регистре код первого отсчета (число N), 50 который и поступает на первые входы первого регистра 10, второго регистра 1 1 и через блок 12 ключей на вторую группу входов первого сумматора 8.
Второй тактовый импульс по вл етс 55 на восьмом и третьем выходах блока 5. При этом импульс, поступивший с восьмого выхода блока 5 на вход первого регистра 10, разрешает запись в
5
o
5 0
0
5 0
5 0
5
него поступающего от аналого-цифрового преобра:зовател  1 кода первой выборки (отсчета) входного сигнала, соответствующего числу N,, а импульс поступивший с третьего выхода блока 5 на третий вход реверсивного счетчика 6, разрешает запись в него кода числа, поступающего на него с группы выходов первого сумматора 8. В сумматоре 8 осуществл етс  алгебраическое сложение чисел N;   Л- , посту- пакнцих в виде кодов на его вторую и первую группу входов. Так как второй реверсивный счетчик 7 продолжает оставатьс  в исходном состо нии (з ( - 0), то в счетчик 6 из сумматора 8 будет переписан код, соответствующий числу N .
Третий тактовый импульс по вл етс  на четвертом и шестом выходах блока 5. Импульс, поступивший с шестого выхода блока 5 на второй вход аналого-цифрового преобразовател  1, обеспечивает стирание в его выходном регистре результата первого отсчета. Импульс на четвертом выходе блока 5  вл етс  выходным сигналом Призна к выборки, с помощью которого разрешаетс  выцача кода числа с выхода счетчика 6 в линию св зи или в накопительное устройство (например, через группу элементов И).
Четвертый тактовый импульс по вл етс  на третьем выходе блока 5 и, поступив на третий вход счетчика 6, вновь разрешает запись в счетчик 6 числа с выхода сумматора 8, однако состо ние счетчика 6 из-за этого, очевидно, не изменитс .
П тый () тактовый импульс по вл етс  на п том выходе блока 5 и рновь вызывает фиксацию в выходном регистре аналого-цифрового преобразовател  1 кода числа N/j, соответст- взтощего второму отсчету сигнала в момент времени, отсто щий от момента первого отсчета на величину периода дискретизации.
Шестой тактовый импульс по вл етс  на дев том и третьем выходах блока 5. При этом импульс, поступивший с дев того выхода блока 5 на вход регистра 11, разрешает запись в него кода числа N, подаваемого на его первые входы от аналого-цифрового преобразовател  1. Импульс же, поступивший с третьего выхода блока 5 на третий вход счетчика 6, разрешает
запись в него кода, поступающего с группы выходов сумматора 8, В результате в счетчике 6 окажетс  записанным код числа Njj..
В сумматоре 13 осуществл етс  алгебраическое вычитание с учетом знака получаемой разности i3 , код которой с группы его выходов поступает на группу входов счетчика 7.
Седьмой тактовый импульс по вл етс  на четвертом, седьмом и шестом выходах блока 5 управлени . При этом импульс, поступивший с четвертого выхода ,  вл етс  сигналом Признак вы-
борки, который разрешает вьщачу кода числа N с выхода счетчика 6 в линию св зи или в накопительное устройство . Импульс с седьмого выхода блока 5, поступающий на третий вход счетчика 7, разрешает запись в него кода числа /, поступающего на него из сумматора 13. Импульс с шестого выхода блока 5, поступающий на второй вход аналого-цифрового преобразовате- 25 до окончани  операций со следующей
20
чение сигнала с выхода цифроаналого вого преобразовател  9. Разностный сигнал с выхода пычитател  2 подает с  на блок 3 сравнени , где сравнив етс  с пороговым сигналом, который поступает из блока 4 пам ти и определ ет допустимую погрешность. Если разностный сигнал находитс  в допус тимых пределах, то сигналов на обоих выходах блока 3 сравнени  не будет . Если же это условие не выполн етс , то сигнал по вл етс  на одн или другом выходе блока 3 сравнени  в зависимости от того, за нижний ил за верхний предел допуска вышел раз ностный сигнал.
Блок 5 управлени  фиксирует факт наличи  (или отсутстви ) сигналов, поступающих из блока 3 сравнени , в очередные i-e моменты отсчетов (т.е Б моменты наличи  дев того, тринадцатого , семнадцатого и т.д. тактовы импульсов) и хранит эту информацию
5
5 до окончани  операций со следующей
0
чение сигнала с выхода цифроаналого- вого преобразовател  9. Разностный сигнал с выхода пычитател  2 подаетс  на блок 3 сравнени , где сравниваетс  с пороговым сигналом, который поступает из блока 4 пам ти и определ ет допустимую погрешность. Если разностный сигнал находитс  в допустимых пределах, то сигналов на обоих выходах блока 3 сравнени  не будет . Если же это условие не выполн етс , то сигнал по вл етс  на одном или другом выходе блока 3 сравнени  в зависимости от того, за нижний или за верхний предел допуска вышел разностный сигнал.
Блок 5 управлени  фиксирует факт наличи  (или отсутстви ) сигналов, поступающих из блока 3 сравнени , в очередные i-e моменты отсчетов (т.е. Б моменты наличи  дев того, тринадцатого , семнадцатого и т.д. тактовых импульсов) и хранит эту информацию .
л  1, обеспечивает стирание зафиксированного в нем результата.
Восьмой тактовый импульс по вл етс  на третьем выходе блока 5 и, поступа  на третий вход счетчика 6, разрешает запись в него результата из сумматора 8. Так как к этому времени на входах первой группы сумматора 8 имеет место код числа , а на входах второй группы входов - код числа NJ, то в счетчик 6 будет записан код числа N2+ dj,  вл ющегос  предсказываемым очередным () значением входного сигнала.
В последующем тактовые импульсы на 40 МУ счетчиков 7 и 8 прибавл етс  (вычитаетс ) единица.
В момент по влени  очередного тактового импульса (одиннадцатого, п тнадцатого , дев тнадцатого и т.д.) в блоке 5 управлени , если в нем зафиксирован сигнал, поступивший с блока 3 сравнени , вырабатываетс  сигнал Признак выборки, означающий, что данна  выборка  вл етс  существенной и она должна быть передана по каналу св зи (или записана в накопительном устройстве). Если же сигналов сравнени  не поступало, то данна  вы- рорка  вл етс  несущественной и может не передаватьс . Однако кажда  выборка , следующа  после существенной, независимо от результатов сравнени  в блоке 3 признаетс  существенной за счет хранени  .в блоке 5, как было
седьмом, восьмом, дев том, п том, шестом выходах блока 5 управлени  не по вл ютс , состо ние аналого- цифрового преобразовател  1, регистров 10 и 11 и сумматора 13 не изме- 45 н етс  и в работе они участи  не принимают .
Таким образом, два первых отсчета входного сигнала признаны УСТРОЙСТВОМ существенными и по ним установ-до лены начальное состо ние счетчика 6, в котором записан код очередного предсказываемого значени  Nrt+4o N
7, в котором записан код
3
и счетчика приращени  л ,
Работа устройства в последующем происходит так.
На входы вычитател  2 поступают входной сигнал и предсказанное зна55
0
5
(1+1)-й выборкой.
В зависимости от поступивших в блок 5 сигналов сравнени  он вырабатывает (или не вырабатывает) на своих первом или втором выходах корректирующие сигналы; синхронные с очередным тактовым импульсом (дес тый, четырнадцатый , восемнадцатый и т.д.). Таким образом, если на блок 5 управлени  поступил сигнал, который показывает , что разностный сигнал больше (или меньше) допустимых значений сигнала, то сигналами с первого,(или второго) выхода блока 5 к содержимо55
указано, сигналов сравнени , посту-- ивших в момент предьщущей выборки. Это необходимо дл  последующего восстановлени  информации о сигнале по g анным сжатым в соответствии с алгоритмом экстрапол ции первого пор дка ,
В момент по влени  очередного тактового импульса (двенадцатого, шест- ю надцатого, двадцатого и т,д,) вырабатываетс  импульс на третьем выходе блока 5j который, поступив на третий вход счетчика 6, разрешает запись в. него из сумматора 8 кода очередного предсказываемого значени  сигнала.
Таким образом, можно отметить, что функционирование устройства включает в себ  .два началыйк этапа и этап циклической работы. Каждый из этапов осуществл етс , четырьм  шагами, частота следовани  которых определ етс  частотой следовани  тактовых импульсов ,
Нд первом начальном этапе последе™ вательность работы состоит из следую™ щих операций: первый шаг - фиксаци  в аналого-цифровом преобразователе 1 кода числа N, первого отсчета; второй шаг - перепись кода числа N из сумматора .8 в счетчик 6, запись бго в первый регистр 10} третий шаг - вьщача сигнала Признак выборки (передача первого отсчёта в линию св зи
15
20
25
30
с выхода счетчика 6), стирание резульгз5 регистра 22 через элемент ИЛИ 31, потата в преобразователе 1; четвертый шаг - перепись из сзгмматора В кода числа N (промежуточный шаг),
На втором начальном этапе выполн ютс  следующие операции: первый шаг - фиксаци  в преобразователе 1 кода Числа Nn второго отсчета; второй шаг - перепись кода числа N из сумматора 8 в счетчик 6, запись его во второй регистр 11; третий шаг - вьщача сигнала Признак выборки (вьщача второго отсчета), стирание результата в преобразователе 1, заВторой тактовый импульс по вл етс  на четвертом выходе регистра 15 и поступает на объединенные входы элепись кода числа 1 Nj-N., из сумматора 13 в счетчик 7; четвертый шаг - Q мектоъ И 26-28. На второй вход эле- запись из сумматора 8 кода числа Nj мента И 27 одновременно поступает (d2 (подготовка предсказываемого значени  третьего отсчета),
На этапе последующей циклической работы выполн ютс  следующие операции: первый шаг - фиксаци  результатов анализа в блоке 3 сравнени  (единица - если есть сигнал на одном из выходов блока 3, т.е, отсчет суединица с первого выхода регистра 22, состо ние которого продолжает ос таватьс  исходным. Поэтому второй та 55 товый импульс с шестого выхода блока 5 управлени  поступает на вход регистра 10, разреша  запись .в нем кода числа N, а также через элемент ИЛИ 23 с третьего выхода блока 5 посту
щественный, или ноль - если сигналы .ср.авнени  на выходе блока 3 отсутствуют , т,е, выборка  вл етс  несущест-. венной); второй шаг - коррекци  кодов чисел в счетчиках 6 и 7 при наличии соответствующего сигнала на выходе блока 3 сравнени ; третий шаг - выдача сигнала Признак выборки, если данный отсчет или предьщущий отсчет (в этом циклическом этапе)  вл ютс  существенными; четвертый шаг - перепись результата из сумматора 8 в счетчик 6 (подготовка очередного предсказываемого значени ).
Последовательность функционировани  устройства определ ет блок 5 управлени , который работает следуюпщм образом.
При установке исходного состо ни  в мпадший разр д двухразр дного регистра 22 записываетс  единица, С началом работы запускаетс  генератор 14 тактовых импульсов и импульсы с.:. его выхода поступают на сдвигающий.: ;: вход четырехразр дного регистра 15, которьй вырабатывает четыре разнесенные во времени последовательности тактовых импульсов.
Первый импульс по вл етс  на п том выходе регистра 15 и поступает на элементы И 29 и 30, На второй вход элемента И 30 в это же врем  поступает е.диница с первого выхода
0
5
0
егистра 22 через элемент ИЛИ 31, поэтому первый тактовый импульс поступает с восьмого выхода блока 5 на первый вход аналрго-цифрового преобразовател , вызыва  фиксацию в нем
кода числа N. , Через элемент И 29 первый тактовый импульс не проходит, так как на его втором входе присутствует сигнал ноль, поступающий с элемента НЕ 33, на вход которого поступает единица с выхода регистра 22 через элемент ИЛИ 31,
Второй тактовый импульс по вл етс  на четвертом выходе регистра 15 и поступает на объединенные входы элемектоъ И 26-28. На второй вход эле- мента И 27 одновременно поступает
мектоъ И 26-28. На второй вход эле- мента И 27 одновременно поступает
единица с первого выхода регистра 22, состо ние которого продолжает оставатьс  исходным. Поэтому второй так- товый импульс с шестого выхода блока 5 управлени  поступает на вход регистра 10, разреша  запись .в нем кода числа N, а также через элемент ИЛИ 23 с третьего выхода блока 5 посту
пает на счетчик 6, разреша  запись в нем числа N, поступающего из сумматора 8, Через элемент И 26 второй тактовый импульс не проходит, так как на его второй вход подан ноль с .выхода элемента НЕ 33. Не проходит этот импульс и через элемент И 28, так как на его втором входе - сигнал ноль, поступающий с второго выхода регистра 22.
Третий тактовый импульс по вл етс  на третьем выходе регистра 15 и поступает на объединенные входы элементов И 24 и 25. Он проходит лишь через элемент И 25, открытый к этому времени по второму входу, и поступает с дев того выхода блока 5 на второй вход преобразовател  1, обеспечива  стирание в нем ранее записанного результата. Одновременно этот импульс через элемент ИЛИ 34 с четвертого выхода блока 5 поступает на выход устройства как сигнал Признак выборки , разреша  передачу с группы выхо- дов устройства кода числа N,..
. Четвертый тактовый импульс по вл етс  на втором выходе регистра 15 и через элемент ИЛИ 23 поступает с третьего выхода блока 5 на третий вход счетчика 6 (при этом в нем происходит перезапись кода числа N), Одновременно этот импульс поступает на сдвигаю1ций вход регистра 22, сдвига  его содержимое на один разр д.
П тый тактовый импульс по вл етс  как и первый, на п том выходе регистра 15 и проходит только через элемент И 30 на восьмой выход блока 5, обеспечива  фиксацию в прербразовате- ле 1.кода числа N.
Шестой тактовый импульс по вл етс , как и второй, на четвертом выхЬде регистра 22, но проходит теперь только через элемент И 28, открытый по второму входу сигналом с второго выхода регистра 22. Этот импульс с седьмого выхода блока 5 поступает на вход регистра 11, обеспечива  запись в нем кода числа N. Одновременно через элемент ИЛИ 23 этот же импульс с третьего выхода блока 5поступает на третий вход счетчика 6, обеспечива  запись в нем кода числа
NIСедьмой тактовый импульс, как и
|Третий, по вл етс  на третьем выходе регистра 15 и проходит через элемент И 25 на дев тый выход блока 5, обес
0
5
0 5
0
45
30
35
0
55
.печива  стирание результата в преоб- ;разователе 1. Кроме того, с выхода элемента И 25 этот импульс поступает через элемент ИЛИ 34 на четвертый вы ход, формиру  сигнал Признак выборки , а также через элемент И 32, открытый по второму входу сигналом с второго выхода регистра 22, он поступает с п того выхода блока 5 на третий вход счетчика 7, обеспечива  запись в нем кода разности J ,, поступающего из второго сумматора 13,
Восьмой тактовый импульс, как и четвертый по вл етс  на втором выко- )де регистра «15 и через элемент 23 с третьего выхода блока 5 поступает на третий вход счетчика 6, обеспечива  запись в нем кода числа Nj N2+Л2 , поступающего из сумматора 8, Кроме того, этот импульс, поступа  на сдвигающий вход регистра 22, вы- - талкивает из него содержимое и оба разр да этого регистра приобретают- нулевое состо ние, которое в последующем не измен етс . Поэтому в дальнейшем открытыми по второму входу все врем  остаютс  элементы И-24, 26, и 29. Устройство переходит к этапу циклического функционировани ,.При циклическом функционировании каждьй первый тактовый импульс проходит через элемент И 29 на регистр 19, в котором записьшаетс  сигнал, поступающий от блока 3 сравнени  через элемент ИЛИ 16 (единица - если выборка существенна , или ноль - если выборка несущественна ).
Каждый второй тактовый импульс проходит через элемент И 26, разре- . ша  прохождение сигнала коррекции кодов в счетчики 6 и 7 через элементы И 17 и 18.
Каждый третий тактовый импульс проходит через элемент И 24 на вход элемента И 21, разреша  прохождение через него сигнала Признак выборки, если в регистре 19, а значит, и на выходе элемента 20 есть единица. С выхода элемента И 21 сигнал Признак выборки поступает через элемент ИЛИ 34 на четвертый выход блока 5,  вл ющийс  выходом устройства.
Каждый четвертый тактовый импульс через элемент ИЛИ 23 проходит на третий выход блока 5 и, поступа  на управл ющий вход реверсивного счетчика 6, обеспечивает запись в него кода числа с выхода сумматора 8.
Таким образоМэ после начальных этапов устройство в дальнейшем функ- щюнирует 1 клкчески. При. этом, если период дискретизации выбран так, 5 что изменение приращени  сигнала в течение этого времени не превьппает шага кваитован:-1  по уровню, то устройство отслеживает входной сигналj обеспечива  алгоритм сжати  с экстра- Ю полицией первого пор дка. Дополнительное введение новых элементов поз- вол ет исключить переходный процесс, имевший местб в известном устройстве при его включении. За очет этого повьИ5 шаетс  информативность устройстЕЗэ так как все врем  функционировани  полезно используетс  дл  передачи данных, объек1 йвно отражающих пове1456 83 О .
2, Устройство по п. 1, отличающеес  тем, что блок управлени  выполнен на генераторе импульсов , регистрах, элементе НЕ, элементах И и Элементах ИЖ, выход генератора импульсов соединен с первым входом первого регистра, первый выход которого соединен с его вторым вхо- дом, второй, третий и четвертый выходы первого регистра соединены с первыми йходами соответственно первого и второго, третьего, четвертого и п того , шестого и седьмого элементов И, п тый выход первого регистра соединен с первьм входом первого элемента ИЛИ и входом второго регистра, первый и второй выходы которого соединены соответственно с первым входение сигнала. Кроме того, истспюченне 20 дом второго элемента ИЛИ и вторым
переходного процесса за счет дополни- ;тельного введени  новых элементов повышает надежность функцио1й1ровани  устройства, так как исключаетс  возможность нарушени  его устойчивое™ ти, которое могло иметь место в известном устройстве при его включении, если значение сигнала к моменту включени  лежит в верхней половине шкалы квантовани  по уровню. Фор м у ла изобрете Н И  
1, Устройство дл  сжати  данных по авт.СЕ. № 1089609, отл. ичаю- щ е е с   темр что. с целью повьш:е- ни  информативности и надежности устройства, в него введены второй сумматор, регистры, блок ключей и аналого-цифровой преобразователь, первый, второй и третий входы которого подключены к входу устройства, п -40 элемента ИЛИ, вькод третьего элементому и шестому выходам блока управлени  соотв етственгно, выходы аналого-цифрового преобразовател  соединены с соответствующими первыми входами регистров и соответствующими входами блока ключей, выходы которых подключены к соответствующим входам второй группы входов первого сумматора , выходы первого и второго реги- стров соединены с соответствующими вкодами соответственно, первой и второй, групп входов .второго сумматора, группа выходов которого соединена с груп пой входов второго счетчика, третий ёход которого соединен с седьмым выходом блока управлени , восьмой и дев тый выходы которого соединены с вторыми входами соответственно первого и второго регистров.
5
0
5
входом четвертого элемента И и первым входом восьмого элемента И и вторыми входами п того элемента И и второго элемента ИЛИ, выход которого соединен с вторыми входами второго и седьмого элементов И непосредственно и через элемент НЕ с вторыми входами второго, третьего и шестого элементов И, выход шестого элемента И соединен с первым входом третьего регистра, второй вход которого соединен с выходом второго элемента ИЛИ, выходы третьего регистра соединены с входами третьего элемента ИЛИ, выход которого и выход первого элемента И соединены соответственно с первым и вторым входами дев того элемента И, выход которого соединен с первым входом четвертого
та И соединен с первыми входами дес того и одиннадцатого элементов И, вторые входы которых объединены с соответствующими входами второго
45 элемента Ш1и и  вл ютс  соответственно первым и вторым входами блока управлени , выходы дес того и одиннадцатого элементов. И, выход первого элемента ИЛИ, выход четвертого
50 элемента ИЛИ, выход седьмого элемента И, выход второго элемента И, выход восьмого элемента И  вл ютс  соответственно первым - седьмым выходами блока управлени , выходы чет55 вертого и п того элементов И соединены соответственно с вторым и тре- тьим входами первого элемента ИЛИ и  вл ютс  восьмым и дев тым выходами блока управлени .
14
F
гй
ОтЗ
1 П
16
29
m
S
П
20
18
Л
Вых.З
23
трЕ
52
25
BblJL5
1
BbSs
Ел
5J
t
26
Г71
2i
3f
40
V
1
v
ВЫ)С.7 Вых.1
ВМ(.2
2

Claims (2)

  1. Фор му ла изобрете ни я
    1. Устройство для сжатия данных по авт. св. № 1089609, отл.ичающ е е с я тем, что. с целью повышения информативности и надежности устройства, в него введены второй * сумматор, регистры, блок ключей и аналого-цифровой преобразователь, первый, второй и третий входы которого подключены к входу устройства, пя- до тому и шестому выходам блока управления соответственно, выходы аналого-цифрового преобразователя соединены с соответствующими первыми входами регистров и соответствующими 45 входами блока ключей, выходы которых подключены к соответствующим входам второй группы входов первого сумматора, выходы первого и второго регистров соединены с соответствующими gg входами соответственно, первой и второй, групп входов второго сумматора, группа выходов которого соединена с группой входов второго счетчика, третий Вход которого соединен с седьмым вы- 55 ходом блока управления, восьмой и девятый выходы которого соединены с вторыми входами соответственно первого и второго регистров.
  2. 2. Устройство поп. 1, отличающееся тем, что блок управления выполнен на генераторе импульсов, регистрах, элементе НЕ, элементах И и элементах ИЛИ, выход генератора импульсов соединен с первым входом первого регистра, первый выход которого соединен с его вторым вхо'дом, второй, третий и четвертый выходы первого регистра соединены с первыми Входами соответственно первого и второго, третьего, четвертого и пятого, шестого и седьмого элементов И, пятый выход первого регистра соединен с первым входом первого элемента ИЛИ и входом второго регистра, первый и второй выходы которого соединены соответственно с первым входом второго элемента ИЛИ и вторым входом четвертого элемента И и первым входом восьмого элемента И и вторыми входами пятого элемента И и второго элемента ИЛИ, выход которого соединен с вторыми входами второго и седьмого элементов И непосредственно и через элемент НЕ с вторыми входами второго, третьего и шестого элементов И, выход шестого элемента И соединен с первым входом третьего регистра, второй вход которого соединен с выходом второго элемента ИЛИ, выходы третьего регистра соединены с входами третьего элемента ИЛИ, выход которого и выход первого элемента И соединены соответст> венно с первым и вторым входами девятого элемента И, выход которого соединен с первым входом четвертого элемента ИЛИ, выход третьего элемента И соединен с первыми входами десятого и одиннадцатого элементов И, вторые входы которых объединены с соответствующими входами второго элемента ИЙИ и являются соответственно первым и вторым входами блока управления, выходы десятого и одиннадцатого элементов. И, выход первого элемента ИЛИ, выход четвертого элемента ИЛИ, выход седьмого элемента И, выход второго элемента И, выход восьмого элемента И являются соответственно первым - седьмым выходами блока управления, выходы четвертого и пятого элементов И соединены соответственно с вторым и тре- тьим входами первого элемента ИЛИ и являются восьмым и девятым выходами блока управления.
SU874191982A 1987-02-04 1987-02-04 Устройство дл сжати данных SU1456983A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874191982A SU1456983A2 (ru) 1987-02-04 1987-02-04 Устройство дл сжати данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874191982A SU1456983A2 (ru) 1987-02-04 1987-02-04 Устройство дл сжати данных

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1089609 Addition

Publications (1)

Publication Number Publication Date
SU1456983A2 true SU1456983A2 (ru) 1989-02-07

Family

ID=21284614

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874191982A SU1456983A2 (ru) 1987-02-04 1987-02-04 Устройство дл сжати данных

Country Status (1)

Country Link
SU (1) SU1456983A2 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1991004552A1 (en) * 1989-09-12 1991-04-04 Institut Fiziologii Imeni A.I.Karaeva Akademii Nauk Azerbaidzhanskoi Ssr Information compressing device
WO1997040581A1 (fr) * 1996-04-18 1997-10-30 Milto, Jury Petrovich Procede de compression et de decompression de code binaire et processeur parallele de compression et de decompression

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1089609, кл. G 08 С 19/28, 1983. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1991004552A1 (en) * 1989-09-12 1991-04-04 Institut Fiziologii Imeni A.I.Karaeva Akademii Nauk Azerbaidzhanskoi Ssr Information compressing device
WO1997040581A1 (fr) * 1996-04-18 1997-10-30 Milto, Jury Petrovich Procede de compression et de decompression de code binaire et processeur parallele de compression et de decompression

Similar Documents

Publication Publication Date Title
CA1285650C (en) Run-length limited code without dc level
US3493958A (en) Bipolar analog to digital converter
SU1456983A2 (ru) Устройство дл сжати данных
SU1102033A1 (ru) Аналого-цифровой преобразователь
SU1416979A1 (ru) Устройство дл определени объема выборки параметров контрол
RU2176129C1 (ru) Способ и устройство сжатия кодируемой последовательности из символов бесконечного алфавита в кодированную последовательность двоичных символов
SU855716A1 (ru) Устройство дл передачи и регистрации данных о переходных процессах
SU1667269A2 (ru) Устройство дл выбора каналов
SU388361A1 (ru) Функциональный преобразователь аналог—цифра
SU1256210A1 (ru) Преобразователь @ -значного двоичного кода в @ -значный
SU1679517A1 (ru) Передающее устройство адаптивной телеизмерительной системы
US5204833A (en) Method and apparatus for recording waveform
SU1411980A1 (ru) Устройство дл декодировани модул рного кода
SU1367013A1 (ru) Микропрограммное устройство управлени
SU1302437A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU1064219A1 (ru) Цифровой вольтметр
SU1080132A1 (ru) Устройство дл ввода информации
SU1166008A1 (ru) Устройство дл спектрального анализа сигналов
SU1524013A1 (ru) Устройство дл анализа формы огибающей частотного сигнала
RU2037190C1 (ru) Многоканальная система для регистрации физических величин
SU1150623A1 (ru) Устройство дл ввода информации
SU1427575A1 (ru) Цифровой компандер
SU1005059A1 (ru) Мажоритарное декодирующее устройство
SU1755286A2 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1043633A1 (ru) Устройство дл сравнени чисел