SU741458A1 - Преобразователь напр жени -код одиночных импульсов - Google Patents
Преобразователь напр жени -код одиночных импульсов Download PDFInfo
- Publication number
- SU741458A1 SU741458A1 SU782677181A SU2677181A SU741458A1 SU 741458 A1 SU741458 A1 SU 741458A1 SU 782677181 A SU782677181 A SU 782677181A SU 2677181 A SU2677181 A SU 2677181A SU 741458 A1 SU741458 A1 SU 741458A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- control
- unit
- signal input
- reference voltage
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Изобретение отн.оситс к импульсной технике и может быть использовано в измерительных радиотехнических устройствах преобразовани амплитуды коротких одиночных импульсов .
Известен преобразователь, са|держащий N (число уровней квантовани ) пороговых устройств, выходы которых подключены к входам шифратора 1.
Недостатком данного преобразовател вл етс низка надежность особенно при большом числе разр дов в выходном коде
- Целью изобрез;ени вл етс повыгаение надежности преобразовател .
Это достигаетс тем, что в преобразователь-напр жение - код одиночных импульсов, содержащий пороговые блоки и шифратор, введены ли ни задержки, блок управлени , ре: .гистр пам ти, источник эталонного напр жени , последовательна цепь вычитающих блоков, управл ющие входы которых подключены к выходу источника эталонного напр жени . Причем выход последнего вычитающего блока в последовательной цепи вычитающих блоков подключен к входам линии задержки и блока управлени , к сигнальному входу каждого вычитающего блока подкл5очен сигнальный вход соответствующего порогового блока, управл ющие входы которых соединены с выходом источника эталонного напр жени , а к сигнальному входу первого вычитающего блока, кроме того, подк.шочен выход
to линии задержки, при этом выход бло ка управлени подключен к управл ющему входу регистра пам ти, сигнальный вход которого через шифратор подключен к выходам пороговых бло15 ков .
На чертеже приведена функциональна схема лреобразовател напр жение - код одиночных импульсов.
Сигнальный вход первого вычитаю20 щего блока 1 вл ющийс входом преобразовател , соединен с выходом линии задержки 2 и с сигнальным входом первого порогового -блока 3, а выход - с сигнальным входом вто25 рого порогового блока и с сигнальным входом второго вычитающего блока и т. д. последовательной цепи 4 вычитающих блоков, выход которой соединен с входами линии задержки и
блока управлени 5. Причем выходы пороговых блоков через шифратор б соединены с сигнальным входом регистра пам ти 7, управл ющий вход которого соединен с выходом блока управлени , а управл ющие входы вычитающих блоков соединены с выходом источника 8 эталонного напр жени .
Преобразователь работает следующим образом.
В первом подцикле преобразовани импульс подают на сигнальный вход первого вычитающего блока 1. и одновременно на сигнальный вход первого порогового блока 3, на управл ющие входы которых поступает неизмейное эталонное напр жение с выхода источника 8 эталонного напр жени . На выходе вычитающего блока вырабатываетс разность между входным импульсом и эталонным напр жением .Эта разность поступает на последующий вычитающий блок и на синальный вход следующего порогового блока, где в случае ее превьииени величины неизменного эталонного напжени выраба ываетс импульс стандартной амплитуды и длительности. Шифратор б преобразует параллельный единичный код на выходе пороговых блоков в позиционный двоичный код.
Разность с последнего вычитающего блока поступает через линию задеки 2 на вход первого вычитающего блока и выполн етс следующий поДцикл . Врем задержки линиизадержки должно превышать максимальную длительность преобразуемых импульсов. Устройство управлени 5 осуществл ет с помощью стандартных импульсов управлени работой регистра пам ти: кратковременное хранение и выполнение по разр дной логической операции сложени хранимого результта преобразовани предыдущего подцила преобразовани с вводимым результатом преобразовани последующего пцикла .
Количество вычитающих блоков последовательной цепи вычитающих блоков определ етс , исход из требуемого времени преобразовани
ч . аЧэад
где а - количество подциклов преобразовани ; t. - врем задержки линии за держки.
Тогда общее количество пороговых блоков d b - где N- число уровней квантовани , и основной объем аппаратурных затрат
m bd-Z- т . е. основной объем аппаратурных затрат по сравнению с прототипом уменьшаетс в 2/а раз, вследствие чего повышаетс надежность преобразовател .
Claims (1)
- Формула изобретениQ Преобразователь напр жение - код одиночных импульсов, содержащий пороговые блоки и шифратор, о т л ич а ю щ и и с тем, что, с целью повьваени надежности, в него введены лини задержки, блок управлени , регистр пам ти, источник эталонного напр жени , последовательна цепь вычитающих-блоков, управл ющие входы которых подключены к выходу источника эталонного напр жени , причем выход последнего вычитающего блока подключен к входам линии задержки и блока управлени к сигнальному входу каждого вычитающего блока последовательной цепи вычитающих блоков подключен сигнальный вход соответствующего порогового блока, управл ющие входы которых соединены с выходом источника эталонного напр жени ,а к сигнальномуQ входу первого вычитающего блока, кроме того, подключен выход линии задержки, при этом выход блока управлени подключен к управл ющему входу регистра пам ти, сигнальный вход которого через шифратор подключен к выходам пороговых блоков.Источники-информации, прин тые во внимание при экспертизе 1.. Гитис. Преобразователи информации дл электронных цифровых вычислительных устройств., М., Энерги , 1975, с. 314 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782677181A SU741458A1 (ru) | 1978-10-24 | 1978-10-24 | Преобразователь напр жени -код одиночных импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782677181A SU741458A1 (ru) | 1978-10-24 | 1978-10-24 | Преобразователь напр жени -код одиночных импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU741458A1 true SU741458A1 (ru) | 1980-06-15 |
Family
ID=20790573
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782677181A SU741458A1 (ru) | 1978-10-24 | 1978-10-24 | Преобразователь напр жени -код одиночных импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU741458A1 (ru) |
-
1978
- 1978-10-24 SU SU782677181A patent/SU741458A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3727037A (en) | Variable increment digital function generator | |
GB1101969A (en) | Bipolar analog to digital converter | |
SU741458A1 (ru) | Преобразователь напр жени -код одиночных импульсов | |
SU1492478A1 (ru) | След щий аналого-цифровой преобразователь | |
SU907796A1 (ru) | Параллельно-последовательный аналого-цифровой преобразователь | |
SU924853A2 (ru) | Преобразователь напр жени в код | |
SU548857A1 (ru) | Преобразователь кодов | |
SU1008901A1 (ru) | Аналого-цифровой преобразователь | |
SU696472A1 (ru) | Устройство дл вычислени функций | |
SU1272488A1 (ru) | Устройство дл определени моментов по влени экстремумов | |
SU651473A1 (ru) | Устройство дл кодировани звуковых сигналов | |
SU962971A1 (ru) | Функциональный преобразователь | |
SU403048A1 (ru) | Цифро-аналоговый преобразователь | |
SU1262490A1 (ru) | Цифровое логарифмирующее устройство | |
SU767807A1 (ru) | Устройство дл сжати аналоговых сигналов | |
SU572781A1 (ru) | Преобразователь двоично-дес тичных чисел в двоичные | |
SU822349A1 (ru) | Адаптивный аналого-цифровой преобразователь | |
SU911508A1 (ru) | Устройство дл сравнени двух чисел | |
SU1368994A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU517998A1 (ru) | Адаптивный анолого-цифровой преобразователь | |
SU390546A1 (ru) | Всесоюзная i | |
SU743193A1 (ru) | Последовательно-параллельный аналого- цифровой преобразователь | |
SU364089A1 (ru) | РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi | |
SU809149A2 (ru) | Преобразователь двоичного кода сме-шАННыХ чиСЕл B дВОичНО-дЕС ТичНый КОд | |
SU843218A1 (ru) | Преобразователь цифровой код-временнойиНТЕРВАл |