SU364089A1 - РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi - Google Patents

РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi

Info

Publication number
SU364089A1
SU364089A1 SU1499902A SU1499902A SU364089A1 SU 364089 A1 SU364089 A1 SU 364089A1 SU 1499902 A SU1499902 A SU 1499902A SU 1499902 A SU1499902 A SU 1499902A SU 364089 A1 SU364089 A1 SU 364089A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
decoder
converter
pulses
output
Prior art date
Application number
SU1499902A
Other languages
English (en)
Inventor
Э. М. Розенберг Э. В. Руткевич А. Т. Сафонов А. Б. ско
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1499902A priority Critical patent/SU364089A1/ru
Application granted granted Critical
Publication of SU364089A1 publication Critical patent/SU364089A1/ru

Links

Landscapes

  • Control Of Eletrric Generators (AREA)

Description

1
Изобретение относитс  к области автоматики и вычислительной техники.
Известны преобразователи кода числа в частоту следовани  импульсов, содержащие генератор импульсов и счетчик импульсов, в котором вход первого триггера соединен с выходом генератора импульсов.
Эти преобразователи не позвол ют мен ть частоту следовани  импульсов на их выходе в зависимости от кода входного числа по любому , наперед заданному закону.
Цель изобретени  - получение равномерного распределени  выходных импульсов по периоду и расширение функциональных возможностей преобразовател .
Цель достигаетс  тем, что устройство содержит нифровой функциональный преобразователь кода и дешифратор несоответствий, первые входы которого соединены с нулевыми выходами триггеров .счетчика импульсов, а вторые входы - с единичными выходами цифрового функционального преобразовател  кода , при этом дешифратор несоответствий состоит из включенных параллельно в каждом разр де схем «И и схем «11ЛИ-НЕ, выходы которых соединены с входами схемы «ИЛИ.
На чертеже приведена блок-схема устройства .
Преобразователь содержит триггеры с /i по 1 „ (где п - натуральный р д чисел), счетчик 2 импульсов, генератор 3 импульсов, дешифратор 4 несоответствий, цифровой функциональный преобразователь 5 кода, схемы «И с 6i по &„ , схемы «ИЛИ-НЕ с 7i по 7„, схему «ИЛИ 8 и входные клеммы с 9 по 9„ цифрового функционального преобразовател  5 кода.
Работа устройства заключаетс  в следующем .
С выхода генератора 3 импульсов на вход счетчика 2 импульсов поступают импульсы, число которых возрастает от нул  до значени  Л|. Иа выходе цифрового функционального преобразовател  5 кода имеетс  код того жг числа. Поскольку первые входы дешифратора
4несоответствий соединены с нулевыми выходами триггеров /1-/„, от счетчика 2 импульсов на дешифратор 4 несоответствий информаци  постунает в обратном коде.
Вторые входы дешифратора 4 несоответствий соединены с единичны.ми выходами цифрового функционального преобразовател 
5кода и, следовательно, на дешифратор 4 несоответствий информаци  поступает в пр мом коде.
Таким образом, если хот  бы в одном разр де дешифратора 4 несоответствий входные логические сигналы совпадают, то на выходе
SU1499902A 1970-12-23 1970-12-23 РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi SU364089A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1499902A SU364089A1 (ru) 1970-12-23 1970-12-23 РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1499902A SU364089A1 (ru) 1970-12-23 1970-12-23 РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi

Publications (1)

Publication Number Publication Date
SU364089A1 true SU364089A1 (ru) 1972-12-25

Family

ID=20461175

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1499902A SU364089A1 (ru) 1970-12-23 1970-12-23 РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi

Country Status (1)

Country Link
SU (1) SU364089A1 (ru)

Similar Documents

Publication Publication Date Title
SU364089A1 (ru) РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi
SU395831A1 (ru) Преобразователь правильной двоичной дроби в двоично-десятичную
SU1206960A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU327473A1 (ru)
SU532095A1 (ru) Устройство дл ввода информации
SU474027A1 (ru) Устройство дл регистрации картографической информации
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU869065A1 (ru) Делитель частоты
SU411449A1 (ru)
SU1596463A1 (ru) Устройство дл преобразовани двоичного равновесного кода в полный двоичный код
SU479258A1 (ru) Двоично-дес тичный счетчик
SU126664A1 (ru) Устройство дл преобразовани двоичного кода Гре в обычный двоичный код
SU448572A1 (ru) Многоустойчивый элемент
SU575778A1 (ru) Делитель частоты с переменным коэффициентом делени
SU549802A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU434404A1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU432487A1 (ru) Преобразователь двоично-десятичного кода в унитарный код
SU525944A1 (ru) Преобразователь двоичного кода в дес тичный
SU577673A1 (ru) Преобразователь кода в частоту
SU437069A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU488357A1 (ru) Формирователь последовательности импульсов
SU570196A1 (ru) Многоканальный преобразователь "частота-код"
SU800991A1 (ru) Устройство дл вычитани издВОичНОгО чиСлА пОСТО ННОгО КОдА,РАВНОгО дВуМ
SU466507A1 (ru) Устройство дл преобразовани правильной двоично-дес тичной дроби в двоичную дробь
SU557360A1 (ru) Устройство дл преобразовани двоичного кода