SU525944A1 - Преобразователь двоичного кода в дес тичный - Google Patents

Преобразователь двоичного кода в дес тичный

Info

Publication number
SU525944A1
SU525944A1 SU2023923A SU2023923A SU525944A1 SU 525944 A1 SU525944 A1 SU 525944A1 SU 2023923 A SU2023923 A SU 2023923A SU 2023923 A SU2023923 A SU 2023923A SU 525944 A1 SU525944 A1 SU 525944A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
binary
counter
output
elements
Prior art date
Application number
SU2023923A
Other languages
English (en)
Inventor
Михаил Григорьевич Дубров
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU2023923A priority Critical patent/SU525944A1/ru
Application granted granted Critical
Publication of SU525944A1 publication Critical patent/SU525944A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

Изобретение относитс  к обдасти вычис (питвл ной техники и предназначено дл  прообразовани  коповГр цифроьых вычиспительных устройства;. Известны преобразовател  двоичныК чисел в двоично дес ткч ые и дес тичные числа. Один из известных преобразователей осу ществл ет преобразование последовательног корА в двоично-цесвггичный Koflf при помопш, счетчиков, дешифраторов и большого KOfdf чества логических элементов, одчако sfroT преоб15азоьетель ввиду большой дл тельнооти цикла опроса дес тичных разр дов обладает невысоким быстродействием. : Другой ЕЙвестный преобразователь осуществл ет преобразование двоичных чисел в дес тичные по способу накоплени  экв feweHTOB , необходамость накоплени  и о гм мировани  которых определ ет его невысо кое быстродействие. Наиболее близким техннчесюгм решением к предложенному  вл етс  преобразователь двоичного кода в дес тичный, содер сашйй двоичные счетчики, дес тичный счетчик и элемент И. Однако дл  него характерно большое врем  преобразований. Целью изобретени   вл етс  повышение быстродействи  преобразовател . Это достигаетс  тем, что в него введены блок опроса, блок элементов И, шифратор, элементы И, два элемента ИЛИ, при этом первый вход блока опроса соединен с первой i управл ющей входной шиной, второй вход под-) ключей к выходу первого элемента И, S выходы блока опроса подключены к первой грутше входов- блока элементов Ц, втора  группа входов которого подключена к входным ии юрмационным шинам, а выходы шифратор соединены) с информационны- : ми входами двоичных сЧет.чиков, управл к. щие входы первого, вторюго и третьего двоичных счетчиков соединены соответственно | с выходами второго, третьего и четвертого I элементов И, выход первого двоичного счетчика и первые входы второго и третьего элементов И подключены к первому входу первого элемента , выход второго
двоичного счетчика и вторые входы первого и третьего элементов И подключены к перфвому вдоду четвертого элемента И, выход третьего двоичного счетчика соединен со вторым и третьим входами четвертого и nep вого элементов И соответственно, третьи аходы четвертч го и третьего элементов И и второй вход второго элемента И подключены к четвертому входу .первого.элемен ;та И, вход первого разр да дес тичного ;счетчика соединен с управл ющим входом первого двоичного счетчика, а вьосод подключен к первому входу первого элемента ИЛИ, второй вход которого соединен с .выходом третьего, элемента И, а выход1с входом второго разр да дес тичного счетчика , .выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, а выход - с входом третьего разр да дес тичного счетчика, выход которого соединен с четвертым разр - ,дом дес тичного счетчика. На чертеже представлена блок-схема предложенного преобразовател . Он содержит блок 1 элементов И , блок опроса 2, шифратор 3, двоичные счет чики 4-6, элементы И 7-10, дес тичный счетчик 11 соответствующей емкости, со сто щий из разр дов 12-15, элементы ИЛИ 16 в цеп х межразр дной св зи, входы 17 и 18 устройства, нулевой выход 19 двоичного счетчика. Входы блока 1 элементов И соединены с входными щинами устройства и выходами 38
блока опроса 2, а выходы - со входами ши фратора 3, ньисоды которого соединены со входами двоичных счетчиков . Счетный вход каждого двоичного четырехразр дного счетчика 4-6 соединен с выходом соответствуюшего элемента 8-10, нулевой выход 19 двоичного счетчика. 4 соединШ с первым входом элемерта И 8 и с первым входом элемента И 9, нулевой выход 19 двоичного счетчика 5 соединен со вторым входом элемента И 9 и с первым входом элемента И 10, нулевой выход Хэ двоичного счетчика 6 соединён со вторым входом элемента Ю. Один вход эл&ментов И 8-10 соединен с входом 1 устройства, на который подаютс  тактовые импульсы. Выход каждого разр да 12-14 дес тичного счетчика 11 соединен с входом следующего разр да через элемент 16, второй вход которого соединен с выхо. дом соответствующего элемента 8-10. Вход блока опроса 2 соединен с выходом элемента 7, входы которого соединены с нулевыми выходами 19 двоичных счетчиков 4-6 и входом 17 устройства. Один вход блока-опроса 2 соединен с входом 18 устройства. Работа предлагаемого устройства основана на суммировании в соответствующих раэр дах дес тичного счетчика чисел в сОответ ствии с весами разр дов двоичного кода преобразуемого числа. В таблице показано, какие, числа необосодимо прибавить в соответствующур декаду при наличии 1 в раз- р дах ,Двоичного чиспа.
Например, если в разр де двоичного чиола , имеющем вес 2 , имеетс  , необхо|димо прибавить в первую декаду число S, во вторую - 5, в третьк) - 2. I В исходном положении двоичные счетчи ,к  4-6 наход тс  в нулевом состо нии, и при по влении тактовых импульсов на входе 117 устройства по вл ютс  сигналы на выхо .де первого элемента И 7, При поступлении на вход 18 устройства сигнала Начало последовательно по вл ют-
с  сигналы на: выходах блока опроса 2, которые через блок элементов И 1 подключают ко входу шифратора 3 разр ды преобразуемого двоичного числа. При наличии в каком-нибудь разр де двоичного числа i по вл ютс  сигналы на выходах шифратора 3 и в двоичные счетчики 4-7 записываютс  числа, соответствующие весу данного двои ного разр да. Как только состо ние любого из двоичных счетчиков 4-6 станет не нулевым , на выходе элемента И 7 перестают поавп ть   сигналы н дальнейший опрос разр дов входного числа прекратитсн. ; После записи кодов числа в двоичшле %четчизш 4 начинаетс  перезаоись этих чисел в соотввтствукшие разр ды дес тич- ного счетчика 11. Перезапись осуществл етс  счетом, при атом двоичные счетчики работают на вычнтавве, а дес тичньШ счетчик 11 на сло жение. Если имеетс  код в двоичном счетчике 4, с каждым тактошзгм импульсом по вл ютс  сигналы на выходе элемента И 8, которые поступают на сложение в две тичный счетчик 11 и на вычитание - в дво«л ичный счетчик 4. Как только двоичный C4eiv чик 4 устанашшваетс  в О, ни его выходе 19 по вл етс  сигнал, на элемент И 8 подаетс  запрещение, на элемент И 9 - разрешение и, таким образом, к содержимому дес тичного счетчика 11 добавл етс  число, равное числу, занесенному в двоичный счетчик 4. Если имеетс  код в двоичном счетчике 5, на его выходе 19 сигнал равен О и при по влении тактовых импуль сов по вл ютс  сигналы на выходе элемеита И 9, которые поступают на вычитание в двоичный счетчик 5 и через элемент ИЛИ
16 - на сложение во второй разр д дес тичного 11. После установлени  двоичного счетчика 30 ми 5 в О по вл етс  сигнал на его выходе 19, на элемент И 9 подаетс  запрещение ц на элемент И 10 - разрешение, а к содержимому дес тичного счетчика 11 добавл етс  число дес тков, равное числу, занесенному вдвоичный счатчик 5. При наличии кода в двоичном счетчике 6 с по влением тактовых импульсов по вл ютс  сигналы на выходе энемента И 10, и к содержимому дес тичного счетчика 11 до- бавл етс  число сотен, равное числу, занесе ному в двоичный счетчик 6. После установ ленй  двоичных счетчиков 4-6 в О с приходом очередного тактового импульса по вл етс  сигнал на выходе элемента И 7 к сигнал на выходе блока опроса 2, который подключает ко входу .шифратора 3 следующий разр д двоичного числа и т. д. Блок опроса 2 может быть выполнен в виде регистра сдвига или распределител  импульсов с количеством капвпоъ, равным количеству двоичных разр дов преобразуемых чисел Врем  преобразовани  двоичного числа в дес тичное равно T TTI( Еа-ЕЪ,- Ti) период тактовой частоть . -го разр да Двоичного «шсла 10 или 1 ,j uj ™ значение разр дов дес тичного ; 5

Claims (1)

  1. входным информашюнным шинам, а выходы через шифратор соединены с информационны44 , .соответствующего весу двоичного разр да; - количество дес тишы с разр дов; .-.. количество двоичных)аз 5 дов1 Максимальное врем  преобразоваш1  lO- тиразр дного двоичного числа равно ,,7-9 пе риодам тактовой частоты р Суммнрова1ше дес тичномсчетчике чисел повышает быстродействие преобразоватол . Формула изобретени  Преобразователь двоичного кода в дес$ тичный , содержаишй двоичнтохе счетчш®, дес тичный счетчик и элемент И, о т л ifrчающийс  тем, что, с целью увеличени  быстродействи , в него введены блок опроса, блок элементов И, дсифратор, элементы И, два элемента ИЛИ, при этом первый вход блока опроса соединен с первой управл ющей входной шиной, второй вход подключен к выходу первого элемента И, выходы блока опроса подключены к группе входов блока элементов И, втора  группа входов которого подключена к входами двоичных счетчиков, управл к шие , входы первого, второго и третьего двоичных счетчиков соединены соответственно с выходами второго, третьего и четвертого элементов И, вь1ход первого двоичного счетчика и первые входы вторюго и третьего элементов И подключены к первому входу первого элемента И, выход второго двоичного и вторые входы первого и третьего элементов И подключены к первому четвертого элемента И, выход третьего двоичного счетчика соединен . со вторым и третьим входами четвертого и первого элементов И соответственно , третьи входы четвертого и третьего элементов И и второй вход второго эле- | мента И подключены к четвертому входу первого элемента И, вход первого разр - Д дес тичного счетчика соединен с упра&л юшим входом первого двоичного счетчика, а выход подключен к первому входу первого элемента ИЛИ, второй вход которого соединен с выходом третьего элемента И, а выход - с входом второго разр да дес5ь. тичного счетчика, ВЬЕХОД которого соешшен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, а выход - с входом третьего разр да десш-ичного счетчика выход которого соединен с четвертым разр дом дес тичного счетч1тка.
SU2023923A 1974-05-05 1974-05-05 Преобразователь двоичного кода в дес тичный SU525944A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2023923A SU525944A1 (ru) 1974-05-05 1974-05-05 Преобразователь двоичного кода в дес тичный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2023923A SU525944A1 (ru) 1974-05-05 1974-05-05 Преобразователь двоичного кода в дес тичный

Publications (1)

Publication Number Publication Date
SU525944A1 true SU525944A1 (ru) 1976-08-25

Family

ID=20584475

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2023923A SU525944A1 (ru) 1974-05-05 1974-05-05 Преобразователь двоичного кода в дес тичный

Country Status (1)

Country Link
SU (1) SU525944A1 (ru)

Similar Documents

Publication Publication Date Title
SU525944A1 (ru) Преобразователь двоичного кода в дес тичный
GB867191A (en) Improvements in apparatus for converting data in a first number system to one in a different number system, and more particularly for binary to decimal conversion, and vice versa
SU437069A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1388995A1 (ru) Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно
SU1596322A1 (ru) Устройство дл возведени в квадрат двоичных чисел
SU1206960A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1660173A1 (ru) Счетное устройство с контролем
SU1396280A2 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых единиц
SU391560A1 (ru) Устройство для возведения в квадрат
SU1264170A1 (ru) Дифференцирующее устройство
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
SU364089A1 (ru) РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi
US3688100A (en) Radix converter
SU421120A1 (ru) Преобразователь временных интервалов в двоичный код
SU959106A1 (ru) Аналого-цифровое устройство дл вычислени суммы парных произведений
SU1441485A1 (ru) Устройство дл преобразовани двоичного кода в двоично-дес тичный
SU1262477A1 (ru) Устройство дл вычислени обратной величины
SU1023342A1 (ru) Частотно-импульсный функциональный преобразователь
SU565309A1 (ru) Накапливающий регистр
SU399893A1 (ru) Датчик положения
SU1280702A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU480075A1 (ru) Устройство дл преобразовани кодов
SU572781A1 (ru) Преобразователь двоично-дес тичных чисел в двоичные
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов