SU391560A1 - Устройство для возведения в квадрат - Google Patents
Устройство для возведения в квадратInfo
- Publication number
- SU391560A1 SU391560A1 SU1663528A SU1663528A SU391560A1 SU 391560 A1 SU391560 A1 SU 391560A1 SU 1663528 A SU1663528 A SU 1663528A SU 1663528 A SU1663528 A SU 1663528A SU 391560 A1 SU391560 A1 SU 391560A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- input
- inputs
- matrix
- outputs
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Изобретение относитс к автоматике и вычислительной технике, и может быть использовано при реализации технических средств цифровой автоматики и ЭЦВМ.
Известны устройства дл возведени в квадрат, содержащие схему управлени , св занную первым выходом с управл ющими входами регистра основани и счетчика-накопител , буферный счетчик и счетчик результата . Выходы регистра основани и буферного регистра через схему сравнени св заны с входом счетчика результатов, выходы которого через другую схему сравнени , к другим входам которой подключены выходы регистра основани , св заны с входом счетчика-накопител .
Эти устройства характеризуютс малым быстродействием и сложностью схемы сравнени .
Схема сравнени должна различать все возможные комбинации цифр, которые могут быть в регистре основани , в буферном счетчике и счетчике результата.
Предлагаемое устройство отличаетс от известных тем, что в него введены матрицы разр дов , матрица произведений и преобразователь двоичного кода в число-импульсный код, причем входы матриц разр дов и произведений св заны с соответствующими выходами регистра основани и вторым выходом схемы управлени , выходы матрицы разр дов св заны с входамрт счетчика-накопител , а выходы
2
матрицы произведени - с входами преобразовател двоичного кода в число-импульсный код, управл ющие входы которого св заны с третьим выходом схемы управлени , а выход - с входом счетчика-иакопител .
Это позвол ет повысить быстродействие устройства.
Иа чертеже приведена блок-схема предлагаемого устройства.
Устройство содержит регистр основани /,
0 матрицу разр дов 2, схему управлени 3, счетчик-накопитель 4, матрицу произведений 5, преобразователь 6 двоичного кода в числоимпульсный код, который состоит из сдвигового регистра 7, триггера 8, схемы «И 9,
5 группы схем «И 10.
Выходы регистра основани 1 св заны через матрицы разр дов 2 и произведений 5 со входами счетчика-накопител 4 и входами группы схем «И 10 преобразовател 6. Дру0 гой вход группы схем «И соединен с выходами сдвигового регистра 7, а выход - с входом триггера 8. Другой вход последнего св зан с одним из выходов сдвигового регистра 7, а выход через схему «И 9, другой вход которой
5 св зан с входной щиной 11, а выход - с другим входом счетчика-накопител .
Устройство работает следукзщим образом. Числу, поступившему в регистр основани /, соответствует определенное значени матрицы , разр дов 2. При поступлении разрещающих сигналов со схемы управлени 3 данное
значение запомннаетс в определенных разр дах счетчика-накопител 4. Затем в счетчикенакопителе суммируютс значени определенных разр дов, с удвоенным произведением разр дов, которое формируетс матрицей произведени двух разр дов 5 в заданной последовательности , определ емой схемой управлени 3. Так как в счетчике-накопителе 4 примен ютс двоично-дес тичные счетчики, то цифры произведени должны преобразовыватьс в р д импульсов, число которых равно зиачению цифры. Дл этого служит преобразователь 6 числа в число-импульсный код. На вход установки в состо ние О триггера 8 поступает нмпульс нулевой последовательности сдвигового регистра 7, а на вход установки в состо ние I через группу схем «Н поступает одна из (1-9) последовательностей. Прохождение одной из последовательностей (1-9) определ етс разрешающим потенциалом, поступающим из матрицы 5. Через схему «И 9 на счетчик-накопитель 4 пройдет такое количество счетных импульсов, которое соответствует значению цифры, т. е. от 1 до 9.
Предмет изобретени
Устройство дл возведеии в квадрат., содержащее схему управлеии , св занную первым выходом с управл ющими входами регистра основани и счетчика - накопител ,
отличающеес тем, что, с целью повыщеии быстродействи , в него введены матрица разр дов , матрица произведений и преобразователь двоичиого кода в число-импульсный код, причем входы матриц разр дов и произведений св заны с соответствующими выходами регистра основани и вторым выходом схемы управлени , выходы матрицы разр дов св заны с входами счетчика-накопител , а выходы матрицы произведени - с входами
преобразовател двоичиого кода в число-импульсный код, управл ющие входы которого св заны с третьим выходом схемы управлени , а выход - с входом счетчика-накоиител .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1663528A SU391560A1 (ru) | 1971-06-01 | 1971-06-01 | Устройство для возведения в квадрат |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1663528A SU391560A1 (ru) | 1971-06-01 | 1971-06-01 | Устройство для возведения в квадрат |
Publications (1)
Publication Number | Publication Date |
---|---|
SU391560A1 true SU391560A1 (ru) | 1973-07-25 |
Family
ID=20477321
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1663528A SU391560A1 (ru) | 1971-06-01 | 1971-06-01 | Устройство для возведения в квадрат |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU391560A1 (ru) |
-
1971
- 1971-06-01 SU SU1663528A patent/SU391560A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2860327A (en) | Binary-to-binary decimal converter | |
SU391560A1 (ru) | Устройство для возведения в квадрат | |
US3200339A (en) | Binary pulse counter for radices 2x+1 where x is any integer | |
US3317905A (en) | Data conversion system | |
US3178564A (en) | Digital to analog converter | |
US3257657A (en) | Digital to analog converter utilizing a function generator | |
US3182306A (en) | Converter | |
GB965749A (en) | Improvements relating to devices for dividing numbers | |
US2979709A (en) | Real time binary coded decimal-todecimal converter | |
SU572781A1 (ru) | Преобразователь двоично-дес тичных чисел в двоичные | |
SU525249A1 (ru) | Многоразр дный декадный счетчик | |
SU424142A1 (ru) | Устройство сравнения двух чисел в цифровом коде | |
SU1120322A1 (ru) | Цифровой функциональный преобразователь | |
SU401994A1 (ru) | УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ МИНОРАНТ ДВОИЧНЫХ КОДОВ | |
RU2034401C1 (ru) | Пороговый элемент | |
SU491129A1 (ru) | Устройство дл возведени двоичных чисел в третью степень | |
SU1120374A1 (ru) | Аналого-цифровой квадратор | |
SU404077A1 (ru) | Преобразователь правильной двоично-десятичной дроби в двоичную дробь | |
SU560222A1 (ru) | Устройство дл преобразовани двоичного кода в код гре и обратно | |
SU432487A1 (ru) | Преобразователь двоично-десятичного кода в унитарный код | |
SU1388995A1 (ru) | Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно | |
US3112477A (en) | Digital-to-analog converter | |
US3337721A (en) | Count by six counter | |
SU406226A1 (ru) | Сдвигающий регистр | |
SU428385A1 (ru) |